JP2006238044A - 伝送制御装置およびサンプリング周波数変換装置 - Google Patents
伝送制御装置およびサンプリング周波数変換装置 Download PDFInfo
- Publication number
- JP2006238044A JP2006238044A JP2005049510A JP2005049510A JP2006238044A JP 2006238044 A JP2006238044 A JP 2006238044A JP 2005049510 A JP2005049510 A JP 2005049510A JP 2005049510 A JP2005049510 A JP 2005049510A JP 2006238044 A JP2006238044 A JP 2006238044A
- Authority
- JP
- Japan
- Prior art keywords
- data amount
- remaining data
- data
- interpolation
- request signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Communication Control (AREA)
Abstract
【解決手段】 FIFO10は、書き込み要求信号WEに応じて、新たに入力されるデータを記憶し、読み出し要求信号REに応じて、記憶したデータを古いものから順に読み出して出力する。残存データ量検出部50は、FIFO10における読み出し未了のデータの残存データ量ΔSを検出する。可変周波数発振部70は、書き込み要求信号WEの発生を許可するイネーブル信号ENを周波数制御情報yに応じた時間密度で生成する。周波数制御部60は、残存データ量ΔSが適正値から外れて上限値または下限値に向かって変化している場合または上限値または下限値となっている場合に限り、残存データ量ΔSを適正値に戻す方向に周波数制御情報yの修正を行う。
【選択図】 図1
Description
また、この発明は、かかる伝送制御装置を用いたサンプリング周波数変換装置を提供する。
かかる発明によれば、残存データ量を適正値に戻すための必要最低限の周波数制御情報の修正しか行われないため、残存データ量の発散を抑制して、残存データ量を速やかに適正値に収束させることができる。従って、安定したデータ伝送が実現される。また、かかる伝送制御装置をサンプリング周波数変換装置に用いることにより、波形歪の少ない高品質のサンプリング周波数変換が実現される。
<第1実施形態>
図1は、この発明の第1実施形態であるサンプリング周波数変換装置の構成を示すブロック図である。このサンプリング周波数変換装置は、大別すると、伝送制御装置100Aと、補間部200Aと、インタフェース300Aにより構成されている。
FIFO10は、RAM(Random Access Memory)などにより構成される先入れ先出し形式のバッファであり、本実施形態のものは所定ビット数の入力データを最大8個記憶することができる。FIFO10は、補間部200Aから供給されるデータPkを順次保存し、古いものから順にインタフェース300Aに出力する。書き込み制御部30は、メインクロックφがANDゲート101を通過して書き込み要求信号WRとして与えられたとき書き込みアドレスおよび書き込み要求信号WEを生成し、FIFO10に供給する。FIFO10に供給される入力データPkは、書き込み要求信号WEにより、FIFO10内の書き込みアドレスによって指定されるエリアに書き込まれる。読み出し制御部40は、インタフェース300Aからの読み出し要求信号RRに応じて、読み出しアドレスおよび読み出し要求信号REを生成し、FIFO10へ供給する。ここで、読み出しアドレスは、FIFO10内に残存している読み出し未了の入力データのうち最も古いものを指定するように制御される。この読み出しアドレスにより指定された入力データは、読み出し要求信号REによりFIFO10から読み出され、インタフェース300Aに供給される。
以上が残存データ量検出部50、ベクトル検出回路51および変換部61によって行われる処理の詳細である。
y←y+ΔT・・・・・(1)
ラッチ回路63は、初期設定が可能な構成となっている。このサンプリング周波数変換装置が動作を開始するとき、ラッチ回路63には、周波数制御情報の初期値yとして次式で示される値が設定される。
y=定数×(f1/f2) ・・・・・(2)
ここで、f1はサンプリング周波数変換前の第1のサンプリング周波数、f2はサンプリング周波数変換後の第2のサンプリング周波数である。
以上が伝送制御装置100Aの構成の詳細である。
このサンプリング周波数変換装置の動作が開始されるとき、初期設定動作が行われる。この初期設定動作では、伝送制御装置100A内のラッチ回路63に前掲式(2)により与えられる周波数制御情報の初期値yが書き込まれる。また、初期設定動作では、イネーブル信号発生回路75によってイネーブル信号ENがアサートされる。このため、ラッチ回路63に書き込まれた周波数制御情報yは、リミタ64および全加算器71を介してラッチ回路72に書き込まれ、このラッチ回路72に書き込まれた周波数制御情報yの整数部は、ダウンカウンタ74にプリセットされる。その後、ダウンカウンタ74では、メインクロックφに基づくダウンカウントが行われる。そして、ダウンカウンタ74のカウント値が「0」になると、イネーブル信号発生回路75によってイネーブル信号ENがアサートされる。この結果、メインクロックφがANDゲート73を介してラッチ回路72に供給され、その時点における全加算器71の出力データ、すなわち、周波数制御部60から出力される周波数制御情報とラッチ回路72の出力データの小数部との加算結果がラッチ回路72に書き込まれる。そして、ラッチ回路72の出力データの整数部はダウンカウンタ74にプリセットされ、小数部は補間比Δtとしてラッチ回路76に書き込まれる。このような動作が繰り返される結果、周波数制御情報に応じた平均的な時間密度でイネーブル信号ENが発生されるとともに周波数制御情報に応じた速度で変化する補間比Δtが発生される。
図7は、この発明の第2実施形態であるサンプリング周波数変換装置の構成を示すブロック図である。本実施形態では、伝送制御装置100Bの前段にインタフェース300Bが、後段に補間部200Bが設けられている。インタフェース300Bは、伝送制御装置100Bに対し、書き込み要求信号WRとともに第1のサンプリング周波数のデータDinを供給する。補間部200Bは、第1実施形態における補間部200Aと同様な構成を有する。この補間部200Bは、内蔵のシフトレジスタにFIFO10から取り込んだ過去一定個数のデータ列を保持し、上記第1実施形態と同様、ラッチ回路76から供給される補間比Δtに応じた補間用係数列をこのデータ列に畳み込み、この畳み込み演算の結果である出力データPkを、第2のサンプリング周波数を有する出力クロックCKoutに同期したタイミングで出力する。伝送制御装置100Bの構成は、次の点において第1実施形態に係る伝送制御装置100Aと異なる。まず、書き込み制御部30には、インタフェース300Bから第1のサンプリング周波数と同一周波数の書き込み要求信号WRが直接供給される。また、第1実施形態におけるANDゲート101および104に代えて、読み出し要求信号RRを発生する読み出し要求信号発生部105が設けられており、イネーブル信号発生回路75から出力されるイネーブル信号ENがこの読み出し要求信号発生部105と補間部200Bに供給される。ここで、補間部200Bに供給されるイネーブル信号ENは、第2のサンプリング周波数のデータの補間演算および出力を許可するデータ出力許可信号としての役割を果たす。それ以外は上記第1実施形態と同様である。
Claims (3)
- 書き込み要求信号に応じて、新たに入力されるデータを記憶し、読み出し要求信号に応じて、記憶したデータを古いものから順に読み出して出力する先入れ先出し方式の記憶手段と、
前記記憶手段に記憶された読み出し未了のデータの残存データ量を検出する残存データ量検出手段と、
前記書き込み要求信号または読み出し要求信号の発生を許可する許可信号を周波数制御情報に応じた時間密度で生成する可変周波数発振手段と、
前記残存データ量検出手段により検出される残存データ量が適正値から外れて上限値または下限値に向かって変化している場合または上限値または下限値となっている場合に限り、前記残存データ量を適正値に戻す方向に前記周波数制御情報を修正する周波数制御手段と
を具備することを特徴とする伝送制御装置。 - 補間手段と、伝送制御手段とを具備し、
前記補間手段は、
第1のサンプリング周波数のデータを順次取り込んで、補間演算用入力データ列として保持する補間演算用入力データ保持手段と、
前記伝送制御手段により発生される補間比に応じた補間係数と前記補間演算用入力データ保持手段に保持された補間演算用入力データ列とを用いた補間演算により第2のサンプリング周波数のデータを生成して出力する補間演算手段とを具備し、
前記伝送制御手段は、
書き込み要求信号に応じて、前記補間手段から出力される第2のサンプリング周波数のデータを記憶し、読み出し要求信号に応じて、記憶したデータを古いものから順に読み出して出力する先入れ先出し方式の記憶手段と、
前記記憶手段に記憶された読み出し未了のデータの残存データ量を検出する残存データ量検出手段と、
前記書き込み要求信号の発生を許可する許可信号を周波数制御情報に応じた時間密度で生成するとともに前記周波数制御情報に応じた速度で変化する前記補間比を発生する可変周波数発振手段と、
前記残存データ量検出手段により検出される残存データ量が適正値から外れて上限値または下限値に向かって変化している場合または上限値または下限値となっている場合に限り、前記残存データ量を適正値に戻す方向に前記周波数制御情報を修正する周波数制御手段と
を具備することを特徴とするサンプリング周波数変換装置。 - 補間手段と、伝送制御手段とを具備し、
前記補間手段は、
第1のサンプリング周波数のデータを前記伝送制御手段から順次取り込んで、補間演算用入力データ列として保持する補間演算用入力データ列保持手段と、
前記伝送制御手段により発生される補間比に応じた補間係数と前記補間演算用入力データ列保持手段に保持された前記補間演算用入力データ列とを用いた補間演算により、第2のサンプリング周波数のデータを生成して出力する補間演算手段とを具備し、
前記伝送制御手段は、
書き込み要求信号に応じて、第1のサンプリング周波数のデータを前段の装置から取り込んで記憶し、読み出し要求信号に応じて、記憶したデータを古いものから順に読み出して出力する先入れ先出し方式の記憶手段と、
前記記憶手段に記憶された読み出し未了のデータの残存データ量を検出する残存データ量検出手段と、
前記読み出し要求信号の発生を許可する許可信号を周波数制御情報に応じた時間密度で生成するとともに前記周波数制御情報に応じた速度で変化する前記補間比を発生する可変周波数発振手段と、
前記残存データ量検出手段により検出される残存データ量が適正値から外れて上限値または下限値に向かって変化している場合または上限値または下限値となっている場合に限り、前記残存データ量を適正値に戻す方向に前記周波数制御情報を修正する周波数制御手段と
を具備することを特徴とするサンプリング周波数変換装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005049510A JP4760052B2 (ja) | 2005-02-24 | 2005-02-24 | 伝送制御装置およびサンプリング周波数変換装置 |
US11/355,638 US7570727B2 (en) | 2005-02-24 | 2006-02-15 | Data transmission controller and sampling frequency converter |
KR1020060017749A KR100684245B1 (ko) | 2005-02-24 | 2006-02-23 | 데이터 전송 제어기 및 샘플링 주파수 변환기 |
CNB2006100580286A CN100521532C (zh) | 2005-02-24 | 2006-02-24 | 数据传输控制和采样频率转换器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005049510A JP4760052B2 (ja) | 2005-02-24 | 2005-02-24 | 伝送制御装置およびサンプリング周波数変換装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006238044A true JP2006238044A (ja) | 2006-09-07 |
JP4760052B2 JP4760052B2 (ja) | 2011-08-31 |
Family
ID=36936237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005049510A Expired - Fee Related JP4760052B2 (ja) | 2005-02-24 | 2005-02-24 | 伝送制御装置およびサンプリング周波数変換装置 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP4760052B2 (ja) |
CN (1) | CN100521532C (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7609181B2 (en) | 2007-01-22 | 2009-10-27 | Yamaha Corporation | Sampling frequency conversion apparatus |
JP2012239092A (ja) * | 2011-05-13 | 2012-12-06 | Fujitsu Ltd | 通信装置および発熱抑制方法 |
JP2015192392A (ja) * | 2014-03-28 | 2015-11-02 | 株式会社Pfu | 情報処理装置、および、出力調整方法 |
JP2021532367A (ja) * | 2018-07-31 | 2021-11-25 | ビューラー・アクチエンゲゼルシャフトBuehler AG | ローラミルのための取込み装置、このような取込み装置を備えたローラミルならびにローラミルの蓄え容器の粉砕物充填状態を求めるための方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012049954A (ja) * | 2010-08-30 | 2012-03-08 | Yamaha Corp | サンプリング周波数変換装置 |
JP2012138681A (ja) * | 2010-12-24 | 2012-07-19 | Sony Corp | データ入出力装置、情報処理装置、及びデータ入出力方法 |
CN113485672B (zh) * | 2021-09-07 | 2021-11-19 | 苏州浪潮智能科技有限公司 | 基于fifo存储器的信息生成方法、装置、设备及介质 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05219037A (ja) * | 1992-02-05 | 1993-08-27 | Fuji Xerox Co Ltd | 独立同期型シリアルデータ通信装置 |
JPH08149179A (ja) * | 1994-11-22 | 1996-06-07 | Nec Corp | データ通信制御装置 |
JPH09270779A (ja) * | 1996-04-01 | 1997-10-14 | Fuji Electric Co Ltd | データ同期方式 |
JPH1051314A (ja) * | 1996-08-01 | 1998-02-20 | Oki Electric Ind Co Ltd | 基準クロック発生装置及び復号化装置 |
JPH1155075A (ja) * | 1997-07-31 | 1999-02-26 | Yamaha Corp | 非同期信号入力装置およびサンプリング周波数変換装置 |
JPH1155076A (ja) * | 1997-07-30 | 1999-02-26 | Yamaha Corp | サンプリング周波数変換装置 |
JPH11112440A (ja) * | 1997-10-07 | 1999-04-23 | Matsushita Electric Ind Co Ltd | サンプリングレートコンバータ |
JP2000031947A (ja) * | 1998-07-09 | 2000-01-28 | Sony Corp | 標本化周波数変換装置およびこれを具備した電子機器 |
JP2001320351A (ja) * | 2000-02-28 | 2001-11-16 | Yamaha Corp | 同期制御装置および同期制御方法 |
JP2003224849A (ja) * | 2002-01-29 | 2003-08-08 | Victor Co Of Japan Ltd | 画像データ受信装置 |
-
2005
- 2005-02-24 JP JP2005049510A patent/JP4760052B2/ja not_active Expired - Fee Related
-
2006
- 2006-02-24 CN CNB2006100580286A patent/CN100521532C/zh not_active Expired - Fee Related
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05219037A (ja) * | 1992-02-05 | 1993-08-27 | Fuji Xerox Co Ltd | 独立同期型シリアルデータ通信装置 |
JPH08149179A (ja) * | 1994-11-22 | 1996-06-07 | Nec Corp | データ通信制御装置 |
JPH09270779A (ja) * | 1996-04-01 | 1997-10-14 | Fuji Electric Co Ltd | データ同期方式 |
JPH1051314A (ja) * | 1996-08-01 | 1998-02-20 | Oki Electric Ind Co Ltd | 基準クロック発生装置及び復号化装置 |
JPH1155076A (ja) * | 1997-07-30 | 1999-02-26 | Yamaha Corp | サンプリング周波数変換装置 |
JPH1155075A (ja) * | 1997-07-31 | 1999-02-26 | Yamaha Corp | 非同期信号入力装置およびサンプリング周波数変換装置 |
JPH11112440A (ja) * | 1997-10-07 | 1999-04-23 | Matsushita Electric Ind Co Ltd | サンプリングレートコンバータ |
JP2000031947A (ja) * | 1998-07-09 | 2000-01-28 | Sony Corp | 標本化周波数変換装置およびこれを具備した電子機器 |
JP2001320351A (ja) * | 2000-02-28 | 2001-11-16 | Yamaha Corp | 同期制御装置および同期制御方法 |
JP2003224849A (ja) * | 2002-01-29 | 2003-08-08 | Victor Co Of Japan Ltd | 画像データ受信装置 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7609181B2 (en) | 2007-01-22 | 2009-10-27 | Yamaha Corporation | Sampling frequency conversion apparatus |
CN101232277B (zh) * | 2007-01-22 | 2010-06-02 | 雅马哈株式会社 | 采样频率转换设备 |
JP2012239092A (ja) * | 2011-05-13 | 2012-12-06 | Fujitsu Ltd | 通信装置および発熱抑制方法 |
JP2015192392A (ja) * | 2014-03-28 | 2015-11-02 | 株式会社Pfu | 情報処理装置、および、出力調整方法 |
US9787554B2 (en) | 2014-03-28 | 2017-10-10 | Pfu Limited | Information-processing apparatus and output adjustment method |
JP2021532367A (ja) * | 2018-07-31 | 2021-11-25 | ビューラー・アクチエンゲゼルシャフトBuehler AG | ローラミルのための取込み装置、このような取込み装置を備えたローラミルならびにローラミルの蓄え容器の粉砕物充填状態を求めるための方法 |
Also Published As
Publication number | Publication date |
---|---|
CN1825760A (zh) | 2006-08-30 |
CN100521532C (zh) | 2009-07-29 |
JP4760052B2 (ja) | 2011-08-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4760052B2 (ja) | 伝送制御装置およびサンプリング周波数変換装置 | |
JP4251094B2 (ja) | 非同期信号入力装置およびサンプリング周波数変換装置 | |
JP2008537425A (ja) | 位相ロックループ回路装置及びこれを利用したクロック信号発生方法 | |
JP2010130366A (ja) | データ復元回路、データ復元方法、及びデータ受信装置 | |
JP4661284B2 (ja) | 伝送制御装置 | |
US7570727B2 (en) | Data transmission controller and sampling frequency converter | |
JP2006279332A (ja) | タイミングリカバリ回路及び間引きクロック生成方法 | |
JP2012049954A (ja) | サンプリング周波数変換装置 | |
US7692564B2 (en) | Serial-to-parallel conversion circuit and method of designing the same | |
JP4386079B2 (ja) | サンプリング周波数変換装置 | |
JP6413585B2 (ja) | 送信回路、集積回路及びパラレルシリアル変換方法 | |
JP4735268B2 (ja) | サンプリング周波数変換装置 | |
US10873441B2 (en) | Method for synchronizing digital data sent in series | |
JP4198068B2 (ja) | デジタル周波数変換のための方法および装置 | |
JP2003091923A (ja) | 再標本化アドレスジェネレータ回路 | |
JP4442199B2 (ja) | 非同期信号入力装置及びサンプリング周波数変換装置 | |
JP2020161986A (ja) | 伝送装置、伝送装置の制御方法、クロック生成装置、および、データ補間装置 | |
JP2007148377A (ja) | 楽音出力装置及び楽音出力用集積回路 | |
JP2006279106A (ja) | サンプリング周波数変換装置 | |
KR20140082339A (ko) | 반도체 장치 | |
JP4143703B2 (ja) | デジタル演算処理方法 | |
JP3826530B2 (ja) | ビット同期回路 | |
JP3422280B2 (ja) | 時間情報生成装置及び通信装置 | |
JP2018201252A (ja) | 受信回路及び半導体集積回路 | |
JP2000341726A (ja) | トーンジェネレータ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071217 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100514 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100622 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100823 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101116 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110112 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110510 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110523 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140617 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4760052 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |