JP2005294498A - 不揮発性半導体記憶装置 - Google Patents
不揮発性半導体記憶装置 Download PDFInfo
- Publication number
- JP2005294498A JP2005294498A JP2004106850A JP2004106850A JP2005294498A JP 2005294498 A JP2005294498 A JP 2005294498A JP 2004106850 A JP2004106850 A JP 2004106850A JP 2004106850 A JP2004106850 A JP 2004106850A JP 2005294498 A JP2005294498 A JP 2005294498A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor
- conductor
- carrier
- memory device
- potential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0466—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0413—Manufacture or treatment of FETs having insulated gates [IGFET] of FETs having charge-trapping gate insulators, e.g. MNOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/69—IGFETs having charge trapping gate insulators, e.g. MNOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/69—IGFETs having charge trapping gate insulators, e.g. MNOS transistors
- H10D30/694—IGFETs having charge trapping gate insulators, e.g. MNOS transistors characterised by the shapes, relative sizes or dispositions of the gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/031—Manufacture or treatment of data-storage electrodes
- H10D64/037—Manufacture or treatment of data-storage electrodes comprising charge-trapping insulators
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
- Read Only Memory (AREA)
Abstract
【解決手段】 電荷を蓄積するための窒化シリコン膜SINと、その上下に位置する酸化膜BOTOX、TOPOXとからなるONO膜、その上部のメモリゲート電極MG、その側部にONO膜を介して位置する選択ゲート電極SG、その下部に位置するゲート絶縁膜SGOX、ソース領域MSおよびドレイン領域MDを有するメモリセルのソース領域MSに正電位を、メモリゲート電極MGに負電位を、選択ゲート電極SGに正電位を印加し、ドレイン領域MDからソース領域MSに電子を流しながら、BTBTにより発生したホールを窒化シリコン膜SINに注入して消去を行う。
【選択図】 図31
Description
BIT2 メモリセル
BL、BL0、BL1 ビット線
BOTOX 下部酸化膜(酸化膜)
BS0、BS1 ビット線選択スイッチングトランジスタ
CAP 酸化シリコン膜
CCS1、CCS2 定電流源
CMJ メモリ制御モジュール
GAPSW 側壁スペーサ
INS1 配線層間絶縁膜
INS2 配線層間絶縁膜
M1 第1層配線
MD ドレイン領域
MDM 低濃度n型不純物領域
ME n型不純物領域
MG、MG1、MG2 メモリゲート電極
MGL、MGL0〜MGL3 メモリゲート線
MGR 側壁スペーサ
MMJ1、MMJ2、MMJ3、MMJ4 不揮発性メモリモジュール
MN0、MN1 ミラー回路を構成するNMOSトランジスタ
MP0、MP1 ミラー回路を構成するPMOSトランジスタ
MPU 半導体チップ
MS ソース領域
MSM 低濃度n型不純物領域
NMG n型ポリシリコン層
NSG n型ポリシリコン層
ONO ONO膜
PMJ 電源モジュール
PSUB p型シリコン基板
PWEL p型ウェル領域
RES1 フォトレジスト膜
RES2 フォトレジスト膜
SE チャネル領域(不純物領域)
SG、SG1、SG2 選択ゲート電極
SGL、SGL0〜3 選択ゲート線
SGOX ゲート絶縁膜
SIN 窒化シリコン膜
SL、SL0〜SL3 ソース線
STI 素子分離酸化膜領域
SW 側壁スペーサ
TOPOX 上部酸化膜(酸化膜)
Vd ドレイン領域に印加する電圧
Vmg メモリゲート電極に印加する電圧
Vs ソース領域に印加する電圧
Vsg 選択ゲート電極に印加する電圧
Vwell ウェルに印加する電圧
WORD1 選択ゲート線に接続されているメモリセル
Claims (43)
- (a)半導体基板中に形成された第1および第2半導体領域と、
(b)前記第1および第2半導体領域間上の前記半導体基板の上部に形成され、前記第1半導体領域側に位置する第1導電体および前記第2半導体領域側に位置する第2導電体と、
(c)前記第1導電体と前記半導体基板との間に形成された第1絶縁膜と、
(d)前記第2導電体と前記半導体基板との間に形成された第2絶縁膜であって、その内部に電荷蓄積部を有する第2絶縁膜と、を有し、
(e)前記第2半導体領域に正または負の一方である第1極性の電位を印加し、前記第2導電体に前記第1極性とは逆の第2極性の電位を印加し、前記第1導電体に前記第1極性と同じ極性の電位を印加することで、前記第1極性と同じ極性の第1のキャリアを前記電荷蓄積部に注入することにより消去を行うことを特徴とする不揮発性半導体記憶装置。 - 前記第1および第2半導体領域がn型の半導体領域の場合は、前記第1極性は正に対応し、前記第2極性は負に対応し、前記第1のキャリアは正孔に対応し、
前記第1および第2半導体領域がp型の半導体領域の場合は、前記第1極性は負に対応し、前記第2極性は正に対応し、前記第1のキャリアは電子に対応することを特徴とする請求項1記載の不揮発性半導体記憶装置。 - 前記(e)の前記第1のキャリアの注入は、バンド間トンネル現象により発生した前記第1のキャリアを用いて行うことを特徴とする請求項1記載の不揮発性半導体記憶装置。
- 前記(e)の前記第1のキャリアの注入は、前記第1および第2半導体領域間に電流が流れる状態で行われることを特徴とする請求項1記載の不揮発性半導体記憶装置。
- 前記(e)の前記第1のキャリアの注入を、前記第1および第2半導体領域間に0.1〜10μAの電流を流して行うことを特徴とする請求項4記載の不揮発性半導体記憶装置。
- 前記(e)の前記第1のキャリアの注入を、前記第1および第2半導体領域間に流れる電流値が一定となるよう回路的に自動制御して行うことを特徴とする請求項4記載の不揮発性半導体記憶装置。
- 前記(e)の前記第1のキャリアの注入を開始した後に、前記第1および第2半導体領域間に電流を流し始めることを特徴とする請求項4記載の不揮発性半導体記憶装置。
- 前記(e)の前記第1のキャリアの注入の際に、前記第1および第2半導体領域間に流れる第2のキャリアであって前記第1のキャリアとは逆の極性を有する前記第2のキャリアを前記電荷蓄積部に注入することを特徴とする請求項1記載の不揮発性半導体記憶装置。
- 前記第1のキャリアは正孔であり、前記第2のキャリアは電子であることを特徴とする請求項8記載の不揮発性半導体記憶装置。
- 前記第2のキャリアの注入位置は、前記第2導電体の端部近傍の前記電荷蓄積部であることを特徴とする請求項8記載の不揮発性半導体記憶装置。
- 前記(e)の消去により、前記第2導電体をゲート電極とするMISFETの閾値が低下することを特徴とする請求項1記載の不揮発性半導体記憶装置。
- 前記第1および第2半導体領域間に流れ、前記第1のキャリアとは逆の極性を有する第2のキャリアを前記第2絶縁膜の前記第1導電体側の端部近傍に蓄積することにより書込みを行うことを特徴とする請求項1記載の不揮発性半導体記憶装置。
- 前記電荷蓄積部は、前記第2絶縁膜中に形成されたトラップ性絶縁膜であることを特徴とする請求項1記載の不揮発性半導体記憶装置。
- 前記電荷蓄積部は、前記第2絶縁膜中に形成された窒化膜であることを特徴とする請求項1記載の不揮発性半導体記憶装置。
- 前記第2絶縁膜は、第1酸化膜、窒化膜および第2酸化膜の積層膜であることを特徴とする請求項1記載の不揮発性半導体記憶装置。
- 前記第1および第2酸化膜は、3nm以上であることを特徴とする請求項15記載の不揮発性半導体記憶装置。
- 前記電荷蓄積部は、前記第2絶縁膜中に形成された複数の導電性の微粒子であることを特徴とする請求項1記載の不揮発性半導体記憶装置。
- (f)前記第2導電体の下部の前記半導体基板中には、第3半導体領域が形成され、
(f1)前記第3半導体領域を構成する不純物の導電型は、前記第2半導体領域を構成する不純物の導電型と同じであり、
(f2)前記第3半導体領域の不純物濃度は、前記第2半導体領域の不純物濃度より低いことを特徴とする請求項1記載の不揮発性半導体記憶装置。 - 前記電荷蓄積部に電荷が蓄積されていない状態において、前記第2導電体をゲート電極とするMISFETの閾値は、前記第1導電体をゲート電極とするMISFETの閾値より小さいことを特徴とする請求項1記載の不揮発性半導体記憶装置。
- (a)半導体基板中に形成された第1および第2半導体領域と、
(b)前記第1および第2半導体領域間上の前記半導体基板の上部に形成された第1導電体および第2導電体と、
(c)前記第1導電体と前記半導体基板との間に形成された第1絶縁膜と、
(d)前記第2導電体と前記半導体基板との間に形成された第2絶縁膜であって、その内部に電荷蓄積部を有する第2絶縁膜と、を有し、
(e)前記第1および第2半導体領域間に電流が流れる状態で、バンド間トンネル現象により発生したキャリアを前記電荷蓄積部に注入することにより消去を行うことを特徴とする不揮発性半導体記憶装置。 - 前記キャリアは正孔であることを特徴とする請求項20記載の不揮発性半導体記憶装置。
- (a)半導体基板中に形成された第1および第2半導体領域と、
(b)前記第1および第2半導体領域間上の前記半導体基板の上部に形成された第1導電体および第2導電体と、
(c)前記第1導電体と前記半導体基板との間に形成された第1絶縁膜と、
(d)前記第2導電体と前記半導体基板との間に形成された第2絶縁膜であって、その内部に電荷蓄積部を有する第2絶縁膜と、
を有するメモリセルが、複数アレイ状に配置され、
(e)前記複数のメモリセルのうち、
第1方向に並ぶ前記メモリセルの前記第1導電体を接続する第1線と、
前記第1方向と直交する第2方向に並ぶ前記メモリセルの、前記第1導電体側に位置する前記第1半導体領域を接続する第2線と、
を複数有し、
(f)前記複数のメモリセルのうち選択メモリセルに接続される前記第1線に正または負の一方である第1極性の電位を印加した状態で、バンド間トンネル現象により発生した前記第1極性と同じ極性の第1のキャリアを前記選択メモリセルの前記電荷蓄積部に注入することにより消去を行うことを特徴とする不揮発性半導体記憶装置。 - 前記第1および第2半導体領域がn型の半導体領域の場合は、前記第1極性は正に対応し、前記第1のキャリアは正孔に対応し、
前記第1および第2半導体領域がp型の半導体領域の場合は、前記第1極性は負に対応し、前記第1のキャリアは電子に対応することを特徴とする請求項22記載の不揮発性半導体記憶装置。 - 前記(f)の前記第1のキャリアの注入は、前記選択メモリセルの前記第1および第2半導体領域間に電流が流れる状態で行われることを特徴とする請求項22記載の不揮発性半導体記憶装置。
- 前記(f)の前記第1のキャリアの注入の際に、前記選択メモリセルの前記第1および第2半導体領域間に流れる第2のキャリアであって前記第1のキャリアとは逆の極性を有する前記第2のキャリアを前記選択メモリセルの前記電荷蓄積部に注入することを特徴とする請求項22記載の不揮発性半導体記憶装置。
- 前記第1のキャリアは正孔であり、前記第2のキャリアは電子であることを特徴とする請求項25記載の不揮発性半導体記憶装置。
- 前記第2のキャリアの注入位置は、前記第2導電体の端部近傍の前記電荷蓄積部であることを特徴とする請求項25記載の不揮発性半導体記憶装置。
- 前記(e)の複数のメモリセルのうち選択メモリセルに接続される前記第1および第2半導体領域間に流れ、前記第1のキャリアとは逆の極性を有する第2のキャリアを前記第2絶縁膜の前記第1導電体側の端部近傍に蓄積することにより書込みを行うことを特徴とする請求項22記載の不揮発性半導体記憶装置。
- 前記(f)の消去は、
(f1)前記複数の第1線のうち前記選択メモリセルに接続される前記第1線には、第1電位V1を印加し、
(f2)前記複数の第1線のうち前記選択メモリセルに接続されない前記第1線には、第2電位V2を印加し、
(f3)前記複数の第2線のうち前記選択メモリセルに接続される前記第2線には、第3電位V3を印加し、
(f4)前記複数の第2線のうち前記選択メモリセルに接続されない前記第2線には、第4電位V4を印加して行われ、
(f5)前記第1〜第4電位について、
前記第3電位は、前記第1電位より小さく(V3<V1)、前記第2電位以上(V3≧V2)であり、
前記第4電位は、前記第1電位以上(V4≧V1)で、前記第2電位以上(V4≧V2)であることを特徴とする請求項22記載の不揮発性半導体記憶装置。 - 前記不揮発性半導体記憶装置は、さらに、
(g)前記複数のメモリセルのうち前記第1方向に並ぶ前記メモリセルの前記第2半導体領域を接続する第3線を複数有し、
前記複数の第3線は、所定の単位で互いに接続されていることを特徴とする請求項22記載の不揮発性半導体記憶装置。 - 前記不揮発性半導体記憶装置は、さらに、
(g)前記複数のメモリセルのうち前記第1方向に並ぶ前記メモリセルの前記第2導電体を接続する第3線を複数有し、
前記複数の第3線は、所定の単位で互いに接続されていることを特徴とする請求項22記載の不揮発性半導体記憶装置。 - (a)半導体基板中に形成された第1および第2半導体領域と、
(b)前記第1および第2半導体領域間上の前記半導体基板の上部に形成された第1導電体および第2導電体と、
(c)前記第1導電体と前記半導体基板との間に形成された第1絶縁膜と、
(d)前記第2導電体と前記半導体基板との間に形成された第2絶縁膜であって、その内部に電荷蓄積部を有する第2絶縁膜と、
を有するメモリセルが、複数アレイ状に配置され、
(e)前記複数のメモリセルのうち、
第1方向に並ぶ前記メモリセルの前記第1導電体を接続する第1線と、
前記第1方向と直交する第2方向に並ぶ前記メモリセルの、前記第2導電体側に位置する前記第2半導体領域を接続する第2線と、
前記第1方向に並ぶ前記メモリセルの、前記第1半導体領域を接続する第3線と、
を複数有し、
(f)前記複数のメモリセルのうち選択メモリセルに接続される前記第1線に正または負の一方である第1極性の電位を印加した状態で、バンド間トンネル現象により発生した前記第1極性と同じ極性の第1のキャリアを前記選択メモリセルの前記電荷蓄積部に注入することにより消去を行うことを特徴とする不揮発性半導体記憶装置。 - 前記第1および第2半導体領域がn型の半導体領域の場合は、前記第1極性は正に対応し、前記第1のキャリアは正孔に対応し、
前記第1および第2半導体領域がp型の半導体領域の場合は、前記第1極性は負に対応し、前記第1のキャリアは電子に対応することを特徴とする請求項32記載の不揮発性半導体記憶装置。 - 前記(f)の前記第1のキャリアの注入は、前記選択メモリセルの前記第1および第2半導体領域間に電流が流れる状態で行われることを特徴とする請求項32記載の不揮発性半導体記憶装置。
- 前記(f)の前記第1のキャリアの注入の際に、前記選択メモリセルの前記第1および第2半導体領域間に流れる第2のキャリアであって前記第1のキャリアとは逆の極性を有する前記第2のキャリアを前記選択メモリセルの前記電荷蓄積部に注入することを特徴とする請求項32記載の不揮発性半導体記憶装置。
- 前記第1のキャリアは正孔であり、前記第2のキャリアは電子であることを特徴とする請求項35記載の不揮発性半導体記憶装置。
- 前記第2のキャリアの注入位置は、前記第2導電体の端部近傍の前記電荷蓄積部であることを特徴とする請求項35記載の不揮発性半導体記憶装置。
- 前記(e)の前記複数のメモリセルのうち選択メモリセルに接続される前記第1および第2半導体領域間に流れ、前記第1のキャリアとは逆の極性を有する第2のキャリアを前記第2絶縁膜の前記第1導電体側の端部近傍に蓄積することにより書込みを行うことを特徴とする請求項32記載の不揮発性半導体記憶装置。
- 前記(f)の消去は、
(f1)前記複数の第1線のうち前記選択メモリセルに接続される前記第1線には、第1電位V1を印加し、
(f2)前記複数の第1線のうち前記選択メモリセルに接続されない前記第1線には、第2電位V2を印加し、
(f3)前記複数の第3線のうち前記選択メモリセルに接続される前記第3線には、第3電位V3を印加し、
(f4)前記複数の第3線のうち前記選択メモリセルに接続されない前記第3線には、第4電位V4を印加して行い、
(f5)前記第1〜第4電位について、
前記第3電位は、前記第1電位より小さく(V3<V1)、前記第2電位以上(V3≧V2)であり、
前記第4電位は、前記第1電位以上(V4≧V1)であり、前記第2電位以上(V4≧V2)であることを特徴とする請求項32記載の不揮発性半導体記憶装置。 - 前記複数の第3線は、所定の単位で互いに接続されていることを特徴とする請求項32記載の不揮発性半導体記憶装置。
- 前記不揮発性半導体記憶装置は、さらに、
(g)前記複数のメモリセルのうち前記第1方向に並ぶ前記メモリセルの前記第2導電体を接続する第4線を複数有し、
前記複数の第4線は、所定の単位で互いに接続されていることを特徴とする請求項32記載の不揮発性半導体記憶装置。 - (a)半導体基板中に形成された第1および第2半導体領域と、
(b)前記第1および第2半導体領域間上の前記半導体基板の上部に形成され、前記第1半導体領域側に位置する第1導電体および前記第2半導体領域側に位置する第2導電体と、
(c)前記第1導電体と前記半導体基板との間に形成された第1絶縁膜と、
(d)前記第2導電体と前記半導体基板との間に形成された第2絶縁膜であって、その内部に電荷蓄積部を有する第2絶縁膜と、を有し、
書込み動作時に、
(e)前記第2導電体に正電位を印加し、前記第2半導体領域に正電位を印加し、前記第1導電体に正電位を印加することで前記電荷蓄積部に電子を注入することと、
(f)前記第2導電体に正電位を印加し、前記第2半導体領域に0Vまたは前記第2導電体に比べ低い正電位を印加し、前記第1導電体に前記第1半導体領域に比べ等しいか低い電位を印加することで、前記電荷蓄積部に電子を注入することとを行うことを特徴とする不揮発性半導体記憶装置。 - (a)半導体基板中に形成された第1および第2半導体領域と、
(b)前記第1および第2半導体領域間上の前記半導体基板の上部に形成され、前記第1半導体領域側に位置する第1導電体および前記第2半導体領域側に位置する第2導電体と、
(c)前記第1導電体と前記半導体基板との間に形成された第1絶縁膜と、
(d)前記第2導電体と前記半導体基板との間に形成された第2絶縁膜であって、その内部に電荷蓄積部を有する第2絶縁膜と、を有し、
消去動作時に、
(e)前記第2導電体に負電位を印加し、前記第2半導体領域に正電位を印加し、前記第1導電体に正電位を印加することで前記電荷蓄積部に正孔を注入することと、
(f)前記第2導電体に正電位を印加し、前記第2半導体領域に0Vまたは前記第2導電体に比べ低い正電位を印加し、前記第1導電体に前記第1半導体領域に比べ等しいか低い電位を印加することで、前記電荷蓄積部に電子を注入することとを行うことを特徴とする不揮発性半導体記憶装置。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2004106850A JP4601316B2 (ja) | 2004-03-31 | 2004-03-31 | 不揮発性半導体記憶装置 |
| TW093133660A TWI359496B (en) | 2004-03-31 | 2004-11-04 | Nonvolatile semiconductor memory device |
| KR1020050001839A KR101056797B1 (ko) | 2004-03-31 | 2005-01-07 | 불휘발성 반도체 기억장치 |
| US11/030,900 US7847331B2 (en) | 2004-03-31 | 2005-01-10 | Nonvolatile semiconductor memory device |
| CN2005100039163A CN1677675B (zh) | 2004-03-31 | 2005-01-10 | 非易失性半导体存储器件 |
| US12/873,679 US8076709B2 (en) | 2004-03-31 | 2010-09-01 | Nonvolatile semiconductor memory device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2004106850A JP4601316B2 (ja) | 2004-03-31 | 2004-03-31 | 不揮発性半導体記憶装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2005294498A true JP2005294498A (ja) | 2005-10-20 |
| JP4601316B2 JP4601316B2 (ja) | 2010-12-22 |
Family
ID=35050078
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2004106850A Expired - Fee Related JP4601316B2 (ja) | 2004-03-31 | 2004-03-31 | 不揮発性半導体記憶装置 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US7847331B2 (ja) |
| JP (1) | JP4601316B2 (ja) |
| KR (1) | KR101056797B1 (ja) |
| CN (1) | CN1677675B (ja) |
| TW (1) | TWI359496B (ja) |
Cited By (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2007086304A1 (ja) * | 2006-01-25 | 2007-08-02 | Nec Corporation | 半導体装置および半導体装置の製造方法 |
| JP2008053498A (ja) * | 2006-08-25 | 2008-03-06 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| JP2008226332A (ja) * | 2007-03-12 | 2008-09-25 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
| WO2009020228A1 (ja) * | 2007-08-09 | 2009-02-12 | Nec Corporation | 不揮発性半導体記憶装置 |
| WO2009022741A1 (ja) * | 2007-08-16 | 2009-02-19 | Nec Corporation | 不揮発性半導体メモリ装置 |
| JP2009048760A (ja) * | 2007-08-22 | 2009-03-05 | Samsung Electronics Co Ltd | 不揮発性メモリのためのプログラム方法 |
| JP2009076188A (ja) * | 2007-08-24 | 2009-04-09 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
| JP2009129487A (ja) * | 2007-11-21 | 2009-06-11 | Genusion:Kk | 不揮発性半導体記憶素子および不揮発性半導体記憶装置 |
| JP2009146497A (ja) * | 2007-12-13 | 2009-07-02 | Renesas Technology Corp | 半導体装置 |
| WO2009104688A1 (ja) * | 2008-02-20 | 2009-08-27 | 日本電気株式会社 | 不揮発性記憶装置およびその製造方法 |
| JP2010517270A (ja) * | 2007-01-23 | 2010-05-20 | フリースケール セミコンダクター インコーポレイテッド | 不揮発性メモリデバイスを作製する方法 |
| WO2010082389A1 (ja) * | 2009-01-15 | 2010-07-22 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| JP2011511440A (ja) * | 2008-01-24 | 2011-04-07 | インターナショナル・ビジネス・マシーンズ・コーポレーション | セルフ・リペア集積回路およびリペア方法 |
| US8344444B2 (en) | 2009-02-09 | 2013-01-01 | Renesas Electronics Corporation | Semiconductor device having a nonvolatile memory cell with a cap insulating film formed over a selection gate electrode |
| US8492826B2 (en) | 2007-10-09 | 2013-07-23 | Genusion, Inc. | Non-volatile semiconductor memory device and manufacturing method thereof |
| JP2013258436A (ja) * | 2009-01-15 | 2013-12-26 | Renesas Electronics Corp | 半導体装置の製造方法 |
| JP5385307B2 (ja) * | 2009-01-15 | 2014-01-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Families Citing this family (32)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100583731B1 (ko) * | 2004-08-03 | 2006-05-26 | 삼성전자주식회사 | 노어형 플래시 메모리 소자 및 그 제조방법 |
| JP4927708B2 (ja) * | 2005-02-28 | 2012-05-09 | スパンション エルエルシー | 半導体装置及びその製造方法 |
| JP4659527B2 (ja) * | 2005-06-20 | 2011-03-30 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| US20070108495A1 (en) * | 2005-11-17 | 2007-05-17 | Macronix International Co., Ltd. | MNOS memory devices and methods for operating an MNOS memory devices |
| US7541639B2 (en) * | 2007-03-15 | 2009-06-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Memory device and method of fabricating the same |
| JP2008270343A (ja) * | 2007-04-17 | 2008-11-06 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
| JP5205011B2 (ja) * | 2007-08-24 | 2013-06-05 | ルネサスエレクトロニクス株式会社 | 不揮発性半導体装置およびその製造方法 |
| US8320191B2 (en) | 2007-08-30 | 2012-11-27 | Infineon Technologies Ag | Memory cell arrangement, method for controlling a memory cell, memory array and electronic device |
| JP4609907B2 (ja) * | 2008-05-22 | 2011-01-12 | ルネサスエレクトロニクス株式会社 | 半導体集積回路 |
| US8035156B2 (en) * | 2008-09-30 | 2011-10-11 | Freescale Semiconductor, Inc. | Split-gate non-volatile memory cell and method |
| CN102339833B (zh) * | 2010-07-21 | 2013-04-24 | 中国科学院微电子研究所 | 具有高速低压操作的高可靠分裂栅非挥发性存储器结构 |
| CN102637455A (zh) * | 2011-02-10 | 2012-08-15 | 上海宏力半导体制造有限公司 | 存储器阵列 |
| US8892808B2 (en) * | 2011-04-22 | 2014-11-18 | Hewlett-Packard Development Company, L.P. | Retention-value associated memory |
| US9892798B2 (en) | 2012-09-11 | 2018-02-13 | Seagate Technology Llc | Data protection for unexpected power loss |
| US9001578B2 (en) | 2012-09-11 | 2015-04-07 | Seagate Technology Llc | Soft erasure of memory cells |
| US10014380B2 (en) | 2012-12-14 | 2018-07-03 | Cypress Semiconductor Corporation | Memory first process flow and device |
| US9368606B2 (en) * | 2012-12-14 | 2016-06-14 | Cypress Semiconductor Corporation | Memory first process flow and device |
| US8907411B2 (en) | 2013-03-13 | 2014-12-09 | Macronix International Co., Ltd. | Semiconductor element and manufacturing method and operating method of the same |
| US10259080B1 (en) * | 2013-04-26 | 2019-04-16 | Vactronix Scientific, Llc | Adaptive guide bushing for laser tube cutting systems |
| US9735289B2 (en) * | 2013-10-11 | 2017-08-15 | Cypress Semiconductor Corporation | Ion implantation-assisted etch-back process for improving spacer shape and spacer width control |
| US9466496B2 (en) * | 2013-10-11 | 2016-10-11 | Cypress Semiconductor Corporation | Spacer formation with straight sidewall |
| US8895397B1 (en) * | 2013-10-15 | 2014-11-25 | Globalfoundries Singapore Pte. Ltd. | Methods for forming thin film storage memory cells |
| US9368644B2 (en) * | 2013-12-20 | 2016-06-14 | Cypress Semiconductor Corporation | Gate formation memory by planarization |
| US10192747B2 (en) * | 2014-01-07 | 2019-01-29 | Cypress Semiconductor Corporation | Multi-layer inter-gate dielectric structure and method of manufacturing thereof |
| US9257571B1 (en) * | 2014-09-05 | 2016-02-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Memory gate first approach to forming a split gate flash memory cell device |
| JP6510289B2 (ja) * | 2015-03-30 | 2019-05-08 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| JP5934416B1 (ja) * | 2015-06-01 | 2016-06-15 | 株式会社フローディア | メモリセルおよび不揮発性半導体記憶装置 |
| JP6718248B2 (ja) * | 2016-02-17 | 2020-07-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US10437241B2 (en) | 2016-12-16 | 2019-10-08 | General Electric Company | Systems and methods for generating maintenance packages |
| JP2021077831A (ja) * | 2019-11-13 | 2021-05-20 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| TWI777662B (zh) * | 2021-07-09 | 2022-09-11 | 鈺成投資股份有限公司 | 可多次編寫記憶體的單元結構及其操作方法 |
| CN118262754B (zh) * | 2024-05-31 | 2024-07-26 | 宁波领开半导体技术有限公司 | 单边工作模式的组对结构非易失性存储器及其操作方法 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003309193A (ja) * | 2002-04-18 | 2003-10-31 | Hitachi Ltd | 半導体集積回路装置及び半導体集積回路装置の製造方法 |
| JP2004221554A (ja) * | 2002-12-26 | 2004-08-05 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5969383A (en) * | 1997-06-16 | 1999-10-19 | Motorola, Inc. | Split-gate memory device and method for accessing the same |
| US6051860A (en) * | 1998-01-16 | 2000-04-18 | Matsushita Electric Industrial Co., Ltd. | Nonvolatile semiconductor memory device and method for fabricating the same and semiconductor integrated circuit |
| US5991204A (en) * | 1998-04-15 | 1999-11-23 | Chang; Ming-Bing | Flash eeprom device employing polysilicon sidewall spacer as an erase gate |
| JP2001057394A (ja) | 1999-06-09 | 2001-02-27 | Matsushita Electric Ind Co Ltd | 不揮発性半導体記憶装置及びその製造方法 |
| US6255166B1 (en) | 1999-08-05 | 2001-07-03 | Aalo Lsi Design & Device Technology, Inc. | Nonvolatile memory cell, method of programming the same and nonvolatile memory array |
| US6248633B1 (en) * | 1999-10-25 | 2001-06-19 | Halo Lsi Design & Device Technology, Inc. | Process for making and programming and operating a dual-bit multi-level ballistic MONOS memory |
| US6759290B2 (en) * | 2001-03-26 | 2004-07-06 | Halo Lsi, Inc. | Stitch and select implementation in twin MONOS array |
| JP2003046002A (ja) | 2001-07-26 | 2003-02-14 | Sony Corp | 不揮発性半導体メモリ装置およびその動作方法 |
| TW546840B (en) * | 2001-07-27 | 2003-08-11 | Hitachi Ltd | Non-volatile semiconductor memory device |
| US6828618B2 (en) * | 2002-10-30 | 2004-12-07 | Freescale Semiconductor, Inc. | Split-gate thin-film storage NVM cell |
| JP2004186452A (ja) * | 2002-12-04 | 2004-07-02 | Renesas Technology Corp | 不揮発性半導体記憶装置およびその製造方法 |
| JP3786095B2 (ja) * | 2003-02-28 | 2006-06-14 | セイコーエプソン株式会社 | 不揮発性半導体記憶装置 |
| JP4521597B2 (ja) * | 2004-02-10 | 2010-08-11 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置およびその製造方法 |
| JP4422556B2 (ja) * | 2004-06-10 | 2010-02-24 | 株式会社ルネサステクノロジ | 不揮発性半導体記憶装置およびその書き込み方法 |
| JP2006041354A (ja) * | 2004-07-29 | 2006-02-09 | Renesas Technology Corp | 半導体装置及びその製造方法 |
| JP5022614B2 (ja) * | 2006-03-20 | 2012-09-12 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
-
2004
- 2004-03-31 JP JP2004106850A patent/JP4601316B2/ja not_active Expired - Fee Related
- 2004-11-04 TW TW093133660A patent/TWI359496B/zh not_active IP Right Cessation
-
2005
- 2005-01-07 KR KR1020050001839A patent/KR101056797B1/ko not_active Expired - Fee Related
- 2005-01-10 US US11/030,900 patent/US7847331B2/en not_active Expired - Lifetime
- 2005-01-10 CN CN2005100039163A patent/CN1677675B/zh not_active Expired - Fee Related
-
2010
- 2010-09-01 US US12/873,679 patent/US8076709B2/en not_active Expired - Fee Related
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003309193A (ja) * | 2002-04-18 | 2003-10-31 | Hitachi Ltd | 半導体集積回路装置及び半導体集積回路装置の製造方法 |
| JP2004221554A (ja) * | 2002-12-26 | 2004-08-05 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
Cited By (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7791129B2 (en) | 2006-01-25 | 2010-09-07 | Nec Corporation | Semiconductor device and method of producing the same including a charge accumulation layer with differing charge trap surface density |
| WO2007086304A1 (ja) * | 2006-01-25 | 2007-08-02 | Nec Corporation | 半導体装置および半導体装置の製造方法 |
| JP5315695B2 (ja) * | 2006-01-25 | 2013-10-16 | 日本電気株式会社 | 半導体装置および半導体装置の製造方法 |
| JP2008053498A (ja) * | 2006-08-25 | 2008-03-06 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| JP2010517270A (ja) * | 2007-01-23 | 2010-05-20 | フリースケール セミコンダクター インコーポレイテッド | 不揮発性メモリデバイスを作製する方法 |
| JP2008226332A (ja) * | 2007-03-12 | 2008-09-25 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
| WO2009020228A1 (ja) * | 2007-08-09 | 2009-02-12 | Nec Corporation | 不揮発性半導体記憶装置 |
| JP5402633B2 (ja) * | 2007-08-09 | 2014-01-29 | 日本電気株式会社 | 不揮発性半導体記憶装置 |
| WO2009022741A1 (ja) * | 2007-08-16 | 2009-02-19 | Nec Corporation | 不揮発性半導体メモリ装置 |
| JP5434594B2 (ja) * | 2007-08-16 | 2014-03-05 | 日本電気株式会社 | 不揮発性半導体メモリ装置 |
| JP2009048760A (ja) * | 2007-08-22 | 2009-03-05 | Samsung Electronics Co Ltd | 不揮発性メモリのためのプログラム方法 |
| JP2009076188A (ja) * | 2007-08-24 | 2009-04-09 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
| US8492826B2 (en) | 2007-10-09 | 2013-07-23 | Genusion, Inc. | Non-volatile semiconductor memory device and manufacturing method thereof |
| JP2009129487A (ja) * | 2007-11-21 | 2009-06-11 | Genusion:Kk | 不揮発性半導体記憶素子および不揮発性半導体記憶装置 |
| JP2009146497A (ja) * | 2007-12-13 | 2009-07-02 | Renesas Technology Corp | 半導体装置 |
| JP2011511440A (ja) * | 2008-01-24 | 2011-04-07 | インターナショナル・ビジネス・マシーンズ・コーポレーション | セルフ・リペア集積回路およびリペア方法 |
| US8212309B2 (en) | 2008-02-20 | 2012-07-03 | Nec Corporation | Non-volatile memory device and method of manufacturing same |
| JP5521555B2 (ja) * | 2008-02-20 | 2014-06-18 | 日本電気株式会社 | 不揮発性記憶装置およびその製造方法 |
| WO2009104688A1 (ja) * | 2008-02-20 | 2009-08-27 | 日本電気株式会社 | 不揮発性記憶装置およびその製造方法 |
| JP2013258436A (ja) * | 2009-01-15 | 2013-12-26 | Renesas Electronics Corp | 半導体装置の製造方法 |
| US8633530B2 (en) | 2009-01-15 | 2014-01-21 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
| JP5385307B2 (ja) * | 2009-01-15 | 2014-01-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| WO2010082389A1 (ja) * | 2009-01-15 | 2010-07-22 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US8853036B2 (en) | 2009-01-15 | 2014-10-07 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
| US9324883B2 (en) | 2009-01-15 | 2016-04-26 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
| US9443991B2 (en) | 2009-01-15 | 2016-09-13 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
| US8344444B2 (en) | 2009-02-09 | 2013-01-01 | Renesas Electronics Corporation | Semiconductor device having a nonvolatile memory cell with a cap insulating film formed over a selection gate electrode |
Also Published As
| Publication number | Publication date |
|---|---|
| KR20050096843A (ko) | 2005-10-06 |
| US7847331B2 (en) | 2010-12-07 |
| CN1677675A (zh) | 2005-10-05 |
| TW200532901A (en) | 2005-10-01 |
| TWI359496B (en) | 2012-03-01 |
| JP4601316B2 (ja) | 2010-12-22 |
| US20100322013A1 (en) | 2010-12-23 |
| US8076709B2 (en) | 2011-12-13 |
| US20050230736A1 (en) | 2005-10-20 |
| CN1677675B (zh) | 2010-11-10 |
| KR101056797B1 (ko) | 2011-08-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4601316B2 (ja) | 不揮発性半導体記憶装置 | |
| JP4601287B2 (ja) | 不揮発性半導体記憶装置 | |
| US7872289B2 (en) | Semiconductor device including memory cell having charge accumulation layer | |
| US8325521B2 (en) | Structure and inhibited operation of flash memory with split gate | |
| KR100964759B1 (ko) | 불휘발성 반도체 기억 장치 | |
| JP5524632B2 (ja) | 半導体記憶装置 | |
| JP2009054707A (ja) | 半導体記憶装置およびその製造方法 | |
| JPWO2003028111A1 (ja) | 不揮発性半導体メモリ装置及びその製造方法 | |
| US6801456B1 (en) | Method for programming, erasing and reading a flash memory cell | |
| US8492826B2 (en) | Non-volatile semiconductor memory device and manufacturing method thereof | |
| US20090080258A1 (en) | Erase method in thin film nonvolatile memory | |
| KR20170026105A (ko) | 반도체 장치 및 반도체 장치의 제조 방법 | |
| US20080179656A1 (en) | Semiconductor device, nonvolatile semiconductor memory device and manufacturing method of semiconductor device | |
| KR100706071B1 (ko) | 단일비트 비휘발성 메모리셀 및 그것의 프로그래밍 및삭제방법 | |
| US8553464B2 (en) | Nonvolatile programmable logic switch | |
| KR100735929B1 (ko) | 낸드형 플래시 메모리 어레이 및 그 동작 방법 | |
| JP2004214506A (ja) | 不揮発性半導体メモリ装置の動作方法 | |
| JP4810330B2 (ja) | 半導体記憶装置 | |
| JP6232200B2 (ja) | 不揮発性半導体記憶装置 | |
| CN105990365B (zh) | 存储元件及其制造方法 | |
| US8077512B2 (en) | Flash memory cell and method for operating the same | |
| JP2014160846A (ja) | 半導体記憶装置 | |
| CN119028409A (zh) | 阵列结构中的非易失性存储单元及其相关控制方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070312 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100528 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100610 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100622 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100802 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100831 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100928 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131008 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4601316 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |