JP2004133474A - 液晶表示装置及びその製造方法並びにその駆動方法 - Google Patents

液晶表示装置及びその製造方法並びにその駆動方法 Download PDF

Info

Publication number
JP2004133474A
JP2004133474A JP2003354181A JP2003354181A JP2004133474A JP 2004133474 A JP2004133474 A JP 2004133474A JP 2003354181 A JP2003354181 A JP 2003354181A JP 2003354181 A JP2003354181 A JP 2003354181A JP 2004133474 A JP2004133474 A JP 2004133474A
Authority
JP
Japan
Prior art keywords
liquid crystal
signal
gate
line
crystal display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003354181A
Other languages
English (en)
Other versions
JP3920837B2 (ja
Inventor
Mu Son San
サン・ム・ソン
Re Kim San
サン・レ・キム
Hon Park Ju
ジュ・ホン・パク
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Philips LCD Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Philips LCD Co Ltd filed Critical LG Philips LCD Co Ltd
Publication of JP2004133474A publication Critical patent/JP2004133474A/ja
Application granted granted Critical
Publication of JP3920837B2 publication Critical patent/JP3920837B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Abstract

【課題】水平ラインブロック間の輝度差を防止することができる液晶表示装置及びその製造方法並びにその駆動方法に関するものである。
【解決手段】液晶セルマトリクスを持つ液晶パネルと、前記液晶パネルを駆動するための少なくとも一つの集積回路と、前記少なくとも一つの集積回路と共通に接続されて集積回路に駆動信号を供給する供給ラインと、前記供給ラインの入力段に形成されて供給ラインのライン抵抗の合計より大きい抵抗値を持つ信号減殺部を具備することを特徴とする。
【選択図】図3

Description

 本発明は液晶表示装置に関わり、特に、水平ラインブロック間の輝度差を防止することができる液晶表示装置及びその製造方法並びにその駆動方法に関するものである。
 通常の液晶表示装置(Liquid Crystal Display:以下"LCD"と言う)は電界を利用して液晶の光透過率を調節することで画像を表示するようになる。このために、液晶表示装置は液晶セルがマトリクス状に配列された液晶パネルと、この液晶パネルを駆動するための駆動回路とを具備する。
 液晶パネルにはゲートラインとデータラインが交差するように配列されて、そのゲートラインとデータラインとが交差する領域に液晶セルが位置するようになる。この液晶パネルには液晶セルのそれぞれに電界を印加するための画素電極と共通電極が備えられる。画素電極のそれぞれはスイッチング素子である薄膜トランジスタ(Thin Film Transistor)のソース及びドレイン端子を経由してデータラインの中からいずれかに接続される。薄膜トランジスタのゲート端子は画素電圧信号が1ライン分毎の画素電極に印加されるようにするゲートラインの中からいずれかに接続される。
 駆動回路はゲートラインを駆動するためのゲートドライバーと、データラインを駆動するためのデータドライバーと、ゲートドライバーとデータドライバーを制御するためのタイミングコントローラーと、液晶表示装置で使われる各種の駆動電圧を供給する電源供給部を具備する。タイミングコントローラーは、ゲートドライバー及びデータドライバーの駆動タイミングを制御すると共にデータドライバーに画素データ信号を供給する。
 電源供給部は、入力電源を利用して液晶表示装置で必要とする共通電圧VCOM、ゲートハイ電圧VGH、ゲートロー電圧VGLのような駆動電圧を生成する。ゲートドライバーは、スキャニング信号をゲートラインに順次供給して液晶パネル上の液晶セルを1ライン分ずつ順次駆動する。データドライバーは、ゲートラインの中からいずれかにスキャニング信号が供給される度にデータラインのそれぞれに画素電圧信号を供給する。これにより、液晶表示装置は、液晶セル毎画素電圧信号により画素電極と共通電極との間に印加される電界により光透過率を調節することで画像を表示する。
 これらの中で液晶パネルと直接接続されるデータドライバーとゲートドライバーは多数のIC(Integrated Circuit)に集積化される。集積化されたデータドライブICとゲートドライブICのそれぞれはTCP(Tape Carrier Package)の上に実装されてTAB(Tape Automated Bonding)方式で液晶パネルに接続されたりCOG(Chip On Glass)方式で液晶パネルの上に実装されたりする。
 ここで、TCPを通してTAB方式で液晶パネルに接続されるドライブICは、TCPに接続されたPCB(Printed Circuit Board)に形成された信号ラインを通して外部から入力される制御信号及び駆動電圧が供給されると共に相互接続される。詳細に言うと、データドライブICは、データPCBに形成された信号ラインを通して直列に接続されると共に、タイミングコントローラーからの制御信号及び画素データ信号と、電源供給部からの駆動電圧が共通供給されるようになる。ゲートドライブICは、ゲートPCBに形成された信号ラインを通して直列に接続されると共に、タイミングコントローラーからの制御信号と、電源供給部からの駆動電圧が共通供給されるようになる。
 COG方式で液晶パネルに実装されるドライブICは、信号ラインが液晶パネル、すなわち下部ガラスの上に実装されるラインオンガラス(Line On Glass;以下LOGという)方式で相互接続されると共にタイミングコントローラー及び電源供給部からの制御信号及び駆動電圧が供給されるようになる。
 最近では、ドライブICがTAB方式で液晶パネルに接続される場合にもLOG方式を採択してPCBを除去することで液晶表示装置をさらに薄形化することができるようにしている。特に、相対的に少ない信号ラインを要するゲートドライブICに接続される信号ラインをLOG方式で液晶パネルの上に形成することでゲートPCBを除去している。すなわち、TAB方式のゲートドライブICは、液晶パネルの下部ガラスの上に実装される信号ラインを通して直列に接続されると共に制御信号及び駆動電圧信号(以下、ゲート駆動信号と言う)が共通供給されるようになる。
 実際に、LOG型信号ラインを利用してゲートPCBを除去した液晶表示装置は、図1に示すように、液晶パネル1と、液晶パネル1とデータPCB12の間に接続された多数個のデータTCP8と、液晶パネル1の他の側に接続された多数のゲートTCP14と、データTCP8のそれぞれに実装されたデータドライブIC10と、ゲートTCP14のそれぞれに実装されたゲートドライブIC16を具備する。
 液晶パネル1は、各種信号ラインと共に薄膜トランジスタアレイが形成された下部基板2と、カラーフィルターアレイが形成された上部基板4と、下部基板2と上部基板4との間に注入された液晶を含む。このような液晶パネル1には、ゲートライン20とデータライン18の交差領域毎に備えられる液晶セルで構成されて画像を表示する画像表示領域21が備えられる。
 画像表示領域21の外郭部に位置する下部基板2の外郭領域にはデータライン18から伸張されたデータパッドと、ゲートライン20から伸張されたゲートパッドが位置するようになる。また、下部基板2の外郭領域にはゲートドライブIC16に供給されるゲート駆動信号を送るためのLOG型信号ライン群26が位置するようになる。
 データTCP8には、データドライブIC10が実装されて、そのデータドライブIC10と電気的に接続された入力パッド24と出力パッド25が形成される。データTCP8の入力パッド24は、データPCB12の出力パッドと電気的に接続され、出力パッド25は、下部基板2上のデータパッドと電気的に接続される。
 特に、一番目のデータTCP8は下部基板2上のLOG型信号ライン群26に電気的に接続されるゲート駆動信号伝送ライン群22が追加形成される。このゲート駆動信号、伝送ライン群22は、データPCB12を経由してタイミングコントローラー及び電源供給部から供給されるゲート駆動信号をLOG型信号ライン群26に供給するようになる。
 データドライブIC10は、デジタル信号である画素データ信号をアナログ信号である画素電圧信号に変換して液晶パネル上のデータライン18に供給する。
 ゲートTCP14には、ゲートドライブIC16が実装されて、そのゲートドライブIC16と電気的に接続されたゲート駆動信号伝送ライン群28及び出力パッド30が形成される。ゲート駆動信号伝送ライン群28は、下部基板2上のLOG型信号ライン群26と電気的に接続され、出力パッド30は下部基板2上のゲートパッドと電気的に接続される。
 ゲートドライブIC16は入力制御信号に応答してスキャニング信号、すなわちゲートハイ電圧VGHをゲートライン20に順次供給する。また、ゲートドライブIC16はゲートハイ電圧VGHが供給される期間を除いた残り期間にゲートロー電圧VGLをゲートライン20に供給する。
 LOG型信号ライン群26は、通常、ゲート信号のハイ論理電圧(ゲートハイ電圧)VGH、ゲート信号のロー論理電圧(ゲートロー電圧)VGL、共通電圧VCOM、グラウンド電圧信号GND、電源電圧VCCのような電源供給部から供給される駆動電圧信号と、ゲートスタートパルスGSP、ゲートシフトクロック信号GSC、ゲートイネーブル信号GOEのようなタイミングコントローラーから供給されるゲート制御信号のそれぞれを供給する信号ラインで構成される。
 このようなLOG型信号ライン群26は、画像表示部21の外郭領域に位置するパッド部のように非常に限定された狭い空間で微細パターンで並んで形成される。そして、LOG型信号ライン群26は、ゲートライン20と同一のゲート金属で構成される。ゲート金属としては、通常、AlNdのように比較的に大きい比抵抗値(0.046)を持つ金属が利用される。
 このように、LOG型信号ライン群26が制限された領域内で微細パターンに形成されると共に比較的に大きい比抵抗値を持つゲート金属で構成されるにことにより、既存のゲートPCBに銅薄で形成された信号ラインと対比して相対的に高い抵抗成分を含むようになる。また、LOG型信号ライン群26の抵抗値は、ラインの長さに比例することにより、データPCB12から遠くなるほどライン抵抗値が増加してゲート駆動信号が減殺するようになる。この結果、LOG型信号ライン群26を通して伝送されるゲート駆動信号がそのライン抵抗値によりゆがめられることで画像表示部21に表示される画像の品質が低下されるようになる。
 これを詳細に言うと、従来の液晶表示装置は、ゲートロー電圧VGL及びゲートハイ電圧VGHをそれぞれ供給するLOG型信号ラインLVGのそれぞれが図2に図示したように第1データTCP8と第1及至第3ゲートTCP(14A乃至14C)の間のそれぞれに接続される第1乃至第3LOG型信号ラインLVG1乃至LVG3で構成される。第1及至第3LOG型信号ラインLVG1乃至LVG3は、そのラインの長さに比例するライン抵抗値A、B、Cを持ち、第1及至第3ゲートTCP(14A乃至14C)を経由して直列で連結される。
 すなわち、第1ゲートTCP14Aに実装されたゲートドライブIC16には、第1LOG型信号ラインLVG1の第1ライン抵抗値Aに比例して電圧降下されたゲートハイ電圧VGH及びゲートロー電圧VGLを含む第1ゲート電圧VG1が供給される。第1ゲート電圧VG1は、第1ゲートドライブIC16を通して第1水平ラインブロックAのゲートラインに供給される。
 第2ゲートTCP14Bに実装されたゲートドライブIC16には、直列接続された第1LOG型信号ラインLVG1及び第2LOG型信号ラインLVG2の第2ライン抵抗値(a+b)に比例して電圧降下されたゲートハイ電圧VGH及びゲートロー電圧VGLを含む第2ゲート電圧VG2が供給される。第2ゲート電圧VG2は、第2ゲートドライブIC16を通して第2水平ラインブロックBのゲートラインに供給される。
 第3ゲートTCP14Cに実装されたゲートドライブIC16には、直列接続された第1LOG型信号ライン乃至第3LOG型信号ラインLVG1乃至LVG3の第3ライン抵抗値(a+b+c)に比例して電圧降下されたゲートハイ電圧VGH及びゲートロー電圧VGLを含む第3ゲート電圧VG3が供給される。第3ゲート電圧VGL3は、第3ゲートドライブIC16を通して第3水平ラインブロックCのゲートラインに供給される。
 このように、ゲートドライブIC16毎ゲートラインに供給するゲート電圧VG1乃至VG3に差が発生することにより、互いに異なるゲートドライブIC16に接続される水平ラインブロックA乃至C間に輝度差が発生するようになる。この水平ラインブロックA乃至Cの輝度差は、水平線6のように明らかになり、画面が分割されたように見えるようになることで画質低下をもたらす。
 特に、第1ゲートドライブICから第3ゲートドライブICの方へ進行するほどLOG型信号ラインLVGのライン抵抗値A、B、Cが加算されることにより、水平ラインブロックA乃至Cに供給される第1乃至第3ゲート電圧VG1乃至VG3は、VG1>VG2>VG3のような関係を持つようになる。
 このようなゲートドライブIC16単位のゲート電圧の差は、ゲートドライブIC16のそれぞれに独立的に接続される多数のLOG型ゲート電圧伝送ラインを備えて、そのラインの断面積をラインの長さに反比例するように増加させる方法等を利用して補償することができる。しかし、LOG型信号ライン群26が形成される画像表示部21の外郭領域は限定されているので、多数個のLOG型信号ラインを備えるのが難しいだけでなく断面積を増加させるのに限界がある。
 従って、制限された空間内に形成されるLOG型信号ライン群26の設計変更なしにライン抵抗によるゲート電圧の差を補償することができる方案が必要である。
 本発明の目的は水平ラインブロックの間の輝度差を防止することができる液晶表示装置及びその製造方法並びにその駆動方法を提供することにある。
 前記の目的を達成するために、本発明に係る液晶表示装置は、液晶セルマトリクスを持つ液晶パネルと、前記液晶パネルを駆動するために第1及び第2集積回路を含む少なくとも二つの集積回路と、前記少なくとも二つの集積回路と接続されて前記集積回路に駆動信号を供給する供給ラインと、前記供給ラインの入力段に形成されて前記供給ラインのライン抵抗の合計以上の抵抗値を持つ信号制限素子を具備することを特徴とする。
 前記信号制限素子は約270〜830の抵抗値を持つことを特徴とする。
 前記供給ラインは、前記液晶パネルの上に形成されて、前記駆動信号を前記少なくとも二つの集積回路に供給する第1信号ラインと、前記液晶表示パネルの外郭領域に位置する第2信号ラインを含むことを特徴とする。
 前記信号制限素子は前記第1信号ライン上に形成されることを特徴とする。
 前記液晶表示パネル上に形成される多数のゲートラインをさらに具備して、前記少なくとも二つの集積回路のそれぞれは前記多数のゲートラインにゲート信号を供給するゲート駆動回路を含むことを特徴とする。
 前記ゲート駆動回路には前記供給ラインを通してゲート信号のロー論理電圧が供給されることを特徴とする。
 前記ゲート駆動回路には前記供給ラインを通してゲート信号のハイ論理電圧が供給されることを特徴とする。
 データ駆動回路からのデータ信号を供給するために前記液晶パネル上に形成された多数のデータラインと、前記データ駆動回路を持つそれぞれのデータテープキャリアパッケージと、前記第1及び第2集積回路に対応されて前記ゲート駆動回路をそれぞれ持つ少なくとも二つのゲートテープキャリアパッケージと、前記データテープキャリアパッケージと連結された印刷回路基板をさらに具備することを特徴とする。
 前記印刷回路基板上に形成されて前記ゲート駆動回路及びデータ駆動回路を制御するための駆動タイミング制御信号を生成して、前記供給ラインに供給するタイミングコントローラーと、前記印刷回路基板上に形成されて前記ゲート集積回路及びデータ集積回路に供給される駆動電圧を生成して前記供給ラインに供給する電源供給部をさらに具備することを特徴とする。
 前記タイミングコントローラー及び電源供給部の中から少なくともいずれか一つで生成されたゲート信号は前記データテープキャリアパッケージを通して前記少なくとも二つのゲート集積回路に供給されることを特徴とする。
 前記信号制限素子は前記タイミングコントローラーに内装されることを特徴とする。
 前記信号制限素子は前記電源供給部に内装されることを特徴とする。
 前記ゲート集積回路には前記供給ラインを通して前記駆動タイミング制御信号が供給されることを特徴とする。
 前記信号制限素子は前記印刷回路基板に位置する前記第2信号ライン上に形成されることを特徴とする。
 前記信号制限素子は前記データテープキャリアパッケージに位置する前記第2信号ライン上に形成されることを特徴とする。
 前記二つのゲートテープキャリアパッケージのそれぞれに形成される信号制限部をさらに具備することを特徴とする。
 前記信号制限素子は電流制限部を含むことを特徴とする。
 前記信号制限素子は抵抗を含む持つことを特徴とする。
 前記信号制限素子は水平ラインブロック間の明るさの差を防止するに十分な抵抗であることを特徴とする。
 前記供給ラインは前記少なくとも二つの集積回路に前記駆動信号を共通で供給するために液晶表示パネル上に形成されたラインオンガラス型信号ラインと、前記ラインオンガラス型信号ラインに前記駆動信号を供給する信号伝送ラインを含むことを特徴とする。
 前記液晶表示パネル上に形成される多数のゲートラインをさらに具備して、前記少なくとも二つの集積回路のそれぞれは前記多数のゲートラインにゲート信号を供給するゲート駆動回路を含むことを特徴とする。
 データ駆動回路からのデータ信号を供給するために前記液晶パネル上に形成された多数のデータラインと、前記データ駆動回路が実装されたデータテープキャリアパッケージと、前記ゲート駆動回路が実装されたゲートテープキャリアパッケージと、前記データテープキャリアパッケージと連結された印刷回路基板をさらに具備することを特徴とする。
 前記印刷回路基板上に形成されて前記ゲート駆動回路及びデータ駆動回路を制御するための駆動タイミング制御信号を生成して前記供給ラインに供給するタイミングコントローラーと、前記印刷回路基板上に形成されて前記ゲート集積回路及びデータ集積回路に供給される駆動電圧を生成して前記供給ラインに供給する電源供給部をさらに具備することを特徴とする。
 前記タイミングコントローラー及び電源供給部の中から少なくともいずれか一つで生成されたゲート信号は前記データテープキャリアパッケージを通して前記少なくとも二つのゲート集積回路に供給されることを特徴とする。
 前記信号制限素子は前記印刷回路基板に位置する前記信号伝送ライン上に形成されることを特徴とする。
 前記信号制限素子は前記データテープキャリアパッケージに位置する前記信号伝送ライン上に形成されることを特徴とする。
 前記信号制限素子は前記ラインオンガラス型信号ライン上に形成されることを特徴とする。
 前記信号制限素子は前記タイミングコントローラーに内蔵するように形成することを特徴とする。
 前記信号制限素子は前記電源供給部に内蔵するように形成することを特徴とする。
 前記ゲート集積回路には前記供給ラインを通して前記駆動タイミング制御信号が供給されることを特徴とする。
 本発明に係る液晶表示装置の製造方法は、液晶セルマトリクスを持つ液晶パネルを形成する段階と、前記液晶表示パネルを駆動するための第1及び第2集積回路を含む少なくとも二つの集積回路を用意する段階と、前記供給ラインの入力段に形成されて前記供給ラインのライン抵抗合計以上の抵抗値を持つ信号制限素子を含み、前記集積回路に駆動信号を供給するために少なくとも二つの集積回路と接続される供給ラインを形成する段階を含むことを特徴とする。
 本発明に係る液晶表示装置の駆動方法は、第1及び第2集積回路を含む少なくとも一つの集積回路に供給ラインを通して供給される駆動信号の電流成分を前記供給ラインの入力段に形成されて前記供給ラインのライン抵抗合計以上の抵抗値を持つ信号制限素子で制限する段階と、前記少なくとも二つの集積回路に供給された駆動信号を利用して液晶パネルを駆動する段階を含むことを特徴とする。
 前記少なくとも二つの集積回路に前記駆動信号を供給する段階は前記液晶パネルのゲートラインを駆動するゲート駆動信号のロー論理電圧及びハイ論理電圧の中から少なくともいれか一つを供給する段階であることを特徴とする。
 前記少なくとも二つの集積回路に前記駆動信号を供給する段階は前記液晶パネルのゲートラインの駆動を制御するためのタイミング駆動制御信号を前記少なくとも二つの集積回路に供給する段階であることを特徴とする。
 本発明に係る液晶表示装置は、透明基板を含む液晶パネルと、前記透明基板の一側に隣接されるように形成された第1及び第2テープキャリアパッケージと、前記液晶パネルを駆動するために第1及び第2テープキャリアパッケージのそれぞれの上に形成された第1及び第2ゲート駆動回路と、印刷回路基板と、前記印刷回路から前記表示領域の第1及び第2領域とそれぞれ対応される第1及び第2ゲート駆動回路に駆動信号を供給して、前記第1及び第2ゲート駆動回路の間の前記透明基板上に形成されて所定のライン抵抗を持つ信号ラインと、前記駆動信号の電流成分を制限するために前記第1ゲート駆動回路と接続された前記信号ラインの入力段に形成されて前記所定のライン抵抗以上の抵抗値を持つ少なくとも一つの電流制限素子を具備することを特徴とする。
 本発明に係る液晶表示装置は、基板を含む液晶パネルと、前記液晶パネルを駆動するための第1及び第2集積回路と、印刷回路基板と、前記印刷回路から前記表示領域の第1及び第2領域とそれぞれ対応される第1及び第2ゲート駆動回路に駆動信号を供給して、前記第1及び第2ゲート駆動回路の間の前記透明基板上に形成されて所定のライン抵抗を持つ信号ラインと、前記駆動信号の電流成分を制限するために前記信号ライン上に形成されて前記所定のライン抵抗以上の抵抗値を持つ少なくとも一つの電流制限素子を具備することを特徴とする。
 前記基板は透明基板であることを特徴とする。
 前記基板はガラス及びプラスチックの中から少なくともいずれか一つを含むことを特徴とする。
 前記駆動信号はタイミングコントローラーからの制御信号を含むことを特徴とする。
 前記駆動信号は電源供給部からの電源信号を含むことを特徴とする。
 前記電源電圧はロー論理のゲート電圧とハイ論理のゲート電圧を含むことを特徴とする。
 前記電流制限素子は前記印刷回路基板上に位置することを特徴とする。
 前記電流制限素子は前記印刷回路基板の外部に位置することを特徴とする。
 前記電流制限素子の抵抗は前記表示領域の第1及び第2領域の間の横線が実質的に見えないようにする抵抗値を持つことを特徴とする。
 前記電流制限素子の抵抗は前記表示領域の第1及び第2領域の間の横線が完全に見えないようにする抵抗値を持つことを特徴とする。
 前記電流制限素子の抵抗は前記表示領域の第1及び第2領域の間の横線の発生を防止させる抵抗値を持つことを特徴とする。
 前記第1及び第2集積回路と直列に接続されて前記表示領域の第3領域と対応される第3集積回路をさらに具備して、前記信号ラインは所定の第2ライン抵抗を持ち前記第2及び第3集積回路の間に位置して前記少なくとも一つの電流制限素子は前記第1及び第2集積回路の間の信号ラインに含まれたライン抵抗と前記第2ライン抵抗の合計以上の抵抗値を持つことを特徴とする。
 前記電流制限素子の抵抗は前記表示領域の第1及び第2ブロック間の第1横線と前記第2及び第3ブロック間の第2横線が充分に見えないようにする抵抗値を持つことを特徴とする。
 前記電流制限素子の抵抗は前記表示領域の第1及び第2ブロック間の第1横線と前記第2及び第3ブロック間の第2横線が完全に見えないようにする抵抗値を持つことを特徴とする。
 前記表示領域のブロックのそれぞれに対応されて前記表示領域の大きさと開口率により必要なだけの集積回路をさらに具備することを特徴とする。
 前記第1及び第2集積回路は互いに直列に接続されることを特徴とする。
 前記第1及び第2集積回路は前記表示パネルに電圧を供給して、前記第1及び第2集積回路により前記表示パネルに供給された電圧は同一であることを特徴とする。
 第2信号ラインをさらに具備することを特徴とする。
 前記信号ラインは基板と直接接触されることを特徴とする。
 前記印刷回路基板は前記テープキャリアパッケージにより表示パネルから離れて位置することを特徴とする。
 前記少なくとも一つの電流制限素子は前記テープキャリアパッケージ上に形成されることを特徴とする。
 前記表示パネルは前記テープキャリアパッケージと連結される第1側面と前記第1及び第2集積回路と連結される第2側面を含むことを特徴とする。
 前記駆動信号を生成するタイミングコントローラーをさらに具備することを特徴とする。
 前記駆動信号はタイミング制御信号を含むことを特徴とする。
 前記電流制限素子は約270〜830Ωの抵抗値を持つことを特徴とする。
 前記電流制限素子は約430〜760Ωの抵抗値を持つことを特徴とする。
 本発明に係る液晶表示装置及びその製造方法並びにその駆動方法は、LOG型信号ラインの入力段にLOG型信号ライン群のライン抵抗の合計より相対的に大きい制限抵抗を形成することにより、水平ラインブロック間の輝度の差を防止するようになる。
第1の実施の形態
 以下、図3乃至図15を参照して本発明の好ましい実施の形態に対して説明する。図3は本発明の第1の実施の形態による液晶表示装置を示す図面である。図3を参照すると、本発明の第1の実施の形態による液晶表示装置は、液晶パネル34と、液晶パネル34とデータPCB44との間に接続された多数個のデータTCP40と、液晶パネル34の他の側に接続された多数個のゲートTCP46A乃至46Cと、データTCP40のそれぞれに実装されたデータドライブIC42と、ゲートTCP46A乃至46Cのそれぞれに実装されたゲートドライブIC48A乃至48Cと、ゲートドライブIC48とデータドライブIC42に供給される駆動電圧を生成する電源供給部50と、ゲートドライブIC48とデータドライブIC42を制御するためのタイミングコントローラー60を具備する。
 液晶パネル34は、各種信号ラインとともに薄膜トランジスタアレイが形成された下部基板36と、カラーフィルターアレイが形成された上部基板38と、下部基板36と上部基板38との間に注入された液晶を含む。このような液晶パネル34は、ゲートライン56とデータライン(図示しない)の交差領域毎に形成された液晶セルにより画像表示領域41に画像を表示する。画像表示領域41の外郭部に位置する下部基板36の外郭領域には、データラインから伸張されたデータパッドと、ゲートライン56から伸張されたゲートパッドが位置するようになる。また、下部基板36の外郭領域には、ゲートドライブIC48A乃至48Cに供給されるゲート駆動信号を伝達るためのLOG型信号ライン群LOGC、LOGVが位置するようになる。
 データTCP40には、データドライブIC42が実装され、そのデータTCP40は、データドライブIC42と接続される入出力パッドを通してデータPCB44の出力パッド及び下部基板36のデータパッドと接続される。特に、一番目のデータTCP40は下部基板36の上のLOG型信号ライン群LOGC、LOGVにそれぞれ接続されるゲート駆動信号伝送ライン群52a、52bをさらに具備する。このゲート駆動信号伝送ライン群52a、52bは、それぞれデータ PCB44を経由して電源供給部50及びタイミングコントローラー60から供給されるゲート駆動信号をLOG型信号ライン群LOGC、LOGVに供給するようになる。
 タイミングコントローラー60は、ゲートドライブIC48及びデータドライブIC42の駆動タイミングを制御すると共にデータドライブIC42に画素データ信号を供給する。
 電源供給部50は、入力電源を利用して液晶表示装置で要する共通電圧VCOM、ゲートハイ電圧VGH、ゲートロー電圧VGL等のような駆動電圧を生成するようになる。
 データドライブIC42は、デジタル信号である画素データ信号をアナログ信号である画素電圧信号に変換して液晶パネル34の上のデータラインに供給する。
 ゲートTCP46A乃至46Cには、ゲートドライブIC48A乃至48Cが実装され、そのゲートTCP46A乃至46Cは、ゲートドライブIC48A乃至48Cと接続される出力パッドを通して下部基板36のゲートパッドと接続される。
 ゲートドライブIC48A乃至48Cは、入力制御信号に応答してスキャニング信号、すなわちゲートハイ電圧VGHをゲートライン56に順次供給する。また、ゲートドライブIC48A乃至48Cは、ゲートハイ電圧VGHが供給される期間を除いた残りの期間にゲートロー電圧VGLをゲートライン56に供給する。
 LOG型信号ライン群LOGC、LOGVは、通常、ゲートハイ電圧VGH、ゲートロー電圧VGL、共通電圧VCOM、グラウンド電圧GND、電源電圧VCCのような電源供給部50から生成される駆動電圧信号を供給するLOG型電圧ラインLOGVと、ゲートスタートパルスGSP、ゲートシフトクロック信号GSC、ゲートイネーブル信号GOEのようにタイミングコントローラーから生成されるゲート制御信号を供給するLOG型制御ラインLOGCで構成される。このようなLOG型信号ライン群LOGC、LOGVは、ゲートライン56と同一のゲート金属で構成される。
 このLOG型信号ライン群LOGC、LOGVの入力段には、相対的に抵抗値が大きい制限抵抗Rsが形成される。この制限抵抗Rsにより、LOG型信号ライン群LOGC、LOGVのライン抵抗A、B、Cが無視されてライン抵抗によるゲートドライブIC48毎のゲート駆動信号の電圧差を防止することができるようになる。
 このような制限抵抗Rsは、図3に示すように、データPCB44に位置するゲート駆動信号ライン52a、52bに直列接続される。また、制限抵抗Rsは、データTCP40に位置するゲート駆動信号ライン52a、52bに直列接続される。また、タイミングコントローラー60のゲート駆動信号の出力段に直列接続されて内装されたり、電源供給部50のゲート駆動信号の出力段に直列接続されて内装されたりする。また、制限抵抗Rsは、図4に示すように、液晶パネル34のLOG型信号ライン群LOGC、LOGVの入力段、すなわち第1LOG型信号ラインに直列に接続されるように形成される。
 この制限抵抗Rsは、図5に図示したように、ゲートTCP46A、46B、46Cの間に形成される第1乃至第3LOG型信号ライン群のライン抵抗A、B、Cと直列に連結されて、式(1)のように、LOG型信号ライン群のライン抵抗(a、b、c)の合計(a+b+c)を無視することができるほどの大きい抵抗を持つようになる。例えば、制限抵抗Rsは、約270〜830Ω程度の抵抗値を持つようにする。
Figure 2004133474
 このような制限抵抗Rsによりゲート駆動信号の電流量Iが制限されることで、この制限抵抗Rsに直列接続されるLOG型信号ライン群LOGC、LOGVを経由して各ゲートドライブIC48A乃至48Cに印加される電流量Iも次式(2)のように制限される。
Figure 2004133474
 このような電流量の制限によりLOG型信号ライン群LOGC、LOGVのライン抵抗A、B、Cのゲート駆動信号の電圧成分Va、Vb、Vcに及ぶ影響は無視するほどに減少される。これにより、式(3)のように、各ゲートドライブIC48A、48B、48Cには略同一な電圧成分Va、Vb、Vcを持つゲート駆動信号が印加される。
Figure 2004133474
 このように、本発明の第1の実施の形態による液晶表示装置は、第1ゲートドライブIC48Aのゲート駆動信号の入力段に形成される制限抵抗RsによりLOG型信号ライン群LOGC、LOGVのライン抵抗が無視するほどに小くなり、各ゲートドライブIC48A、48B、48Cの入力段にかかる抵抗が等しくなるようになる。これにより、各ゲートドライブIC48A、48B、48Cを経由して、同一なゲート駆動信号がゲートライン56に供給されることにより水平ラインブロックA、B、Cの間の輝度差は防止される。
第2の実施の形態
 図6は、本発明の第2の実施の形態による液晶表示装置を示す図面であり、LOG型信号ライン群の中でゲートロー電圧を伝送するLOG型電圧ラインまたはゲート駆動信号ライン群の入力段に制限抵抗が設置された場合を図示したものである。
 図6を参照すると、本発明の第2の実施の形態による液晶表示装置は、液晶パネル134と、液晶パネル134とデータPCB144との間に接続された多数個のデータTCP140と、液晶パネル134の他の側に接続された多数のゲートTCP146A乃至146Cと、データTCP140のそれぞれに実装されたデータドライブIC142と、ゲートTCP146A乃至146Cのそれぞれに実装されたゲートドライブIC148A乃至148Cと、ゲートドライブIC148とデータドライブIC142に供給される駆動電圧信号を生成する電源供給部150と、電源供給部150に直列に接続される制限抵抗Rsを具備する。
 液晶パネル134は、各種信号ラインとともに薄膜トランジスタアレイが形成された下部基板136と、カラーフィルターアレイが形成された上部基板138と、下部基板136と上部基板138との間に注入された液晶を含む。このような液晶パネル134は、ゲートライン156とデータライン(図示しない)の交差領域毎に形成された液晶セルにより画像表示領域141に画像を表示する。下部基板136の外郭領域には、ゲートドライブIC148A乃至148Cに供給されるゲート駆動信号を伝送するためのLOG型信号ライン群が位置するようになる。
 データTCP140には、データドライブIC142が実装され、そのデータTCP140は、データPCB144及び下部基板136と接続される。特に、一番目のデータTCP140は、下部基板136の上のLOG型信号ライン群にそれぞれ接続されるゲート駆動信号ライン群152をさらに具備する。このゲート駆動信号ライン群152は、データPCB144を経由して電源供給部150から供給されるゲート駆動信号をLOG型信号ライン群に供給するようになる。
 電源供給部150は、入力電源を利用して液晶表示装置で要する共通電圧VCOM、ゲートハイ電圧VGH、ゲートロー電圧VGL等のような駆動電圧を生成するようになる。
 データドライブIC142は、デジタル信号である画素データ信号をアナログ信号である画素電圧信号に変換して液晶パネル134の上のデータラインに供給する。
 ゲートTCP146には、ゲートドライブIC148が実装され、そのゲートTCP146は、ゲートドライブIC148と接続される出力パッドを通して下部基板136と接続される。
 ゲートドライブIC148A乃至148Cは、入力制御信号に応答してスキャニング信号、すなわちゲートハイ電圧VGHをゲートライン156に順次供給する。また、ゲートドライブIC148A乃至148Cは、ゲートハイ電圧VGHが供給される期間を除いた残りの期間にゲートロー電圧VGLをゲートライン156に供給する。
 LOG型信号ライン群は、通常、ゲートハイ電圧VGH、ゲートロー電圧VGL、共通電圧VCOM、グラウンド電圧GND、電源電圧VCCのような電源供給部150から生成される駆動電圧信号を供給するLOG型電圧ラインと、ゲートスタートパルスGSP、ゲートシフトクロック信号GSC、ゲートイネーブル信号GOEのようなタイミングコントローラーから生成されるゲート制御信号のそれぞれを供給するLOG型制御ラインで構成される。このようなLOG型信号ライン群は、ゲートライン156と同一のゲート金属で構成される。
 このようなLOG型信号ライン群の中から、画質に相対的に大きい影響を及ぼすゲートロー電圧VGLが供給されるLOG型電圧ラインLOGLの入力段または電源供給部150で生成されたゲートロー電圧VGLをLOG型電圧ラインLOGLに供給するためのゲート駆動信号ライン群152の入力段に相対的に大きい抵抗値を持つ制限抵抗Rsを設置する。
 すなわち、制限抵抗Rsは、ゲートTCP146A、146B、146Cの間に形成される第1乃至第3LOG型電圧ラインLOGL1乃至LOGL3のライン抵抗A、B、Cと直列に連結されて、第1乃至第3LOG型電圧ラインLOGL1乃至LOGL3のライン抵抗(a、b、c)の合計(a+b+c)を無視することができるほどの大きい抵抗を持つようになる。例えば、制限抵抗Rsは、約430〜760Ω程度の抵抗値を持つ。
 これは、液晶セルに充電された電圧を安定に維持するストレージキャパシタに供給されるゲートロー電圧VGLが不安定になる場合、液晶セルに充電される電圧がゆがめられるためである。
 このように、ゲートロー電圧VGLが供給されるLOG型電圧ラインLOGLまたはゲート駆動信号ライン群152の入力段に直列に設置される制限抵抗Rsにより、第1乃至第3LOG型電圧ラインLOGL1乃至LOGL3のライン抵抗A、B、Cは無視されるために、ライン抵抗A、B、Cによる各ゲートドライブIC148A、148B、148Cに供給されるゲートロー電圧差が防止される。これにより、各ゲートドライブIC148A、148B、148Cを経由して同一なゲートロー電圧VGLがゲートライン156に供給されることにより、水平ラインブロックA、B、Cの間の輝度差は発生しないようになる。
 一方、制限抵抗RsによるゲートドライブIC148毎のゲートロー電圧差の防止の効果は、図7A及び図7Bのように、液晶パネルの画像表示部141をドットインバージョン方式で駆動しながら奇数番目のデータラインと偶数番目のデータラインに接続される液晶セルのそれぞれに相互に異なるグレイのテストパターンを供給する場合、著しく示される。
 これを詳しく説明すると、第n−1番目のゲートラインGLn−1にゲートハイ電圧VGHが供給されれば、図8及び図9に示すように、第m−1番目のデータラインDLm−1と接続される液晶セルClcには、共通電圧を基準で0グレイの正極性電圧8Vが供給されて、第m番目のデータラインDLmと接続される液晶セルClcには、共通電圧を基準で63グレイの負極性電圧3Vが供給される。
 引き継いて、第n−1番目のゲートラインGLn−1には、ゲートロー電圧VGLが供給されると共に、第n番目のゲートラインGLnには、ゲートハイ電圧VGHが供給されることにより、第m−1番目のデータラインDLm−1と接続される液晶セルには、0グレイの負極性電圧0.3Vが供給されて、第m番目のデータラインDLmと接続される液晶セルには、63グレイの正極性電圧5Vが供給される。
 このように、第n番目のゲートラインGLnにはゲートハイ電圧VGHが供給される際に、第m−1番目のデータラインDLm−1と接続される液晶セルに供給される0グレイの負極性電圧と、図10に図示された第m−1番目のデータラインDLm−1と以前のゲートラインGLn−1の間の寄生キャパシタCpに充電された電圧との差により、以前のゲートラインGLn−1に供給されるゲートロー電圧VGLが正極性から負極性の方にスイングするようになる。
 このような第1乃至第3ゲートロー電圧VGL1、VGL2、VGL3のスイング電圧は、ゲートロー電圧VGLを供給する第1乃至第3LOG型電圧ラインLOGL1乃至LOG3のライン抵抗A、B、Cに比例して増加するようになる。
 このようなスイング電圧の増加は、制限抵抗Rsにより抑制することができる。すなわち、ゲートロー電圧VGLが供給されるLOG型電圧ラインLOGLに直列接続される制限抵抗RsによりLOG型電圧ラインLOGLのライン抵抗A、B、Cが無視されるようにすることで、スイング電圧がLOG型電圧ラインLOGLのライン抵抗A、B、Cに比例して増加することを防止することができるようになる。これにより、各ゲートドライブIC148A乃至148Cを経由して同一なゲートロー電圧VGLがゲートライン156に供給されることにより、水平ラインブロックA、B、Cの間の輝度差は防止される。
第3の実施の形態
 図11は、本発明の第3の実施の形態による液晶表示装置を示す図面であり、LOG型信号ライン群の中でゲートハイ電圧を伝送するLOG型電圧ラインの入力段に制限抵抗が設置された場合を図示したものである。
 図11を参照すると、本発明の第3の実施の形態による液晶表示装置は、液晶パネル234と、液晶パネル234とデータPCB244との間に接続された多数個のデータTCP240と、液晶パネル234の他の側に接続された多数のゲートTCP246A乃至246Cと、データTCP240のそれぞれに実装されたデータドライブIC242と、ゲートTCP246A乃至246Cのそれぞれに実装されたゲートドライブIC248A乃至248Cと、ゲートドライブIC248とデータドライブIC242に供給される駆動電圧を生成する電源供給部250と、電源供給部250のゲートハイ電圧VGHの出力ラインに直列に接続される制限抵抗Rsを具備する。
 液晶パネル234は、各種信号ラインとともに薄膜トランジスタアレイが形成された下部基板236と、カラーフィルターアレイが形成された上部基板238と、下部基板236と上部基板238との間に注入された液晶を含む。このような液晶パネル234は、ゲートライン256とデータライン(図示しない)の交差領域毎に形成された液晶セルにより画像表示領域241に画像を表示する。下部基板236の外郭領域には、ゲートドライブIC248A乃至248Cに供給されるゲート駆動信号を伝送するためのLOG型信号ライン群が位置するようになる。
 データTCP240には、データドライブIC242が実装され、そのデータTCP240はデータPCB244及び下部基板236と接続される。特に、一番目のデータTCP240は、下部基板236の上のLOG型信号ライン群にそれぞれ接続されるゲート駆動信号ライン群252をさらに具備する。このゲート駆動信号ライン群252は、データPCB244を経由して電源供給部250から供給されるゲート駆動信号をLOG型信号ライン群に供給するようになる。
 電源供給部250は、入力電源を利用して液晶表示装置で要する共通電圧VCOM、ゲートハイ電圧VGH、ゲートロー電圧VGLなどのような駆動電圧を生成するようになる。
 データドライブIC242は、デジタル信号である画素データ信号をアナログ信号である画素電圧信号に変換して液晶パネル234の上のデータラインに供給する。
 ゲートTCP246には、ゲートドライブIC248が実装され、そのゲートTCP246はゲートドライブIC248と接続される出力パッドを通して下部基板236と接続される。
 ゲートドライブIC248A乃至248Cは、入力制御信号に応答してスキャニング信号、すなわちゲートハイ電圧VGHをゲートライン256に順次供給する。また、ゲートドライブIC248A乃至248Cは、ゲートハイ電圧VGHが供給される期間を除いた残りの期間にゲートロー電圧VGLをゲートライン256に供給する。
 LOG型信号ライン群は、通常、ゲートハイ電圧VGH、ゲートロー電圧VGL、共通電圧VCOM、グラウンド電圧GND、電源電圧VCCのような電源供給部250から生成される駆動電圧信号を供給するLOG型電圧ラインと、ゲートスタートパルスGSP、ゲートシフトクロック信号GSC、ゲートイネーブル信号GOEのようなタイミングコントローラーから生成されるゲート制御信号を供給するLOG型制御ラインで構成される。このようなLOG型信号ライン群は、ゲートライン256と同一のゲート金属で構成される。
 このようなLOG型信号ライン群の中から、画質に相対的に大きい影響を及ぼすゲートハイ電圧VGHが供給されるLOG型電圧ラインLOGHの入力段または電源供給部250で生成されたゲートハイ電圧VGHをLOG型電圧ラインLOGHに供給するためのゲート駆動信号伝送ライン群252の入力段に相対的に大きい抵抗値を持つ制限抵抗Rsを設置する。すなわち、制限抵抗Rsは、ゲートTCP246A、246B、246Cの間に形成される第1乃至第3LOG型電圧ラインLOGH1乃至LOGH3のライン抵抗A、B、Cと直列に連結されて、LOG型電圧ラインのライン抵抗(a、b、c)の合計(a+b+c)を無視することができるほどの大きい抵抗を持つようになる。例えば、制限抵抗Rsは約270〜830Ω程度の抵抗値を持つようにする。
 これは、ゲートハイ電圧VGHが不安定になる場合、各液晶セルのフィードスルー電圧ΔVp特性が変わって、各液晶セルに充電される電圧がゆがめられるためである。
 このように、ゲートハイ電圧VGHが供給されるLOG型電圧ラインLOGHまたはゲート駆動信号ライン群252の入力段に直列に設置される制限抵抗Rsにより第1乃至第3LOG型電圧ラインLOGH1乃至LOGH3のライン抵抗A、B、Cは無視されることで、ライン抵抗A、B、Cによる各ゲートドライブIC248A、248B、248Cに供給されるゲートハイ電圧VGHの差が防止される。これにより、各ゲートドライブIC248A、248B、248Cを経由して同一なゲートハイ電圧VGHがゲートライン256に供給されることにより水平ラインブロックA、B、Cの間の輝度差は発生しないようになる。
 一方、制限抵抗RsによるゲートドライブIC248毎のゲートハイ電圧VGH差の防止効果は、図12A及び図12Bのように、液晶パネルの画像表示部241をドットインバージョン方式で駆動しながら奇数番目のデータラインと偶数番目のデータラインにそれぞれ接続される液晶セルに同一なグレイのテストパターンを供給する場合、著しく示される。
 これを詳しく説明すると、第n−1番目のゲートラインGLn−1のゲートハイ電圧VGHが供給されれば、図13及び図14に示すように、第m−1番目のデータラインDLm−1と接続される液晶セルには31グレイの正極性電圧6Vが供給されて、第m番目のデータラインDLmと接続される液晶セルには31グレイの負極性電圧2Vが供給される。引き継いて、第n−1番目のゲートラインGLn−1にはゲートロー電圧VGLが供給されると共に、第n番目のゲートラインGLnにはゲートハイ電圧VGHが供給されることにより、第m−1番目のデータラインDLm−1と接続される液晶セルには31グレイの負極性電圧2Vが供給されて、第m番目のデータラインDLmと接続される液晶セルには31グレイの正極性電圧6Vが供給される。
 このように、隣接した液晶セルに充電された正極性電圧と負極性電圧との間の電圧差は同一で、これらの間の電圧差が互いに相殺されるので、前段のゲートラインの液晶セルに充電された電圧が次の段のゲートラインの液晶セルの方にスイングされることが防止される。反面に、ゲートドライブIC248毎、ゲートラインに供給されるゲートハイ電圧VGHは第1乃至第3LOG型電圧ラインLOGH1乃至LOGH3のライン抵抗A、B、Cにより不安定になる。すなわち、第1ゲートドライブIC248Aから第3ゲートドライブIC248Cの方へ進行するほどLOG型電圧ラインLOGHのライン抵抗が加算されることにより、水平ラインブロックA、B、Cに供給される第1乃至第3ゲートハイ電圧はVGH1>VGH2>VGH3のような関係を持つようになる。
 これにより、ゲートハイ電圧VGHが供給されるLOG型電圧ラインLOGH又はゲート駆動信号ライン群252に直列接続される制限抵抗RsによりLOG型電圧ラインLOGHのライン抵抗A、B、Cが無視されるようにする。このため、各ゲートドライブIC248A乃至248Cを経由して同一なゲートハイ電圧VGHがゲートライン256に供給されることにより水平ラインブロックA、B、Cの間の輝度差は防止される。
第4の実施の形態
 図15は、本発明の第の4実施の形態による液晶表示装置を示す図面であり、LOG型信号ライン群の中でゲートハイ電圧及びゲートロー電圧をそれぞれ伝送する第1及び第2LOG型電圧ラインの入力段に第1及び第2制限抵抗が設置された場合を図示したものである。
 図15を参照すると、本発明の第の4実施の形態による液晶表示装置は、液晶パネル334と、液晶パネル334とデータPCB344との間に接続された多数個のデータTCP340と、液晶パネル334の他の側に接続された多数個のゲートTCP346A乃至346Cと、データTCP340のそれぞれに実装されたデータドライブIC342と、ゲートTCP346A乃至346Cのそれぞれに実装されたゲートドライブIC348A乃至348Cと、多数の駆動電圧を供給する電源供給部350と、電源供給部350のゲートロー電圧VGLの出力ラインとゲートハイ電圧VGHの出力ラインのそれぞれに直列に接続される第1及び第2制限抵抗Rs1、Rs2を具備する。
 液晶パネル334は、各種信号ラインとともに薄膜トランジスタアレイが形成された下部基板336と、カラーフィルターアレイが形成された上部基板338と、下部基板336と上部基板338との間に注入された液晶を含む。このような液晶パネル334は、ゲートライン356とデータライン(図示しない)の交差領域毎に形成された液晶セルにより画像表示領域341に画像を表示する。下部基板336の外郭領域には、ゲートドライブIC348A乃至348Cに供給されるゲート駆動信号を伝達するためのLOG型信号ラインLOGH、LOGLが位置するようになる。
 データTCP340には、データドライブIC342が実装され、そのデータTCP340は、データPCB344及び下部基板336と接続される。特に、一番目のデータTCP340は、下部基板336の上のLOG型信号ラインLOGH、LOGLにそれぞれ接続されるゲート駆動信号伝送ライン群352a、352bをさらに具備する。このゲート駆動信号伝送ライン群352a、352bは、データPCB344を経由して電源供給部350から供給されるゲート駆動信号をLOG型信号ライン群LOGH、LOGLに供給するようになる。
 電源供給部350は、入力電源を利用して液晶表示装置で要する共通電圧VCOM、ゲートハイ電圧VGH、ゲートロー電圧VGLなどのような駆動電圧を生成するようになる。
 データドライブIC342は、デジタル信号である画素データ信号をアナログ信号である画素電圧信号に変換して液晶パネル334の上のデータラインに供給する。
 ゲートTCP346には、ゲートドライブIC348が実装され、そのゲートTCP346はゲートドライブIC348と接続される出力パッドを通して下部基板336と接続される。
 ゲートドライブIC348A乃至348Cは、入力制御信号に応答してスキャニング信号、すなわちゲートハイ電圧信号VGHをゲートライン356に順次供給する。また、ゲートドライブIC348A乃至348Cはゲートハイ電圧VGHが供給される期間を除いた残りの期間にゲートロー電圧VGLをゲートライン356に供給する。
 LOG型信号ライン群は、通常、ゲートハイ電圧信号VGH、ゲートロー電圧信号VGL、共通電圧信号VCOM、グラウンド電圧信号GND、電源電圧信号VCCのような電源供給部350から生成される駆動電圧信号を供給するLOG型電圧ラインと、ゲートスタートパルスGSP、ゲートシフトクロック信号GSC、ゲートイネーブル信号GOEのようなタイミングコントローラーから生成されるゲート制御信号を供給するLOG型制御ラインで構成される。このようなLOG型信号ライン群はゲートライン356と同一のゲート金属で構成される。
 このようなLOG型信号ライン群の中で、画質に相対的に大きい影響を及ぼすゲートハイ電圧VGH及びゲートロー電圧VGLがそれぞれ供給されるLOG型電圧ラインLOGH、LOGLの入力段または第1及び第2ゲート駆動信号ライン群352a、352bの入力段に相対的に大きい抵抗値を持つ第1及び第2制限抵抗Rs1、Rs2を設置する。すなわち、第1及び第2の制限抵抗Rs1、Rs2は、ゲートTCP346A、346B、346Cの間に形成される第1乃至第3LOG型電圧ラインのライン抵抗A、B、Cと直列に連結されて、LOG型電圧ラインのライン抵抗(a、b、c)の合計(a+b+c)を無視することができるほどの大きい抵抗を持つようになる。例えば、第1制限抵抗Rs1は約270〜830Ω程度の抵抗値を持つようにし、第2制限抵抗Rs2は約430〜760Ω程度の抵抗値を持つようにする。
 第1制限抵抗Rs1は、ゲートハイ電圧VGHが不安定になるのを防止して、各液晶セルのフィードスルー電圧ΔVp特性が変わり、各液晶セルに充電される電圧がゆがめられるのを防止するようになる。第2制限抵抗Rs2は、液晶セルに充電された電圧を安定に維持するストレーキャパシタに供給されるゲートロー電圧VGLが不安定になるのを防止することにより、液晶セルに充電される電圧がゆがめられるのを防止するようになる。
 これにより、ゲートハイ電圧VGHが供給されるLOG型電圧ラインLOGHに直列接続される第1制限抵抗Rs1と、ゲートロー電圧VGLが供給されるLOG型電圧ラインLOGLに直列接続される第2制限抵抗Rs2は、各LOG型電圧ラインLOGH、LOGLのライン抵抗a、b、c、dは無視されるようにすることで、各ゲートドライブIC348A乃至348Cを経由して同一なゲート電圧VGがゲートライン356に供給されることにより、水平ラインブロックA、B、Cの間の輝度差は防止される。
 上述したように、本発明に係る液晶表示装置及びその製造方法並びにその駆動方法は、LOG型信号ラインの入力段にLOG型信号ライン群のライン抵抗の合計より相対的に大きい制限抵抗を形成するようになる。これにより、LOG型信号ライン群のライン抵抗は制限抵抗に比べて無視することができるほどに小くなり、ゲートドライブ集積回路毎、ゲート駆動信号の電圧差を減らすことができ、ライン抵抗の差による水平ラインブロック間の輝度差を防止することができる。
 以上説明した内容を通して当業者であれば本発明の技術思想を一脱しない範囲内で多様な変更及び修正が可能である。
従来のラインオンガラス型液晶表示装置を図示した平図面。 図1に図示されたラインオンガラス型信号ライン群のライン抵抗による水平ラインブロック間の分離現象を示す図面。 本発明の第1の実施の形態に係るラインオンガラス型液晶表示装置を示す平図面。 図3に図示された、制限抵抗が液晶パネルの下部基板の上に形成されたラインオンガラス型液晶表示装置を示す平図面。 図3及び図4に図示されたライン抵抗と制限抵抗との間の連結関係を示した図面。 本発明の第2の実施の形態に係るラインオンガラス型液晶表示装置を示す平図面。 奇数フレームと偶数フレーム毎に61グレイと0グレイを利用したテストパターンを示した図面。 奇数フレームと偶数フレーム毎に61グレイと0グレイを利用したテストパターンを示した図面。 隣接した4個の液晶セルに供給されるデータ電圧を示した図面。 図8に図示された隣接した4個の液晶セルに供給されるデータ電圧の変化を示した図面。 データラインとゲートラインとの間の寄生キャパシタを示した等価回路図。 本発明の第3の実施の形態に係るラインオンガラス型液晶表示装置を示す平図面。 奇数フレームと偶数フレーム毎に61グレイと0グレイを利用したテストパターンを示した図面。 奇数フレームと偶数フレーム毎に61グレイと0グレイを利用したテストパターンを示した図面。 隣接した4個の液晶セルに供給されるデータ電圧を示した図面。 図13に図示された隣接した4個の液晶セルに供給されるデータ電圧の変化を示した図面。 本発明の第4の実施の形態に係るラインオンガラス型液晶表示装置を示す平図面。
符号の説明
 1、34,134,234,334: 液晶パネル、2,36,136,236,336: 下部基板、4,38,138,238,338: 上部基板、8、40,140,240,340: データTCP、18: データライン、20,56,156,256,356: ゲートライン、21,41,141,241,341: 画像表示部、22,52: ゲート駆動信号伝送ライン群、24: データTCP入力パッド、25: データTCP出力パッド、26: LOG型信号ライン群、30: ゲートTCP出力パッド、50,150,260,360: 電源供給部、60,160,260,360: タイミングコントローラー。

Claims (61)

  1.  液晶セルマトリクスを持つ液晶パネルと、前記液晶パネルを駆動するために第1及び第2集積回路を含む少なくとも二つの集積回路と、前記少なくとも二つの集積回路と接続されて前記集積回路に駆動信号を供給する供給ラインと、前記供給ラインの入力段に形成されて前記供給ラインのライン抵抗の合計以上の抵抗値を持つ信号制限素子を具備することを特徴とする液晶表示装置。
  2.  前記信号制限素子は、約270〜830Ωの抵抗値を持つことを特徴とする請求項1記載の液晶表示装置。
  3.  前記供給ラインは、前記液晶パネルの上に形成されて、前記駆動信号を前記少なくとも二つの集積回路に供給する第1信号ラインと、前記液晶表示パネルの外郭領域に位置する第2信号ラインを含むことを特徴とする請求項1記載の液晶表示装置。
  4.  前記信号制限素子は、前記第1信号ライン上に形成されることを特徴とする請求項3記載の液晶表示装置。
  5.  前記液晶表示パネル上に形成される多数のゲートラインをさらに具備して、前記少なくとも二つの集積回路のそれぞれは、前記多数のゲートラインにゲート信号を供給するゲート駆動回路を含むことを特徴とする請求項3記載の液晶表示装置。
  6.  前記ゲート駆動回路には前記供給ラインを通してゲート信号のロー論理電圧が供給されることを特徴とする請求項5記載の液晶表示装置。
  7.  前記ゲート駆動回路には前記供給ラインを通してゲート信号のハイ論理電圧が供給されることを特徴とする請求項5記載の液晶表示装置。
  8.  データ駆動回路からのデータ信号を供給するために前記液晶パネル上に形成された多数のデータラインと、前記データ駆動回路を持つそれぞれのデータテープキャリアパッケージと、前記第1及び第2集積回路に対応されて前記ゲート駆動回路をそれぞれ持つ少なくとも二つのゲートテープキャリアパッケージと、前記データテープキャリアパッケージと連結された印刷回路基板をさらに具備することを特徴とする請求項5記載の液晶表示装置。
  9.  前記印刷回路基板上に形成されて前記ゲート駆動回路及びデータ駆動回路を制御するための駆動タイミング制御信号を生成して、前記供給ラインに供給するタイミングコントローラーと、前記印刷回路基板上に形成されて前記ゲート集積回路及びデータ集積回路に供給される駆動電圧を生成して前記供給ラインに供給する電源供給部をさらに具備することを特徴とする請求項8記載の液晶表示装置。
  10.  前記タイミングコントローラー及び電源供給部の中から少なくともいずれか一つで生成されたゲート信号は前記データテープキャリアパッケージを通して前記少なくとも二つのゲート集積回路に供給されることを特徴とする請求項9記載の液晶表示装置。
  11.  前記信号制限素子は、前記タイミングコントローラーに内装されることを特徴とする請求項9記載の液晶表示装置。
  12.  前記信号制限素子は、前記電源供給部に内装されることを特徴とする請求項9記載の液晶表示装置。
  13.  前記ゲート集積回路には前記供給ラインを通して前記駆動タイミング制御信号が供給されることを特徴とする請求項9記載の液晶表示装置。
  14.  前記信号制限素子は、前記印刷回路基板に位置する前記第2信号ライン上に形成されることを特徴とする請求項8記載の液晶表示装置。
  15.  前記信号制限素子は、前記データテープキャリアパッケージに位置する前記第2信号ライン上に形成されることを特徴とする請求項8記載の液晶表示装置。
  16.  前記二つのゲートテープキャリアパッケージのそれぞれに形成される信号制限部をさらに具備することを特徴とする請求項8記載の液晶表示装置。
  17.  前記信号制限素子は、電流制限部を含むことを特徴とする請求項1記載の液晶表示装置。
  18.  前記信号制限素子は、抵抗を含む持つことを特徴とする請求項1記載の液晶表示装置。
  19.  前記信号制限素子は、水平ラインブロック間の明るさの差を防止するに十分な抵抗であることを特徴とする請求項1記載の液晶表示装置。
  20.  前記供給ラインは、前記少なくとも二つの集積回路に前記駆動信号を共通で供給するために液晶表示パネル上に形成されたラインオンガラス型信号ラインと、前記ラインオンガラス型信号ラインに前記駆動信号を供給する信号伝送ラインを含むことを特徴とする請求項1記載の液晶表示装置。
  21.  前記液晶表示パネル上に形成される多数のゲートラインをさらに具備して、前記少なくとも二つの集積回路のそれぞれは前記多数のゲートラインにゲート信号を供給するゲート駆動回路を含むことを特徴とする請求項20記載の液晶表示装置。
  22.  データ駆動回路からのデータ信号を供給するために前記液晶パネル上に形成された多数のデータラインと、前記データ駆動回路が実装されたデータテープキャリアパッケージと、前記ゲート駆動回路が実装されたゲートテープキャリアパッケージと、前記データテープキャリアパッケージと連結された印刷回路基板をさらに具備することを特徴とする請求項21記載の液晶表示装置。
  23.  前記印刷回路基板上に形成されて前記ゲート駆動回路及びデータ駆動回路を制御するための駆動タイミング制御信号を生成して前記供給ラインに供給するタイミングコントローラーと、前記印刷回路基板上に形成されて前記ゲート集積回路及びデータ集積回路に供給される駆動電圧を生成して前記供給ラインに供給する電源供給部をさらに具備することを特徴とする請求項22記載の液晶表示装置。
  24.  前記タイミングコントローラー及び電源供給部の中から少なくともいずれか一つで生成されたゲート信号は前記データテープキャリアパッケージを通して前記少なくとも二つのゲート集積回路に供給されることを特徴とする請求項23記載の液晶表示装置。
  25.  前記信号制限素子は前記印刷回路基板に位置する前記信号伝送ライン上に形成されることを特徴とする請求項22記載の液晶表示装置。
  26.  前記信号制限素子は前記データテープキャリアパッケージに位置する前記信号伝送ライン上に形成されることを特徴とする請求項22記載の液晶表示装置。
  27.  前記信号制限素子は前記ラインオンガラス型信号ライン上に形成されることを特徴とする請求項20記載の液晶表示装置。
  28.  前記信号制限素子は前記タイミングコントローラーに内蔵するように形成することを特徴とする請求項23記載の液晶表示装置。
  29.  前記信号制限素子は前記電源供給部に内蔵するように形成することを特徴とする請求項9記載の液晶表示装置。
  30.  前記ゲート集積回路には前記供給ラインを通して前記駆動タイミング制御信号が供給されることを特徴とする請求項23記載の液晶表示装置。
  31.  液晶セルマトリクスを持つ液晶パネルを形成する段階と、前記液晶表示パネルを駆動するための第1及び第2集積回路を含む少なくとも二つの集積回路を用意する段階と、前記供給ラインの入力段に形成されて前記供給ラインのライン抵抗合計以上の抵抗値を持つ信号制限素子を含み、前記集積回路に駆動信号を供給するために少なくとも二つの集積回路と接続される供給ラインを形成する段階を含むことを特徴とする液晶表示装置の製造方法。
  32.  第1及び第2集積回路を含む少なくとも一つの集積回路に供給ラインを通して供給される駆動信号の電流成分を前記供給ラインの入力段に形成されて前記供給ラインのライン抵抗合計以上の抵抗値を持つ信号制限素子で制限する段階と、前記少なくとも二つの集積回路に供給された駆動信号を利用して液晶パネルを駆動する段階を含むことを特徴とする液晶表示装置の駆動方法。
  33.  前記少なくとも二つの集積回路に前記駆動信号を供給する段階は前記液晶パネルのゲートラインを駆動するゲート駆動信号のロー論理電圧及びハイ論理電圧の中から少なくともいずれか一つを供給する段階であることを特徴とする請求項32記載の液晶表示装置の駆動方法。
  34.  前記少なくとも二つの集積回路に前記駆動信号を供給する段階は前記液晶パネルのゲートラインの駆動を制御するためのタイミング駆動制御信号を前記少なくとも二つの集積回路に供給する段階であることを特徴とする請求項32記載の液晶表示装置の駆動方法。
  35.  透明基板を含む液晶パネルと、前記透明基板の一側に隣接されるように形成された第1及び第2テープキャリアパッケージと、前記液晶パネルを駆動するために第1及び第2テープキャリアパッケージのそれぞれの上に形成された第1及び第2ゲート駆動回路と、印刷回路基板と、前記印刷回路から前記表示領域の第1及び第2領域とそれぞれ対応される第1及び第2ゲート駆動回路に駆動信号を供給して、前記第1及び第2ゲート駆動回路の間の前記透明基板上に形成されて所定のライン抵抗を持つ信号ラインと、前記駆動信号の電流成分を制限するために前記第1ゲート駆動回路と接続された前記信号ラインの入力段に形成されて前記所定のライン抵抗以上の抵抗値を持つ少なくとも一つの電流制限素子を具備することを特徴とする液晶表示装置。
  36.  基板を含む液晶パネルと、前記液晶パネルを駆動するための第1及び第2集積回路と、印刷回路基板と、前記印刷回路から前記表示領域の第1及び第2領域とそれぞれ対応される第1及び第2ゲート駆動回路に駆動信号を供給して、前記第1及び第2ゲート駆動回路の間の前記透明基板上に形成されて所定のライン抵抗を持つ信号ラインと、前記駆動信号の電流成分を制限するために前記信号ライン上に形成されて前記所定のライン抵抗以上の抵抗値を持つ少なくとも一つの電流制限素子を具備することを特徴とする液晶表示装置。
  37.  前記基板は透明基板であることを特徴とする請求項36記載の液晶表示装置。
  38.  前記基板はガラス及びプラスチックの中から少なくともいずれか一つを含むことを特徴とする請求項36記載の液晶表示装置。
  39.  前記駆動信号はタイミングコントローラーからの制御信号を含むことを特徴とする請求項36記載の液晶表示装置。
  40.  前記駆動信号は電源供給部からの電源信号を含むことを特徴とする請求項36記載の液晶表示装置。
  41.  前記電源電圧はロー論理のゲート電圧とハイ論理のゲート電圧を含むことを特徴とする請求項40記載の液晶表示装置。
  42.  前記電流制限素子は前記印刷回路基板上に位置することを特徴とする請求項36記載の液晶表示装置。
  43.  前記電流制限素子は前記印刷回路基板の外部に位置することを特徴とする請求項36記載の液晶表示装置。
  44.  前記電流制限素子の抵抗は前記表示領域の第1及び第2領域の間の横線が実質的に見えないようにする抵抗値を持つことを特徴とする請求項36記載の液晶表示装置。
  45.  前記電流制限素子の抵抗は前記表示領域の第1及び第2領域の間の横線が完全に見えないようにする抵抗値を持つことを特徴とする請求項36記載の液晶表示装置。
  46.  前記電流制限素子の抵抗は前記表示領域の第1及び第2領域の間の横線の発生を防止させる抵抗値を持つことを特徴とする請求項36記載の液晶表示装置。
  47.  前記第1及び第2集積回路と直列に接続されて前記表示領域の第3領域と対応される第3集積回路をさらに具備して、前記信号ラインは所定の第2ライン抵抗を持ち前記第2及び第3集積回路の間に位置して前記少なくとも一つの電流制限素子は前記第1及び第2集積回路の間の信号ラインに含まれたライン抵抗と前記第2ライン抵抗の合計以上の抵抗値を持つことを特徴とする請求項36記載の液晶表示装置。
  48.  前記電流制限素子の抵抗は前記表示領域の第1及び第2ブロック間の第1横線と前記第2及び第3ブロック間の第2横線が充分に見えないようにする抵抗値を持つことを特徴とする請求項47記載の液晶表示装置。
  49.  前記電流制限素子の抵抗は前記表示領域の第1及び第2ブロック間の第1横線と前記第2及び第3ブロック間の第2横線が完全に見えないようにする抵抗値を持つことを特徴とする請求項47記載の液晶表示装置。
  50.  前記表示領域のブロックのそれぞれに対応されて前記表示領域の大きさと開口率により必要なだけの集積回路をさらに具備することを特徴とする請求項47記載の液晶表示装置。
  51.  前記第1及び第2集積回路は互いに直列に接続されることを特徴とする請求項36記載の液晶表示装置。
  52.  前記第1及び第2集積回路は前記表示パネルに電圧を供給して、前記第1及び第2集積回路により前記表示パネルに供給された電圧は同一であることを特徴とする請求項36記載の液晶表示装置。
  53.  第2信号ラインをさらに具備することを特徴とする請求項36記載の液晶表示装置。
  54.  前記信号ラインは基板と直接接触されることを特徴とする請求項36記載の液晶表示装置。
  55.  前記印刷回路基板は前記テープキャリアパッケージにより表示パネルから離れて位置することを特徴とする請求項36記載の液晶表示装置。
  56.  前記少なくとも一つの電流制限素子は前記テープキャリアパッケージ上に形成されることを特徴とする請求項55記載の液晶表示装置。
  57.  前記表示パネルは前記テープキャリアパッケージと連結される第1側面と前記第1及び第2集積回路と連結される第2側面を含むことを特徴とする請求項55記載の液晶表示装置。
  58.  前記駆動信号を生成するタイミングコントローラーをさらに具備することを特徴とする請求項36記載の液晶表示装置。
  59.  前記駆動信号はタイミング制御信号を含むことを特徴とする請求項58記載の液晶表示装置。
  60.  前記電流制限素子は約270〜830Ωの抵抗値を持つことを特徴とする請求項36記載の液晶表示装置。
  61.  前記電流制限素子は約430〜760Ωの抵抗値を持つことを特徴とする請求項36記載の液晶表示装置。
JP2003354181A 2002-10-14 2003-10-14 液晶表示装置及びその製造方法並びにその駆動方法 Expired - Lifetime JP3920837B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020062429A KR100898784B1 (ko) 2002-10-14 2002-10-14 액정표시장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
JP2004133474A true JP2004133474A (ja) 2004-04-30
JP3920837B2 JP3920837B2 (ja) 2007-05-30

Family

ID=32291704

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003354181A Expired - Lifetime JP3920837B2 (ja) 2002-10-14 2003-10-14 液晶表示装置及びその製造方法並びにその駆動方法

Country Status (3)

Country Link
US (3) US7224353B2 (ja)
JP (1) JP3920837B2 (ja)
KR (1) KR100898784B1 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005351921A (ja) * 2004-06-08 2005-12-22 Hitachi Displays Ltd 表示装置
JP2006018278A (ja) * 2004-06-30 2006-01-19 Lg Philips Lcd Co Ltd 液晶表示装置およびその駆動方法
JP2006126294A (ja) * 2004-10-26 2006-05-18 Toshiba Matsushita Display Technology Co Ltd 平面表示装置
JP2006330404A (ja) * 2005-05-26 2006-12-07 Sharp Corp 液晶表示装置
JP2007188078A (ja) * 2006-01-13 2007-07-26 Samsung Electronics Co Ltd フレキシブル回路基板、これを有するディスプレイユニット、及び表示装置
JP2008242409A (ja) * 2007-03-28 2008-10-09 Samsung Electronics Co Ltd フィルム−チップ複合体とこれを含む表示装置
JP2010511867A (ja) * 2006-11-30 2010-04-15 エレクトロ サイエンティフィック インダストリーズ インコーポレーテッド ケーブル削減のためのパッシブステーション電力分配
WO2015140861A1 (ja) * 2014-03-17 2015-09-24 株式会社Joled 画像表示装置及び表示制御方法

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100666317B1 (ko) * 1999-12-15 2007-01-09 삼성전자주식회사 구동 신호 인가시점 결정모듈, 이를 포함한 액정표시패널어셈블리 및 액정표시패널 어셈블리의 구동 방법
US7385579B2 (en) * 2000-09-29 2008-06-10 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method of driving the same
KR100898784B1 (ko) * 2002-10-14 2009-05-20 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP4103703B2 (ja) * 2003-07-11 2008-06-18 三菱電機株式会社 Tft表示装置
KR100995639B1 (ko) * 2003-12-30 2010-11-19 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP2005338421A (ja) * 2004-05-27 2005-12-08 Renesas Technology Corp 液晶表示駆動装置および液晶表示システム
KR20060060969A (ko) * 2004-12-01 2006-06-07 디스플레이칩스 주식회사 엘시디 구동용 디바이스와, 이를 결합하기 위한 엘시디패널의 도전패턴
US20060158407A1 (en) * 2005-01-17 2006-07-20 Hung-Shiang Chen Liquid crystal display device, driving circuit and driving method thereof
CN100437730C (zh) * 2005-03-15 2008-11-26 中华映管股份有限公司 液晶显示装置及其驱动电路与相关方法
KR101157961B1 (ko) * 2005-04-07 2012-06-25 엘지디스플레이 주식회사 액정 표시 장치
KR101146459B1 (ko) * 2005-06-30 2012-05-21 엘지디스플레이 주식회사 라인 온 글래스형 액정표시장치
KR101323813B1 (ko) * 2005-07-26 2013-10-31 삼성디스플레이 주식회사 액정 표시 장치
KR101191445B1 (ko) 2005-09-30 2012-10-16 엘지디스플레이 주식회사 액정 표시 장치 및 그의 제조 방법
US7710524B2 (en) * 2006-03-15 2010-05-04 Quanta Display, Inc. Liquid crystal display with compensated pixel arrays
JP2007279625A (ja) * 2006-04-12 2007-10-25 Seiko Epson Corp 電気光学装置及びその駆動方法、並びに電子機器
TWI342539B (en) * 2006-12-29 2011-05-21 Chimei Innolux Corp Liquid crystal display and display method of same
KR101387922B1 (ko) * 2007-07-24 2014-04-22 삼성디스플레이 주식회사 구동 칩, 이를 갖는 구동 칩 패키지 및 표시 장치
TW200943258A (en) * 2008-04-03 2009-10-16 Novatek Microelectronics Corp Method and related device for reducing power noise in an LCD device
TWI406235B (zh) * 2008-05-08 2013-08-21 Chunghwa Picture Tubes Ltd 液晶顯示器及其開關電壓控制電路
TW201005710A (en) * 2008-07-18 2010-02-01 Chunghwa Picture Tubes Ltd Color sequential liquid crystal display and liquid crystal display panel driving method thereof
TWI482143B (zh) * 2008-08-19 2015-04-21 Au Optronics Corp 液晶顯示器的驅動裝置
KR101500680B1 (ko) * 2008-08-29 2015-03-10 삼성디스플레이 주식회사 표시 장치
KR101325435B1 (ko) * 2008-12-23 2013-11-08 엘지디스플레이 주식회사 액정표시장치
KR101340670B1 (ko) * 2009-06-15 2013-12-12 엘지디스플레이 주식회사 액정표시장치
KR101595452B1 (ko) * 2009-08-05 2016-02-18 엘지디스플레이 주식회사 액정표시장치
JP5452290B2 (ja) * 2010-03-05 2014-03-26 ラピスセミコンダクタ株式会社 表示パネル
KR101859927B1 (ko) * 2011-08-01 2018-05-21 삼성디스플레이 주식회사 표시장치
CN102682693B (zh) * 2012-06-05 2016-03-30 深圳市华星光电技术有限公司 显示面板及其驱动方法
TWI464731B (zh) * 2012-09-20 2014-12-11 Au Optronics Corp 顯示驅動架構及其訊號傳遞方法、顯示裝置及其製造方法
US9013385B2 (en) 2012-09-29 2015-04-21 Shenzhen China Star Optoelectronics Technology Co., Ltd Driving circuit of LCD panel, LCD panel, and LCD device
CN102855862B (zh) * 2012-09-29 2014-07-30 深圳市华星光电技术有限公司 一种液晶面板的驱动电路、液晶面板及液晶显示装置
KR101800813B1 (ko) * 2013-10-15 2017-12-20 엘지디스플레이 주식회사 터치패널 및 표시장치
CN103956132B (zh) * 2014-04-23 2017-02-15 京东方科技集团股份有限公司 驱动电路、显示装置及实现多条传输线路等电阻的方法
US9589521B2 (en) * 2014-11-20 2017-03-07 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display apparatus having wire-on-array structure
US9678371B2 (en) * 2015-06-01 2017-06-13 Apple Inc. Display with delay compensation to prevent block dimming
CN105304046A (zh) * 2015-11-19 2016-02-03 深圳市华星光电技术有限公司 液晶显示装置以及液晶显示器
CN105719612B (zh) * 2016-04-08 2018-08-14 深圳市华星光电技术有限公司 液晶面板的驱动电路及其驱动方法
KR20180027693A (ko) * 2016-09-06 2018-03-15 삼성디스플레이 주식회사 표시 장치
KR102495199B1 (ko) * 2016-09-29 2023-02-01 엘지디스플레이 주식회사 표시장치
CN107393460B (zh) * 2017-08-08 2020-03-27 惠科股份有限公司 一种显示装置的驱动方法和驱动装置
TWI659254B (zh) 2017-10-24 2019-05-11 元太科技工業股份有限公司 驅動基板及顯示裝置
KR102437181B1 (ko) * 2017-12-06 2022-08-26 엘지디스플레이 주식회사 평판 표시 장치
CN110322856A (zh) * 2019-07-18 2019-10-11 深圳市华星光电半导体显示技术有限公司 一种液晶显示面板及其驱动方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2943322B2 (ja) * 1990-11-30 1999-08-30 株式会社デンソー フラットパネルディスプレイ
JPH04217295A (ja) * 1990-12-19 1992-08-07 Nippondenso Co Ltd 平面表示装置
JPH04271322A (ja) * 1991-02-27 1992-09-28 Matsushita Electric Ind Co Ltd 液晶表示装置の駆動回路
JPH05264966A (ja) * 1992-03-19 1993-10-15 Idemitsu Kosan Co Ltd マトリクス液晶パネル駆動方法
JPH07218896A (ja) * 1994-02-02 1995-08-18 Sanyo Electric Co Ltd アクティブマトリックス型液晶表示装置
JP2776357B2 (ja) * 1996-01-31 1998-07-16 日本電気株式会社 液晶表示装置
JP3727416B2 (ja) * 1996-05-31 2005-12-14 株式会社半導体エネルギー研究所 表示装置
JP3411494B2 (ja) * 1997-02-26 2003-06-03 シャープ株式会社 マトリクス型表示装置の駆動用電圧生成回路
JP3544470B2 (ja) * 1998-04-28 2004-07-21 株式会社アドバンスト・ディスプレイ 液晶表示装置
JP3585749B2 (ja) * 1998-11-20 2004-11-04 シャープ株式会社 半導体装置のシステム構成及びこの半導体装置のシステム構成を用いた液晶表示装置モジュール
TW548476B (en) * 1999-12-01 2003-08-21 Chi Mei Optoelectronics Corp Liquid crystal display module, scanning method of liquid crystal panel and its scan circuit board
KR100666317B1 (ko) * 1999-12-15 2007-01-09 삼성전자주식회사 구동 신호 인가시점 결정모듈, 이를 포함한 액정표시패널어셈블리 및 액정표시패널 어셈블리의 구동 방법
JP3993725B2 (ja) * 1999-12-16 2007-10-17 松下電器産業株式会社 液晶駆動回路,半導体集積回路及び液晶パネル
JP4783890B2 (ja) * 2000-02-18 2011-09-28 株式会社 日立ディスプレイズ 液晶表示装置
KR100596965B1 (ko) * 2000-03-17 2006-07-04 삼성전자주식회사 구동신호 인가모듈, 이를 적용한 액정표시패널 어셈블리 및 이 액정표시패널 어셈블리의 구동신호 검사 방법
KR100385082B1 (ko) * 2000-07-27 2003-05-22 삼성전자주식회사 액정 표시 장치
KR100656915B1 (ko) * 2000-09-08 2006-12-12 삼성전자주식회사 신호 전송용 필름, 이를 포함하는 제어 신호부 및 액정표시 장치
KR100695303B1 (ko) * 2000-10-31 2007-03-14 삼성전자주식회사 제어 신호부 및 그 제조 방법과 이를 포함하는 액정 표시장치 및 그 제조 방법
JP4550334B2 (ja) * 2001-09-27 2010-09-22 株式会社日立製作所 液晶表示装置および液晶表示装置の製造方法
KR100898784B1 (ko) * 2002-10-14 2009-05-20 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005351921A (ja) * 2004-06-08 2005-12-22 Hitachi Displays Ltd 表示装置
JP2006018278A (ja) * 2004-06-30 2006-01-19 Lg Philips Lcd Co Ltd 液晶表示装置およびその駆動方法
JP4566075B2 (ja) * 2004-06-30 2010-10-20 エルジー ディスプレイ カンパニー リミテッド 液晶表示装置およびその駆動方法
JP2006126294A (ja) * 2004-10-26 2006-05-18 Toshiba Matsushita Display Technology Co Ltd 平面表示装置
JP2006330404A (ja) * 2005-05-26 2006-12-07 Sharp Corp 液晶表示装置
JP4640951B2 (ja) * 2005-05-26 2011-03-02 シャープ株式会社 液晶表示装置
JP2007188078A (ja) * 2006-01-13 2007-07-26 Samsung Electronics Co Ltd フレキシブル回路基板、これを有するディスプレイユニット、及び表示装置
JP2010511867A (ja) * 2006-11-30 2010-04-15 エレクトロ サイエンティフィック インダストリーズ インコーポレーテッド ケーブル削減のためのパッシブステーション電力分配
JP2008242409A (ja) * 2007-03-28 2008-10-09 Samsung Electronics Co Ltd フィルム−チップ複合体とこれを含む表示装置
US8300196B2 (en) 2007-03-28 2012-10-30 Samsung Electronics Co., Ltd. Display device having film-chip complex including a film having a connection region along one side
WO2015140861A1 (ja) * 2014-03-17 2015-09-24 株式会社Joled 画像表示装置及び表示制御方法
JPWO2015140861A1 (ja) * 2014-03-17 2017-04-06 株式会社Joled 画像表示装置及び表示制御方法

Also Published As

Publication number Publication date
US7830371B2 (en) 2010-11-09
US7224353B2 (en) 2007-05-29
US20070195036A1 (en) 2007-08-23
US20040145552A1 (en) 2004-07-29
US20070195035A1 (en) 2007-08-23
JP3920837B2 (ja) 2007-05-30
KR100898784B1 (ko) 2009-05-20
US7750888B2 (en) 2010-07-06
KR20040033368A (ko) 2004-04-28

Similar Documents

Publication Publication Date Title
JP3920837B2 (ja) 液晶表示装置及びその製造方法並びにその駆動方法
KR100874637B1 (ko) 라인 온 글래스형 액정표시장치
KR100977218B1 (ko) 라인 온 글래스형 액정 표시 장치 및 그 구동방법
JP4673801B2 (ja) 液晶表示装置及びその製造方法
KR20050068840A (ko) 액정표시장치 및 그 구동방법
US7375718B2 (en) Gate driving method and apparatus for liquid crystal display panel
KR20030051922A (ko) 라인 온 글래스형 액정표시패널
US7561136B2 (en) Method and apparatus for driving liquid crystal display panel
KR100922789B1 (ko) 라인 온 글래스형 액정 표시 장치 및 그 구동방법
KR101073248B1 (ko) 액정표시장치
KR100904264B1 (ko) 액정표시장치
KR101007687B1 (ko) 액정 표시 장치
KR100861273B1 (ko) 라인 온 글래스형 액정표시장치
KR100824420B1 (ko) 라인 온 글래스형 액정표시장치
KR100912693B1 (ko) 액정표시장치
KR101192747B1 (ko) 듀얼 라인 온 글래스 방식의 액정 표시 장치
KR101002306B1 (ko) 라인 온 글래스형 액정 표시 장치
KR100987673B1 (ko) 라인 온 글래스형 액정 표시 장치 및 그 구동방법
KR101147831B1 (ko) 라인 온 글래스형 액정 표시 장치
KR100889538B1 (ko) 액정표시장치
KR100855493B1 (ko) 라인 온 글래스형 액정표시장치 및 그 제조방법
KR20050001063A (ko) 액정표시장치
KR20050096690A (ko) 라인 온 글래스형 액정 표시 장치
KR20040022939A (ko) 액정표시장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040604

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060118

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060425

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20060725

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060728

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20060728

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070130

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070215

R150 Certificate of patent or registration of utility model

Ref document number: 3920837

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100223

Year of fee payment: 3

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100223

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100223

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110223

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110223

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120223

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130223

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140223

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term