JP2004093691A - 表示装置用駆動回路及び表示装置 - Google Patents

表示装置用駆動回路及び表示装置 Download PDF

Info

Publication number
JP2004093691A
JP2004093691A JP2002251876A JP2002251876A JP2004093691A JP 2004093691 A JP2004093691 A JP 2004093691A JP 2002251876 A JP2002251876 A JP 2002251876A JP 2002251876 A JP2002251876 A JP 2002251876A JP 2004093691 A JP2004093691 A JP 2004093691A
Authority
JP
Japan
Prior art keywords
signal lines
voltage supply
circuit
short
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002251876A
Other languages
English (en)
Other versions
JP4015908B2 (ja
Inventor
Hirobumi Nakagawa
中川 博文
Osamu Sarai
皿井 修
Fuminori Tanemura
種村 文法
Yoshisue Fujino
藤野 美季
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2002251876A priority Critical patent/JP4015908B2/ja
Priority to US10/607,997 priority patent/US7079125B2/en
Priority to NL1023910A priority patent/NL1023910C2/nl
Priority to CNB031545513A priority patent/CN100342419C/zh
Priority to TW092123063A priority patent/TW200405256A/zh
Priority to KR1020030060084A priority patent/KR100967745B1/ko
Publication of JP2004093691A publication Critical patent/JP2004093691A/ja
Application granted granted Critical
Publication of JP4015908B2 publication Critical patent/JP4015908B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】さらなる低電力化が図られた表示装置と、該表示装置を実現するための表示装置用駆動回路とを提供する。
【解決手段】信号線駆動回路は、表示部のサブピクセルに赤用、緑用、青用のいずれか1つの画像形成用信号を供給するための出力部out(Nは自然数)と、出力部outに接続された電圧供給配線Sと、所定の期間同一色用の出力部同士を電気的に短絡するための短絡用配線を有する短絡手段25を備えている。同一色用の出力部同士を短絡させることで、パネル側負荷に充電された電荷を効果的に別のパネル側負荷に再分配することができるので、省電力化を図ることができる。
【選択図】    図8

Description

【0001】
【発明の属する技術分野】
本発明は、表示装置用駆動回路に関し、より詳細には、ドット反転駆動を行なう液晶表示装置用の駆動回路に関する。
【0002】
【従来の技術】
液晶ディスプレイ(LCD;Liquid Cristal Display)は、ブラウン管などと比べて消費電力が小さく、スペースも取らないことから、現在では主要な画像表示装置の1つとなっている。この中でも、TFT(Thin−Film−Transistor)を用いたアクティブマトリクス方式の液晶ディスプレイは、高精細で、大画面化が可能であるため、パーソナル・コンピュータ用ディスプレイやテレビ画面などに用いられる。
【0003】
図14は、従来のフルカラー液晶表示装置を示す回路図である。
【0004】
同図に示すように、従来の液晶表示装置は、信号線駆動回路110と、走査線駆動回路112と、表示部(液晶パネル)とを備えている。
【0005】
そして、表示部は、信号線(ソース)駆動回路110から列方向(図中の縦方向)延びる複数の信号線152a,152b,152c…(以下まとめて信号線152と称す)と、走査線(ゲート線)駆動回路112から行方向(図中の横方向)に延びる複数の走査線(ゲート線)151a,151b,151c…(以下まとめて走査線151と称する)と、信号線152と走査線151との複数の交点付近にマトリックス状に配置されたサブピクセル153とを有している。また、各サブピクセル153は、液晶セル155とホールドコンデンサ156とTFT154とを有している。液晶セル155中の液晶は、画素電極と対向電極との間に挟まれている。ここで、「サブピクセル」とは、画素(ピクセル)の構成要素であって、赤(R)、緑(G)、青(B)のいずれかの色を表示するものである。
【0006】
信号線駆動回路110は、通常多出力を有する集積回路であって、TFT154のソース電極に出力電圧Vout1,Vout2,Vout3…を供給する。なお、図14ではトランスファーゲートTG101a,TG101b…が隣接する信号線駆動回路110の外部に設けられているように見えるが、実際には信号線駆動回路110内に設けられている。ただし、トランスファーゲートTG101a,TG101b…は、パネル側に設けられていてもよい。このトランスファーゲート101は信号線駆動回路110の出力部同士を電気的に接続するためのものであり、これについては後に説明する。
【0007】
また、走査線駆動回路112も一般には多出力を有する集積回路であって、TFT154のゲート電極に出力電圧を供給する。
【0008】
この液晶表示装置では、走査線駆動回路112が各サブピクセル153を行単位で選択し、信号線駆動回路110が画像形成用信号を電圧の形で供給することによって画像が表示される。なお、フルカラー表示を行なう場合には、信号線152はR(赤),G(緑),B(青)の各色用に分けられている。
【0009】
上述のような液晶表示装置では、長時間にわたり直流電圧が印加されると「焼き付き」と呼ばれる残像現象を起こすため、所定周期で液晶に印加される電圧を反転させる必要がある。このような駆動法をフレーム反転駆動と呼ぶ。
【0010】
フレーム反転駆動には、ライン反転駆動やドット反転駆動などがある。
【0011】
ドット反転駆動とは、隣接するサブピクセル間で印加される電圧の極性を逆極性とする駆動法であり、フリッカと呼ばれる画面のちらつきをライン反転駆動に比べて抑えることができる。
【0012】
図15は、ドット反転駆動を用いる場合の従来の信号線駆動回路の一部を示す図である。同図では、信号線駆動回路のうち特に出力回路を示している。
【0013】
画像信号処理回路や階調電圧発生回路(図示せず)から送られた画像形成用信号、階調信号は、信号線駆動回路に入力される。そして、信号線駆動回路の出力回路からは階調信号に応じた出力電圧Vout1,Vout2…が出力される。
【0014】
図15に示すように、従来の信号線駆動回路は、その出力回路にオペアンプAmp101,Amp102と出力部out1,out2と、オペアンプAmp1の出力部と出力部out1とを結ぶ電圧供給配線S1と、オペアンプAmp2の出力部と出力部out2とを結ぶ電圧供給配線S2と、電圧供給配線S1上に設けられたスイッチSW1と、電圧供給配線S2上に設けられたスイッチSW2と、電圧供給配線S1と電圧供給配線S2との間に設けられ、出力部out1と出力部out2とを短絡するためのトランスファーゲートTG101とを備えている。ここでは、隣接する2つの出力部しか示さないが、実際の出力回路では多数本の電圧供給配線に接続された多数の出力部が並んでいる。
【0015】
次に、従来の信号線駆動回路の動作及び機能を説明する。
【0016】
図16は、従来の出力回路各部における電圧変化を示すタイミングチャート図である。
【0017】
同図に示すように、ドット反転駆動において、互いに隣接する出力部out1,out2の電圧Vout1,Vout2は、コモン電圧Vcomを基準として互いに正負逆極性の電圧となっている。そして、各出力部の極性は、水平走査期間HごとにVcomを基準として正と負が入れ替わる。
【0018】
液晶表示装置を駆動する際には、図14に示す信号線152の寄生容量、ホールドコンデンサ156の容量及び液晶セル155の液晶容量などが負荷容量として生じる。この負荷容量を駆動する電流も液晶表示装置全体の消費電力の一部となるので、従来の信号線駆動回路では、スイッチSW1,SW2と、隣接する出力部out1,out2間を短絡するためのトランスファーゲートTG101とが設けられ、消費電力の低減が図られている。この消費電力の低減効果について、回路動作を交えて説明する。
【0019】
図16に示すように、ドット反転駆動の従来の信号線駆動回路では、水平走査期間Hは、期間Bと期間Aとに分かれている。
【0020】
まず、水平走査期間H1において、オペアンプAmp1,Amp2の各出力電圧Vo1,Vo2の極性がそれぞれ(+),(−)から(−),(+)へと変化する際に、期間Bの間スイッチSW1,SW2は共にオフになる。この期間Bでは、トランスファーゲートTG101はオンとなり、出力部out1と出力部out2とは互いに電気的に短絡される。また、期間Bの間にオペアンプAmp1の出力電圧Vo1の極性は(−)に、オペアンプAmp2の出力電圧Vo2の極性は(+)にそれぞれ変化する。
【0021】
ここで、パネル側には、出力部out1,out2にそれぞれ接続された負荷容量が存在する。そして、出力電圧が期間Bの直前まで(+)であった出力部out1に接続された負荷は、出力部out2に接続される負荷よりも充電量が大きくなっている。そのため、トランスファーゲートTG101がオンであることにより、期間Bでは出力部out1に接続された負荷から出力部out2に接続される負荷へと電流Iが流れ込む。この間、スイッチSW1,SW2はオフになっているため、電力を消費せずに出力部out1の電位を出力部out2の電位に近づけることができる。
【0022】
次に、期間Aでは、スイッチSW1,SW2は共にオンとなり、トランスファーゲートTG101はオフとなる。すると、図16に示すように、オペアンプAmp101,Amp102の各出力部がそれぞれ出力部out1,out2に接続される。この時、出力部out1に接続された負荷は出力部out1からオペアンプAmp1へと流れる電流を放電するとともに、出力部out2に接続された負荷はオペアンプAmp2から出力部out2へと流れる電流により充電される。このため、期間Aの開始から少し遅れてから、Vout1が(−)に、Vout2が(+)の状態になる。
【0023】
期間AではオペアンプAmp101,Amp102に電流が流れるため電力を消費するが、期間Bにおいて液晶表示装置の隣接する負荷間で電荷が分配される分、消費電力を小さくすることができる。
【0024】
この効果は、続く水平走査期間H2でも同様である。すなわち、期間BではスイッチSW1,SW2がオフ、トランスファーゲートTG101がオンになるので、トランスファーゲートTG101には水平走査期間H1の時とは逆方向に電流Iが流れ、出力部out2に接続された負荷から出力部out1に接続される負荷へと電荷が分配される。
【0025】
続いて、水平走査期間H2の期間AではスイッチSW1,SW2がオン、トランスファーゲートTG1がオフとなる。これにより、オペアンプAmp1から出力される電流により出力部out1に接続された負荷が充電されるとともに、出力部out2に接続された負荷は出力部out2からオペアンプAmp2へと流れる電流を放電する。
【0026】
従来の信号線駆動回路では、以上のような動作が繰り返される。
【0027】
以上のように、従来の信号線駆動回路では、ドット反転駆動を行なう際の省電力化が図られている。このような信号線駆動回路の出力同士を短絡する構成は、例えば特開平11−95729号公報や特開2000−39870号公報に記載されている。
【0028】
なお、図17は、従来の信号線駆動回路のうち、出力回路のマスクレイアウト配置を模式的に示したブロック図である。
【0029】
以上で説明した従来の信号線駆動回路は、例えば384出力程度が1つのチップに集積化された形で供給される。
【0030】
その回路配置は、図17に示すように、n出力(nは自然数)の場合、n個のオペアンプが列状に配置され、隣接するオペアンプに接続された出力部はオペアンプと同じ順番で列状に配置される。出力部を短絡するためのトランスファーゲートは、1対のオペアンプに対して1個配置され、オペアンプ,出力部と同じ順番で配置される。
【0031】
なお、液晶表示装置がフルカラーの場合、R−G−B−R−G−B…などと、3色を1組みとした順番で配置されている。そのため、従来の信号線駆動回路では、例えばR(赤)とG(緑)、B(青)とRなど、異なる色用の出力部同士が短絡されていた。
【0032】
【発明が解決しようとする課題】
図16に示すように、従来の信号線駆動回路では、Vout1とVout2の両電圧が平衡状態に達するまでの時間が期間Bよりも十分に短い場合、負荷が有する電荷を効果的に分配することができる。
【0033】
しかしながら、大画面の液晶表示装置などでは、信号線の負荷容量も大きくなっており、充電には時間がかかる。このような場合、Vout1とVout2とが平衡状態に達する前に期間Bが終わるため、負荷が有する電荷は十分に再分配されない。このため、信号線駆動回路から充電する電荷量が大きくなり、消費電力の低減効果は小さくなる。
【0034】
以上のような場合に、信号線駆動回路から充電する電荷量が大きくなると、信号線駆動回路のICチップ内での発熱が大きくなり、回路動作が熱により阻害されるおそれも出てくる。
【0035】
また、従来の信号線駆動回路では、異なる色用の出力部同士を短絡していたため、画面表示によっては電力削減効果が十分に出ない場合があった。
【0036】
例えば、R階調用とG階調用の出力部が短絡される場合、RとGの表示が揃う全白表示や全黒表示では消費電力が削減されるが、全赤表示では電力が十分に削減されない。
【0037】
以上のように、従来の信号線駆動回路では、さらに消費電力を削減する余地があり、特にパネル側の負荷容量が大きい場合には消費電力の削減効果が十分とは言えなかった。
【0038】
本発明の目的は、さらなる低電力化が図られた表示装置と、該表示装置を実現するための表示装置用駆動回路とを提供することにある。
【0039】
【課題を解決するための手段】
本発明の第1の表示装置用駆動回路は、マトリックス状に配置されたサブピクセルと、上記サブピクセルに画像形成用信号を供給するための複数列の信号線とを含む表示部を有する表示装置に用いられる表示装置用駆動回路であって、上記複数列の信号線に上記画像形成用信号を伝達するための電圧供給配線と、上記画像形成用信号の上記電圧供給配線への伝達をオンまたはオフにするためのスイッチと、上記複数列の信号線のうち奇数列の信号線に接続するための電圧供給配線と、上記複数列の信号線のうち偶数列の信号線に接続するための電圧供給配線とを上記スイッチがオフの期間を含む所定の期間電気的に短絡し、且つ上記奇数列の信号線に接続するための電圧供給配線の電位と、上記偶数列の信号線に接続するための電圧供給配線の電位との極性が切り替わる際に自律的にオフ状態にすることが可能な短絡手段とを備えている。
【0040】
この構成により、奇数列の信号線に接続するための電圧供給配線の電位と、偶数列の信号線に接続するための電圧供給配線の電位との極性が切り替わる際に自律的にオフ状態にするように駆動回路を制御可能であるので、奇数列の信号線を含む表示部側の負荷と偶数列の信号線を含む表示部側の負荷との間で電荷の分配が完了するまで接続手段は導通状態とすることができる。その結果、表示装置用駆動回路側から表示部に流れる電流を低減する事ができる。
【0041】
上記奇数列の信号線及び上記偶数列の信号線は、互いに隣接する信号線であることにより、ドット反転駆動の表示装置に用いる場合、極性の異なる画像形成信号を受ける信号線同士を短絡することができるので、表示部側の負荷間での電荷の再分配を効率的に行うことができる。
【0042】
上記所定の期間中は、上記電圧供給配線のすべてが互いに電気的に短絡することにより、電圧供給配線の電位が全電圧供給配線の平均値に近づくので、表示部側の負荷間での電荷の再分配を効率的に行うことができる。
【0043】
上記サブピクセルは表示する色ごとに分かれており、上記奇数列の信号線に接続するための電圧供給配線と、上記偶数列の信号線に接続するための電圧供給配線とは、互いに同一色の上記サブピクセルを駆動するための上記画像形成用信号を供給することにより、同一色用サブピクセル間を短絡することになるので、単に隣接する信号線同士を短絡する場合よりもさらに効果的に表示部側の負荷間での電荷の再分配を行うことができる。
【0044】
上記信号線は赤用、緑用、青用の3種類に分かれており、Kを任意の自然数とすると、上記複数列の信号線のうち、K列目の信号線と(K+3)列目の信号線とが上記短絡手段により互いに電気的に短絡されることにより、表示装置がR,G,Bのフルカラー表示の場合に効果的に表示部側の負荷間での電荷の再分配を行うことができる。
【0045】
上記所定の期間には、上記サブピクセルのうち同色用のサブピクセルに上記画像形成用信号を供給するためのすべての電圧供給配線が電気的に短絡されることにより、短絡される電圧供給配線の電位がより平均化されるので、表示部側の負荷間での電荷の再分配を効率的に行なうことができる。
【0046】
上記短絡手段は、上記奇数列の信号線に接続するための電圧供給配線と上記偶数列の信号線に接続するための電圧供給配線とを上記所定の期間電気的に接続する短絡用配線と、上記短絡用配線上に介設され、制御部を有するスイッチング素子と、少なくとも上記所定の期間中に、上記奇数列の信号線に接続するための電圧供給配線の電位または上記偶数列の信号線に接続するための電圧供給配線の電位のいずれか一方が上記制御部に印加されるように制御する制御用素子とを有していることにより、奇数列の信号線に接続するための電圧供給配線の電位と偶数列の信号線に接続するための電圧供給配線の電位との極性の切り替わりに応じて接続手段をオフすることが可能になる。
【0047】
上記スイッチング素子は上記制御部がゲート電極である第1導電型の第1のMISFETであり、上記制御用素子は、上記奇数列の信号線に接続するための電圧供給配線と上記スイッチング素子のゲート電極との間に介設された第2導電型の第2のMISFETと、上記偶数列の信号線に接続するための電圧供給配線と上記スイッチング素子のゲート電極との間に介設された第2導電型の第3のMISFETとを有していることにより、例えば、表示装置用駆動回路中のスイッチがオフの期間中だけでなく、スイッチがオンである際にも表示部側負荷間の電荷を無駄なく再分配することができるので、表示部側の負荷が大きい場合でも、表示装置の省電力化を図ることができる。また、接続手段がMISFETで構成されるので、回路面積を小さくすることができ、ひいてはチップサイズを小さくできる。
【0048】
上記画像形成用信号は水平走査期間ごとに極性が反転し、上記スイッチング素子のゲート電極には、上記水平走査期間を通して上記奇数列の信号線に接続するための電圧供給配線の電位または上記偶数列の信号線に接続するための電圧供給配線の電位のいずれか一方が上記制御部に印加されるように制御されることで、上述のように、表示部側の負荷が大きい場合であっても、表示装置の省電力化を図ることができる。
【0049】
上記制御用素子は、接地と上記第1のMISFETのゲート電極との間に介設され、上記所定期間以外には上記スイッチング素子をオフさせるための第1導電型の第4のMISFETをさらに有し、上記第4のMISFETと上記第1のMISFETのゲート電極とを接続する配線は、上記第2のMISFET及び上記第3のMISFETに接続されていることにより、例えば、電圧供給配線に入力される画像形成信号の立ち上がりまたは立ち下がりが信号線の電位変化に比べて遅い場合でも、第4のMISFETがスイッチング素子をオフし、第2及び第3のMISFETが共にオフとなることで表示部側の負荷が保持する電荷がスイッチ方向へ抜けないように制御することができる。また、従来の表示装置用駆動回路と同じタイミングの画像形成信号で駆動することができるので、コントローラなどの周辺装置を従来と代えることなく消費電力の低減を図ることができる。
【0050】
上記短絡手段は、上記奇数列の信号線に接続するための電圧供給配線と上記偶数列の信号線に接続するための電圧供給配線とを上記所定の期間電気的に接続する第1の短絡用配線及び第2の短絡用配線と、上記第1の短絡用配線上に介設され、上記奇数列の信号線に接続するための電圧供給配線の電位が上記偶数列の信号線に接続するための電圧供給配線の電位以上の場合にのみオンし、上記偶数列の信号線に接続するための電圧供給配線の電位を下回る場合には自律的にオフする第1のスイッチング素子と、上記第2の短絡用配線上に介設され、上記偶数列の信号線に接続するための電圧供給配線の電位が上記奇数列の信号線に接続するための電圧供給配線の電位以上の場合にのみオンし、上記奇数列の信号線に接続するための電圧供給配線の電位を下回る場合には自律的にオフする第2のスイッチング素子とを有していることにより、表示部側の負荷間で電荷を再分配させたい期間は接続手段をオンにし、奇数列の信号線に接続するための電圧供給配線の電位と偶数列の信号線に接続するための電圧供給配線の電位との極性に切り替わりに応じて接続手段をオフすることが可能になる。そのため、表示部側の負荷に保持された電荷を効率的に再分配でき、消費電力の低減を図ることができる。
【0051】
上記第1のスイッチング素子は、ゲート電極が上記第1の短絡用配線に接続された第1導電型のMISFETと第1のトランスファーゲートであり、上記第2のスイッチング素子は、ゲート電極が上記第2の短絡用配線に接続され、第1導電型のMISFETと第2のトランスファーゲートであることにより、第1のトランスファーゲート及び第2のトランスファーゲートを一定期間オフにして電圧供給配線の電位に関わらず接続手段をオフにすることもでき、第1のトランスファーゲートまたは第2のトランスファーゲートをオンにすることで奇数列及び偶数列の信号線に接続される電圧供給配線の電位の極性が切り替わるまで第1の短絡用配線または第2の短絡用配線を導通させるようにもできる。この結果、回路設計を容易にすることができる。
【0052】
また、上記第1のスイッチング素子は、第1のダイオードと第3のトランスファーゲートであり、上記第2のスイッチング素子は、第4のトランスファーゲートと、上記第1の出力部及び上記第2の出力部に対して上記第1のダイオードと逆方向に配置された第2のダイオードとであることによっても同様の効果が得られる。
【0053】
上記電圧供給配線のうち上記複数の信号線との接続部分は複数の配線層内に設けられ、同一配線層内では、上記複数列の信号線のうち互いに隣接する信号線に接続するための接続部分同士、または上記複数列の信号線のうち互いに同一色用の信号線に接続するための接続部分同士が隣接して設けられていることにより、同一配線層内で隣接する接続部分間の電位差を従来に比べて大きくすることができるので、不良品の検出が容易になるなど、製品検査を容易にすることができる。これにより、消費電力の低減が図られた表示装置を実現するための表示装置用駆動回路の信頼性を向上させることができる。
【0054】
上記電圧供給配線のうち上記複数の信号線との接続部分は複数の配線層内に設けられ、上記接続部分の中で、上記複数列の信号線のうち互いに隣接する信号線に接続するための接続部分同士、または上記複数列の信号線のうち互いに同一色用の信号線に接続するための接続部分同士は、上記複数の配線層のうち第1の配線層内と、上記複数の配線層のうち上記第1の配線層の直上に設けられた第2の配線層内とに分割して設けられ、且つ平面的に見てオーバーラップするように配置されていることにより、層間絶縁膜を挟んで上下に配置された接続部分の電位差を従来に比べて大きくすることができるので、不良品の検出が容易になるなど、製品検査を容易にすることができる。
【0055】
上記表示装置用駆動回路は、上記画像形成用信号を上記スイッチに伝達し、且つ列状に配置された複数のオペアンプをさらに有し、上記複数のオペアンプのうち、K列目の上記信号線に供給する画像形成用信号を出力するためのオペアンプと(K+3)列目の上記信号線に供給する画像形成用信号を出力するためのオペアンプとが互いに隣接して配置されることにより、同色用の画像形成信号を供給する電圧供給配線間を短絡する場合に、配線の引き回し等を低減し、設計を容易にすることができる。また、回路面積を縮小することもできる。
【0056】
上記奇数列の信号線と上記偶数列の信号線にそれぞれ供給するための画像形成信号の極性は、互いに逆になっていることにより、極性の異なる画像形成信号を供給する電圧供給配線間が短絡されることになるので、表示部側の負荷間での電荷の再分配を効率的に行なうことができるようになる。
【0057】
本発明の第2の表示装置用駆動回路は、マトリックス状に配置されたサブピクセルと、上記サブピクセルに画像形成用信号を供給するための複数列の信号線とを含む表示部を有する表示装置に用いられる表示装置用駆動回路であって、上記複数列の信号線に上記画像形成用信号を伝達するための電圧供給配線と、上記画像形成用信号の上記電圧供給配線への伝達をオンまたはオフにするためのスイッチと、上記画像形成用信号を上記スイッチに伝達し、且つ列状に配置された複数のオペアンプと、上記複数列の信号線のうち奇数列の信号線に接続するための電圧供給配線と、上記複数列の信号線のうち偶数列の信号線に接続するための電圧供給配線とを上記スイッチがオフの期間を含む所定の期間電気的に短絡するための短絡手段とを備え、Kを自然数とするとき、上記複数のオペアンプのうち、K列目の上記信号線に供給する画像形成用信号を出力するためのオペアンプと(K+3)列目の上記信号線に供給する画像形成用信号を出力するためのオペアンプとは互いに隣接して配置されることにより、表示装置が3色のフルカラー表示の場合に、比較的階調レベルが揃っている同一色用サブピクセル間を短絡することになるので、単に隣接する信号線同士を短絡する場合よりもさらに効果的に表示部側の負荷間での電荷の再分配を行うことができる。
【0058】
上記所定の期間には、上記サブピクセルのうち同色用のサブピクセルに上記画像形成用信号を供給するためのすべての電圧供給配線が電気的に短絡されることにより、さらに効率的に表示部側の負荷間での電荷の再分配を行うことができる。
【0059】
本発明の表示装置は、マトリックス状に配置されたサブピクセルと、上記サブピクセルに画像形成用信号を供給するための複数列の信号線と、上記複数列の信号線のうち、奇数列の第1の信号線と偶数列の第2の信号線とを所定の期間電気的に短絡し、且つ上記奇数列の信号線に接続するための電圧供給配線の電位と、上記偶数列の信号線に接続するための電圧供給配線の電位との極性が切り替わる際に自律的にオフ状態にすることが可能な短絡手段とを有する表示部と、上記表示部の外縁部に配置され、上記第1の信号線に接続された第1の電圧供給配線と上記第2の信号線に接続された第2の電圧供給配線とを有する表示装置用駆動回路とを備えている。
【0060】
この構成により、奇数列の信号線の電位と、偶数列の信号線の電位との極性が切り替わる際に自律的にオフ状態にするように制御可能であるので、奇数列の信号線を含む表示部側の負荷と偶数列の信号線を含む表示部側の負荷との間で電荷の分配が完了するまで接続手段は導通状態とすることができる。その結果、表示装置用駆動回路側から表示部に流れる電流を低減する事ができる。
【0061】
上記サブピクセルは表示する色ごとに分かれており、上記第1の信号線及び第2の信号線は、互いに同一色用の上記サブピクセルに上記画像形成用信号を供給するための信号線であることにより、比較的階調レベルが揃っている同一色用サブピクセル間を短絡することになるので、単に隣接する信号線同士を短絡する場合よりもさらに消費電力を低減することができる。
【0062】
上記サブピクセルのうち同色用のサブピクセルに上記画像形成用信号を供給するためのすべての信号線が電気的に短絡されることにより、より効果的に消費電力の低減を図ることができる。
【0063】
上記短絡手段は、上記奇数列の信号線と上記偶数列の信号線とを上記所定の期間電気的に接続する短絡用配線と、上記短絡用配線上に介設され、制御部を有するスイッチング素子と、少なくとも上記所定の期間中に、上記奇数列の信号線に接続するための電圧供給配線の電位または上記偶数列の信号線に接続するための電圧供給配線の電位のいずれか一方が上記制御部に印加されるように制御する制御用素子とを有していることにより、上記奇数列の信号線に接続される電圧供給配線の電位と上記偶数列の信号線に接続される電圧供給配線の電位の極性の入れ替わりに応じてスイッチング素子を自律的にオフにすることができる。
【0064】
上記短絡手段は、上記奇数列の信号線と上記偶数列の信号線とを上記所定の期間電気的に接続する第1の短絡用配線及び第2の短絡用配線と、上記第1の短絡用配線上に介設され、上記奇数列の信号線に接続するための電圧供給配線の電位が上記偶数列の信号線に接続するための電圧供給配線の電位以上の場合にのみオンし、上記偶数列の信号線に接続するための電圧供給配線の電位を下回る場合には自律的にオフする第1のスイッチング素子と、上記第2の短絡用配線上に介設され、上記偶数列の信号線に接続するための電圧供給配線の電位が上記奇数列の信号線に接続するための電圧供給配線の電位以上の場合にのみオンし、上記奇数列の信号線に接続するための電圧供給配線の電位を下回る場合には自律的にオフする第2のスイッチング素子とを有していることにより、表示部側の負荷間で電荷を再分配させたい期間は接続手段をオンにし、奇数列の信号線に接続するための電圧供給配線の電位と偶数列の信号線に接続するための電圧供給配線の電位との極性に切り替わりに応じて接続手段をオフすることが可能になる。そのため、表示部側の負荷に保持された電荷を効率的に再分配でき、消費電力の低減を図ることができる。
【0065】
【発明の実施の形態】
(第1の実施形態)
本発明の第1の実施形態に係る液晶表示装置は、信号線駆動回路(表示装置用駆動回路)の出力部間を短絡する手段に特徴を有している。
【0066】
図1は、本発明の第1の実施形態に係るドット反転駆動方式の液晶表示装置を示す回路図である。
【0067】
同図に示すように、本実施形態の液晶表示装置は、額縁部のうち上辺部または下辺部に配置された信号線駆動回路18と、額縁部のうち左辺部または右辺部に配置された走査線駆動回路19と、表示部(液晶パネル)とを備えている。
【0068】
表示部の構成は従来と同様であり、信号線(ソース)駆動回路18から列方向(図中の縦方向)延びる複数の信号線62a,62b,62c…(以下まとめて信号線62と称す)と、走査線(ゲート線)駆動回路19から行方向(図中の横方向)に延びる複数の走査線(ゲート線)61a,61b,61c…(以下まとめて走査線61と称する)と、信号線62と走査線61との複数の交点付近にマトリックス状に配置されたサブピクセル63とを有している。また、各サブピクセル63は、液晶セル65とホールドコンデンサ66とTFT64とを有している。液晶セル65中の液晶は、画素電極と対向電極との間に挟まれている。
【0069】
信号線駆動回路18は、通常多出力を有する集積回路であって、TFT64のソース電極に出力電圧Vout1,Vout2,Vout3…を供給する。ここで、出力電圧Vout1,Vout2,Vout3…は、それぞれR用、G用、B用…のサブピクセルを駆動する。図1では、この信号線駆動回路18は、液晶表示装置の額縁部のうちの上辺部または下辺部のみに配置されているが、額縁部の上下2辺に分けて配置されていてもよい。なお、この場合、上辺部に配置された信号線駆動回路18では、任意の偶数列の信号線62に信号を供給するための出力部と、任意の奇数列の信号線62に信号を供給するための出力部とが互いに隣接するように設けられている。同様に、下辺部に配置された信号線駆動回路18でも、任意の偶数列の信号線62に信号を供給するための出力部と、任意の奇数列の信号線62に信号を供給するための出力部とが互いに隣接するように設けられる。
【0070】
また、走査線駆動回路19も一般には多出力を有する集積回路であって、TFT64のゲート電極に出力電圧を供給する。
【0071】
なお、図1において、第1の制御トランジスタ1,第2の制御トランジスタ3及び短絡用トランジスタ5から構成される短絡手段は信号線駆動回路18の外部に設けられているように見えるが、実際には信号線駆動回路18内に設けられている。この短絡手段は、信号線駆動回路18の隣接する出力部同士を電気的に短絡するためのものであり、本実施形態では例えばR階調用出力部とG階調用出力部、B階調用出力部とR階調用出力部が短絡される。ここで、同色階調用の出力部同士を短絡してもよいが、これについては後の実施形態で詳述する。
【0072】
次に、本実施形態の特徴部分である信号線駆動回路18(以下、「本実施形態の信号線駆動回路」と呼ぶ)について、説明する。
【0073】
図2は、本実施形態の信号線駆動回路の構成の一例を概略的に示すブロック図である。
【0074】
同図に示すように、本実施形態の信号線駆動回路は、順に接続された双方向シフトレジスタ71と、データレジスタ72と、D/Aコンバータ73と、出力回路74とを有している。なお、図示しないが、データレジスタ72は一段目ラッチと二段目ラッチとから構成されている。
【0075】
この信号線駆動回路において、双方向シフトレジスタ71は、スタートパルスHSTR(またはHSTL)を受けて順次データを転送するためのシフトパルスを水平クロックHCKに同期して発生する。データレジスタ72のうち一段目ラッチは、このシフトパルスを受けて各サブピクセルに対応した信号電圧を出力するためのデジタルデータDA1−6,DB1−6,DB1−6をラッチする。次いで、データレジスタ72がデータロード信号LOADを受けると、デジタルデータDA1−6,DB1−6,DB1−6は二段目ラッチに転送され、それと同時にD/Aコンバータ73に出力される。D/Aコンバータ73は、データレジスタ72でホールドされたデジタル信号をアナログ信号に変換する。そして、アナログ信号に変換された画像形成用信号は、出力回路74から出力される。
【0076】
なお、本実施形態の信号線駆動回路は、出力回路74の内部に特徴があり、図2に示す以外の構成をとっていても構わない。
【0077】
図3は、本実施形態の信号線駆動回路のうち、出力回路の構成を示す回路図である。
【0078】
同図に示すように、本実施形態の信号線駆動回路は、出力が入力に帰還されたオペアンプAmp1,Amp2と、液晶パネルに出力電圧Vout1,Vout2をそれぞれ供給するための出力部out1,out2と、オペアンプAmp1の出力部と出力部out1とを接続する電圧供給配線S1と、オペアンプAmp2の出力部と出力部out2とを接続する電圧供給配線S2と、電圧供給配線S1上に介設されたスイッチSW1と、電圧供給配線S2上に介設されたスイッチSW2と、電圧供給配線S1と電圧供給配線S2との間に設けられ、出力部out1と出力部out2とを短絡するための短絡手段2とを有している。ここで、出力部とは、電圧供給配線のうち、表示部の信号線62との接続部分を指している。
【0079】
この短絡手段2は、電圧供給配線S1のうちスイッチSW1−出力部out1間の部分と電圧供給配線S2のうちスイッチSW2−出力部out2間の部分との間に設けられており、従来の短絡手段とは異なった構成を有している。
【0080】
すなわち、短絡手段2は、電圧供給配線S1と電圧供給配線S2とを結ぶ配線上に設けられた第1の制御トランジスタ1及び第2の制御トランジスタ3と、電圧供給配線S1と電圧供給配線S2とを結ぶ短絡用配線上に設けられ、ゲート電極が第1の制御トランジスタ1と第2の制御トランジスタ3との間に接続された短絡用トランジスタ5とから構成されている。ここで、第1の制御トランジスタ1,第2の制御トランジスタ3はそれぞれ制御信号Vb,Vaによって制御されるPチャネル型MISFETであり、短絡用トランジスタ5は、Nチャネル型MISFETである。なお、短絡用トランジスタ5が設けられる短絡用配線には、後に説明するように出力部間の短絡時に電流が流れる。
【0081】
次に、出力回路の動作について説明する。
【0082】
図4は、本実施形態の信号線駆動回路のうち、出力回路の各部における電圧変化及び短絡用配線に流れる電流変化を示すタイミングチャート図である。なお、オペアンプAmp1,Amp2の出力波形は該オペアンプへの入力波形と同じである。
【0083】
本実施形態の信号駆動回路は、ドット反転駆動用であるので、水平走査期間ごとに、オペアンプAmp1,Amp2への入力電圧の極性が反転する。また、互いに隣接する出力部out1,out2の電圧Vout1,Vout2は、コモン電圧Vcom(図示せず)を基準として互いに逆極性の電圧となっている。
【0084】
まず、図4に示すように、水平走査期間H1のうち期間B(オペアンプAmp1,Amp2のハイインピーダンス期間)では、オペアンプAmp1,Amp2への各入力電圧Vin1,Vin2の極性がそれぞれ(+),(−)から(−),(+)へと変化する。この期間Bでは、スイッチSW1,SW2は共にオフになる。
【0085】
そして、制御電圧Vbはロー(低電圧)、制御電圧Vaはハイ(高電圧)となる。これにより、期間Bにおいて第1の制御トランジスタ1はオン、第2の制御トランジスタ3はオフとなる。
【0086】
ここで、期間Bの開始時にはVout1の極性は(+)、Vout2の極性は(−)となるために、高電圧のVout1が短絡用トランジスタ5のゲート電極に入力され、短絡用トランジスタ5はオンとなる。このため、出力部out1に接続されたパネル側負荷から出力部out2に接続されたパネル側負荷へ、短絡用トランジスタ5を通って電流Iが流れ込む。
【0087】
なお、本実施形態の信号線駆動回路では、Vout1>Vout2の時には、Vth<(Vout1−Vout2)、Vout1<Vout2の時には、Vth<(Vout2−Vout1)を満足する期間に短絡用トランジスタ5はオンとなる。ここで、Vthは短絡用トランジスタ5の基板基準のしきい値電圧である。
このように、少なくとも負荷に充電された電荷の分配が完了するまで短絡用トランジスタ5はオフになることはない。
【0088】
以上の動作により、電力を消費せずに出力部out1の電位を出力部out2の電位に近づけることができる。なお、この時、電圧供給配線S1の電位は出力部out1の電位と等しくなっており、電圧供給配線S2の電位は出力部out2の電位に等しくなっているとみなす。
【0089】
次に、水平走査期間H1のうち期間Aでは、スイッチSW1,SW2が共にオンになり、オペアンプAmp1,Amp2の出力がそれぞれ出力部out1,out2へと伝達される。この時、出力部out1に接続された負荷は出力部out1からオペアンプAmp1へと流れる電流を放電するとともに、出力部out2に接続された負荷はオペアンプAmp2から出力部out2へと流れる電流により充電される。
【0090】
また、期間Aでは、期間Bと同じく制御電圧Vbがロー、制御電圧Vaがハイになっているので、引き続き短絡用トランジスタ5のゲート電極は出力部out1に接続されている。そのため、図4に示すように、期間Aの開始直後にVout1とVout2の電位差がVthより低くなると、短絡用トランジスタ5は自律的にオフとなる。
【0091】
次に、水平走査期間H1に続く水平走査期間H2では、Vout1,Vout2の極性やVin1,Vin2の極性などが水平走査期間H1とは逆になっている。
【0092】
期間Bにおいて、スイッチSW1,SW2は共にオフになり、短絡用トランジスタ5はゲート電極が出力部out2に接続されるためにオン状態になる。そして、電流Iは、短絡用トランジスタ5を介して、出力部out2から出力部out1へと流れる。
【0093】
そして、期間Aでは、スイッチSW1,SW2がオンとなり、短絡用トランジスタ5は、Vout1とVout2の電位差がVthより低くなるとオフとなる。
【0094】
以後、水平走査期間H1,H2が繰り返される。
【0095】
以上のように、本実施形態の信号線駆動回路によれば、パネル側の負荷に充電された電荷を隣接する負荷に無駄なく分配することができるので、消費電力が低減される。
【0096】
特に、本実施形態の信号線駆動回路の省電力機能が発揮されるのは、パネル側の負荷容量が大きい場合である。
【0097】
パネル側の負荷容量が大きい場合には、例えば水平走査期間H1の期間B内では、負荷間の電荷の分配が完了しないおそれがある。この場合、本実施形態の信号線駆動回路においては、期間AであってもVout1とVout2の極性が入れ替わるまで短絡用トランジスタ5がオン状態になっているので、負荷間の電荷の分配は引き続き行われる。このため、オペアンプAmp2の出力による充電量が少なくて済む。
【0098】
これに対し、従来の信号線駆動回路では、期間Bの終了と同時に短絡用のトランスファーゲートがオフになる。1水平走査期間は一般に10μsec程度で、そのうち期間Bは40〜50nsec程度と非常に短いので、パネル側の負荷にたまった電荷の再分配を完了することは難しい。
【0099】
以上のような消費電力の低減効果は、水平走査期間H2においても同様である。
【0100】
このように、本実施形態の信号線駆動回路によれば、従来と比べパネルの容量が大きい場合でも、消費電力を効果的に低減することができる。つまり、本実施形態の信号駆動回路を用いれば、消費電力が抑えられた、大画面の液晶表示装置を実現することができる。
【0101】
また、オペアンプAmp1,Amp2を流れる電流量を低減できるので、信号線駆動回路での発熱を抑えることができ、熱による動作不良を起こしにくくなっている。
【0102】
さらに、本実施形態の信号駆動回路において、省電力化のためには短絡用トランジスタ5のオン抵抗のみを小さくすればよいので、第1の制御トランジスタ1及び第2の制御トランジスタ3は最小サイズとすることができる。そのため、従来の信号線駆動回路に比べて小面積化を図ることもできる。
【0103】
なお、本実施形態の信号線駆動回路において、パネル側負荷の電荷を無駄なく再分配するために、オペアンプAmp1,Amp2の応答速度は十分に高いことが望ましい。
【0104】
なお、図3を参照し、第1の制御トランジスタ1に接続される配線の電圧供給配線S1からの分岐点、及び第2の制御トランジスタ3に接続される配線の電圧供給配線S2からの分岐点は、それぞれ短絡用トランジスタ5に接続される配線の電圧供給配線S1,S2からの分岐点よりも出力部寄りに設けられていてもよい。
【0105】
なお、本実施形態の信号線駆動回路の説明では、第1の制御トランジスタ1及び第2の制御トランジスタ3がPチャネル型MISFETで短絡用トランジスタ5がNチャネル型MISFETである例を示したが、両制御トランジスタが共にNチャネル型MISFETで、短絡用トランジスタ5がPチャネル型MISFETであっても同様の効果が得られる。
【0106】
また、第1の制御トランジスタ1、第2の制御トランジスタ3及び短絡用トランジスタ5はバイポーラトランジスタであってもよい。
【0107】
なお、本実施形態の信号線駆動回路において、短絡手段2は隣接する全ての電圧供給配線間に設けてもよく、特定の電圧供給配線間にのみ設けてもよい。
【0108】
また、本実施形態の信号線駆動回路は、液晶表示装置以外にもEL(Electro Luminescence)など、パネル側負荷に電荷が保持される表示装置に使用することができる。これは、以後の実施形態についても同様である。
【0109】
なお、本実施形態では、出力部間の短絡手段が信号線駆動回路内に設けられる例を説明したが、液晶パネル内に設けられていてもよい。この場合、短絡手段を構成するトランジスタは、サブピクセル中TFTと同一基板上に設けられ、ポリシリコンまたはアモルファスシリコンで形成されていてもよい。このことも、以下の実施形態で共通である。
【0110】
また、信号線駆動回路は、半導体チップの形でユーザーに提供してもよいし、TCPやCOF(Chip on film)の形で提供してもよい。
【0111】
なお、本発明の信号線駆動回路で用いられるMISFETは、製造の容易さなどから、実際にはMOSFETであることが最も好ましい。
【0112】
(第2の実施形態)
本発明の第2の実施形態として、第1の実施形態と同一構成の短絡手段を有し、該短絡手段が同一色階調用の出力部同士を短絡する信号線駆動回路について説明する。
【0113】
なお、信号線駆動回路の出力回路以外の構成、及び信号線駆動回路によって駆動される液晶パネルの構成は第1の実施形態と同様である。
【0114】
図5は、本実施形態の信号線駆動回路のうち、出力回路の構成を示す回路図である。
【0115】
同図に示すように、本実施形態の信号線駆動回路は、出力が入力に帰還されたオペアンプAmp1,Amp2…,Amp(Nは1チップの信号線駆動回路あたりの出力数)と、液晶パネルに出力電圧Vout1,Vout2,…Voutをそれぞれ供給するための出力部out1,out2,…outと、K番目(1≦K+3≦N;Kは自然数)のオペアンプAmpの出力部と出力部outとを接続する電圧供給配線Sと、電圧供給配線S上に介設されたスイッチSWと、電圧供給配線Sと電圧供給配線SK+3との間に設けられ、出力部outと出力部outK+3とを短絡するための短絡手段2a,2b,…(以下まとめて短絡手段2と呼ぶ)とを有している。1チップ上に設けられた信号線駆動回路あたりの出力数Nは、例えば384、あるいは480出力である。
【0116】
また、本実施形態の信号線駆動回路はフルカラーの液晶表示装置用であるので、N本の電圧供給配線に接続されたN個の出力部は、回路上においては、例えばR−G−B−R−G−Bといったように、一定の色順に配置されている。なお、本実施形態の信号線駆動回路においては、短絡手段がオンになる場合には、電圧供給配線S1とS4,S7とS10とが電気的に短絡される。ただし、S4とS7をさらに短絡する構成であってもよく、同一の色階調用の出力部に接続する電圧供給配線がすべて短絡される構成であってもよい。また、何本かの電圧供給配線を一セットにして短絡することもできる。
【0117】
この短絡手段2の各々は、第1の実施形態で説明した短絡手段2と同一の素子構成を有している。
【0118】
すなわち、短絡手段2は、K番目の電圧供給配線Sと(K+3)番目の電圧供給配線SK+3とを結ぶ配線上に設けられた第1の制御トランジスタ1及び第2の制御トランジスタ3と、電圧供給配線Sと電圧供給配線SK+3とを結ぶ短絡用配線上に設けられ、ゲート電極が第1の制御トランジスタ1と第2の制御トランジスタ3との間に接続された短絡用トランジスタ5とから構成されている。ここで、第1の制御トランジスタ1,第2の制御トランジスタ3はそれぞれ制御信号Vb,Vaによって制御されるPチャネル型MISFETであり、短絡用トランジスタ5は、Nチャネル型MISFETである。
【0119】
なお、第1の制御トランジスタ1は、それぞれ図5に示す第1の制御トランジスタ1a,1b…のうちの1つを表しており、第2の制御トランジスタ3も第2の制御トランジスタ3a,3b…のうちの1つを表している。短絡用トランジスタ5も複数の短絡用トランジスタのうちのいずれか1つを示している。
【0120】
また、本実施形態において、各第1の制御トランジスタ1のゲート電極には同一の制御信号Vbが入力され、各第2の制御トランジスタ3のゲート電極には同一の制御信号Vaが入力される。
【0121】
なお、本実施形態の信号線駆動回路における出力回路の動作は、基本的に図4に示す第1の実施形態に係る信号線駆動回路と同じである。
【0122】
ただし、本実施形態の信号線駆動回路では同じ色用の出力部同士を短絡しているので、図4においてVin1をK番目の電圧供給配線への入力信号Vinに、Vin2をVinK+3に、Vout1をVoutに、Vout2をVoutK+3にそれぞれ読み替えればよい。
【0123】
以上のように、本実施形態の信号線駆動回路では、同じ色階調用の全ての出力部を所定のタイミングで短絡するので、パネル側負荷に蓄えられた電荷の分配を第1の実施形態に比べてより効率的に行うことができる。
【0124】
これは、液晶パネルにおいて、色の異なるサブピクセルの階調よりも同色のサブピクセルの階調の方がより近いことが多いためである。
【0125】
例えば64階調の液晶表示装置の場合、全赤表示を行なう場合には、Rの階調レベルは64、GとBの階調レベルは共に0となっている。このような場合には、第1の実施形態のようにR階調用とG階調用の出力部を短絡しても、Rの負荷に充電される電荷量はGの負荷に充電される電荷量より大きくなるため、パネル側負荷を効果的に再配分することができない。
【0126】
これに対し、本実施形態の信号線駆動回路によれば、R階調用の出力部同士、G階調用の出力部同士、B階調用の出力部同士が短絡されるので、同じ階調レベルの負荷同士で電荷のやり取りが行われ、効率的に電荷の再配分を行うことができる。このため、本実施形態の信号線駆動回路によれば、従来よりも消費電力の小さい液晶表示装置を実現することができるのである。ちなみに、ここでは全赤表示を例にとったが、一般に近傍に位置する同色サブピクセルの階調レベルは比較的揃っているので、通常の表示状態においても同様の省電力効果が得られる。
【0127】
また、図5に示す例では、最寄りの同色用の出力部間を短絡しているが、2つ以上の任意の数の同色用出力部間を電気的に短絡してもよく、全ての同色用の出力部同士を同時に短絡してもよい。同色用の全出力部が電気的に短絡されると、出力部の電位はより平均化されて中間電位(コモン電圧)に近づくので、より確実に電荷の再分配を行うことが可能になる。
【0128】
なお、本実施形態における短絡手段は集積化が容易なMISFETで構成されており、第1の実施形態と同様に第1の制御トランジスタ1及び第2の制御トランジスタ3は最小サイズとすることができるので、従来の信号駆動回路に比べて小面積化を図ることができる。
【0129】
なお、第1の制御トランジスタ1,第2の制御トランジスタ3が共にNチャネル型MISFETで、短絡用トランジスタ5がPチャネル型MISFETであってもよい。
【0130】
また、第1の制御トランジスタ1,第2の制御トランジスタ3及び短絡用トランジスタ5がバイポーラトランジスタであってもよい。
【0131】
なお、本実施形態で用いられた、同じ色階調用の出力部同士を短絡する構成は、それ自体で省電力効果を発揮するので、従来のように、短絡手段がトランスファーゲートのみである場合に用いても有効である。
【0132】
なお、図5に示す回路構造を実現するための実際の回路配置については後の実施形態で説明する。本実施形態において、回路上では近傍に位置する一対の同色用の出力部間には他の色用出力部が配置されるように見えるが、実際の回路配置では同色用の出力部同士が隣接して設けられる場合もある。ただし、パネル側の信号線は、通常R−G−B−R…のように、色順に配置されている。
【0133】
(第3の実施形態)
本発明の第3の実施形態に係る信号線駆動回路は、第1の実施形態で用いられた短絡手段の構成に一部変更を加えたものである。
【0134】
図6は、本実施形態の信号線駆動回路のうち、出力回路の構成を示す回路図である。
【0135】
同図に示すように、本実施形態の信号線駆動回路は、出力が入力に帰還されたオペアンプAmp1,Amp2と、液晶パネルに出力電圧Vout1,Vout2をそれぞれ供給するための出力部out1,out2と、オペアンプAmp1の出力部と出力部out1とを接続する電圧供給配線S1と、オペアンプAmp2の出力部と出力部out2とを接続する電圧供給配線S2と、電圧供給配線S1上に介設されたスイッチSW1と、電圧供給配線S2上に介設されたスイッチSW2と、電圧供給配線S1と電圧供給配線S2との間に設けられ、出力部out1と出力部out2とを短絡するための短絡手段30とを有している。この短絡手段30は、電圧供給配線S1のうちスイッチSW1−出力部out1間の部分と電圧供給配線S2のうちスイッチSW2−出力部out2間の部分との間に設けられている。
【0136】
そして、短絡手段30は、電圧供給配線S1と電圧供給配線S2とを結ぶ配線上に設けられた第1の制御トランジスタ21及び第2の制御トランジスタ23と、電圧供給配線S1と電圧供給配線S2とを結ぶ配線上に設けられ、ゲート電極が第1の制御トランジスタ21−第2の制御トランジスタ23間を結ぶ配線に接続された短絡用トランジスタ25と、制御信号Vcによって制御され、接地と短絡用トランジスタ25のゲート電極との間に設けられた第3の制御トランジスタ34とから構成されている。ここで、第1の制御トランジスタ21,第2の制御トランジスタ23はそれぞれ制御信号Vb,Vaによって制御されるPチャネル型MISFETであり、短絡用トランジスタ5は、Nチャネル型MISFETである。また、第3の制御トランジスタ34はNチャネル型MISFETであり、第3の制御トランジスタ34と短絡用トランジスタ25のゲート電極とを接続する配線は、第1の制御トランジスタ21と第2の制御トランジスタ23とを結ぶ配線に接続されている。
【0137】
なお、図6では2本の電圧供給配線S1,S2及び2つの出力部のみを示しているが、実際には1つの信号線駆動回路が、多数本(例えば512本)の電圧供給配線と多数個の出力部を有している。そして、回路図の上では、出力部はR−G−B−R−G−B…のように一定の順番で配置されている。実際の配線及び出力部の配置については後の実施形態で説明する。
【0138】
以上のように、本実施形態の信号線駆動回路が第1の実施形態と異なるのは、短絡用トランジスタ25を制御するための第3の制御トランジスタ34をさらに設けた点である。
【0139】
次に、出力回路の動作を通して第3の制御トランジスタ34を設ける効果について説明する。
【0140】
図7は、本実施形態の信号線駆動回路のうち、出力回路の各部における電圧変化及び短絡用配線に流れる電流変化を示すタイミングチャート図である。
【0141】
まず、図7に示すように、水平走査期間H1のうち期間Bでは、オペアンプAmp1,Amp2への各入力電圧Vin1,Vin2の極性がそれぞれ(+),(−)から(−),(+)へと変化する。期間Bでは、スイッチSW1,SW2は共にオフになる。
【0142】
そして、制御電圧Vbはロー、制御電圧Vaはハイ、制御電圧Vcはローとなる。これにより、期間Bにおいて第1の制御トランジスタ21はオン、第2の制御トランジスタ23はオフ、第3の制御トランジスタ34はオフとなる。
【0143】
ここで、期間Bの開始時には高電圧のVout1が短絡用トランジスタ25のゲート電極に入力され、短絡用トランジスタ25はオンとなる。このため、出力部out1に接続されたパネル側負荷から出力部out2に接続されたパネル側負荷へ、短絡用トランジスタ25を通って電流Iが流れ込む。
【0144】
なお、本実施形態の信号線駆動回路においても、短絡用トランジスタ25のしきい値電圧Vthが、Vout1とVout2の差よりも小さい時には短絡用トランジスタ25はオンになる。このため、期間Bでは、負荷に充電された電荷の再分配が完了するまで短絡用トランジスタ25はオフにならない。ここまでは第1の実施形態と同様の動作である。
【0145】
次に、水平走査期間H1のうち期間Aでは、スイッチSW1,SW2が共にオンになり、オペアンプAmp1,Amp2の出力がそれぞれ出力部out1,out2へと伝達される。この時、出力部out1に接続された負荷は出力部out1からオペアンプAmp1へと流れる電流を放電するとともに、出力部out2に接続された負荷はオペアンプAmp2から出力部out2へと流れる電流により充電される。
【0146】
また、期間Aでは制御電圧Vb,Vcがハイに変化し、制御電圧Vaはハイのままとなる。このため、第1の制御トランジスタ21及び第2の制御トランジスタ23はオフ、第3の制御トランジスタ34はオンとなり、短絡用トランジスタ25のゲート電極は接地される。その結果、短絡用トランジスタ25は速やかにオフ状態となる。
【0147】
そして、次の水平走査期間では出力部out1,out2の電圧の極性が水平走査期間H1と入れ替わった状態で、同様の動作が繰り返される。
【0148】
以上のように、本実施形態の信号線駆動回路の動作上の特徴は、図7に示す期間Aにおいて短絡用トランジスタ25が速やかにオフになることである。
【0149】
オペアンプAmp1,Amp2の動作が遅い場合や、出力負荷が特定の条件にある場合は、短絡用トランジスタ25を介してパネル側負荷に再分配させた電荷をオペアンプAmp1,Amp2が抜くことがある。例えば、オペアンプAmp1,Amp2からの各出力の電圧変化が出力部の電圧Vout1,Vout2の変化よりも遅く、水平走査期間H1の期間Aの開始時にオペアンプAmp2の出力電圧がVout2よりも低いままである場合、短絡用トランジスタ25がオンのままだと電流IがオペアンプAmp2に抜かれてしまう。また、出力負荷は、出力回路を構成するオペアンプの抵抗や配線抵抗などによって決まり、kの設計次第では短絡手段を通過する電流がオペアンプへと流れてしまう。
【0150】
しかし、本実施形態の信号線駆動回路では、期間Aで短絡用トランジスタ25が速やかにオフになるため、パネル側負荷の電荷の再分配を、電荷をロスすることなく確実に行えるようになっている。
【0151】
このように、本実施形態の信号線駆動回路によれば、出力負荷の最適化を行なう必要がないので回路設計が容易になる。また、オペアンプの応答速度によって消費電力の低減効果が左右されにくくなる。
【0152】
これに加えて、集積化が容易なMISFETのみで短絡手段30が構成されるので、回路面積も比較的小さくすることができる。
【0153】
また、本実施形態の信号線駆動回路は、従来の液晶表示装置で用いられていたコントローラー(信号の周期を生成する装置)に対応可能であるので、外部の回路を変更することなく消費電力の低減を図ることができる。
【0154】
(第4の実施形態)
本発明の第4の実施形態として、第3の実施形態と同一構成の短絡手段を有し、該短絡手段が同一色階調用の出力部同士を短絡する信号線駆動回路について説明する。
【0155】
なお、信号線駆動回路の出力回路以外の構成、及び信号線駆動回路によって駆動される液晶パネルの構成は第1〜3の実施形態と同様である。
【0156】
図8は、本実施形態の信号線駆動回路のうち、出力回路の構成を示す回路図である。
【0157】
同図に示すように、本実施形態の信号線駆動回路は、出力が入力に帰還されたオペアンプAmp1,Amp2…,Amp(Nは1チップの信号線駆動回路あたりの出力数)と、液晶パネルに出力電圧Vout1,Vout2,…Voutをそれぞれ供給するための出力部out1,out2,…outと、K番目(1≦K+3≦N;Kは自然数)のオペアンプAmpの出力部と出力部outとを接続する電圧供給配線Sと、電圧供給配線S上に介設されたスイッチSWと、電圧供給配線Sと電圧供給配線SK+3との間に設けられ、出力部outと出力部outK+3とを短絡するための短絡手段30a,30b,…(以下まとめて短絡手段30と呼ぶ)とを有している。1チップ上に設けられた信号線駆動回路あたりの出力数Nは、例えば384あるいは480出力である。
【0158】
また、本実施形態の信号線駆動回路はフルカラーの液晶表示装置用であるので、N本の電圧供給配線に接続されたN個の出力部は、回路上においては、例えばR−G−B−R−G−Bといったように、一定の色順に配置されている。なお、本実施形態の信号線駆動回路においては、短絡手段がオンになる場合には、電圧供給配線S1とS4,S7とS10が電気的に短絡される。ただし、S4とS7がさらに短絡される構成であってもよいし、同一の色階調用の出力部に接続する電圧供給配線がすべて電気的に短絡される構成であってもよい。なお、同時に短絡される出力部の数は、2つ以上であれば任意である。
【0159】
そして、この短絡手段30は、K番目の電圧供給配線Sと(K+3)番目の電圧供給配線SK+3とを結ぶ第1の配線上に設けられた第1の制御トランジスタ21及び第2の制御トランジスタ23と、電圧供給配線Sと電圧供給配線SK+3とを結ぶ短絡用配線上に設けられ、ゲート電極が第1の制御トランジスタ21と第2の制御トランジスタ23との間に接続された短絡用トランジスタ25と、第1の制御トランジスタ21−第2の制御トランジスタ23間の配線に接続され、且つ短絡用トランジスタ25のゲート電極と接地との間に設けられた第3の制御トランジスタ34とから構成されている。ここで、第1の制御トランジスタ21,第2の制御トランジスタ23はそれぞれ制御信号Vb,Vaによって制御されるPチャネル型MISFETであり、第3の制御トランジスタ34は制御信号Vcによって制御されるNチャネル型MISFETである。また、短絡用トランジスタ25は、Nチャネル型MISFETである。
【0160】
なお、本実施形態の信号線駆動回路における出力回路の動作は、基本的に図7に示す第1の実施形態に係る信号線駆動回路と同じである。
【0161】
ただし、本実施形態の信号線駆動回路では同じ色用の出力部同士を短絡しているので、図7においてVin1をK番目の電圧供給配線への入力信号Vinに、Vin2をVinK+3に、Vout1をVoutに、Vout2をVoutK+3にそれぞれ読み替えればよい。
【0162】
以上のように、本実施形態の信号線駆動回路では、同じ色階調用の全ての出力部を所定のタイミングで短絡するので、パネル側負荷に蓄えられた電荷の分配を第3の実施形態に係る信号線駆動回路よりもより効率的に行なうことができる。
【0163】
このように、本実施形態の信号線駆動回路を用いれば、消費電力の小さい大画面の液晶テレビやパーソナルコンピュータ用の液晶ディスプレイなどが実現される。
【0164】
(第5の実施形態)
本発明の第5の実施形態に係る信号線駆動回路は、出力部同士を短絡した場合に、電流が流れる短絡用配線が2本設けられていることを特徴としている。
【0165】
図9は、本実施形態の信号線駆動回路のうち、出力回路の構成を示す回路図である。
【0166】
同図に示すように、本実施形態の信号線駆動回路において、短絡手段40以外の構成は第1、第3の実施形態と同一であるので、以下短絡手段40の説明のみを行なう。
【0167】
短絡手段40は、電圧供給配線S1と電圧供給配線S2とを接続し、出力部out1と出力部out2とが短絡される際に電流通路となる第1の短絡用配線及び第2の短絡用配線と、両短絡配線上に設けられた素子とを有している。
【0168】
第1の短絡用配線上にはS1に近い側から第1の短絡用トランジスタ41、CMOS構成の第1のトランスファーゲートTG1がそれぞれ介設されており、第2の短絡用配線上にはS1に近い側からCMOS構成の第2のトランスファーゲートTG2、第2の短絡用トランジスタ43がそれぞれ介設されている。
【0169】
また、第1の短絡用トランジスタ41及び第2の短絡用トランジスタ43は共にNチャネル型MISFETである。そして、第1の短絡用トランジスタ41のゲート電極は、第1の短絡用配線のうち第1の短絡用トランジスタ41と電圧供給配線S1との間の部分に接続されており、第2の短絡用トランジスタ43のゲート電極は、第2の短絡用配線のうち第2の短絡用トランジスタ43と電圧供給配線S2との間の部分に接続されている。
【0170】
そして、第1のトランスファーゲートTG1のうちのPチャネル型MISFETは制御信号Vbに、Nチャネル型MISFETはVbの逆相信号により制御される。また、第2のトランスファーゲートTG2のうちのPチャネル型MISFETは制御信号Vaに、Nチャネル型MISFETはVaの逆相信号により制御される。
【0171】
なお、図9では2本の電圧供給配線S1,S2及び2つの出力部のみを示しているが、実際には1つの信号線駆動回路が、多数本(例えば512本)の電圧供給配線と多数個の出力部を有している。そして、回路図の上では、電圧供給配線及び出力部はR−G−B−R−G−B…のように一定の順番で配置されている。実際の配線及び出力部の配置については後の実施形態で説明する。
【0172】
以上のように、本実施形態の信号線駆動回路が第1及び第3の実施形態と異なるのは、短絡用配線を電流の流れる方向によって2つに分けた点である。
【0173】
次に、出力回路の動作を通して短絡用配線を2本に分けた効果について説明する。
【0174】
図10は、本実施形態の信号線駆動回路のうち、出力回路の各部における電圧変化及び各短絡用配線に流れる電流変化を示すタイミングチャート図である。
【0175】
まず、図7に示すように、水平走査期間H1のうち期間Bでは、オペアンプAmp1,Amp2への各入力電圧Vin1,Vin2の極性がそれぞれ(+),(−)から(−),(+)へと変化する。期間Bでは、スイッチSW1,SW2は共にオフになる。
【0176】
このとき、制御電圧Vbはロー、制御電圧Vaはハイとなる。これにより、期間Bにおいて第1のトランスファーゲートTG1はオンになり、第2のトランスファーゲートTG2はオフになる。
【0177】
そのため、第1の短絡用トランジスタ41の各不純物拡散領域(ソースまたはドレイン)はそれぞれ出力部out1,out2に電気的に接続される。よって、期間Bにおいて、第1の短絡用トランジスタ41は出力部out1の電圧Vout1により制御されることとなり、オン状態となる。そして、出力部out1に接続されたパネル側負荷から出力部out2に接続されたパネル側負荷へ、第1の短絡用トランジスタ41を通って電流I1が流れ込む。
【0178】
一方、第2の短絡用トランジスタ43のゲート電極及び一方の不純物拡散領域は出力部out2と電気的に接続しているが、他方の不純物拡散領域は出力部out1と電気的に接続されない。そのため、期間Bでは第2の短絡用トランジスタ43はオフ状態となっている。
【0179】
次に、水平走査期間H1のうち期間Aでは、スイッチSW1,SW2が共にオンになり、オペアンプAmp1,Amp2の出力がそれぞれ出力部out1,out2へと伝達される。この時、出力部out1に接続されたパネル側負荷は出力部out1からオペアンプAmp1へと流れる電流を放電するとともに、出力部out2に接続されたパネル側負荷はオペアンプAmp2からの出力により充電される。
【0180】
また、期間Aでは制御電圧Vbがハイに変化し、制御電圧Vaはハイのままとなる。このため、第1のトランスファーゲートTG1,第2のトランスファーゲートTG2は共にオフとなる。よって、第1の短絡用配線にも第2の短絡用配線にも電流は流れない。
【0181】
これにより、オペアンプAmp1の応答速度が遅い場合などでも、第1の短絡用配線を流れる電流I1がオペアンプAmp1側に流れることを防ぐことができる。すなわち、パネル側負荷に蓄えられた電荷をロスすることなく再配分することができる。
【0182】
次に、水平走査期間H2では、水平走査期間H1の時とはVin1,Vin2,Vout1及びVout2の各極性が逆になっており、回路動作も逆になる。
【0183】
すなわち、期間Bにおいては、第1のトランスファーゲートTG1及び第1の短絡用トランジスタ41が共にオフになり、第2のトランスファーゲートTG2及び第2の短絡用トランジスタ43が共にオンになる。その結果、第2の短絡用配線には電流I2が流れ、出力部out2に接続されたパネル側負荷から出力部out1に接続されたパネル側負荷へと電流が流れ込む。
【0184】
次いで、期間Aにおいては、オペアンプAmp1の出力により出力部out1に接続されたパネル側負荷が充電されるとともに、出力部out2に接続されたパネル側負荷からオペアンプAmp2方向に電流が流れる。
【0185】
このとき、第1のトランスファーゲートTG1及び第1の短絡用トランジスタ41が共にオフになり、第2のトランスファーゲートTG2及び第2の短絡用トランジスタ43も共にオフになる。
【0186】
以上のように、本実施形態の信号線駆動回路によれば、期間Bでは隣接するパネル側負荷間の電荷の再配分をすることができる。また、オペアンプAmp1,Amp2の応答速度や回路の出力負荷によらず電荷の再配分を効率的に行うことができるので、回路設計を容易にすることができる。
【0187】
また、オペアンプAmp1,Amp2の応答速度が十分に速い場合や回路の出力負荷が適当である場合には、水平走査期間H1の期間Aにおいて制御信号Vbをローのままにし、水平走査期間H2の期間Aでは制御信号Vaをローのままにしてパネル側負荷からの電荷の回収を継続してもよい。この場合、例えば水平走査期間H1では、第1の短絡用トランジスタ41は出力部out1と出力部out2の電位が逆転すると自動的にオフ状態となるので、パネル側負荷に充電された電荷をロスすることなく利用することができる。これは、水平走査期間H2でも同様である。よって、信号線駆動回路から補充する電流を低減することができる。
【0188】
本実施形態の信号線駆動回路によれば、以上のような駆動方法を採ることにより、液晶表示装置の負荷容量が大きい場合などでも消費電力の削減を図ることができる。
【0189】
なお、本実施形態の信号線駆動回路では2本の短絡用配線を電圧供給配線S1,S2の間に設けたが、3本以上設けてもよい。
【0190】
また、図9に示す信号線駆動回路の例では、第1の短絡用トランジスタ41のゲート電極が電圧供給配線S1側に接続されているが、第1のトランスファーゲートTG1側に接続されていても同様の機能を果たす。同様に、第2の短絡用トランジスタ43のゲート電極は、第2の短絡用配線の第2のトランスファーゲート側に接続されてもよい。
【0191】
また、第1の短絡用配線上に設けられている第1のトランスファーゲートTG1と第1の短絡用トランジスタ41との配置を入れ替えても効果は変わらない。同様に、第2の短絡用トランジスタ43と第2のトランスファーゲートTG2との配置を入れ替えてもよい。
【0192】
また、本実施形態の信号線駆動回路で用いられた第1の短絡用トランジスタ41及び第2の短絡用トランジスタ43を、ダイオード特性を有するデバイスで置き換えることも可能である。
【0193】
図11は、短絡用トランジスタの代わりにダイオードを用いた場合の本実施形態の信号線駆動回路を示す回路図である。同図に示すように、第1の短絡用トランジスタ41に代えて出力部が第1のトランスファーゲートTG1に接続されるダイオード(第1のダイオード50)を用い、第2の短絡用トランジスタ43に代えて出力部が第2のトランスファーゲートTG1に接続されるダイオード(第2のダイオード51)を用いても、省電力効果はMISFETを用いる場合と同様の省電力効果を発揮できる。この際、第1のダイオード50と第2のダイオード51とは出力部out1,out2に対して互いに逆方向に配置される。
【0194】
また、第1の短絡用トランジスタ41及び第2の短絡用トランジスタ43をバイポーラトランジスタに置き換えることも可能である。
【0195】
なお、本実施形態では短絡手段がR−GやB−Rなど、隣接する異なる色階調用の出力部を接続する例を示したが、第2及び第4の実施形態のように同じ色階調用の2つ以上の出力部同士を接続することにより、さらに効果的に消費電力を低減することができる。この場合の実際の回路及び配線の配置は後の実施形態で説明する。
【0196】
(第6の実施形態)
本発明の第6の実施形態として、第1〜第5の実施形態に係る信号線駆動回路の出力回路の配線構造の例について説明する。
【0197】
図12(a)は、本発明の信号線駆動回路の回路配置の一例を示すブロック図であり、(b)は、接続手段の配置の例を示す図であり、(c)は、本発明の信号線駆動回路の出力部における配線構造を示す図である。
【0198】
まず、図12(a)に示すように、本発明の信号線駆動回路の出力部においては、例えばR用、G用、B用の画像形成用信号を出力するオペアンプAmp1,2…が一列に配置されている。そして、2本の電圧供給配線間を接続する接続手段を挟んで、順にR用、G用、B用の出力部が順に配置されている。なお、図12(b)に示すように、実際のレイアウトでは接続手段同士は、ずれて配置されているわけではなく、分割された状態で一列に配置される。
【0199】
本実施形態の信号線駆動回路の特徴は、電圧供給配線が2層に分割されたアルミ配線であり、且つ隣接する配線間の電位差が大きくなるように設けられていることである。
【0200】
図12(c)に示す例では、第1層目には左側から順に出力部out2、出力部out3、出力部out6が配置され、第2層目には左側から順に出力部out1、出力部out4、出力部out5が配置されている。言い換えれば、隣接するパネル側の信号線(またはサブピクセル)に接続される出力部同士、または同一色用のパネル側の信号線(またはサブピクセル)に接続される出力部同士が隣接するように配置される。
【0201】
ドット反転駆動方式では隣接するパネル側の信号線には互いに極性の異なる信号が印加される。
【0202】
それ故、本実施形態の信号線駆動用回路の出力部では、隣接する配線間の電位差が大きくなっている。加えて、第1層内と第2層内の互いにオーバーラップする配線間の電位差も大きくなっている。この結果、製品検査の際に、隣接する配線間の電位差が小さい場合に比べて不良品の検出が容易になっている。
【0203】
なお、本実施形態の配線の配置方法は、第1、第3の実施形態に係る信号線駆動回路や、従来の信号線駆動回路に適用しても同様の効果を得ることができる。
【0204】
また、配線層が3層以上の場合にも、奇数番目の出力部同士、偶数番目の出力部同士を隣接するように配置することで、製品検査を容易にすることができる。
【0205】
以上のように、本実施形態の信号線駆動回路によれば、製品検査が容易になっているので、規格に合格する製品をより確実にユーザーに供給することが可能となる。
【0206】
(第7の実施形態)
本発明の第7の実施形態として、回路配置を改良した信号線駆動回路について説明する。
【0207】
図13は、本実施形態の信号線駆動回路の回路配置を示すブロック図である。
【0208】
同図に示す回路配置は、第2,第4の実施形態など、K番目(1≦K+3≦N;Kは自然数)と(K+3)番目の出力部同士、言い換えれば同色用の出力部同士を短絡した場合に有効である。
【0209】
図13に示すように、本実施形態の信号線駆動回路のうちの出力回路では、同一色用のオペアンプAmp1とオペアンプAmp4とが互いに隣接するように設けられている。同様に、オペアンプAmp2とオペアンプAmp5、オペアンプAmp3とオペアンプAmp6とがそれぞれ隣接して設けられている。
【0210】
そして、第2の実施形態の回路構成を例にとると、オペアンプAmp1とオペアンプAmp4とに接続された接続手段2a、オペアンプAmp2とオペアンプAmp5とに接続された接続手段2b、オペアンプAmp3とオペアンプAmp6とに接続された接続手段2cとが順に配置されている。
【0211】
そして、各接続手段2に接続された出力部out1,out2…はパネルの信号線の順に配置される。ここで、接続手段2と出力部out1,out2…との間では、2つの配線層内に設けられた電圧供給配線が交差することによって出力部の配置をパネルの信号線に揃えている。
【0212】
なお、図13では6出力分しか示していないが、画素がR,G,Bの場合、このような6出力ずつの配置が繰り返されて多出力の信号線駆動回路が構成される。
【0213】
本実施形態に示す回路配置によれば、オペアンプ−接続手段間での配線の交差が少なくて済み、接続手段のレイアウトを容易にすることができる。
【0214】
なお、このレイアウトによれば、接続手段と出力部とを接続する配線を交差する必要があるが、接続手段のレイアウトが容易になることの利点の方が大きい。
【0215】
また、本実施形態に示す回路配置によれば、図12(a)に示す回路配置に比べて配線の引き回し等が削減されるので、面積を縮小することが可能になる。
【0216】
なお、本実施形態の信号線駆動用回路の出力部にも第6の実施形態で説明した配線方法を適用することができる。
【0217】
【発明の効果】
本発明の信号線駆動回路によれば、2つの出力部を短絡するための短絡手段を設け、該短絡手段が2つの出力部のいずれか一方によってオンまたはオフに制御されるので、パネル側負荷に充電された電荷を隣接するパネル側負荷にロスなく分配させることができる。これにより、低消費電力化が図られた大画面の表示装置を提供することが可能になる。
【図面の簡単な説明】
【図1】本発明の第1の実施形態に係る液晶表示装置を示す回路図である。
【図2】本発明の信号線駆動回路の構成の一例を概略的に示すブロック図である。
【図3】第1の実施形態に係る信号線駆動回路のうち、出力回路の構成を示す回路図である。
【図4】第1の実施形態に係る信号線駆動回路のうち、出力回路の各部における電圧変化及び短絡用配線に流れる電流変化を示すタイミングチャート図である。
【図5】本発明の第2の実施形態に係る信号線駆動回路のうち、出力回路の構成を示す回路図である。
【図6】本発明の第3の実施形態に係る信号線駆動回路のうち、出力回路の構成を示す回路図である。
【図7】第3の実施形態に係る信号線駆動回路のうち、出力回路の各部における電圧変化及び短絡用配線に流れる電流変化を示すタイミングチャート図である。
【図8】本発明の第4の実施形態に係る信号線駆動回路のうち、出力回路の構成を示す回路図である。
【図9】本発明の第5の実施形態に係る信号線駆動回路のうち、出力回路の構成を示す回路図である。
【図10】第5の実施形態に係る信号線駆動回路のうち、出力回路の各部における電圧変化及び各短絡用配線に流れる電流変化を示すタイミングチャート図である。
【図11】短絡用トランジスタの代わりにダイオードを用いた場合の第5の実施形態に係る信号線駆動回路を示す回路図である。
【図12】(a)は、本発明の信号線駆動回路の回路配置の一例を示すブロック図であり、(b)は、接続手段の配置の例を示す図であり、(c)は、本発明の第6の実施形態に係る信号線駆動回路の出力部における配線構造を示す図である
【図13】本発明の第7の実施形態に係る信号線駆動回路の回路配置を示すブロック図である。
【図14】従来のフルカラー液晶表示装置を示す回路図である。
【図15】従来の信号線駆動回路のうち、出力回路を示す図である。
【図16】従来の出力回路各部における電圧変化を示すタイミングチャート図である。
【図17】従来の信号線駆動回路のうち、出力回路のマスクレイアウト配置を模式的に示したブロック図である。
【符号の説明】
1,21       第1の制御トランジスタ
2,30,40    接続手段
3,23       第2の制御トランジスタ
5,25       短絡用トランジスタ
18         信号線駆動回路
19         走査線駆動回路
34         第3の制御トランジスタ
41         第1の短絡用トランジスタ
43         第2の短絡用トランジスタ
50         第1のダイオード
51         第2のダイオード
61         走査線
62         信号線
63         サブピクセル
64         TFT
65         液晶セル
66         ホールドコンデンサ
71         双方向シフトレジスタ
72         データレジスタ
73         D/Aコンバータ
74         出力回路
S1,S2      電圧供給配線
out1,out2  出力部
Amp1,Amp2  オペアンプ

Claims (24)

  1. マトリックス状に配置されたサブピクセルと、上記サブピクセルに画像形成用信号を供給するための複数列の信号線とを含む表示部を有する表示装置に用いられる表示装置用駆動回路であって、
    上記複数列の信号線に上記画像形成用信号を伝達するための電圧供給配線と、
    上記画像形成用信号の上記電圧供給配線への伝達をオンまたはオフにするためのスイッチと、
    上記複数列の信号線のうち奇数列の信号線に接続するための電圧供給配線と、上記複数列の信号線のうち偶数列の信号線に接続するための電圧供給配線とを上記スイッチがオフの期間を含む所定の期間電気的に短絡し、且つ上記奇数列の信号線に接続するための電圧供給配線の電位と、上記偶数列の信号線に接続するための電圧供給配線の電位との極性が切り替わる際に自律的にオフ状態にすることが可能な短絡手段と
    を備えている表示装置用駆動回路。
  2. 請求項1に記載の表示装置用駆動回路において、
    上記奇数列の信号線及び上記偶数列の信号線は、互いに隣接する信号線であることを特徴とする表示装置用駆動回路。
  3. 請求項1または2に記載の表示装置用駆動回路において、
    上記所定の期間中は、上記電圧供給配線のすべてが互いに電気的に短絡することを特徴とする表示装置用駆動回路。
  4. 請求項1に記載の表示装置用駆動回路において、
    上記サブピクセルは表示する色ごとに分かれており、
    上記奇数列の信号線に接続するための電圧供給配線と、上記偶数列の信号線に接続するための電圧供給配線とは、互いに同一色の上記サブピクセルを駆動するための上記画像形成用信号を供給することを特徴とする表示装置用駆動回路。
  5. 請求項4に記載の表示装置用駆動回路において、
    上記信号線は赤用、緑用、青用の3種類に分かれており、
    Kを任意の自然数とすると、上記複数列の信号線のうち、K列目の信号線と(K+3)列目の信号線とが上記短絡手段により互いに電気的に短絡されることを特徴とする表示装置用駆動回路。
  6. 請求項4または5に記載の表示装置用駆動回路において、
    上記所定の期間には、上記サブピクセルのうち同色用のサブピクセルに上記画像形成用信号を供給するためのすべての電圧供給配線が電気的に短絡されることを特徴とする表示装置用駆動回路。
  7. 請求項1〜6のうちいずれか1つに記載の表示装置用駆動回路において、
    上記短絡手段は、
    上記奇数列の信号線に接続するための電圧供給配線と上記偶数列の信号線に接続するための電圧供給配線とを上記所定の期間電気的に接続する短絡用配線と、
    上記短絡用配線上に介設され、制御部を有するスイッチング素子と、
    少なくとも上記所定の期間中に、上記奇数列の信号線に接続するための電圧供給配線の電位または上記偶数列の信号線に接続するための電圧供給配線の電位のいずれか一方が上記制御部に印加されるように制御する制御用素子と
    を有していることを特徴とする表示装置用駆動回路。
  8. 請求項7に記載の表示装置用駆動回路において、
    上記スイッチング素子は上記制御部がゲート電極である第1導電型の第1のMISFETであり、
    上記制御用素子は、
    上記奇数列の信号線に接続するための電圧供給配線と上記スイッチング素子のゲート電極との間に介設された第2導電型の第2のMISFETと、
    上記偶数列の信号線に接続するための電圧供給配線と上記スイッチング素子のゲート電極との間に介設された第2導電型の第3のMISFETと
    を有していることを特徴とする表示装置用駆動回路。
  9. 請求項7または8に記載の表示装置用駆動回路において、
    上記画像形成用信号は水平走査期間ごとに極性が反転し、
    上記スイッチング素子のゲート電極には、上記水平走査期間を通して上記奇数列の信号線に接続するための電圧供給配線の電位または上記偶数列の信号線に接続するための電圧供給配線の電位のいずれか一方が上記制御部に印加されるように制御されることを特徴とする表示装置用駆動回路。
  10. 請求項8に記載の表示装置用駆動回路において、
    上記制御用素子は、接地と上記第1のMISFETのゲート電極との間に介設され、上記所定期間以外には上記スイッチング素子をオフさせるための第1導電型の第4のMISFETをさらに有し、
    上記第4のMISFETと上記第1のMISFETのゲート電極とを接続する配線は、上記第2のMISFET及び上記第3のMISFETに接続されていることを特徴とする表示装置用駆動回路。
  11. 請求項1〜6のうちいずれか1つに記載の表示装置用駆動回路において、
    上記短絡手段は、
    上記奇数列の信号線に接続するための電圧供給配線と上記偶数列の信号線に接続するための電圧供給配線とを上記所定の期間電気的に接続する第1の短絡用配線及び第2の短絡用配線と、
    上記第1の短絡用配線上に介設され、上記奇数列の信号線に接続するための電圧供給配線の電位が上記偶数列の信号線に接続するための電圧供給配線の電位以上の場合にのみオンし、上記偶数列の信号線に接続するための電圧供給配線の電位を下回る場合には自律的にオフする第1のスイッチング素子と、
    上記第2の短絡用配線上に介設され、上記偶数列の信号線に接続するための電圧供給配線の電位が上記奇数列の信号線に接続するための電圧供給配線の電位以上の場合にのみオンし、上記奇数列の信号線に接続するための電圧供給配線の電位を下回る場合には自律的にオフする第2のスイッチング素子と
    を有していることを特徴とする表示装置用駆動回路。
  12. 請求項11に記載の表示装置用駆動回路において、
    上記第1のスイッチング素子は、ゲート電極が上記第1の短絡用配線に接続された第1導電型のMISFETと第1のトランスファーゲートであり、
    上記第2のスイッチング素子は、ゲート電極が上記第2の短絡用配線に接続され、第1導電型のMISFETと第2のトランスファーゲートであることを特徴とする表示装置用駆動回路。
  13. 請求項11に記載の表示装置用駆動回路において、
    上記第1のスイッチング素子は、第1のダイオードと第3のトランスファーゲートであり、
    上記第2のスイッチング素子は、第4のトランスファーゲートと、上記第1の出力部及び上記第2の出力部に対して上記第1のダイオードと逆方向に配置された第2のダイオードとであることを特徴とする表示装置用駆動回路。
  14. 請求項1〜13のうちいずれか1つに記載の表示装置用駆動回路において、
    上記電圧供給配線のうち上記複数の信号線との接続部分は複数の配線層内に設けられ、
    同一配線層内では、上記複数列の信号線のうち互いに隣接する信号線に接続するための接続部分同士、または上記複数列の信号線のうち互いに同一色用の信号線に接続するための接続部分同士が隣接して設けられていることを特徴とする表示装置用駆動回路。
  15. 請求項1〜14のうちいずれか1つに記載の表示装置用駆動回路において、
    上記電圧供給配線のうち上記複数の信号線との接続部分は複数の配線層内に設けられ、
    上記接続部分の中で、上記複数列の信号線のうち互いに隣接する信号線に接続するための接続部分同士、または上記複数列の信号線のうち互いに同一色用の信号線に接続するための接続部分同士は、上記複数の配線層のうち第1の配線層内と、上記複数の配線層のうち上記第1の配線層の直上に設けられた第2の配線層内とに分割して設けられ、且つ平面的に見てオーバーラップするように配置されていることを特徴とする表示装置用駆動回路。
  16. 請求項4〜6のうちいずれか1つに記載の表示装置用駆動回路において、
    上記表示装置用駆動回路は、上記画像形成用信号を上記スイッチに伝達し、且つ列状に配置された複数のオペアンプをさらに有し、
    上記複数のオペアンプのうち、K列目の上記信号線に供給する画像形成用信号を出力するためのオペアンプと(K+3)列目の上記信号線に供給する画像形成用信号を出力するためのオペアンプとが互いに隣接して配置されることを特徴とする表示装置用駆動回路。
  17. 請求項1〜16のうちいずれか1つに記載の表示装置用駆動回路において、
    上記奇数列の信号線と上記偶数列の信号線にそれぞれ供給するための画像形成信号の極性は、互いに逆になっていることを特徴とする表示装置用駆動回路。
  18. マトリックス状に配置されたサブピクセルと、上記サブピクセルに画像形成用信号を供給するための複数列の信号線とを含む表示部を有する表示装置に用いられる表示装置用駆動回路であって、
    上記複数列の信号線に上記画像形成用信号を伝達するための電圧供給配線と、
    上記画像形成用信号の上記電圧供給配線への伝達をオンまたはオフにするためのスイッチと、
    上記画像形成用信号を上記スイッチに伝達し、且つ列状に配置された複数のオペアンプと、
    上記複数列の信号線のうち奇数列の信号線に接続するための電圧供給配線と、上記複数列の信号線のうち偶数列の信号線に接続するための電圧供給配線とを上記スイッチがオフの期間を含む所定の期間電気的に短絡するための短絡手段と
    を備え、
    Kを自然数とするとき、上記複数のオペアンプのうち、K列目の上記信号線に供給する画像形成用信号を出力するためのオペアンプと(K+3)列目の上記信号線に供給する画像形成用信号を出力するためのオペアンプとは互いに隣接して配置されることを特徴とする表示装置用駆動回路。
  19. 請求項18に記載の表示装置用駆動回路において、
    上記所定の期間には、上記サブピクセルのうち同色用のサブピクセルに上記画像形成用信号を供給するためのすべての電圧供給配線が電気的に短絡されることを特徴とする表示装置用駆動回路。
  20. マトリックス状に配置されたサブピクセルと、上記サブピクセルに画像形成用信号を供給するための複数列の信号線と、上記複数列の信号線のうち、奇数列の第1の信号線と偶数列の第2の信号線とを所定の期間電気的に短絡し、且つ上記奇数列の信号線に接続するための電圧供給配線の電位と、上記偶数列の信号線に接続するための電圧供給配線の電位との極性が切り替わる際に自律的にオフ状態にすることが可能な短絡手段と
    を有する表示部と、
    上記表示部の外縁部に配置され、上記第1の信号線に接続された第1の電圧供給配線と上記第2の信号線に接続された第2の電圧供給配線とを有する表示装置用駆動回路と
    を備えていることを特徴とする表示装置。
  21. 請求項20に記載の表示装置において、
    上記サブピクセルは表示する色ごとに分かれており、
    上記第1の信号線及び第2の信号線は、互いに同一色用の上記サブピクセルに上記画像形成用信号を供給するための信号線であることを特徴とする表示装置。
  22. 請求項21に記載の表示装置において、
    上記サブピクセルのうち同色用のサブピクセルに上記画像形成用信号を供給するためのすべての信号線が電気的に短絡されることを特徴とする表示装置。
  23. 請求項20〜22のうちいずれか1つに記載の表示装置において、
    上記短絡手段は、
    上記奇数列の信号線と上記偶数列の信号線とを上記所定の期間電気的に接続する短絡用配線と、
    上記短絡用配線上に介設され、制御部を有するスイッチング素子と、
    少なくとも上記所定の期間中に、上記奇数列の信号線に接続するための電圧供給配線の電位または上記偶数列の信号線に接続するための電圧供給配線の電位のいずれか一方が上記制御部に印加されるように制御する制御用素子と
    を有していることを特徴とする表示装置。
  24. 請求項20〜22のうちいずれか1つに記載の表示装置において、
    上記短絡手段は、
    上記奇数列の信号線と上記偶数列の信号線とを上記所定の期間電気的に接続する第1の短絡用配線及び第2の短絡用配線と、
    上記第1の短絡用配線上に介設され、上記奇数列の信号線に接続するための電圧供給配線の電位が上記偶数列の信号線に接続するための電圧供給配線の電位以上の場合にのみオンし、上記偶数列の信号線に接続するための電圧供給配線の電位を下回る場合には自律的にオフする第1のスイッチング素子と、
    上記第2の短絡用配線上に介設され、上記偶数列の信号線に接続するための電圧供給配線の電位が上記奇数列の信号線に接続するための電圧供給配線の電位以上の場合にのみオンし、上記奇数列の信号線に接続するための電圧供給配線の電位を下回る場合には自律的にオフする第2のスイッチング素子と
    を有していることを特徴とする表示装置。
JP2002251876A 2002-08-29 2002-08-29 表示装置用駆動回路及び表示装置 Expired - Fee Related JP4015908B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2002251876A JP4015908B2 (ja) 2002-08-29 2002-08-29 表示装置用駆動回路及び表示装置
US10/607,997 US7079125B2 (en) 2002-08-29 2003-06-30 Display device driving circuit and display device
NL1023910A NL1023910C2 (nl) 2002-08-29 2003-07-11 Stuurschakeling voor weergave-inrichting, en weergave-inrichting.
CNB031545513A CN100342419C (zh) 2002-08-29 2003-08-18 显示装置用驱动电路及显示装置
TW092123063A TW200405256A (en) 2002-08-29 2003-08-21 Display device driving circuit and display device
KR1020030060084A KR100967745B1 (ko) 2002-08-29 2003-08-29 표시장치용 구동회로 및 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002251876A JP4015908B2 (ja) 2002-08-29 2002-08-29 表示装置用駆動回路及び表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2007101367A Division JP4189427B2 (ja) 2007-04-09 2007-04-09 表示装置用駆動回路及び表示装置

Publications (2)

Publication Number Publication Date
JP2004093691A true JP2004093691A (ja) 2004-03-25
JP4015908B2 JP4015908B2 (ja) 2007-11-28

Family

ID=31972709

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002251876A Expired - Fee Related JP4015908B2 (ja) 2002-08-29 2002-08-29 表示装置用駆動回路及び表示装置

Country Status (6)

Country Link
US (1) US7079125B2 (ja)
JP (1) JP4015908B2 (ja)
KR (1) KR100967745B1 (ja)
CN (1) CN100342419C (ja)
NL (1) NL1023910C2 (ja)
TW (1) TW200405256A (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005208551A (ja) * 2003-12-25 2005-08-04 Sharp Corp 表示装置および駆動装置
JP2007102132A (ja) * 2005-10-07 2007-04-19 Sharp Corp 表示素子駆動回路およびこれを備える液晶表示装置、表示素子駆動方法
KR100738237B1 (ko) * 2005-04-08 2007-07-12 엘지전자 주식회사 평판표시장치의 화상 처리장치 및 방법
JP2009109884A (ja) * 2007-10-31 2009-05-21 Rohm Co Ltd ソースドライバおよびそれを用いた液晶ディスプレイ装置
JP2009192923A (ja) * 2008-02-15 2009-08-27 Nec Electronics Corp データ線駆動回路、表示装置及びデータ線駆動方法
WO2009128212A1 (ja) * 2008-04-15 2009-10-22 ローム株式会社 ソースドライバおよびそれを用いた液晶ディスプレイ装置
WO2010095348A1 (ja) * 2009-02-23 2010-08-26 シャープ株式会社 表示装置及び駆動装置
US7812807B2 (en) 2004-03-30 2010-10-12 Sharp Kabushiki Kaisha Display device and driving device
US8305321B2 (en) 2007-02-27 2012-11-06 Samsung Display Co., Ltd. Apparatus for driving source lines and display apparatus having the same
JP2014026277A (ja) * 2012-07-26 2014-02-06 Boe Technology Group Co Ltd アレイ基板、液晶ディスプレーパネル及び液晶ディスプレー装置

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8412853B2 (en) 2004-10-25 2013-04-02 Texas Instruments Incorporated Two pin serial bus communication interface
KR100581800B1 (ko) * 2004-06-07 2006-05-23 삼성에스디아이 주식회사 유기 전계발광 표시 장치 및 역다중화부
KR20060046241A (ko) * 2004-06-29 2006-05-17 엘지.필립스 엘시디 주식회사 액정표시소자
KR100790977B1 (ko) * 2006-01-13 2008-01-03 삼성전자주식회사 출력편차가 개선된 출력버퍼 및 이를 구비한평판표시장치용 소오스 드라이버
KR101435527B1 (ko) * 2007-07-25 2014-08-29 삼성디스플레이 주식회사 표시 장치
CN101387770B (zh) * 2007-09-14 2010-10-06 群康科技(深圳)有限公司 液晶显示装置的驱动方法
KR101508639B1 (ko) * 2007-11-29 2015-04-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시장치 및 전자기기
KR20100078337A (ko) * 2008-12-30 2010-07-08 주식회사 동부하이텍 라인 리페어 엠프 구동 회로 및 이의 구동 방법
JP2010164844A (ja) * 2009-01-16 2010-07-29 Nec Lcd Technologies Ltd 液晶表示装置、該液晶表示装置に用いられる駆動方法及び集積回路
KR101102358B1 (ko) * 2009-11-30 2012-01-05 주식회사 실리콘웍스 디스플레이 패널 구동 회로 및 그의 구동 방법
JP2011150256A (ja) * 2010-01-25 2011-08-04 Renesas Electronics Corp 駆動回路及び駆動方法
CN102237868A (zh) * 2010-04-22 2011-11-09 鸿富锦精密工业(深圳)有限公司 电压顺序输出电路
KR20120056017A (ko) * 2010-11-24 2012-06-01 삼성전자주식회사 다채널 반도체 장치 및 이를 구비한 디스플레이 장치
CN102081917B (zh) * 2011-03-04 2012-11-14 敦泰科技(深圳)有限公司 一种tft液晶显示屏的驱动方法
JP6022805B2 (ja) 2012-04-23 2016-11-09 株式会社ジャパンディスプレイ 表示装置
US9306557B2 (en) * 2014-05-12 2016-04-05 Shenzhen China Star Optoelectronics Technology Co., Ltd Circuit arrangement of gate side fan out area
CN105592157A (zh) * 2015-12-28 2016-05-18 上海博泰悦臻网络技术服务有限公司 车联网络的信号接入装置和方法、车载通信终端及车辆
AU2016414878B2 (en) * 2016-07-13 2019-10-31 Mitsubishi Electric Corporation No-voltage output and voltage output switching circuit
US10762856B2 (en) 2017-06-30 2020-09-01 Apple Inc. Current protection systems and methods for electronic device displays
KR102508898B1 (ko) * 2018-08-10 2023-03-10 매그나칩 반도체 유한회사 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
TWI781344B (zh) * 2019-09-03 2022-10-21 韓商美格納半導體有限公司 用於驅動顯示面板的顯示驅動裝置和包括其的顯示裝置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3577719B2 (ja) * 1995-05-17 2004-10-13 セイコーエプソン株式会社 液晶表示装置及びその駆動方法並びにそれに用いる駆動回路
JP4035179B2 (ja) * 1996-03-08 2008-01-16 キヤノン株式会社 撮影レンズ及びそれを用いた光学機器
JPH09243998A (ja) * 1996-03-13 1997-09-19 Toshiba Corp 表示装置
JPH1130975A (ja) 1997-05-13 1999-02-02 Oki Electric Ind Co Ltd 液晶表示装置の駆動回路及びその駆動方法
JPH1195729A (ja) 1997-09-24 1999-04-09 Texas Instr Japan Ltd 液晶ディスプレイ用信号線駆動回路
JPH11133926A (ja) * 1997-10-30 1999-05-21 Hitachi Ltd 半導体集積回路装置および液晶表示装置
US6304241B1 (en) * 1998-06-03 2001-10-16 Fujitsu Limited Driver for a liquid-crystal display panel
JP2000039870A (ja) 1998-07-23 2000-02-08 Sony Corp 液晶表示装置
JP2000098976A (ja) 1998-09-18 2000-04-07 Sony Corp 信号線駆動回路およびそれを用いた液晶駆動回路
JP2001134245A (ja) * 1999-11-10 2001-05-18 Sony Corp 液晶表示装置
JP2002014658A (ja) 2000-06-29 2002-01-18 Nec Kansai Ltd 液晶駆動用集積回路素子
JP4472155B2 (ja) 2000-10-31 2010-06-02 富士通マイクロエレクトロニクス株式会社 液晶表示装置用データドライバ
CN2503559Y (zh) * 2001-11-09 2002-07-31 张朝樑 间隙工作的液晶显示偏压驱动电路

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005208551A (ja) * 2003-12-25 2005-08-04 Sharp Corp 表示装置および駆動装置
US7812807B2 (en) 2004-03-30 2010-10-12 Sharp Kabushiki Kaisha Display device and driving device
KR100738237B1 (ko) * 2005-04-08 2007-07-12 엘지전자 주식회사 평판표시장치의 화상 처리장치 및 방법
JP2007102132A (ja) * 2005-10-07 2007-04-19 Sharp Corp 表示素子駆動回路およびこれを備える液晶表示装置、表示素子駆動方法
JP4717582B2 (ja) * 2005-10-07 2011-07-06 シャープ株式会社 表示素子駆動回路およびこれを備える液晶表示装置、表示素子駆動方法
US8305321B2 (en) 2007-02-27 2012-11-06 Samsung Display Co., Ltd. Apparatus for driving source lines and display apparatus having the same
JP2009109884A (ja) * 2007-10-31 2009-05-21 Rohm Co Ltd ソースドライバおよびそれを用いた液晶ディスプレイ装置
JP2009192923A (ja) * 2008-02-15 2009-08-27 Nec Electronics Corp データ線駆動回路、表示装置及びデータ線駆動方法
WO2009128212A1 (ja) * 2008-04-15 2009-10-22 ローム株式会社 ソースドライバおよびそれを用いた液晶ディスプレイ装置
JP2009258288A (ja) * 2008-04-15 2009-11-05 Rohm Co Ltd ソースドライバおよびそれを用いた液晶ディスプレイ装置
WO2010095348A1 (ja) * 2009-02-23 2010-08-26 シャープ株式会社 表示装置及び駆動装置
JP2014026277A (ja) * 2012-07-26 2014-02-06 Boe Technology Group Co Ltd アレイ基板、液晶ディスプレーパネル及び液晶ディスプレー装置

Also Published As

Publication number Publication date
CN1487492A (zh) 2004-04-07
TW200405256A (en) 2004-04-01
CN100342419C (zh) 2007-10-10
JP4015908B2 (ja) 2007-11-28
NL1023910C2 (nl) 2005-11-28
NL1023910A1 (nl) 2004-03-02
US20040041826A1 (en) 2004-03-04
US7079125B2 (en) 2006-07-18
KR100967745B1 (ko) 2010-07-05
KR20040020020A (ko) 2004-03-06

Similar Documents

Publication Publication Date Title
JP4015908B2 (ja) 表示装置用駆動回路及び表示装置
JP5253434B2 (ja) 表示装置の駆動装置
US7212183B2 (en) Liquid crystal display apparatus having pixels with low leakage current
JP4401090B2 (ja) 表示装置およびその駆動方法
US8462096B2 (en) Shift register, display and method for driving shift register
US10228595B2 (en) Display device with layered wiring structure for external connection
WO2020244342A1 (zh) 显示面板、其驱动方法及显示装置
US6963325B2 (en) Display driving apparatus with compensating current and liquid crystal display apparatus using the same
KR20030026900A (ko) 액티브매트릭스 표시패널, 및 그를 구비한 화상표시장치
KR20060107359A (ko) 액정표시 구동용 반도체집적회로
US9589528B2 (en) Display device
JP3607197B2 (ja) 表示駆動装置および表示装置モジュール
KR20050039017A (ko) 액정표시장치 및 그 구동방법
US10896650B2 (en) Video signal line drive circuit, display device including same, and drive method for video signal line
JP2001134245A (ja) 液晶表示装置
JP4757388B2 (ja) 画像表示装置およびその駆動方法
JPH08137443A (ja) 画像表示装置
JP4189427B2 (ja) 表示装置用駆動回路及び表示装置
US7079100B2 (en) Active matrix type display
CN111710280A (zh) 一种显示面板及其驱动方法和电子设备
KR100973821B1 (ko) 표시 장치의 구동 장치
JP3881004B2 (ja) 液晶電気光学装置
JPH08263023A (ja) 液晶電気光学装置
JP2011242721A (ja) 液晶表示パネルの駆動装置
JP2004334234A (ja) 液晶電気光学装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20041221

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070129

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070206

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070409

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070821

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070914

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100921

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110921

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120921

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130921

Year of fee payment: 6

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees