HU176778B - Computer system consisting of a first and a second computers and a connector unit between computers - Google Patents

Computer system consisting of a first and a second computers and a connector unit between computers Download PDF

Info

Publication number
HU176778B
HU176778B HU78EI783A HUEI000783A HU176778B HU 176778 B HU176778 B HU 176778B HU 78EI783 A HU78EI783 A HU 78EI783A HU EI000783 A HUEI000783 A HU EI000783A HU 176778 B HU176778 B HU 176778B
Authority
HU
Hungary
Prior art keywords
output
pulse
computer
buffer memory
address
Prior art date
Application number
HU78EI783A
Other languages
English (en)
Inventor
Ake K Berg
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Publication of HU176778B publication Critical patent/HU176778B/hu

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • G06F5/10Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor having a sequence of storage locations each being individually accessible for both enqueue and dequeue operations, e.g. using random access memory
    • G06F5/12Means for monitoring the fill level; Means for resolving contention, i.e. conflicts between simultaneous enqueue and dequeue operations
    • G06F5/14Means for monitoring the fill level; Means for resolving contention, i.e. conflicts between simultaneous enqueue and dequeue operations for overflow or underflow handling, e.g. full or empty flags
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/167Interprocessor communication using a common memory, e.g. mailbox
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2205/00Indexing scheme relating to group G06F5/00; Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F2205/10Indexing scheme relating to groups G06F5/10 - G06F5/14
    • G06F2205/102Avoiding metastability, i.e. preventing hazards, e.g. by using Gray code counters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Hardware Redundancy (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Storage Device Security (AREA)
  • Manufacturing Of Electric Cables (AREA)
  • Stereo-Broadcasting Methods (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Computer And Data Communications (AREA)

Description

A találmány tárgya számítógép rendszer első és második számítógéppel és közöttük levő csatlakoztató egységgel.
Régóta ismert az a megoldás, melynél aszinkron működő számítógépek közötti adatcsere esetén a csatlakozó egység úgynevezett első be- első ki típusú puffer memóriát tartalmaz. Ha a puffer memóriának elvileg végtelen nagy tárolókapacitása van és az átvitel ideje végtelen hosszú lehet úgy, hogy ez a nagy puffer memória félig le lehet foglalva az első adat kiolvasása előtt, akkor a meglevő aszinkronizmus soha sem okoz információveszteséget a nem kielégítő tárolókapacitás miatt, vagy amiatt, hogy a puffer memória úgy kiürül, hogy valamely információt hordozó szó írása egybeesik annak kiolvasásával. Ez a probléma az ismert megoldásokban szükségessé tette a puffer memóriakapacitásának és az átviteli időnek az aszinkronizmushoz való illesztését.
A találmánynak az a célja, hogy lehetővé tegye kisebb puffer memória és következésképpen rövidebb átviteli idő használatát. A találmány azon a felismerésen alapul, hogy az aszinkronizmust megszakító jelekkel befolyásoljuk, ha fennáll annak a veszélye, hogy a puffer memória túlságosan vagy csak kevéssé lesz lefoglalva. Az említett megszakító jeleket igen nagy biztonsággal állítjuk elő, figyelembe véve a számítógépek oszcillátorainak egymáshoz képest elcsúszó pillanatnyi frekvenciáját és a számítógépek órajelgenerátorainak megbízhatatlan adatkezelésű időzítőperiódus szakaszait.
A találmány tehát számítógép rendszer első és második számítógéppel és közöttük levő csatlakoztató egy2 séggel, amely első számítógépnek impulzusfogadó bemenetével első órajelgenerátor első kimenetére csatlakoztatott első impulzusfeldolgozó áramköre és vezérlőbemenetével az első impulzusfeldolgozó áramkör periodikus időzítőjel kimenetére csatlakoztatott első adatkapuja van, a második számítógépnek impulzusfogadó bemenetével második órajelgenerátor első kimenetére csatlakoztatott második impulzusfeldolgozó áramköre és vezérlőbemenetével a második impulzusfeldolgozó áramkör periodikus idözítöjel kimenetére csatlakoztatott második adatkapuja van, és a csatlakoztató egységnek adatbemenetével az első adatkapu kimenetére, adatkimenetével pedig a második adatkapu bemenetére csatlakoztatott puffer memóriája van. A számítógép rendszert az jellemzi, hogy a csatlakoztató egység tartalmaz léptető bemenetével az első impulzusfeldolgozó áramkör kimenetére csatlakoztatott első ciklikus címszámlálót, melynek kimenete a puffer memória író bemenetére van kapcsolva, léptető bemenetével a második impulzusfeldolgozó áramkör kimenetére csatlakoztatott második ciklikus címszámlálót, melynek kimenete a puffer memória olvasó bemenetére van kapcsolva, egyik címbemenetével az első címszámláló kimenetére, másik címbemenetével a második címszámláló kimenetére csatlakoztatott címösszehasonlító komparátort, amelynek egyik kimenete az első impulzusfeldolgozó áramkör vezérlőbemenetére, másik kimenete pedig a második impulzusfeldolgozó áramkör vezérlőbemenetére van csatlakoztatva, továbbá tartalmaz bemenetéivel az egyik órajelgenerátor első kimenetére és a másik órajelgenerá tor fázisban eltolt órajeleket adó további kimeneteire csatlakoztatott fáziskomparátort, melynek kimenete a címösszehasonlitó komparátor vezérlőbemenetére van kapcsolva.
A találmányt a továbbiakban a mellékelt rajzokon szemléltetett kiviteli alak alapján ismertetjük, ahol az l.ábra a találmány szerinti rendszer egy kiviteli alakját mutatja a találmány szempontjából lényeges fő részek tömb vázlatával, a 2. ábra az 1. ábra szerinti kivitel fáziskomparátorának egy előnyös kiviteli alakját mutatja, a 3a és 3b ábrák idődiagramokon szemléltetik a 2. ábra szerinti fáziskomparátor működését.
Az 1. ábrán 1 puffer memória látható, melyen keresztül az adatot adó 5 számítógéptől vevő 15 számítógéphez való továbbítása során áthaladnak. Az 5 és 15 számítógépet, melyek pl. egy, az ábrán nem látható távközlési berendezésben vannak, megfelelő 40 ill. 41 oszcillátor, 9 ill. 19 óragenerátor és 6 ill. 16 impulzusfeldolgozó áramkör vezérel. A 40 ill. 41 oszcillátorhoz csatlakozó 9 ill. 19 óragenerátor mindkét rendszerben több, egymáshoz képest fázisban eltolt impulzussorozatot állít elő. Ezek közül az impulzussorozatok közül az ábrán csak a 01, 02 és 03 impulzussorozat van feltüntetve. A 01, 0 2 és 0 3 impulzussorozatok tp idözitöperiódusokat határoznak meg, melyek számos fázisra vannak felosztva. Az 5 ill. 15 számítógép adatfeldolgozó berendezéseiben a reakcióidők, a ciklusidők, az átfutási és tranziensidők egy, már önmagában ismert fázisfelosztási elv szerint vannak figyelembe véve, mégpedig úgy, hogy megbízható adatfeldolgozást nyerjünk. A fáz is felosztás a találmány szempontjából nem érdekes, de az 1. ábra egy olyan kiviteli alakot mutat, ahol a tp időzítőperiódusokat a 01 impulzussorozat határozza meg, azaz a 8 ill. 18 kimeneten megjelenő 01 impulzussorozat a 6 ill. a 16 impulzusfeldolgozó áramkör 7 ill. 17 bemenetére van csatlakoztatva. Az 1. ábrán látható egy 37 fáziskomparátor is, amelyet részletesebben később tárgyalunk, és amelyet 38 bemenetéin az adó 5 számítógéptől érkező 0 1 impulzussorozat és a vevő 15 számítógéptől érkező 02 és 03 impulzussorozat táplál. A 6 ill. a 16 impulzusfeldolgozó áramkör el van látva egy további 35 ill. 36 vezérlőbemenettel is, amelyen bs megszakítójelek érkeznek. A 6 ill. 16 impulzusfeldolgozó áramkör úgy működik, hogy a 01 impulzussorozat egy impulzusát elnyomja, ha az azt megelőző tp időzítőperiódusban legalább egy bs megszakítójelet kapott, mégpedig úgy, hogy minden el nem nyomott impulzust meghoszszabbít egy olyan impulzussá, aminek a hossza kb. egy tp időzítöperiódussal egyenlő. Mint majd később tárgyaljuk a 6 ill. 16 impulzusfeldolgozó áramkörben és az általa vezérelt berendezésekben a reakcióidők korlátozzák az említett, az 1 puffer memórián keresztül történő adatátvitel megbízhatóságát. Az 1. ábrán kinagyított skálán jeleztük, hogy a tp időzítöperiódusok két ppl és pp2 szakaszból állnak, melyek alatt megbízható ill. megbízhatatlan vezérlést kapunk. Továbbá feltételezzük, hogy a 0 1 impulzussorozat öt egymás utáni impulzusából az adó 5 számítógép bs megszakítójelei elnyomták a második és harmadik impulzust, a vevő 15 számítógép bs megszakítójelei pedig a harmadik és ötödik impulzust.
Egy számítógép azért generál belső megszakítójeleket, hogy például ún. felfrissítési műveleteket készítsen elő, amelyeket szabályos időközönként el kell végezni a számítógép dinamikus memória egységeiben, és amelyek alatt az adatfeldolgozás szünetel úgy, hogy az 1 puffer memória sem vesz új adatot, és nem is adhat ki tárolt adatot. Ezt az 1. ábrán az adó 5 számítógépben elhelyezett 4 adatkapuval és a vevő 15 számítógépben levő 14 adatkapuval szimbolizáltuk; a 4 ill. 14 adatkapu 11 ill. 21 vezérlöbemenete a megfelelő 5 ill. 15 számítógép 6 ill. 16 impulzusfeldolgozó áramkörének 10 ill. 20 kimenetére csatlakozik. A 4 adatkapu 3 kimenete az 1 puffer memória 2 adatbemenetére, a 14 adatkapu 13 bemenete az 1 puffer memória 12 adatkimenetére csatlakozik. A felfrissítési műveleteket rendszerint egy időzítő vezérli, amely független a 9 ill. 19 óragenerátortól. Az említett belső bs megszakítójelek szabályozzák a számítógép lassú és gyors berendezéseinek együttműködését is. A találmány szerinti számítógép rendszer olyan típusú, hogy az adatfeldolgozási folyamat bizonyos időzítőperiódusokban — melyeket bs megszakítójelek határoznak meg — néha megszakad.
Az 5 és 15 számítógépek 40 és 41 oszcillátorainak névleges frekvenciája azonos, de pillanatnyi frekvenciájuk egymáshoz képest elcsúszó. Ennek a csúszásnak a révén az 5 és 15 számítógép közül az egyik vagy állandóan vagy időnként a másiknál gyorsabban vagy lassabban dolgozik. Következésképpen a csúszás aszinkronizmust okoz a számítógépek adatfeldolgozási folyamatában. Ezt az aszinkronizmust időnként növelik vagy csökkentik a belső bs megszakítójelek, melyek egyenlőtlen számban lépnek fel a két számítógépben. Az ezáltal eredményezett aszinkronizmus befolyásolja az 1 puffer memória foglaltsági szintjét. Ha az adatokat adó 5 számítógép gyorsabban ill. lassabban dolgozik, mint az adatokat vevő 15 számítógép, fennáll annak veszélye, hogy az 1 puffer memória túlságosan ill. kevéssé lesz lefoglalva és így adatok vesznek el. A két aszinkron üzemű 5 és 15 számítógép közötti veszteségmentes adatátvitel érdekében a találmány szerint az 5 és 15 számítógép között elhelyezett csatlakoztató egység a már említett 37 fáziskomparátoron kívül két ciklikus 23 és 24 címszámlálót és egy címösszehasonlító 31 komparátort tartalmaz, amelyek az 1 puffer memóriához és a 6 ill. 16 impulzusfeldolgozó áramkörhöz csatlakoznak.
A 23 címszámláló léptető 25 bemenete az adó 5 számítógép 6 impulzusfeldolgozó áramkörének 10 kimenetére, 27 kimenete pedig az 1 puffer memória címet fogadó író 29 bemenetéhez csatlakozik, és ciklikus számlálással állítja elő az 1 Swa án értékű címjeleket az 1 puffer memória n db memóriaegységének egyenkénti aktiválásához. A 24 címszámláló léptető 26 bemenete a vevő 15 számítógép 16 impulzusfeldolgozó áramkörének 20 kimenetére, 28 kimenete pedig az 1 puffer memória címet fogadó olvasó 30 bemenetére csatlakozik, és ciklikus számlálással állítja elő az 1 Sí ra sí n értékű címjeleket az 1 puffer memória n db memóriaegységének egyenkénti aktiválásához.
A „ciklikus” szó azt jelenti, hogy a léptető bemeneten vett minden egyes felfutó él azt eredményezi, hogy az előző címjel értéke eggyel megnő, de n után 1 következik. A címösszehasonlító 31 komparátor egyik 33 címbemenete a 23 címszámláló 27 kimenetére, másik 33a címbemenete a 24 címszámláló 28 kimenetére van csatlakoztatva. A 31 komparátornak az a feladata, hogy folyamatosan kiszámítsa a két 23 és 24 címszámláló tartalmának a különbségét, és felügyeljen az 1 puffer memória foglaltsági szintjére. Nem szabad előfordulnia, hogy valamely memóriaegység egyszerre írásra is meg olvasásra is aktiválódjék. Ezért az 1 puffer memória teljesen le van foglalva, ha az információ pl. az n című memóriaegységbe van beírva, miközben az információt az 1 című memóriaegységből olvassuk ki, és az 1 puffer memóriát nem szabad tovább üríteni, ha pl. az írást a 2 címen hajtjuk végre, miközben az olvasás az 1 címnél történik. Adott egy dl ill. d2 komparálási szint, ami jelzi, hogy fennáll az 1 puffer memória túlterhelésének vagy alulterhelésének a veszélye. Megnézve az információval teli ill. az üres memóriaegységek számát — ez (ra-wa) ill. (wa-ra), ami egyenlő a ciklus irányában számolva az éppen olvasásra ill. írásra és írásra ill. olvasásra aktivált memóriaegységek között levő memóriaegységek számával, a 31 komparátor megszakító jelet generál a 01 impulzussorozat a következő impulzusának elnyomására; ez a megszakítójel a 34 ill. 34a kimenete az 5 ill. 15 számítógéphez, a 6 impulzusfeldolgozó áramkor 35 vezérlőbemenetére ill. a 16 impulzusfeldolgozó áramkör 36 vezérlőbemenetére kerül, ha (ra-wa) = dl ill. (wa-ra) =d2. A 31 komparátort hagyományos logikai elemekből építhetjük fel. A teli ill. üres memóriaegységek említett számának megállapításához pl. JEDEC (Joint Electron De vice Engineering Counsil) 74181 jelű szabványos aritmetikai logikai egységeket használhatunk. A dl és d2 komparálási szinteknek az aritmetikai logikai egységek számítási eredményeivel való összehasonlításához és a megszakító jelek generálásához pl. JEDEC 7485 jelű komparátor áramköröket használhatunk.
A 31 komparátor megszakítójelei segítségével információveszteség mentes adatátvitelt kapunk még akkor is, ha az 1 puffer memória csak kevés memóriaegységből áll. Minél kisebb az 1 puffer memória, annál rövidebb az átlagos adatátviteli idő, de gyakrabban áll fönn a túlvagy alulterhelés veszélye. Minden egyes, a 31 komparátor által generált megszakítójel csökkenti az 5 ill. 15 számítógép adatfeldolgozó kapacitását, hacsak a megfelelő időzítőperiódus alatt nem küldünk egy belső megszakítójelet a 6 ill. 16 impulzusfeldolgozó áramkörhöz. Minél nagyobb az 1 puffer memória, annál nagyobb annak valószínűsége, hogy 40 és 41 oszcillátorok egymáshoz képesti csúszása megváltoztatja az irányát, és hogy az 5 és 15 számítógép belső megszakítójelei kompenzálják egymást, mielőtt a 31 komparátor megszakítójelet generálna. Ha az 1 puffer memória n=8 memóriaegységet tartalmaz, gyakorlatilag kedvező feltételeket kapunk mind az adatátvitel idejére, mind az adatfeldolgozási kapacitásra.
Az 1 puffer memória méretezésére vonatkozó említett szempontok mellett a 31 komparátor megszakítójel generálásánál fontos a megbízhatóság az aszinkron üzemelő 5 és 15 számítógépek közötti hibátlan adatátvitel érdekében. Adatok írása/olvasása az 1 puffer memóriába/memóriából adatfeldolgozási művelet, melyet az 5 ill. 15 számítógép vezérel és ezért olyan megbízható, mint egy tetszőleges, egyetlen számítógép rendszerben végrehajtott adatfeldolgozási művelet. Az 1. ábrának megfelelően a 4 és 14 adatkapuk csak az említett megbízható ppl szakaszban aktiválódnak, amely tartalmazza az információ-írásra és -olvasásra szánt fázisokat; ezek alatt a fázisok alatt a 23 és 24 címszámlálók megbízható wa ill. ra címeket küldenek. Az egyetlen eszköz, amit az aszinkron idözítőperiódusok befolyásolnak, a 31 komparátor. Ha feltesszük, hogy a 31 komparátor az említett címkülönbségeket olyan időpillanatokban számítja, amelyek mindig az 5 számítógép megbízható ppl szakaszának a közepén helyezkednek el, előfordul — a meglevő oszcillátor csúszás miatt —, hogy az említett időpillanatok időnként a 15 számítógép megbízhatatlan pp2 szakaszába kerülnek. Azok a megszakítójelek, melyek szükségtelenül generálódnak valamelyik 23 ill. 24 címszámláló megbízhatatlan tartalma miatt, csökkentett adatfeldolgozási kapacitást eredményeznek. Az így tévesen kiadott megszakítójelek információveszteséget eredményeznek az 5 és 15 számítógép közötti adatátvitelben. Következésképpen a 37 fáziskomparátor igen fontos része a csatlakoztató egységnek. A 37 fáziskomparátornak az a fő feladata, hogy — az 5 és 15 számítógép idözítöperiódus fázisainak összehasonlításával — elérje, hogy a 31 komparátor csak olyan megszakítójeleket küldjön a 6 ill. 16 impulzusfeldolgozó áramkörhöz, melyek a 23 és 24 címszámlálók megbízható tartalma szerint generálódtak.
Ennek az általános megbízhatósági feltételnek megvalósítására szolgáló, egyszerű áramköri megoldásban a 37 fáziskomparátor egy bistabil flip-flopot és egy ÉSkaput tartalmaz. Az első 5 számítógép első fázishelyzetét — melyet egy megbízható szakasz negyede után kapunk — a második 15 számítógép megfelelő első fázishelyzetével vagy a második 15 számítógép egy második fázishelyzetével hasonlítjuk össze; ezt a második fázishelyzetet a megbízható szakasz háromnegyede után kapjuk. Az első 5 számítógép említett első fázishelyzete az egyik állapotába billenti a bistabil flip-flopot; ez az állapot aktiválja az ÉS-kapu egyik bemenetét, másik bemenetét pedig a második 15 számítógép első vagy második fázishelyzetének segítségével aktiváljuk. Ha az ÉS-kapu kimenetén keletkező impulzusok átbillentik a bistabil flip-flopot a másik állapotába, ezek biztosan a két 5 és 15 számítógép megbízható időzítési szakaszában léptek föl és ezért felhasználhatók az 5 ill. 15 számítógép vezérlésére. Egy ilyen egyszerű áramkör megbízható a megbízhatatlan szakaszokra nézve, de ha az első 5 számítógép fázishelyzete váltakozó irányban csúszik a második 15 számítógép második fázishelyzete körül, az ÉS-kapu vezérlőimpulzusai váltakozó fázishelyzetekkel generálódnak oly módon, hogy a második 15 számítógép két egymást követő időzítőperiódusa közül az egyik két vezérlő impulzust tartalmaz, a másik pedig egyet sem. Ha az ilyen csúszás alatt, amikor történetesen két megszakítójel generálódik, várható a túl- vagy alulterhelés, egy idözítöperiódus túl késő, noha egy jel elég lenne az említett típusú csúszás által okozott aszinkronizmus kompenzálására. így a 31 komparátor komparálási szintjét a késleltetés veszélyére való tekintettel kell megállapítani. Ezenkívül a fölösleges megszakító jel csökkentett adatfeldolgozó kapacitást eredményez.
Az említett egyszerű áramköri megoldáshoz képest a 2. ábra egy továbbfejlesztett csatlakoztató egységet mutat, amelynek 37 fáziskomparátora három hagyományos FJ1, FJ2 és FJ3 D-flip-flopot tartalmaz EOR1 kizáró-VAGY-kapu vezérlésére. Ennek az áramkörnek működésmódját a 3a és 3b ábrán látható idődiagramok segítségével írjuk le. Az említett D-flip-flopok közül kettő, a 2. ábra szerinti FJ1 és FJ2 D-flip-flop, párhuzamosan kapnak az első 5 számítógéptől egy cs4/l impulzussorozatot és a második 15 számítógéptől a két cs2 és cs4 impulzussorozat közül egyet. A cs4/l impulzussorozat impulzusai és szünetei olyan hosszúak, mint egy tp időzítőperiódus, és előállítása — hacsak nincs már egy ilyen impulzussorozat az 5 számítógépben — pl. egy a 2. ábrán nem látható impulzusfeldolgozó áramkörrel történik, ami minden második impulzust elnyom a fent említett 01 impulzussorozatban, melyet a tp időzítőperiódusok meghatározására használunk; az impulzusfeldolgozó áramkör az 1.ábrán láthatóő impulzusfeldolgozó áramkörhöz hasonlóan meghosszabbítja az el nem nyomott impulzusokat olyan impulzussá, melynek a szélessége közel egy tp időzítőperiódus. így elérjük, hogy a cs4/l impulzussorozat impulzusai és szünetei közti él ideje magába foglalja a megbízhatatlan szakaszokat, amelyek alatt a 23 címszámláió megbízhatatlan címeket tartalmaz. A két cs2 ill. cs4 impulzussorozatnak olyan felfutó élű impulzusai vannak, melyek a tp időzítőperiódus egy- ill. háromnegyed része után jelennek meg és a szélességük egynegyed tp időzítőperiódus. Feltételezzük, hogy egy tp időzítőperiódus négy fázisra van osztva úgy, hogy a cs2 és cs4 impulzussorozat már jelen van és használatban van a 15 számítógépben. Az a tény, hogy a cs2 és cs4 impulzussorozat élei a valóságban nem szögletesek, mint ahogy a 3. ábra mutatja, és hogy a cs4 impulzussorozat impulzusainak lefutó éle a második 15 számítógéphez tartozó megbízhatatlan szakaszok alatt jelen meg, nem befolyásolja a 2. ábra szerinti áramkör működőképességét.
Az FJ1 ill. FJ2 D-flip-flopokat a cs2 ill. cs4 impulzussorozat impulzusainak lefutó éle billenti. Az FJ3 D-flip-flop sorosan kapcsolódik az FJ1 D-flip-flophoz, és a cs4 impulzussorozat impulzusainak lefutó éle billenti, hogy azonos fázisú változásokat kapjunk az FJ2 és FJ3 D-flip-flopok logikai állapotában, amiknek kimenete az EOR1 kizáró-VAGY-kapu egy-egy bemenetére csatlakozik. Ha az első 5 számítógép oszcillátor frekvenciája — ami az említett cs4/l impulzussorozatot határozza meg — magasabb, mint a második 15 számítógépnek az említett cs2 és cs4 impulzussorozatokat meghatározó oszcillátor frekvenciája, az EOR1 kizáró-VAGY-kapu logikai „l”-röl logikai „0”-ra és logikai „O”-ról logikai „l”-re változtatja állapotát, amikor a cs2 ill. cs4 impulzussorozat impulzusainak lefutó élei a cs4/l impulzussorozat megbízhatatlan szakaszán jelennek meg. Ha az oszcillátor frekvenciák ellenkező irányban csúsznak, ennek megfelelően a „0”-ról „Γ’-re ill. „Γ’-ről „O”-ra történő állapot változásokat kapunk, amikor a cs2 és cs4 impulzussorozatok impulzusainak lefutó élei a cs4/l impulzussorozat éleinél jelennek meg.
A 2.'ábrán látható 37 fáziskomparátor tartalmaz továbbá egy CH átváltó kapcsolót, amelynek segítségével a cs2 ill. cs4 impulzussorozat impulzusainak felfutó élei — egy TC időszámláló által generált „1” ill. „0” logikai állapottól függően — átkerülnek egy GD kapuáramkörre az 1. ábránál leírt 31 komparátor vezérlésére.
A TC időszámláló, amelynek az említett váltakozó irányú csúszással és az FJ1, FJ2 és FJ3 D-flip-flopok reakcióidőinek változásaival szemben való stabilizálás a feladata, tartalmaz egy SSE monostabil multivibrátort, ami logikai „1” állapotot vesz fel t időtartamig, ha egy EOR2 kizáró-VAGY-kapu aktiválódik. A TC időszámláló tartalmaz továbbá két FJ4 és FJ5 D-flip-flopot, melyeknek a kimenete az EOR2 kizáró-VÁGY-kapuhoz csatlakozik. Az FJ4 D-flip-flop kimenete még a CH átváltó kapcsoló és az FJ5 D-flip-flop bemenetéhez is kapcsolódik. Az FJ4 D-flip-flop bemenete az EOR1 kizáró-VAGY-kapuhoz kapcsolódik és egy AND ÉS kapu billenti a cs2 impulzussorozatnak azokkal a lefutó éleivel, melyek nem esnek egybe a t időtartammal, amely az SSE monostabil multivibrátort jellemzi. Az FJ5 D-flip-flopot a cs2 impulzussorozat lefutó élei billentik.
A 3a és 3b ábra idődiagramokat mutat az oszcillátor csúszására vonatkozó következő példa leírásához: A cs4/l impulzussorozatot, aminek az időzítőperiódusai 1—10-ig és 21—24-ig meg vannak számozva, egy váltakozó irányban csúszó oszcillátor frekvencia állítja elő, 10 a cs2 és cs4 órajelsorozatokat pedig egy állandó oszcillátor frekvencia generálja. Az említett számozott időzítőperiódusok közül az 1. 2, 3, 4 és 6 jelűek rövidebbek. a fennmaradó időzítőperiódusok pedig hosszabbak, mint a cs2 és cs4 impulzussorozatokhoz tartozó időzitöperió15 dusok. A cs4/l impulzussorozat megbízhatatlan szakaszai alatt a cs2 impulzussorozat lefutó élei váltakozó irányban csúsznak a 3 és a 8 jelű időzítőperiódusok között. A cs4 impulzussorozat két lefutó éle még a 22 jelű időzítőperiódus alatt leérkezik, mégpedig az első azon20 nal a megfelelő megbízhatatlan szakasz után, a második pedig közvetlen előtte.
Az EOR1 kizáró-VAGY-kapu logikai állapotát minden egyes 5 és 8 jelű időzítőperiódus alatt és minden 22 jelű időzítőperiódus végén megváltoztatja. Az FJ4 25 D-flip-flop azonban annak következtében, hogy az SSE monostabil multivibrátor t időtartamig aktivált állapotban van, csak az 5 jelű időzítőperiódus végén, valamint a 8 és 23 jelű ídőzítőperiódusok alatt változtatja meg állapotát. Az FJ4 D-flip-flop olyan módon vezérli a CH 30 átváltó kapcsolót, hogy a GD kapuáramkör a 3, 4, 5, 9, 10, 21 és 22 jelű időzítőperiódusokban a cs2 impulzussorozat megfelelő felfutó élei hatására kerül aktivált állapotba, a 6, 7, 8 és 24 jelű időzítőperiódusban pedig a cs4 impulzussorozat megfelelő felfutó élei hatására. 35 A 23 jelű idözítöperiódus alatt a GD kapuáramkört az oszcillátor csúszás miatt mind a cs2 impulzussorozat felfutó éle, mind a cs4 impulzussorozat felfutó éle aktiválja.
Meg kell jegyeznünk, hogy a 3b ábra olyan nagy mér40 tékű csúszást mutat, ami a gyakorlatban nem fordul elő. Az 5—7 időzítőperiódusok alatt kezelt csúszási irányváltozás a gyakorlatban jóval több időzítöperiódusra terjed ki. Ezért a gyakorlatban az SSE monostabil multivibrátorra jellemző t időtartamot úgy választjuk meg, hogy az harminckét időzítőperiódust tartalmazzon. Meg kell jegyeznünk továbbá, hogy a megbízhatatlan szakaszok a cs2 és cs4 impulzussorozatok impulzusszélességéhez képest igen rövidek. Ha a fázisösszehasonlítást a cs2 és cs4 impulzussorozatok felfutó élére végezzük és biz50 tosítjuk, hogy a GD kapuáramkört a megfelelő felfutó élek aktiválják, akkor a csatlakoztató egység stabil működése biztosított.
A GD kapuáramkör vagy a 2. ábrán látható módon a két 23 és 24 címszámlálótól a 31 komparátorhoz való 55 címátvitelt, vagy a 31 komparátortól a két 5 és 15 számítógép 6 ill. 16 impulzusfeldolgozó áramköréhez való megszakítójel átvitelt vezérli.

Claims (1)

  1. 60 Szabadalmi igénypont
    Számítógép rendszer első és második számítógéppel és közöttük levő csatlakoztató egységgel, amely első számítógépnek impulzusfogadó bemenetével első órajel65 generátor első kimenetére csatlakoztatott első impulzus176878 feldolgozó áramköre és vezérlőbemenetével az első impulzusfeldolgozó áramkör periodikus időzítőjel kimenetére csatlakoztatott első adatkapuja van, a második számítógépnek impulzusfogadó bemenetével második órajelgenerátor első kimenetére csatlakoztatott második impulzusfeldolgozó áramköre és vezérlőbemenetével a második impulzusfeldolgozó áramkör periodikus időzítőjel kimenetére csatlakoztatott második adatkapuja van, és a csatlakoztató egységnek adatbemenetével az első adatkapu kimenetére, adatkimenetével pedig a második adatkapu bemenetére csatlakoztatott puffer memóriája van, azzal jellemezve, hogy a cstlakoztató egység tartalmaz léptető bemenetével (25) az első impulzusfeldolgozó áramkör (6) kimenetére (10) csatlakoztatott első ciklikus címszámlálót (23), melynek kimenete (27) a puffer memória (1) író bemenetére (29) van kapcsolva, léptető bemenetével (26) a második impulzusfeldolgozó áramkör (16) kimenetére (20) csatlakoztatott második ciklikus címszámlálót (24), melynek kimenete (28) a puffer memória (1) olvasó bemenetére (30) van kapcsolva, egyik címbemenetével (33) az első címszámláló (23) 5 kimenetére (27), másik címbemenetével (33a) a második címszámláló (24) kimenetére (28) csatlakoztatott címösszehasonlító komparátort (31), melynek egyik kimenete (34) az első impulzusfeldolgozó áramkör (6) vezérlőbemenetére (35), másik kimenete (34a) pedig a má10 sodik impulzusfeldolgozó áramkör (16) vezérlő bemenetére (36) van csatlakoztatva, továbbá tartalmaz bemenetéivel (38) az egyik órajelgenerátor (pl. 9) első kimenetére (8) és a másik órajelgenerátor (pl. 19) fázisban eltolt órajeleket adó további kimeneteire (22) csatlakoztatott 15 fáziskomparátort (37), melynek kimenete (39) a címösszehasonlító komparátor (31) vezérlőbemenetére (32) van kapcsolva.
HU78EI783A 1977-03-01 1978-02-28 Computer system consisting of a first and a second computers and a connector unit between computers HU176778B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SE7702263A SE399773B (sv) 1977-03-01 1977-03-01 Adress- och avbrottsignalgenerator

Publications (1)

Publication Number Publication Date
HU176778B true HU176778B (en) 1981-05-28

Family

ID=20330590

Family Applications (1)

Application Number Title Priority Date Filing Date
HU78EI783A HU176778B (en) 1977-03-01 1978-02-28 Computer system consisting of a first and a second computers and a connector unit between computers

Country Status (24)

Country Link
US (1) US4208713A (hu)
JP (1) JPS53109437A (hu)
AU (1) AU517304B2 (hu)
BE (1) BE864150A (hu)
BR (1) BR7801210A (hu)
CA (1) CA1099363A (hu)
CH (1) CH626484A5 (hu)
DD (1) DD134177A5 (hu)
DE (1) DE2807175C2 (hu)
DK (1) DK91478A (hu)
EG (1) EG13276A (hu)
ES (1) ES467392A1 (hu)
FI (1) FI63499C (hu)
FR (1) FR2382719B1 (hu)
GB (1) GB1575868A (hu)
HU (1) HU176778B (hu)
IN (1) IN148500B (hu)
IT (1) IT1092895B (hu)
MX (1) MX143953A (hu)
NL (1) NL7802066A (hu)
NO (1) NO146006C (hu)
PL (1) PL113598B1 (hu)
SE (1) SE399773B (hu)
YU (1) YU45378A (hu)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2967315D1 (en) * 1978-09-29 1985-01-10 Marconi Co Ltd Apparatus and method using a memory for processing television picture signals and other information
CA1143856A (en) * 1979-09-26 1983-03-29 Anthony K. Fung Circular-queue structure
JPS6057090B2 (ja) * 1980-09-19 1985-12-13 株式会社日立製作所 データ記憶装置およびそれを用いた処理装置
DE3118621A1 (de) * 1981-05-11 1982-11-25 Siemens AG, 1000 Berlin und 8000 München Anordnung zum auslesen eindeutiger informationen aus einem digitalen schaltwerk bei zueinander asynchronen steuersignalen fuer das weiterschalten des schaltwerks und das uebernehmen der informationen
US4433391A (en) * 1981-08-17 1984-02-21 Burroughs Corporation Buffered handshake bus with transmission and response counters for avoiding receiver overflow
DE3203070C2 (de) * 1982-01-30 1984-01-05 Standard Elektrik Lorenz Ag, 7000 Stuttgart Schaltungsanordnung zum Steuern von Anlagen im Echtzeitbetrieb, insbesondere von Fernmeldevermittlungsanlagen
DE3213345C2 (de) * 1982-04-08 1984-11-22 Siemens Ag, 1000 Berlin Und 8000 Muenchen Datenübertragungseinrichtung zwischen zwei asynchron gesteuerten Datenverarbeitungssystemen
DE3305693A1 (de) * 1983-02-18 1984-08-30 Nixdorf Computer Ag Schaltungsanordnung zur zwischenspeicherung von befehlsworten
DE3431785A1 (de) * 1984-08-29 1986-03-13 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung fuer einen nach dem warteschlangenprinzip arbeitenden steuerspeicher (fifo-speicher)
JPH084340B2 (ja) * 1985-08-07 1996-01-17 セイコーエプソン株式会社 インタ−フエイス装置
US5179692A (en) * 1985-08-07 1993-01-12 Seiko Epson Corporation Emulation device for driving a LCD with signals formatted for a CRT display
US4860246A (en) * 1985-08-07 1989-08-22 Seiko Epson Corporation Emulation device for driving a LCD with a CRT display
JPS6237750A (ja) * 1985-08-12 1987-02-18 Matsushita Electric Ind Co Ltd アドレス発生回路
US4717950A (en) * 1985-10-17 1988-01-05 Ampex Corporation Signal phase control by memory cycle read/write groups unlock
JPS6361324A (ja) * 1986-09-02 1988-03-17 Canon Inc デ−タ入出力メモリ
JPS6361325A (ja) * 1986-09-02 1988-03-17 Canon Inc デ−タ入出力メモリ
JPS6429926A (en) * 1987-07-24 1989-01-31 Matsushita Electric Ind Co Ltd Fifo circuit
DE68926833T2 (de) * 1988-05-09 1997-02-20 Sgs Thomson Microelectronics Flagge für einen FIFO
JPH0237422A (ja) * 1988-07-28 1990-02-07 Oki Electric Ind Co Ltd 数値管理方式
US5206817A (en) * 1989-03-31 1993-04-27 Sgs-Thomson Microelectronics, Inc. Pipelined circuitry for allowing the comparison of the relative difference between two asynchronous pointers and a programmable value
US4994830A (en) * 1990-01-22 1991-02-19 Eastman Kodak Company Tele pan camera data back shifts and reduces printed data with changes in mode
JP2604482B2 (ja) * 1990-05-16 1997-04-30 日本電気通信システム株式会社 Fifoレジスタ
GB9111524D0 (en) * 1991-05-29 1991-07-17 Hewlett Packard Co Data storage method and apparatus
JPH05197520A (ja) * 1992-01-22 1993-08-06 Japan Radio Co Ltd Fifoメモリ
US5682554A (en) * 1993-01-15 1997-10-28 Silicon Graphics, Inc. Apparatus and method for handling data transfer between a general purpose computer and a cooperating processor
IES950209A2 (en) * 1995-03-24 1995-10-18 Lake Res Ltd Communication apparatus for communicating two microprocessors

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2907004A (en) * 1954-10-29 1959-09-29 Rca Corp Serial memory
DE1247050B (de) * 1964-11-25 1967-08-10 Telefunken Patent Einrichtung mit einem Pufferspeicher zur Weitergabe unregelmaessig anfallender Digitaldaten in gleichmaessigen Zeitabstaenden
GB1195899A (en) * 1967-11-21 1970-06-24 Mini Of Technology Improvements in or relating to Synchronising Arrangements in Digital Communications Systems.
US3566363A (en) * 1968-07-11 1971-02-23 Ibm Processor to processor communication in a multiprocessor computer system
NL7011048A (hu) * 1970-07-25 1972-01-27
US3699529A (en) * 1971-01-07 1972-10-17 Rca Corp Communication among computers
US3715729A (en) * 1971-03-10 1973-02-06 Ibm Timing control for a multiprocessor system
US3988716A (en) * 1974-08-05 1976-10-26 Nasa Computer interface system
DE2610428C3 (de) * 1976-03-12 1980-06-19 Siemens Ag, 1000 Berlin Und 8000 Muenchen Anordnung zur Steuerung der Zwischenspeicherung von zwischen zwei Funktionseinheiten zu übertragenden Daten in einem Pufferspeicher

Also Published As

Publication number Publication date
GB1575868A (en) 1980-10-01
IT1092895B (it) 1985-07-12
PL204965A1 (pl) 1978-12-18
DK91478A (da) 1978-09-02
YU45378A (en) 1982-06-30
NO146006C (no) 1982-07-21
AU3350978A (en) 1979-08-30
US4208713A (en) 1980-06-17
MX143953A (es) 1981-08-05
FI63499B (fi) 1983-02-28
CH626484A5 (hu) 1981-11-13
BR7801210A (pt) 1978-10-31
BE864150A (fr) 1978-06-16
DE2807175A1 (de) 1978-09-07
DE2807175C2 (de) 1985-07-11
EG13276A (en) 1980-12-31
IT7820782A0 (it) 1978-03-01
JPS53109437A (en) 1978-09-25
FR2382719A1 (fr) 1978-09-29
NO780697L (no) 1978-09-04
SE399773B (sv) 1978-02-27
PL113598B1 (en) 1980-12-31
ES467392A1 (es) 1978-11-01
NL7802066A (nl) 1978-09-05
FR2382719B1 (fr) 1985-11-15
AU517304B2 (en) 1981-07-23
NO146006B (no) 1982-03-29
IN148500B (hu) 1981-03-14
CA1099363A (en) 1981-04-14
FI780564A (fi) 1978-09-02
DD134177A5 (de) 1979-02-07
FI63499C (fi) 1983-06-10

Similar Documents

Publication Publication Date Title
HU176778B (en) Computer system consisting of a first and a second computers and a connector unit between computers
US6260152B1 (en) Method and apparatus for synchronizing data transfers in a logic circuit having plural clock domains
GB2114789A (en) Shared facility allocation system
US5459855A (en) Frequency ratio detector for determining fixed frequency ratios in a computer system
US6693918B1 (en) Elastic buffers for serdes word alignment and rate matching between time domains
US5526391A (en) N+1 frequency divider counter and method therefor
JPH0150150B2 (hu)
US4636656A (en) Circuit for selectively extending a cycle of a clock signal
EP0484652A2 (en) First-in-first-out buffer
EP0225512B1 (en) Digital free-running clock synchronizer
Narayanan et al. Enhanced bus invert encodings for low-power
US5898640A (en) Even bus clock circuit
US3543243A (en) Data receiving arrangement
US6205192B1 (en) Clock input control circuit
US4454499A (en) Digital Miller decoder
US6275883B1 (en) Contention-free signaling scheme for shared control signals
US20020188785A1 (en) Interrupt signal processing apparatus
EP0766392A2 (en) Edge detection circuit with improved detection reliability
US5148450A (en) Digital phase-locked loop
EP0608584A1 (en) Method and apparatus for transition encoding a logic signal
KR100310948B1 (ko) 데이타신호판독방법및그장치
JPS63182911A (ja) デユ−テイ検出回路
KR0158660B1 (ko) 주파수 변환 샘플링 시스템을 위한 클럭 생성기
JP2783495B2 (ja) クロック乗せ換え回路
KR940007153B1 (ko) Bip 성능 데이타 처리기