FR2847716A1 - Substrat multicouche en ceramique et procede de fabrication de celui-ci - Google Patents
Substrat multicouche en ceramique et procede de fabrication de celui-ci Download PDFInfo
- Publication number
- FR2847716A1 FR2847716A1 FR0305017A FR0305017A FR2847716A1 FR 2847716 A1 FR2847716 A1 FR 2847716A1 FR 0305017 A FR0305017 A FR 0305017A FR 0305017 A FR0305017 A FR 0305017A FR 2847716 A1 FR2847716 A1 FR 2847716A1
- Authority
- FR
- France
- Prior art keywords
- ceramic
- substrates
- ceramic substrates
- substrate
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 278
- 239000000919 ceramic Substances 0.000 title claims abstract description 211
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 52
- 238000010304 firing Methods 0.000 claims abstract description 12
- 238000005520 cutting process Methods 0.000 claims description 31
- 239000004020 conductor Substances 0.000 claims description 20
- 238000000151 deposition Methods 0.000 claims description 13
- 230000008021 deposition Effects 0.000 claims description 10
- 239000000463 material Substances 0.000 claims description 8
- 238000001465 metallisation Methods 0.000 claims description 6
- 229910052751 metal Inorganic materials 0.000 abstract description 11
- 239000002184 metal Substances 0.000 abstract description 10
- 238000000034 method Methods 0.000 description 26
- 238000005553 drilling Methods 0.000 description 7
- 230000001976 improved effect Effects 0.000 description 5
- 238000007796 conventional method Methods 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000007689 inspection Methods 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- NYQDCVLCJXRDSK-UHFFFAOYSA-N Bromofos Chemical compound COP(=S)(OC)OC1=CC(Cl)=C(Br)C=C1Cl NYQDCVLCJXRDSK-UHFFFAOYSA-N 0.000 description 1
- 238000007792 addition Methods 0.000 description 1
- 230000008602 contraction Effects 0.000 description 1
- 239000002241 glass-ceramic Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000003466 welding Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/403—Edge contacts; Windows or holes in the substrate having plural connections on the walls thereof
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49805—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the leads being also applied on the sidewalls or the bottom of the substrate, e.g. leadless packages for surface mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/095—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
- H01L2924/097—Glass-ceramics, e.g. devitrified glass
- H01L2924/09701—Low temperature co-fired ceramic [LTCC]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/1615—Shape
- H01L2924/16195—Flat cap [not enclosing an internal cavity]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/0306—Inorganic insulating substrates, e.g. ceramic, glass
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09145—Edge details
- H05K2201/09181—Notches in edge pads
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09145—Edge details
- H05K2201/0919—Exposing inner circuit layers or metal planes at the side edge of the printed circuit board [PCB] or at the walls of large holes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09372—Pads and lands
- H05K2201/09454—Inner lands, i.e. lands around via or plated through-hole in internal layer of multilayer PCB
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/14—Related to the order of processing steps
- H05K2203/1476—Same or similar kind of process performed in phases, e.g. coarse patterning followed by fine patterning
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0044—Mechanical working of the substrate, e.g. drilling or punching
- H05K3/0052—Depaneling, i.e. dividing a panel into circuit boards; Working of the edges of circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/42—Plated through-holes or plated via connections
- H05K3/429—Plated through-holes specially for multilayer circuits, e.g. having connections to inner circuit layers
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
- H05K3/4626—Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
- H05K3/4629—Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
Abstract
Sont décrits un substrat en céramique multicouche (400) formé en empilant verticalement et en cuisant une pluralité de substrats en céramique (403), dans lequel une barre de connexion (410) est formée longitudinalement sur des zones de connexion entre des motifs internes (402) et un terminal externe (404) de chaque substrat en céramique (403), empêchant ainsi les couches métalliques conductrices des motifs internes (402) d'être déformées au cours du traitement du terminal externe (404) et connectant de manière stable les motifs internes (402) au terminal externe (404), et un procédé de fabrication du substrat (400). Le substrat multicouche en céramique (400) comprend des couches à motifs (402) formées sur les surfaces de parties ou de la totalité des substrats en céramique (403) de manière à former des éléments de circuits désignés et des barres de connexion (410) formées longitudinalement dans les substrats en céramique (403).
Description
Substrat multicouche en céramique et procédé de fabrication de celui-ci La
présente invention concerne un substrat multicouche en céramique avec une structure de connexion améliorée entre des motifs internes et un terminal externe, et un procédé de fabrication du substrat, et plus particulièrement un substrat multicouche en céramique co-cuite à basse température formé en empilant verticalement et en cuisant une pluralité de substrats en céramique, dans lesquels une barre de connexion est formée longitudinalement sur des zones de connexion entre des motifs internes et un terminal externe de chaque substrat en céramique, empêchant ainsi les couches métalliques conductrices des motifs internes d'être déformées au cours du traitement du terminal externe et connectant de manière stable les motifs internes au terminal externe, et un
procédé de fabrication du substrat.
Une technique de fabrication d'un substrat en céramique co-cuite à basse température (auquel il est ci-après fait référence comme à "LTCC") est un processus dans lequel une électrode interne et des éléments passifs (R, L et C) pour des circuits donnés sont formés d'une feuille verte formée par une vitrocéramique par un procédé de sérigraphie en utilisant un métal avec une haute conductivité électrique tel que l'Ag, le Cu ou etc., et une pluralité de feuilles vertes sont empilées verticalement puis cuites (généralement à moins de
1000'C) de manière à fabriquer des MCM (modules multipuces) et des boîtiers multi-puces.
Etant donné que le substrat en céramique et les éléments métalliques sont cuits simultanément, la technique LTCC peut former les éléments passifs (R, L et C) à l'intérieur d'un module, obtenant ainsi une configuration complexe incluant un grand nombre de composants et étant avantageuse en terme de miniaturisation. Etant donné que le substrat LTCC comprend les éléments passifs intégrés, le substrat LTCC peut être formé comme un SOP (système sur boîtier), minimisant ainsi un effet parasite généré dans les pièces d'un SMD (dispositif monté en surface). En outre, le substrat LTCC réduit le bruit électrique généré lors du soudage des pièces dans le montage en surface, améliorant ainsi les caractéristiques électriques du dispositif fabriqué, et réduit le nombre de soudures, améliorant ainsi la fiabilité du dispositif fabriqué. En outre, le substrat LTCC minimise un coefficient de température de la fréquence de résonance (Tf) en ajustant un coefficient d'expansion thermique, contrôlant ainsi les
caractéristiques d'un résonateur diélectrique.
Le substrat multicouche LTCC est formé en formant des circuits dans un seul substrat en céramique et en empilant verticalement une pluralité de substrats en céramique. Par conséquent, les terminaux externes destinés à être connectés à l'extérieur doivent être formés sur une surface extérieure du substrat LTCC et connectés électriquement aux motifs du circuit à
l'intérieur du substrat.
Les figures 1 et 2 illustrent un "composant électronique empilé", dans lequel un substrat laminé ayant des circuits internes est fourni, des trous d'interconnexion sont formés longitudinalement dans le substrat, et des électrodes externes sont formées en remplissant les trous d'interconnexion avec un conducteur, tel que ceci est décrit dans la demande de brevet japonais mise à l'inspection No Hei8-37251. Tel que ceci est illustré sur les figures 1 et 2, des trous d'interconnexion 7 sont formés dans une structure de pile 5 et remplis avec des conducteurs 9, et les conducteurs 9 à l'intérieur des trous d'interconnexion 7 sont connectés aux circuits internes. Ensuite, des trous débouchants 10 sont formés dans la structure en pile 5 et les conducteurs 9 sont exposés aux trous débouchants 10. Les conducteurs exposés 9 servent d'électrodes externes 4 pour des composants électroniques. Dans cette publication japonaise, étant donné que les conducteurs 9 formés dans les trous d'interconnexion 7 deviennent les électrodes externes 4, les électrodes externes 4 ont des dimensions et des formes uniformes et sont
facilement formées.
Cependant, la publication japonaise présente le problème suivant les trous d'interconnexion rectangulaires 7 sont simultanément formés longitudinalement à travers les multiples feuilles vertes empilées par un procédé de perçage ou etc. Dans ce cas, tel que ceci est illustré sur la figure 3, les feuilles vertes empilées sont comprimées dans une direction du perçage par une contrainte de cisaillement, et les motifs métalliques internes sur les feuilles vertes ne sont pas exposés aux trous d'interconnexion 7. Les motifs internes doivent être exposés aux trous d'interconnexion 7 de façon à être connectés aux conducteurs 9 formés sur les trous
d'interconnexion 7 pour servir d'électrodes externes.
Cependant, la publication japonaise telle qu'elle est illustrée sur les figures 1 et 2 ne résout pas le
problème sus-mentionné.
Il existe plusieurs procédés de formation d'électrodes externes dans le substrat multicouche en céramique co-cuite à basse température. D'abord, tel que ceci est illustré sur la figure 4, un motif interne 2a est étendu jusqu'à une extrémité de chaque substrat en céramique et exposé à l'extérieur. Ensuite, le substrat multicouche en céramique 3 est formé en empilant et en cuisant les multiples substrats en céramique à une température élevée, et une électrode externe 4a est formée sur une surface latérale du substrat multicouche en céramique 3 par dépôt sans former de trou débouchant sur le substrat multicouche en céramique 3 par le- procédé de perçage. Ce procédé assure une connexion entre les motifs internes et l'électrode externe. Cependant, après que la structure multicouche en céramique est coupée en une pluralité de substrats multicouches en céramique 3 unitaires, la surface du substrat multicouche en céramique 3 doit être rectifiée de manière à exposer les motifs internes 2a avant de former l'électrode externe 4a. Par conséquent, ce procédé complique un processus de fabrication du substrat et ne répond pas à une exigence
de production de masse.
En outre, la figure 5 illustre un autre procédé de formation d'électrodes externes. Ci-dedans, un trou débouchant étant de forme en quart de cercle est formé sur un coin de chaque substrat en céramique de manière à exposer le motif interne 2b, et une électrode
externe 4b est formée dans chaque trou débouchant.
Alors, le substrat multicouche en céramique 3 est formé en empilant une pluralité des substrats en céramique, intégrant ainsi les électrodes externes 4b dans un terminal externe. Dans ce cas, étant donné que les électrodes 4b doivent être respectivement formées sur les substrats en céramique, le processus de fabrication est très compliqué. En outre, étant donné que les dimensions de tous les substrats ne sont pas uniformes en raison d'une différence des rapports de contraction entre les substrats individuels, le substrat multicouche en céramique est facilement endommagé par un impact externe, ou etc. De plus, la figure 6 illustre un autre procédé de formation d'électrodes externes. Ci-dedans, un trou débouchant de forme en quart de cercle est formé sur un coin de chaque substrat de manière à exposer le motif interne 2c. Ensuite, le substrat multicouche en céramique 3 est formé en empilant une pluralité des substrats en céramique, et les électrodes externes 4c sont simultanément formées dans les trous débouchants par le dépôt. Ce procédé est généralement utilisé dans la formation d'électrodes externes sur un substrat multicouche en céramique co-cuite à basse température et conventionnel. Tel que ceci est illustré sur la figure 6, étant donné que les trous débouchants du substrat multicouche en céramique 3 ne sont pas précisément alignés les uns par rapport aux autres, un matériau de formation des électrodes externes n'est pas déposé uniformément dans chaque trou débouchant et la connexion entre les motifs internes et l'électrode
externe devient pauvre.
La figure 7 illustre encore un autre procédé de formation d'électrodes externes, étant similaire au procédé décrit par la publication de brevet japonais mise à l'inspection N0 Hei8-37251. Dans un premier temps, une pluralité de feuilles vertes en céramique sont empilées verticalement de manière à former le substrat multicouche en céramique 3. Ensuite, un trou débouchant est formé sur un coin du substrat multicouche en céramique 3 et une électrode externe 4d est formée dans le trou débouchant par le dépôt. Dans ce cas, tel que ceci est illustré sur la figure 3, les motifs internes 2d ne sont pas exposés au trou débouchant dans une étape de formation du trou débouchant, causant ainsi le même problème de n'être
pas connecté à l'électrode externe 4d.
Par conséquent, il existe un besoin dans l'art pour un procédé de formation simultanée de trous débouchants sur chaque feuille d'un substrat multicouche en céramique par un procédé de perçage de manière à simplifier un processus de fabrication du substrat multicouche en céramique et à améliorer la connexion entre les motifs internes et l'électrode externe. Par conséquent, la présente invention a été
réalisée en prenant en considération les problèmes sus-
mentionnés, et un objet de la présente invention consiste à fournir un substrat multicouche en céramique destiné à maintenir une connexion entre des motifs internes et une électrode externe même dans le cas o une pluralité de feuilles vertes en céramique munies de motifs internes sont empilées verticalement et un trou débouchant est formé à une zone pour le terminal externe du substrat multicouche en céramique, et un
procédé de fabrication du substrat.
Un autre objet de la présente invention consiste à proposer un substrat multicouche en céramique dans lequel une pluralité de feuilles vertes en céramique sont empilées verticalement et un trou débouchant est formé sur le substrat multicouche en céramique de manière à former un terminal externe à l'intérieur de celui-ci, simplifiant ainsi un processus de fabrication du substrat multicouche et améliorant la qualité du substrat multicouche, et un procédé de fabrication du substrat. Conformément à un aspect de la présente invention, les objets ci-dessus et d'autres objets peuvent être réalisés par la fourniture d'un substrat multicouche en céramique formé en empilant et en cuisant une pluralité de substrats en céramique comprenant: des couches à motifs formées sur des surfaces de parties de ou de la totalité des substrats en céramique de manière à former des éléments de circuit désignés; des barres de connexion formées longitudinalement dans les substrats en céramique à l'intérieur d'une partie des couches à motifs étendues jusqu'aux bords des substrats en céramique adjacents aux bords de manière à échanger des signaux avec l'extérieur; au moins un trou débouchant étant formé sur les bords des substrats en céramique empilés de manière à être ouvert sur l'extérieur et exposant la barre de connexion; et au moins un terminal externe formé sur les parois intérieures
desdits trous débouchants.
Conformément à un autre aspect de la présente invention, on propose un procédé de fabrication d'un substrat multicouche en empilant et en cuisant une pluralité de substrats en céramique, comprenant les étapes consistant à préparer une pluralité de substrats en céramique, chacun des substrats en céramique ayant une épaisseur désignée; former des couches à motifs sur les surfaces des substrats en céramique de manière à former des éléments de circuit; former des trous d'interconnexion longitudinalement dans les substrats en céramique à l'intérieur d'une partie des couches à motifs étendues jusqu'aux bords des substrats en céramique adjacents aux bords de manière à échanger des signaux avec l'extérieur; former des barres de connexion en remplissant les trous d'interconnexion avec un matériau étant connecté électriquement aux couches à motifs; empiler une pluralité des substrats en céramique; former au moins un trou débouchant longitudinalement sur les bords des substrats en céramique empilés de manière à exposer les barres de connexion à l'extérieur; et former au moins un terminal externe dans ledit trou débouchant par dépôt. Conformément à un autre aspect de la présente invention, on fournit un procédé de fabrication d'un substrat multicouche en empilant et en cuisant une pluralité de substrats en céramique, comprenant les étapes consistant à préparer une pluralité de substrats en céramique, chacun des substrats en céramique ayant une épaisseur désignée; former des trous d'interconnexion longitudinalement dans les substrats en céramique adjacents aux bords des substrats en céramique; former des barres de connexion en remplissant les trous d'interconnexion avec un matériau conducteur; former des couches à motifs sur les surfaces des substrats en céramique de manière à former des éléments de circuit de telle sorte que les barres de connexion se situent à l'intérieur d'une partie des couches à motifs étendues jusqu'aux bords des substrats en céramique de manière à échanger des signaux avec l'extérieur; empiler une pluralité de substrats en céramique; former au moins un trou débouchant longitudinalement sur les bords des substrats en céramique empilés de manière à exposer les barres de connexion à l'extérieur; et former au moins un terminal externe dans ledit trou débouchant par dépôt. Conformément à un autre aspect de la présente invention encore, on propose un procédé de fabrication de substrats multicouches en empilant et en cuisant une pluralité de substrats en céramique, comprenant les étapes consistant à préparer une pluralité de feuilles de substrat en céramique, chacune étant munie de lignes de découpe de manière à être coupée en une pluralité de substrats en céramique et ayant une épaisseur désignée; former une pluralité de couches à motifs identiques sur les surfaces des feuilles de substrat en céramique de manière à former des éléments de circuit; former des trous d'interconnexion longitudinalement dans les feuilles de substrat en céramique à l'intérieur d'une partie des couches à motifs étendues jusqu'aux lignes de découpe des feuilles de substrat en céramique adjacents aux lignes de découpe de manière à échanger des signaux avec l'extérieur; former des barres de connexion en remplissant les trous d'interconnexion avec un matériau électriquement connecté aux couches à motifs; empiler une pluralité des feuilles de substrat en céramique; former des trous débouchants longitudinalement sur les lignes de découpe des substrats en céramique empilés de manière à exposer les barres de connexion à l'extérieur; former des terminaux externes dans les trous débouchants par dépôt; et couper les feuilles de substrat en céramique empilées le long des lignes de découpe en une pluralité de substrats multicouches en
céramique.
Conformément à encore un autre aspect de la présente invention, on propose un procédé de fabrication de substrats multicouches en empilant et en cuisant une pluralité de substrats en céramique, comprenant les étapes consistant à préparer une pluralité de feuilles de substrat en céramique, chacune étant munie de lignes de découpe de manière à être coupée en une pluralité de substrats en céramique et ayant une épaisseur désignée; former des trous d'interconnexion longitudinalement dans les feuilles de substrat en céramique adjacents aux lignes de découpe; former des barres de connexion en remplissant les trous d'interconnexion avec un matériau conducteur; former une pluralité de couches à motifs identiques sur les surfaces des feuilles de substrat en céramique de manière à former des éléments de circuit de telle sorte que les barres de connexion se situent à l'intérieur d'une partie des couches à motifs étendues jusqu'aux lignes de découpe des substrats en céramique de manière à échanger des signaux avec l'extérieur; empiler une pluralité des feuilles de substrat en céramique; former des trous débouchants longitudinalement sur les lignes de découpe des substrats en céramique empilés de manière à exposer les barres de connexion à l'extérieur; former des terminaux externes dans les trous débouchants par dépôt; et couper les feuilles de substrat en céramique empilées le long des lignes de découpe en une pluralité de substrats multicouches en céramique. Une structure de pile conformément à la présente invention est formée en empilant une pluralité de couches, produisant ainsi un boîtier. Les couches sont choisies de manière adaptée parmi des matériaux ayant des caractéristiques électriques, diélectriques et magnétiques. Plus particulièrement, la couche utilise une feuille verte de céramique ayant une épaisseur désignée. Une couche à motifs est formée sous une forme désignée sur les feuilles vertes en déposant le métal sur celle-ci, et sert d'éléments de circuit lorsque les feuilles vertes sont empilées. Les couches à motifs sont formées par un métal tel que l'Ag, le Cu, ou etc. Les multiples feuilles en céramique sont empilées et cuites à une basse température, formant ainsi une structure de pile à laquelle il est fait référence comme au "substrat multicouche en céramique co-cuite à
basse température".
Les objets ci-dessus et d'autres objets, des caractéristiques et autres avantages de la présente invention seront plus facilement compris à partir de la
description détaillée suivante prise conjointement avec
les dessins annexés, dans lesquels: la figure 1 est une vue en perspective d'un substrat multicouche conventionnel après le découpage de telle sorte que les terminaux externes sont exposés à l'extérieur; la figure 2 est une vue en perspective du substrat multicouche conventionnel de la figure 1 avant le découpage de telle sorte que les terminaux externes sont exposés à l'extérieur; la figure 3 est une vue schématique illustrant les problèmes générés au cours de la formation du substrat multicouche de la figure 1; la figure 4 est une vue en perspective illustrant un substrat multicouche comprenant un terminal externe formé par un procédé conventionnel; la figure 5 est une vue en perspective illustrant un substrat multicouche comprenant un terminal externe formé par un autre procédé conventionnel; la figure 6 est une vue en perspective illustrant un substrat multicouche comprenant un terminal externe formé par un autre procédé conventionnel; la figure 7 est une vue en perspective illustrant un substrat multicouche comprenant un terminal externe formé par un autre procédé conventionnel encore; la figure 8 est une vue en coupe d'un substrat multicouche conformément à la présente invention; la figure 9 est une vue en plan d'un substrat en céramique du substrat multicouche conformément à la présente invention; la figure 10 est une vue en perspective du substrat multicouche de la figure 8; la figure 11 est une vue en coupe du substrat multicouche conformément à la présente invention; les figures 12A à 12G illustrent un procédé de fabrication d'un substrat multicouche en céramique conformément à un premier mode de réalisation de la présente invention; les figures 13A à 13G illustrent un procédé de fabrication d'un substrat multicouche en céramique conformément à un second mode de réalisation de la présente invention; les figures 14A à 14H illustrent un procédé de fabrication d'un substrat multicouche en céramique conformément à une troisième mode de réalisation de la présente invention; et les figures 15A à 15H illustrent un procédé de fabrication d'un substrat multicouche en céramique conformément à un quatrième mode de réalisation de la
présente invention.
Maintenant, les modes de réalisation préférés de la présente invention vont être décrits en détail en se référant aux dessins annexés. La figure 8 est une vue en coupe d'un substrat multicouche conformément à la présente invention, et la figure 9 est une vue en plan d'un substrat en céramique du substrat multicouche conformément à la présente invention. La figure 10 est une vue en perspective du substrat multicouche de la
figure 8.
Tel que ceci est illustré sur les figures 8 et 9, une couche à motifs 102 dans un motif désigné est formée sur chaque substrat en céramique 103. Une extrémité de la couche à motifs 102 est étendue jusqu'à un bord du substrat en céramique 103 de manière à échanger des signaux avec l'extérieur. Il n'est pas nécessaire de former ce motif d'échange de signaux sur tous les substrats en céramique 103. En d'autres termes, le motif d'échange de signaux peut n'être pas
formé sur des parties des substrats en céramique 103.
La présente invention utilise le substrat en céramique 103 muni d'un trou débouchant 105 étant de forme semi-circulaire. Le trou débouchant 105 fournit un espace pour former une électrode externe 104 à l'intérieur de celui-ci. En outre, dans le cas o une structure de pile est formée en empilant une pluralité des substrats en céramique 103 formés d'une feuille de substrat en céramique, les trous débouchants 105 sont formés dans la structure de pile avant que la structure de pile ne soit coupée en une pluralité de substrats multicouches en céramique de telle sorte que l'électrode externe est formée simplement. Le trou débouchant 105 étant de forme circulaire est formé à travers deux substrats 103 voisins, puis est changé en une forme semi-circulaire de manière à être ouvert sur l'extérieur en coupant la structure de pile en le
substrat multicouche multiple.
Une barre de connexion 110 est formée dans le substrat en céramique 103 en remplissant un trou d'interconnexion situé entre la couche à motifs 102 et le trou débouchant 105. Un côté de la barre de connexion 110 contacte le trou débouchant 105 de manière à être exposé à une surface intérieure du trou débouchant 105, et l'autre côté de la barre de connexion 110 contacte la couche à motifs 102. A la différence de la couche à motifs 102, la barre de connexion 110 est formée longitudinalement dans le substrat en céramique 103 et contacte directement l'électrode externe 104. L'électrode externe 104 est formée sur la paroi intérieure du trou débouchant 105, et connectée à la couche à motifs 102 et à la barre de connexion 110, servant ainsi à échanger des signaux
externes avec les motifs internes.
La figure 10 illustre le substrat multicouche utilisant les barres de connexion 110 de la présente invention, dans lequel l'électrode externe 104 est connectée à la fois aux couches à motifs internes 102
et aux barres de connexion 110.
La couche à motifs 102 est formée par un film de dépôt de métal, et la barre de connexion 110 est formée en remplissant le trou d'interconnexion (non illustré) avec un conducteur métallique de manière à être électriquement connectée à la couche à motifs 102. De préférence, la barre de connexion 110 est de forme cylindrique. Cependant, la barre de connexion 110 peut être formée sous différentes formes de manière à être exposée à la surface de la paroi du trou
débouchant 105.
De préférence, la circonférence extérieure du trou débouchant 105 passe par le centre de la barre de connexion 110, et un diamètre de la barre de connexion 110 est inférieur à une largeur de la couche à motifs 102. Etant donné que la barre de connexion 110 est formée longitudinalement dans le substrat 103, le trou d'interconnexion ayant un grand diamètre réduit une résistance du substrat 103 et augmente une quantité du conducteur métallique remplissant le trou d'interconnexion, faisant ainsi augmenter les cots de production et causant des difficultés pour produire facilement et rapidement le substrat 103. De manière à résoudre les problèmes sus-mentionnés, il est préférable de former le trou d'interconnexion à
l'intérieur d'une zone de la couche à motifs 102.
Tel que ceci est décrit ci-dessus, dans le cas o l'électrode externe 104 est électriquement connectée à la couche à motifs 102 par la barre de connexion 110, un degré de la connexion électrique entre l'électrode externe 104 et la couche à motifs interne 102 est amélioré. De manière conventionnelle, étant donné que la couche à motifs n'est formée que sur la surface supérieure du substrat, la connexion entre le terminal externe et les motifs internes est réalisée par un contact linéaire. D'un autre côté, dans la présente invention comprenant des barres de connexion, étant donné qu'une zone de contact entre les motifs internes et le terminal externe est augmentée et que la connexion entre la barre de connexion et le terminal externe est obtenue par un contact de zone, le degré de connexion entre les motifs internes et le terminal
externe est amélioré.
En outre, comparé au cas conventionnel, la formation de la barre de connexion améliore un procédé de fabrication du substrat multicouche. Ciaprès, avec
la description de l'effet amélioré du processus, un
procédé de fabrication d'un substrat multicouche en empilant une pluralité de substrats en céramique conformément à un premier mode de réalisation de la présente invention va être décrit en détails par renvoi
aux figures 12A à 12G.
A) Un substrat en céramique 203 avec une épaisseur
désignée est préparé.
B) Une couche à motifs 202 destinée à former des éléments de circuit est formée sur le substrat en céramique 203. Les multiples couches à motifs 202 des substrats en céramique empilés verticalement 203 forment différents éléments de circuit. La couche à
motifs 202 est formée d'un film de dépôt de métal.
C) Des trous d'interconnexion 211 sont formés a l'intérieur d'une extrémité de la couche à motifs 202 étendue jusqu'à un bord du substrat en céramique 203 de manière à échanger des signaux avec l'extérieur. Le trou d'interconnexion 211 est formé longitudinalement sur le substrat en céramique 203 adjacent au bord du substrat en céramique 203. De préférence, un diamètre du trou d'interconnexion 211 est légèrement inférieur à une largeur de la couche à motifs 202. Le trou d'interconnexion 211 n'est formé que dans une partie de la couche à motifs 202 étendue jusqu'au bord du substrat en céramique 203 de manière à échanger des signaux avec l'extérieur, et d'autres trous d'interconnexion (non illustrés) sont formés de manière à échanger des signaux avec d'autres motifs internes du substrat en céramique 203. Etant donné que les trous d'interconnexion 211 sont formés simultanément avec les autres trous d'interconnexion pour connecter les motifs formés sur les surfaces supérieure et inférieure du substrat en céramique 203 les uns aux autres, le trou d'interconnexion 211 est simplement formé sans augmenter le nombre d'étapes de fabrication. De préférence, le trou d'interconnexion 211 a le même diamètre que ceux des trous d'interconnexion destinés à connecter les motifs formés sur les surfaces supérieure et inférieure du substrat en céramique 203 les uns aux autres. D) Le trou d'interconnexion 211 est rempli d'un matériau pour être électriquement connecté à la couche à motifs 202 exposée, étant ainsi formé comme une barre de connexion 210. La barre de connexion 210 est formée par un conducteur métallique de manière à être
électriquement connectée à la couche à motifs 202.
E) Une pluralité des substrats en céramique 203 formés par les étapes sus-mentionnées sont empilés verticalement. Des parties ou la totalité des substrats en céramique 203 empilés comprennent la barre de connexion 210 formée en remplissant le trou d'interconnexion 211, et la barre de connexion 210 est connectée aux motifs internes du substrat en
céramique 203 correspondant.
F) Un trou débouchant 205 est formé longitudinalement sur le bord des substrats en céramique 203 empilés de manière à exposer les couches à motifs 202 et les barres de connexion 210. Le trou débouchant 205 est de forme semi-circulaire de manière à être ouvert sur l'extérieur, et passe dans les barres de connexion 210. En d'autres termes, les barres de connexion 210 sont exposées à la paroi intérieure du trou débouchant 205. De préférence, la circonférence extérieure du trou débouchant 205 passe par le centre
de la barre de connexion 210.
G) Un terminal externe 204 est formé sur une circonférence intérieure du trou débouchant 205. Le terminal externe 204 est formé par dépôt d'un métal sur la circonférence intérieure du trou débouchant 205, et est connecté aux couches à motifs 202 et aux barres de
connexion 210.
Etant donné que le trou débouchant est formé dans la structure de pile formée en empilant les multiples substrats en céramique, le procédé de fabrication décrit ci-dessus conformément au premier mode de réalisation forme uniformément l'électrode externe. En outre, étant donné que la barre de connexion métallique est formée sur la couche à motifs connectée à l'extérieur, la barre de connexion est toujours exposée à l'extérieur par une contrainte de cisaillement générée au cours du processus de perçage, empêchant ainsi une pauvre connexion entre les motifs internes et l'électrode externe due à la déformation du substrat en céramique. En outre, une grande zone de connexion entre les motifs internes et l'électrode externe améliore un
degré de connexion entre ceux-ci.
Le procédé de fabrication d'un substrat multicouche de la présente invention peut être modifié de la manière suivante. En d'autres termes, conformément à un second mode de réalisation de la présente invention, une étape de formation d'un trou d'interconnexion est réalisée avant une étape de formation d'une couche à motifs. Les figures 13A à 13G illustrent un procédé de fabrication d'un substrat multicouche conformément au second mode de réalisation
de la présente invention.
A) Un substrat en céramique 303 avec une épaisseur
désignée est préparé.
B) De manière identique à l'étape C du premier mode de réalisation, des trous d'interconnexion 311 sont formés dans le substrat en céramique 303. Une position du trou d'interconnexion 311 est désignée de telle sorte que le trou d'interconnexion 311 se situe à l'intérieur d'une couche à motifs -formée ultérieurement, et le nombre de trous d'interconnexion 311 est correctement prédéterminé de telle sorte que les trous d'interconnexion 311 se situent à l'intérieur de la couche à motifs pour échanger des signaux avec
l'extérieur.
C) Les trous d'interconnexion 311 sont remplis d'un conducteur métallique, étant ainsi formés comme les barres de connexion 310. De la même manière que dans le premier mode de réalisation, la barre de connexion 310 est formée longitudinalement dans le
substrat en céramique 303.
D) Une couche à motifs 302 est formée sur le substrat en céramique 303 de telle sorte que les barres de connexion 310 se situent à l'intérieur d'une zone de
la couche à motifs 302.
E) à G) De manière identique au premier mode de réalisation, une pluralité des substrats en céramique 303 formés par les étapes sus- mentionnées sont empilés verticalement, un trou débouchant 305 est formé longitudinalement sur le bord des substrats en céramique empilés 303, et un terminal externe 304 est formé sur une circonférence intérieure du trou
débouchant 305.
La présente invention propose en outre un procédé de fabrication d'un substrat multicouche dans lequel une feuille de substrat multicouche est fabriquée puis coupée en de multiples substrats multicouches, réalisant ainsi une production de masse de produits de substrats multicouches. Ce procédé est obtenu par un troisième mode de réalisation de la présente invention et ci-après, sera décrit en détails par renvoi aux
figures 14A à 14H.
A) Une feuille de substrat en céramique 403 avec une épaisseur désignée est préparée. La feuille de substrat en céramique 403 est munie de lignes de découpe 408 de manière à être coupée en une pluralité
de substrats en céramique.
B) Une pluralité des mêmes couches à motifs 402 destinées à former des éléments de circuits sont
formées sur les feuilles de substrats en céramique 403.
Les multiples couches à motifs 402 des feuilles de substrat en céramique empilées verticalement 403 forment différents éléments de circuit. Les couches à
motifs 402 sont formées par un film de dépôt de métal.
C) Des trous d'interconnexion 211 sont formés dans les couches à motifs 402 étendues jusqu'aux lignes de découpe 408 de la feuille de substrat en céramique 403 de manière à échanger des signaux avec l'extérieur. Les trous d'interconnexion 411 sont formés longitudinalement sur la feuille de substrat en céramique 403 adjacents aux lignes de découpe 408 de la feuille de substrat en céramique 403. De préférence, un diamètre du trou d'interconnexion 411 est légèrement inférieur à une largeur de la couche à motifs 402. Le trou d'interconnexion 411 n'est formé que dans une partie de la couche à motifs 402 étendue jusqu'aux lignes de découpe 408 de la feuille de substrat en céramique 403 de manière à échanger des signaux avec l'extérieur, et d'autres trous d'interconnexion (non illustrés) sont formés de manière à échanger des signaux avec d'autres motifs internes de la feuille de substrat en céramique 403. Etant donné que les trous d'interconnexion 411 sont formés simultanément avec d'autres trous d'interconnexion pour connecter les motifs formés sur les surfaces supérieure et inférieure de la feuille de substrat en céramique 403 les uns aux autres, le trou d'interconnexion 411 est simplement
formé sans augmenter le nombre d'étapes de fabrication.
De préférence, le trou d'interconnexion 411 a le même diamètre que ceux des trous d'interconnexion destinés à
connecter les motifs supérieurs et inférieurs.
D) Les trous d'interconnexion 411 sont remplis d'un matériau pour être électriquement connectés aux couches à motifs exposées 402, étant ainsi formés comme les barres de connexion 410. Les barres de connexion 410 sont formées par un conducteur métallique de manière à être électriquement connectées aux couches à motifs 402. E) Une pluralité de feuilles de substrat en céramique 403 formées par les étapes sus- mentionnées sont empilées verticalement. Des parties ou la totalité des feuilles de substrat en céramique 403 comprennent les barres de connexion 410 formées en remplissant le trou d'interconnexion 411 et la barre de connexion 410 est connectée aux motifs internes de la feuille de
substrat en céramique 403 correspondante.
F) Les trous débouchants 405 sont formés longitudinalement sur les lignes de découpe 408 des feuilles de substrat en céramique 403 empilées de manière à exposer les couches à motifs 402 et les barres de connexion 410. Le trou débouchant 405 est de forme cylindrique, et passe par les barres de connexion 410. En d'autres termes, les barres de connexion 410 sont exposées à la paroi intérieure du trou débouchant 405. De préférence, la circonférence extérieure du trou débouchant 405 passe par le centre
de la barre de connexion 410.
G) Des terminaux externes 404 sont formés sur les
circonférences intérieures des trous débouchants 405.
Les terminaux externes 404 sont formés par dépôt d'un métal sur les circonférences intérieures des trous débouchants 405, et sont connectées aux couches à
motifs 402 et aux barres de connexion 410.
H) Les feuilles de substrat en céramique 403 empilées sont coupées le long des lignes de découpe 408 en une pluralité de substrats multicouches en
céramique 400, ayant chacun une taille désirée.
De manière similaire au premier mode de réalisation, étant donné qu'un trou débouchant est formé sur la structure de pile formée en empilant une pluralité de substrats, ce procédé de fabrication conformément au troisième mode de réalisation forme uniformément l'électrode externe. En outre, étant donné que la barre de connexion métallique est formée sur la couche à motifs connectée à l'extérieur, la barre de connexion est toujours exposée à l'extérieur par une contrainte de cisaillement générée au cours du processus de perçage, empêchant ainsi une pauvre connexion entre les motifs internes et l'électrode
externe due à la déformation du substrat en céramique.
En outre, une grande zone de connexion entre les motifs internes et l'électrode externe améliore un degré de connexion entre ceux-ci. En outre, le procédé de fabrication du troisième mode de réalisation applique les étapes de formation des barres de connexion et des trous débouchants à la production de masse des substrats multicouches, réalisant ainsi une production
de masse d'un substrat multicouche en céramique cocuite à basse température ayant les effets susmentionnés.
Le procédé de fabrication d'un substrat multicouche du troisième mode de réalisation peut être modifié de la manière suivante. En d'autres termes, conformément à un quatrième mode de réalisation de la présente invention, une étape de formation de trous d'interconnexion est réalisée avant une étape de formation de couches à motifs. Les figures 15A à 15H illustrent un procédé de fabrication d'un substrat multicouche conformément au quatrième mode de réalisation de la présente invention. De manière similaire au second mode de réalisation, dans le procédé de fabrication du quatrième mode de réalisation, les barres de connexion sont d'abord
formées et ensuite les couches à motifs sont formées.
A) De manière identique au troisième mode de réalisation, une feuille de substrat en céramique 503 avec une épaisseur désignée est préparée et munie de lignes de découpe 508 de manière à être coupée en une
pluralité de substrats en céramique.
B) De manière identique à l'étape C du troisième mode de réalisation, des trous d'interconnexion 511 sont formés dans la feuille de substrat en céramique 503. Les positions des trous d'interconnexion 511 sont désignées de telle manière que les trous d'interconnexion 511 se situent à l'intérieur des couches à motifs formées ultérieurement, et le nombre de trous débouchants 511 est correctement prédéterminé de sorte que les trous débouchants 511 se situent à l'intérieur des couches à motifs pour échanger des
signaux avec l'extérieur.
C) Les trous d'interconnexion 511 sont remplis d'un conducteur métallique, étant ainsi formés comme les barres de connexion 510. De la même manière que dans le troisième mode de réalisation, les barres de connexion 510 sont formées longitudinalement dans la
feuille de substrat en céramique 503.
D) Des couches à motifs 502 sont formées sur la feuille de substrat en céramique 503 de manière à ce que les barres de connexion 510 se situent à
l'intérieur de zones des couches à motifs 502.
E) à G) De manière identique au troisième mode de réalisation, une pluralité de feuilles de substrats en céramique 503 formées par les étapes sus-mentionnées sont empilées verticalement, les trous débouchants 505 sont formés longitudinalement sur les lignes de découpe 508 des feuilles de substrat en céramique 503 empilées, et des terminaux externes 504 sont formés sur les circonférences intérieures des trous
débouchants 505.
Conformément aux modes de réalisation de la présente invention décrits cidessus, des substrats multicouches destinés à maintenir de manière stable la connexion entre les motifs internes et les électrodes externes sont fabriqués. De manière conventionnelle, un processus de formation d'un trou débouchant après l'empilage des substrats en céramique n'a pas été
utilisé en raison des problèmes sus-mentionnés.
Cependant, tel que ceci est illustré sur la figure 11, conformément à un procédé de fabrication de substrats multicouches de la présente invention, la barre de connexion 110 formée à l'intérieur de la couche à motifs 102 est toujours exposée à la paroi du trou débouchant, étant ainsi connectée à l'électrode externe 104 formée dans le trou débouchant. En outre, la couche à motifs interne 102 est connectée à la barre de connexion 110, étant ainsi connectée électriquement
et de manière stable à l'électrode externe 104.
Tel que ceci est évident grâce à la description
ci-dessus, étant donné qu'un trou débouchant est formé sur la structure de pile formée en empilant une pluralité de substrats munis de couches à motifs, l'électrode externe est formée uniformément sur le substrat multicouche en céramique. En outre, étant donné qu'une barre de connexion métallique est formée sur la couche à motifs connectée à l'extérieur, la barre de connexion est toujours exposée à l'extérieur par les moyens d'une contrainte de cisaillement générée au cours d'une étape de perçage du trou débouchant, empêchant ainsi une faible connexion entre les motifs internes et l'électrode externe due à la déformation du substrat en céramique. En outre, une grande zone de connexion entre les motifs internes et l'électrode
externe améliore un degré de connexion entre ceux-ci.
En outre, un procédé de fabrication de substrats multicouches de la présente invention applique des étapes de formation des barres de connexion et des trous débouchants à une production de masse des substrats multicouches, réalisant ainsi une production
de masse d'un substrat multicouche en céramique co25 cuite à basse température ayant les effets susmentionnés.
Un substrat multicouche en céramique co-cuite à basse température conformément à la présente invention connecte les couches à motifs internes à l'électrode externe via la barre de connexion formée sur chaque substrat en céramique, améliorant ainsi le degré de la connexion électrique entre les couches à motifs internes et l'électrode externe. De manière conventionnelle, étant donné que la couche à motifs n'est formée que sur la surface supérieure du substrat, la connexion entre le terminal externe et les motifs internes est obtenue par un contact linéaire. D'un autre côté, dans la présente invention comprenant les barres de connexion, étant donné qu'une zone de contact entre les motifs internes et le terminal externe est augmentée et que la connexion entre la barre de connexion et le terminal externe est obtenue par un contact de zone, le degré de connexion entre les motifs
internes et le terminal externe est amélioré.
Bien que les modes de réalisation préférés de la présente invention aient été décrits à des fins d'illustration, les hommes du métier apprécieront que différentes modifications, additions et substitutions sont possibles, sans s'éloigner de la portée et de l'esprit de l'invention telle qu'elle est décrite dans
les revendications annexées.
Claims (14)
1. Substrat multicouche en céramique (400) formé en empilant et en cuisant une pluralité de substrats en céramique (403), comprenant: des couches à motifs (402) formées sur les surfaces de parties ou de la totalité des substrats en céramique (403) de manière à former des éléments de circuit désignés i des barres de connexion (410) formées longitudinalement dans les substrats en céramique (403) à l'intérieur d'une partie ou de la totalité des couches à motifs (402) étendues jusqu'aux bords des substrats en céramique (403) adjacents aux bords de manière à échanger des signaux avec l'extérieur; au moins un trou débouchant (405) étant formé sur les bords des substrats en céramique (403) empilés de manière à être ouvert sur l'extérieur et exposant la barre de connexion (410); et au moins un terminal externe (404) formé dans les
parois intérieures desdits trous débouchants (405).
2. Substrat multicouche en céramique (400) selon la revendication 1, dans lequel les couches à motifs (402) sont formées par un film de dépôt de métal, et les barres de connexion (410) sont formées en remplissant les trous d'interconnexion (411) formés dans les substrats en céramique (403) avec un conducteur métallique de manière à être électriquement
connectées aux couches à motifs (402).
3. Substrat multicouche en céramique (400) selon la revendication 1, dans lequel une circonférence du trou débouchant (405) passe par le centre de la barre
de connexion (410).
4. Substrat multicouche en céramique (400) selon la revendication 1, dans lequel un diamètre de la barre de connexion (410) n'est pas supérieur à une largeur de la couche à motifs (402) étendue jusqu'au bord du substrat en céramique (403) de manière à échanger des
signaux avec l'extérieur.
5. Procédé de fabrication d'un substrat multicouche (400) en empilant et en cuisant une pluralité de substrats en céramique (403), comprenant les étapes consistant à: préparer une pluralité de substrats en céramique (403), chacun des substrats en céramique (403) ayant une épaisseur désignée; former des couches à motifs (402) sur les surfaces des substrats en céramique (403) de manière à former des éléments de circuit; former des trous d'interconnexion (411) longitudinalement dans les substrats en céramique (403) à l'intérieur d'une partie des couches à motifs (402) étendues jusqu'aux bords des substrats en céramique (403) adjacents aux bords de manière à échanger des signaux avec l'extérieur; former des barres de connexion (410) en remplissant les trous d'interconnexion (411) avec un matériau étant électriquement connecté aux couches à motifs (402); empiler une pluralité des substrats en céramique (403); former au moins un trou débouchant (405) longitudinalement sur les bords des substrats en céramique (403) empilés de manière à exposer les barres de connexion (410) à l'extérieur; et former au moins un terminal externe (404) dans
ledit trou débouchant (405) par dépôt.
6. Procédé de fabrication d'un substrat multicouche (400) en empilant et en cuisant une pluralité de substrats en céramique (403), comprenant les étapes consistant à: préparer une pluralité de substrats en céramique (403), chacun des substrats en céramique (403) ayant une épaisseur désignée; former des trous d'interconnexion (411) longitudinalement dans les substrats en céramique (403) adjacents aux bords des substrats en céramique (403); former des barres de connexion (410) en remplissant les trous d'interconnexion (411) avec un matériau conducteur; former des couches à motifs (402) sur les surfaces des substrats en céramique (403) de manière à former des éléments de circuit de telle sorte que les barres de connexion (410) se situent à l'intérieur une partie des couches à motifs (402) étendues jusqu'aux bords des substrats en céramique (403) de manière à échanger des signaux avec l'extérieur; empiler une pluralité de substrats en céramique (403); former au moins un trou débouchant (405) longitudinalement sur les bords des substrats en céramique (403) de manière à exposer les barres de connexion (410) à l'extérieur; et former au moins un terminal externe (404) dans
ledit trou débouchant (405) par dépôt.
7. Procédé de fabrication d'un substrat multicouche (400) selon la revendication 5 ou 6, dans lequel les couches à motifs (402) sont formées par un film de dépôt de métal, et les barres de connexion (410) sont formées en remplissant les trous d'interconnexion (411) avec un conducteur métallique de manière à être électriquement connectées aux couches à
motifs (402).
8. Procédé de fabrication d'un substrat multicouche (400) selon la revendication 5 ou 6, dans lequel les barres de connexion (410) sont de forme cylindrique, et une circonférence du trou débouchant (405) passe par le centre de la barre de
connexion (410).
9. Procédé de fabrication d'un substrat multicouche (400) selon la revendication 5 ou 6, dans lequel un diamètre.de la barre de connexion (410) n'est pas supérieur à une largeur de la couche à motifs (402) étendue jusqu'au bord du substrat en céramique (403) de
manière à échanger des signaux avec l'extérieur.
10. Procédé de fabrication de substrats multicouches (400) en empilant et en cuisant une pluralité de substrats en céramique (403), comprenant les étapes consistant à: préparer une pluralité de feuilles de substrat (403) en céramique, chacune étant munie de lignes de découpe (408) de manière à être coupée en une pluralité de substrats en céramique (403) et ayant une épaisseur désignée; former une pluralité de couches à motifs (402) identiques sur les surfaces des feuilles de substrat en céramique (403) de manière à former des éléments de circuit; former des trous d'interconnexion (411) longitudinalement dans les feuilles de substrat en céramique (403) à l'intérieur d'une partie des couches à motifs (402) étendues jusqu'aux lignes de découpe (408) des feuilles de substrat en céramique (403) adjacents aux lignes de découpe (408) de manière à échanger des signaux avec l'extérieur; former des barres de connexion (410) en remplissant les trous d'interconnexion (411) avec un matériau étant électriquement connecté aux couches à motifs (402); empiler une pluralité des feuilles de substrat en céramique (403); former des trous débouchants (405) longitudinalement sur les lignes de découpe (408) des substrats en céramique (403) empilés de manière à exposer les barres de connexion (410) à l'extérieur; former des terminaux externes (404) dans les trous débouchants (405) par dépôt; et couper les feuilles de substrat en céramique (403) le long des lignes de découpe (408) en une pluralité de
substrats multicouches en céramique (400).
11. Procédé de fabrication de substrats multicouches (400) en empilant et en cuisant une pluralité de substrats (403), comprenant les étapes consistant à: préparer une pluralité de feuilles de substrat en céramique (403), chacune étant munie de lignes de découpe (408) de manière à être coupée en une pluralité de substrats en céramique (403) et ayant une épaisseur désignée; former des trous d'interconnexion (411) longitudinalement dans les feuilles de substrat en céramique (403) adjacents aux lignes de découpe (408); former des barres de connexion (410) en remplissant les trous d'interconnexion (411) avec des matériaux conducteurs; former une pluralité de couches à motifs (402) identiques sur les surfaces des feuilles de substrat en céramique (403) de manière à former des éléments de circuit de telle manière que les barres de connexion (410) se situent à l'intérieur d'une partie des couches à motifs (402) étendues jusqu'aux lignes de découpe (408) des substrats en céramique (403) de manière à échanger des signaux avec l'extérieur; empiler une pluralité des feuilles de substrat en céramique (403); former des trous débouchants (405) longitudinalement sur les lignes de découpe (408) des substrats en céramique (403) empilés de manière à exposer les barres de connexion (410) à l'extérieur; former des terminaux internes (404) dans les trous débouchants (405) par dépôt; et couper les feuilles de substrat en céramique (403) empilées le long des lignes de découpe (408) en une
pluralité de substrats multicouches en céramique (400).
12. Procédé de production de substrats multicouches (400) selon la revendication 10 ou 11, dans lequel les couches à motifs (402) sont formées par un film de dépôt de métal, et les barres de connexion (410) sont formées en remplissant les trous d'interconnexion (411) avec un conducteur métallique de manière à être électriquement connectées aux couches à
motifs (402).
13. Procédé de fabrication de substrats multicouches (400) selon la revendication 10 ou 11, dans lequel les barres de connexion (410) sont de forme cylindrique, et une circonférence du trou débouchant (405) passe par le centre de la barre de
connexion (410).
14. Procédé de fabrication de substrats multicouches (400) selon la revendication 10 ou 11, dans lequel un diamètre de la barre de connexion (410) n'est pas supérieur à la largeur de la couche à motifs (402) étendue jusqu'aux bord du substrat en céramique (403) de manière à échanger des signaux avec l'extérieur.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0073623A KR100495211B1 (ko) | 2002-11-25 | 2002-11-25 | 세라믹 다층기판 및 그 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2847716A1 true FR2847716A1 (fr) | 2004-05-28 |
FR2847716B1 FR2847716B1 (fr) | 2006-02-17 |
Family
ID=19720693
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR0305017A Expired - Fee Related FR2847716B1 (fr) | 2002-11-25 | 2003-04-23 | Substrat multicouche en ceramique et procede de fabrication de celui-ci |
Country Status (9)
Country | Link |
---|---|
US (2) | US6987315B2 (fr) |
JP (1) | JP2004179602A (fr) |
KR (1) | KR100495211B1 (fr) |
CN (1) | CN1503616A (fr) |
DE (1) | DE10318297A1 (fr) |
FI (1) | FI20030579A (fr) |
FR (1) | FR2847716B1 (fr) |
GB (1) | GB2395605B (fr) |
SE (1) | SE525830C2 (fr) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6806559B2 (en) * | 2002-04-22 | 2004-10-19 | Irvine Sensors Corporation | Method and apparatus for connecting vertically stacked integrated circuit chips |
US7777321B2 (en) * | 2002-04-22 | 2010-08-17 | Gann Keith D | Stacked microelectronic layer and module with three-axis channel T-connects |
KR100495211B1 (ko) * | 2002-11-25 | 2005-06-14 | 삼성전기주식회사 | 세라믹 다층기판 및 그 제조방법 |
KR101134897B1 (ko) * | 2005-02-14 | 2012-04-13 | 엘지전자 주식회사 | 측면패드가 제공되는 회로기판 및 그 회로기판의 제조방법 |
DE112006001414A5 (de) | 2005-05-30 | 2008-03-06 | Osram Opto Semiconductors Gmbh | Gehäusekörper und Verfahren zu dessen Herstellung |
US7919717B2 (en) * | 2005-08-19 | 2011-04-05 | Honeywell International Inc. | Three-dimensional printed circuit board |
KR100992233B1 (ko) * | 2008-09-26 | 2010-11-05 | 삼성전기주식회사 | 세라믹/폴리머 복합재를 이용한 칩 캐패시터 제조방법 |
US20110170303A1 (en) * | 2010-01-14 | 2011-07-14 | Shang-Yi Wu | Chip package and fabrication method thereof |
CN102300384A (zh) * | 2010-06-23 | 2011-12-28 | 环旭电子股份有限公司 | 多层式印刷电路板 |
USD680119S1 (en) * | 2011-11-15 | 2013-04-16 | Connectblue Ab | Module |
USD680545S1 (en) * | 2011-11-15 | 2013-04-23 | Connectblue Ab | Module |
USD692896S1 (en) * | 2011-11-15 | 2013-11-05 | Connectblue Ab | Module |
USD689053S1 (en) * | 2011-11-15 | 2013-09-03 | Connectblue Ab | Module |
CN103426844B (zh) * | 2012-05-22 | 2017-02-15 | 广州程星通信科技有限公司 | 宽带全密封微波器件封装 |
KR20150004118A (ko) * | 2013-07-02 | 2015-01-12 | 삼성디스플레이 주식회사 | 표시 장치용 기판, 상기 표시 장치용 기판의 제조 방법, 및 상기 표시 장치용 기판을 포함하는 표시 장치 |
CN107735861B (zh) * | 2015-07-22 | 2020-01-14 | 阿尔卑斯阿尔派株式会社 | 高频模块 |
CN109496066B (zh) * | 2018-10-31 | 2021-08-13 | 上海安费诺永亿通讯电子有限公司 | 一种设计于片式陶瓷基体特定区域的金属线路及其制备方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0837251A (ja) * | 1994-07-21 | 1996-02-06 | Murata Mfg Co Ltd | 積層電子部品およびその製造方法 |
US5625935A (en) * | 1992-07-27 | 1997-05-06 | Murata Manufacturing Co., Ltd. | Method of manufacturing a multilayer electronic component |
JPH1070364A (ja) * | 1996-08-28 | 1998-03-10 | Kyocera Corp | セラミック基板及びその製造方法並びに分割回路基板 |
US5736681A (en) * | 1993-09-03 | 1998-04-07 | Kabushiki Kaisha Toshiba | Printed wiring board having an interconnection penetrating an insulating layer |
JPH10275979A (ja) * | 1997-03-28 | 1998-10-13 | Kyocera Corp | セラミック基板および分割回路基板 |
JP2002270465A (ja) * | 2001-03-08 | 2002-09-20 | Soshin Electric Co Ltd | 積層電子部品の端子電極 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4963843A (en) | 1988-10-31 | 1990-10-16 | Motorola, Inc. | Stripline filter with combline resonators |
JPH02166792A (ja) * | 1988-12-21 | 1990-06-27 | Nippon Chemicon Corp | 多層スルーホールおよびその形成方法 |
JP2600477B2 (ja) | 1990-10-31 | 1997-04-16 | 株式会社村田製作所 | 積層セラミック電子部品 |
JPH05218653A (ja) | 1992-01-31 | 1993-08-27 | Sumitomo Metal Ind Ltd | セラミック多層回路基板 |
JP2873645B2 (ja) | 1992-05-25 | 1999-03-24 | 国際電気 株式会社 | セラミック多層配線基板の製造方法 |
US5635669A (en) * | 1992-07-27 | 1997-06-03 | Murata Manufacturing Co., Ltd. | Multilayer electronic component |
US5625528A (en) * | 1992-10-21 | 1997-04-29 | Devoe; Daniel F. | Monolithic, buried-substrate, ceramic multiple capacitors isolated, one to the next, by dual-dielectric-constant, three-layer-laminate isolation layers |
JP3070364B2 (ja) | 1992-11-25 | 2000-07-31 | 松下電器産業株式会社 | セラミック電子部品の製造方法 |
US5455385A (en) * | 1993-06-28 | 1995-10-03 | Harris Corporation | Multilayer LTCC tub architecture for hermetically sealing semiconductor die, external electrical access for which is provided by way of sidewall recesses |
JPH1041626A (ja) * | 1996-07-26 | 1998-02-13 | Sumitomo Kinzoku Electro Device:Kk | フリップチップ用セラミック多層基板及びその製造方法 |
US5855995A (en) * | 1997-02-21 | 1999-01-05 | Medtronic, Inc. | Ceramic substrate for implantable medical devices |
JPH10247766A (ja) * | 1997-03-03 | 1998-09-14 | Alps Electric Co Ltd | 回路基板 |
JP3521699B2 (ja) | 1997-08-19 | 2004-04-19 | 株式会社村田製作所 | 積層セラミック複合部品の製造方法 |
JP3402226B2 (ja) * | 1998-11-19 | 2003-05-06 | 株式会社村田製作所 | チップサーミスタの製造方法 |
JP3531573B2 (ja) * | 2000-03-17 | 2004-05-31 | 株式会社村田製作所 | 積層型セラミック電子部品およびその製造方法ならびに電子装置 |
JP3362727B2 (ja) * | 2000-03-17 | 2003-01-07 | 沖電気工業株式会社 | 弾性表面波フィルタ装置 |
JP2002084064A (ja) * | 2000-09-08 | 2002-03-22 | Ibiden Co Ltd | プリント基板の製造方法 |
JP2002141248A (ja) * | 2000-11-02 | 2002-05-17 | Murata Mfg Co Ltd | セラミック電子部品およびその製造方法 |
US6462950B1 (en) * | 2000-11-29 | 2002-10-08 | Nokia Mobile Phones Ltd. | Stacked power amplifier module |
US6528875B1 (en) * | 2001-04-20 | 2003-03-04 | Amkor Technology, Inc. | Vacuum sealed package for semiconductor chip |
US6759940B2 (en) * | 2002-01-10 | 2004-07-06 | Lamina Ceramics, Inc. | Temperature compensating device with integral sheet thermistors |
KR100489820B1 (ko) * | 2002-11-19 | 2005-05-16 | 삼성전기주식회사 | 세라믹 다층기판 및 그 제조방법 |
KR100495211B1 (ko) * | 2002-11-25 | 2005-06-14 | 삼성전기주식회사 | 세라믹 다층기판 및 그 제조방법 |
-
2002
- 2002-11-25 KR KR10-2002-0073623A patent/KR100495211B1/ko not_active IP Right Cessation
- 2002-12-27 JP JP2002378962A patent/JP2004179602A/ja active Pending
-
2003
- 2003-01-13 US US10/340,680 patent/US6987315B2/en not_active Expired - Fee Related
- 2003-01-17 CN CNA031014747A patent/CN1503616A/zh active Pending
- 2003-04-16 SE SE0301133A patent/SE525830C2/sv not_active IP Right Cessation
- 2003-04-16 FI FI20030579A patent/FI20030579A/fi not_active Application Discontinuation
- 2003-04-23 FR FR0305017A patent/FR2847716B1/fr not_active Expired - Fee Related
- 2003-04-23 DE DE10318297A patent/DE10318297A1/de not_active Withdrawn
- 2003-04-24 GB GB0309414A patent/GB2395605B/en not_active Expired - Fee Related
-
2005
- 2005-04-01 US US11/095,588 patent/US20050168917A1/en not_active Abandoned
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5625935A (en) * | 1992-07-27 | 1997-05-06 | Murata Manufacturing Co., Ltd. | Method of manufacturing a multilayer electronic component |
US5736681A (en) * | 1993-09-03 | 1998-04-07 | Kabushiki Kaisha Toshiba | Printed wiring board having an interconnection penetrating an insulating layer |
JPH0837251A (ja) * | 1994-07-21 | 1996-02-06 | Murata Mfg Co Ltd | 積層電子部品およびその製造方法 |
JPH1070364A (ja) * | 1996-08-28 | 1998-03-10 | Kyocera Corp | セラミック基板及びその製造方法並びに分割回路基板 |
JPH10275979A (ja) * | 1997-03-28 | 1998-10-13 | Kyocera Corp | セラミック基板および分割回路基板 |
JP2002270465A (ja) * | 2001-03-08 | 2002-09-20 | Soshin Electric Co Ltd | 積層電子部品の端子電極 |
Non-Patent Citations (4)
Title |
---|
PATENT ABSTRACTS OF JAPAN vol. 1996, no. 06 28 June 1996 (1996-06-28) * |
PATENT ABSTRACTS OF JAPAN vol. 1998, no. 08 30 June 1998 (1998-06-30) * |
PATENT ABSTRACTS OF JAPAN vol. 1999, no. 01 29 January 1999 (1999-01-29) * |
PATENT ABSTRACTS OF JAPAN vol. 2003, no. 01 14 January 2003 (2003-01-14) * |
Also Published As
Publication number | Publication date |
---|---|
KR100495211B1 (ko) | 2005-06-14 |
DE10318297A1 (de) | 2004-06-17 |
FI20030579A (fi) | 2004-05-26 |
SE0301133L (sv) | 2004-05-26 |
FR2847716B1 (fr) | 2006-02-17 |
KR20040045768A (ko) | 2004-06-02 |
US20050168917A1 (en) | 2005-08-04 |
SE525830C2 (sv) | 2005-05-10 |
US6987315B2 (en) | 2006-01-17 |
CN1503616A (zh) | 2004-06-09 |
GB2395605A (en) | 2004-05-26 |
JP2004179602A (ja) | 2004-06-24 |
GB2395605B (en) | 2005-11-16 |
US20040099942A1 (en) | 2004-05-27 |
FI20030579A0 (fi) | 2003-04-16 |
SE0301133D0 (sv) | 2003-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2847716A1 (fr) | Substrat multicouche en ceramique et procede de fabrication de celui-ci | |
FR2847385A1 (fr) | Substrat multicouche en ceramique et procede de fabrication de celui-ci | |
CA2781971C (fr) | Dispositif de transition hyperfrequence entre une ligne a micro-ruban et un guide d'onde rectangulaire | |
FR2807612A1 (fr) | Substrat en ceramique monolithique, son procede de conception et de fabrication et dispositif electronique l'utilisant | |
EP2497153A1 (fr) | Antenne a resonateur dielectrique a double polarisation | |
EP0920036A1 (fr) | Transformateur en circuit intégré | |
US6751101B2 (en) | Electronic component and method of producing the same | |
FR2730122A1 (fr) | Carte de circuits imprimes multicouche et son procede de fabrication | |
EP3540853A1 (fr) | Antenne à réseau transmetteur large bande | |
FR2746985A1 (fr) | Resonateur piezoelectrique | |
FR3057999A1 (fr) | Guide d'onde multicouche comprenant au moins un dispositif de transition entre des couches de ce guide d'onde multicouche | |
WO2020174181A1 (fr) | Carte électronique comprenant des composants dans des cavités et des plages de brasage partagées | |
EP0586010B1 (fr) | Circuit pour des fréquences élevées, et procédé pour le réaliser | |
EP2432072B1 (fr) | Symétriseur large bande sur circuit multicouche pour antenne réseau | |
FR2741501A1 (fr) | Procede et appareil de fabrication de cartes dielectriques, de circuit imprime et multicouches | |
FR2976720A1 (fr) | Procede de connexion electrique entre des elements d'une structure integree tridimensionnelle, et dispositif correspondant | |
FR3041147A1 (fr) | Procede d'integration d'au moins une interconnexion 3d pour la fabrication de circuit integre | |
FR2497410A1 (fr) | Ensemble de circuits comprenant plusieurs elements du type " microbande " d'epaisseurs de dielectrique differentes et son procede de fabrication | |
FR2919433A1 (fr) | Module d'antenne compact. | |
EP0795907A1 (fr) | Circuit hyperfréquence multicouches à éléments actifs intégrés | |
EP1661206A1 (fr) | Substrat haute impedance | |
EP0858108B1 (fr) | Structure monobloc de composants empilés | |
FR3118836A1 (fr) | Dispositif d’antenne sur circuit imprimé et procédé de réalisation d’antenne(s) sur circuit(s) imprimé(s) | |
EP0870362A1 (fr) | Procede de realisation d'un composant electronique et composant ainsi obtenu | |
JP2019145535A (ja) | セラミック積層基板およびセラミック積層基板の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |
Effective date: 20141231 |