FR2733861A1 - Procede et circuit pour piloter des transistors de puissance montes selon une configuration en demi-pont permettant une oscillation negative excessive du noeud de sortie et circuit integre incorporant ce circuit - Google Patents
Procede et circuit pour piloter des transistors de puissance montes selon une configuration en demi-pont permettant une oscillation negative excessive du noeud de sortie et circuit integre incorporant ce circuit Download PDFInfo
- Publication number
- FR2733861A1 FR2733861A1 FR9605548A FR9605548A FR2733861A1 FR 2733861 A1 FR2733861 A1 FR 2733861A1 FR 9605548 A FR9605548 A FR 9605548A FR 9605548 A FR9605548 A FR 9605548A FR 2733861 A1 FR2733861 A1 FR 2733861A1
- Authority
- FR
- France
- Prior art keywords
- circuit
- transistors
- common
- output node
- power transistors
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000010355 oscillation Effects 0.000 title claims abstract description 14
- 238000000034 method Methods 0.000 title claims abstract description 12
- 230000001052 transient effect Effects 0.000 claims description 8
- 230000008878 coupling Effects 0.000 claims 2
- 238000010168 coupling process Methods 0.000 claims 2
- 238000005859 coupling reaction Methods 0.000 claims 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract description 7
- 229910052710 silicon Inorganic materials 0.000 abstract description 7
- 239000010703 silicon Substances 0.000 abstract description 7
- 230000006378 damage Effects 0.000 description 6
- 230000003071 parasitic effect Effects 0.000 description 5
- 238000001514 detection method Methods 0.000 description 4
- 238000010276 construction Methods 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 229920003023 plastic Polymers 0.000 description 2
- 230000010287 polarization Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 239000012774 insulation material Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002787 reinforcement Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K17/063—Modifications for ensuring a fully conducting state in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0081—Power supply means, e.g. to the switch driver
Landscapes
- Microelectronics & Electronic Packaging (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Computer Hardware Design (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Power Conversion In General (AREA)
- Semiconductor Integrated Circuits (AREA)
- Electronic Switches (AREA)
- Amplifiers (AREA)
- Inverter Devices (AREA)
Abstract
Procédé et circuit pour piloter des transistors de puissance (10, 20) agencés en série selon une configuration en demi-pont permettant une oscillation négative excessive d'un noeud de sortie entre les transistors de la configuration en demi-pont. Les transistors série sont connectés entre une première source de tension (VL) et un potentiel commun (COM). Une seconde source de référence de tension est également prévue. Une borne est connectée à un point commun couplé à des anodes de diodes intrinsèques (22, 28, 30) de circuits de pilotage pour les transistors de puissance. La seconde source de tension est connectée entre le potentiel commun et la borne de manière à décaler le niveau du point commun de telle sorte que les diodes intrinsèques ne soient pas polarisées en sens direct du fait de phénomènes transitoires de noeud de sortie négatifs générés. Le circuit de l'invention peut également être incorporé dans un circuit intégré comprenant une unique puce, par exemple une puce en silicium.
Description
ARRIERE-PLAN DE L'INVENTION
La présente invention est orientée vers un procédé et un circuit permettant de piloter des transistors de puissance selon une configuration en demi-pont permettant l'oscillation négative excessive du noeud de sortie. Elle est également orientée vers un circuit intégré incorporant le circuit, par exemple un circuit intégré sur une unique
puce en silicium.
Dans les circuits de pilotage pour des transistors de puissance, par exemple des transistors métal-oxyde-semiconducteur à effet de champ (MOSFET) de puissance qui pilotent un équipement de puissance, les transistors de puissance commutent souvent un courant important. Le courant de commutation important, combiné avec une caractéristique de restauration en sens direct de diodes et avec une inductance parasite dans le circuit, génère une pointe de tension négative au niveau du noeud de sortie du demi-pont. Ces signaux de pointe de tension peuvent aboutir à la destruction des
circuits de pilotage et peuvent également créer du bruit.
RESUME DE L'INVENTION
Par conséquent, un objet de la présente invention consiste à proposer un procédé et un circuit permettant de piloter des transistors de puissance selon une configuration en demi-pont permettant une
oscillation négative excessive du noeud de sortie.
Un autre objet de la présente invention consiste à proposer un
tel circuit qui puisse être intégré sur une unique puce.
Les objets mentionnés ci-avant ainsi que d'autres de l'invention sont atteints au moyen d'un procédé permettant de piloter des transistors de puissance selon une configuration en demi-pont permettant une oscillation négative excessive d'un noeud de sortie entre les transistors de la configuration en demi-pont, comprenant l'agencement de premier et second transistors de puissance en série selon une configuration en demi-pont, un noeud de sortie étant situé entre les transistors; la connexion des transistors série entre une première source de tension et un potentiel commun; la fourniture d'une seconde source de référence de tension; la fourniture d'une borne connectée à un point commun couplé à des anodes de diodes intrinsèques de circuits de pilotage pour les transistors de puissance; et la connexion de la seconde source de tension entre ledit potentiel commun et ladite borne de manière à décaler le niveau dudit point commun de telle sorte que lesdites diodes intrinsèques ne se polarisent pas en sens direct du fait de phénomènes transitoires
négatifs au niveau du noeud de sortie.
Les objets mentionnés ci-avant ainsi que d'autres de l'invention sont également atteints au moyen d'un circuit permettant de piloter des transistors de puissance agencés en série selon une configuration en demi-pont permettant une oscillation négative excessive d'un noeud de sortie entre les transistors de la configuration en demi-pont, les transistors série étant adaptés pour être connectés entre une première source de tension et un potentiel commun, le circuit comprenant des circuits de pilotage pour chacun des transistors de puissance; une borne connectée à un point commun couplé à des anodes de diodes intrinsèques des circuits de pilotage pour les transistors de puissance; et la borne étant adaptée pour être connectée à une seconde source de tension prévue entre ledit potentiel commun et ladite borne de manière à décaler le niveau dudit point commun de telle sorte que lesdites diodes intrinsèques ne soient pas polarisées en sens direct du fait de phénomènes transitoires négatifs
au niveau du noeud de sortie.
Les objets mentionnés ci-avant ainsi que d'autres de l'invention sont également atteints au moyen d'un procédé permettant d'intégrer sur une unique puce de circuit intégré un circuit permettant de piloter des transistors de puissance selon une configuration en demi-pont permettant une oscillation négative excessive d'un noeud de sortie entre les transistors de la configuration en demi-pont, comprenant l'agencement de premier et second transistors de puissance en série selon une configuration en demi-pont, un noeud de sortie étant situé entre les transistors; la connexion des transistors série entre une première source de tension et un potentiel commun; la fourniture d'une seconde source de référence de tension; la fourniture d'une borne couplée à un point commun couplé à des anodes de diodes intrinsèques de circuits de pilotage pour les transistors de puissance; et la connexion de la seconde source de tension entre ledit potentiel commun et ladite borne de manière à décaler le niveau dudit point commun de telle sorte que lesdites diodes intrinsèques ne se polarisent pas en sens direct du fait de phénomènes transitoires
négatifs au niveau du noeud de sortie.
Les objets mentionnés ci-avant ainsi que d'autres de l'invention sont également atteints au moyen d'un circuit intégré sur une unique puce de circuit intégré permettant de piloter des transistors de puissance agencés en série selon une configuration en demi-pont permettant une oscillation négative excessive d'un noeud de sortie entre les transistors de la configuration en demi-pont, les transistors série étant adaptés pour être connectés entre une première source de tension et un potentiel commun, le circuit comprenant des circuits de pilotage pour chacun des transistors de puissance; une borne connectée à un point commun couplé à des anodes de diodes intrinsèques des circuits de pilotage pour les transistors de puissance; et la borne étant adaptée pour être connectée à une seconde source de tension prévue entre ledit potentiel commun et ladite borne de manière à décaler le niveau dudit point commun de telle sorte que lesdites diodes intrinsèques ne soient pas polarisées en sens direct du fait de phénomènes transitoires négatifs au niveau du
noeud de sortie.
D'autres caractéristiques et avantages de la présente invention
apparaîtront lors de la description détaillée de l'invention qui va suivre
et qui est illustrée par les dessins annexés.
BREVE DESCRIPTION DES DESSINS
La figure l(a) représente des transistors de puissance, à titre d'illustration des MOSFET de puissance, agencés selon une configuration en demi-pont; la figure 1(b) représente une impulsion de sortie typique au niveau du noeud de sortie commun des transistors de puissance, incluant une pointe de tension négative, comme rencontré dans les circuits de l'art antérieur; la figure 2 représente une configuration en demi-pont typique interfacée avec un circuit intégré (IC) d'interface de pilotage qui produit les signaux de pilotage pour piloter les transistors de puissance; les figures 3(a) et 3(b) représentent deux agencements selon l'invention qui permettent à des transistors de puissance et aux circuits de pilotage de fonctionner avec des pointes de tension de noeud de sortie négatives sans endommagement; la figure 4 représente une impulsion de sortie du circuit de la figure 3(a) ou 3(b) représentant comment le circuit de l'invention empêche une polarisation en sens direct d'une diode intrinsèque d'un circuit de pilotage, ce qui permet le fonctionnement du circuit sans endommagement résultant de pointes de tension de noeud de sortie négatives; la figure 5 représente un dispositif de pilotage de circuit intégré classique qui peut être modifié selon l'invention de manière à incorporer le circuit de l'invention; la figure 6(a) représente comment une partie du circuit de la figure 3(a) peut être mise en oeuvre selon un circuit intégré; et la figure 6(b) représente comment une partie du circuit de la
figure 3(b) peut être mise en oeuvre selon un circuit intégré.
DESCRIPTION DETAILLEE DES MODES DE REALISATION DE
L'INVENTION
Par report maintenant aux dessins, la figure l(a) représente des transistors de puissance, en particulier des MOSFET de puissance, selon un circuit en demi-pont typique. Selon l'agencement représenté, deux transistors de puissance sont configurés en série selon un agencement ou montage en totem pole. Le transistor de côté haut 10 a son drain connecté à une alimentation en tension VL et le transistor
de côté bas 20 a sa source connectée à un point de référence commun.
La sortie peut être extraite au niveau du noeud commun entre les deux transistors 10 et 20 et elle est couplée à la broche VS reliée au circuit de pilotage couplé aux transistors de puissance, et ceci sera
décrit de manière davantage détaillée par report à la figure 2.
Dans un circuit en demi-pont, le noeud de sortie oscille typiquement audessous de la masse (COM), comme représenté sur la figure 1(b). Cette pointe de tension négative est typiquement plus élevée pour des circuits haute puissance ou pour des circuits
hautement inductifs et peut atteindre plusieurs dizaines de volts.
Par report à la figure 2, qui représente la configuration en demi-
pont qui est pilotée par une puce d'interface 25, par exemple IR 2110 disponible auprès de International Rectifier Corp., dans un tel circuit intégré à jonction isolée 25, VS ne peut pas chuter au-dessous de la référence COM de plus que le potentiel d'alimentation VB du fait que le potentiel d'alimentation VB chutera également au-dessous de COM et que la diode inhérente 22 entre VB et COM sera polarisée en sens direct. Cette diode inhérente ou parasite 22 est typiquement présente dans les circuits de pilotage du type représenté sur la figure 2. Dans certaines situations, la polarisation en sens direct de cette diode peut aboutir à la création de courants significatifs, lesquels peuvent endommager la diode ou d'autres parties du circuit. Par conséquent, il est préférable d'empêcher que la diode parasite 22 ne soit polarisée en sens direct si possible de manière à empêcher un endommagement apporté au circuit. En plus de la diode parasite 22, une diode parasite 28 entre VDD et COM et une autre diode parasite 30 entre VCC et
COM sont également présentes.
La figure 5 représente une puce d'interface classique 25 de manière davantage détaillée. En particulier, la figure 5 représente les
détails d'un dispositif de pilotage de circuit intégré IR-2110 classique.
Ce dispositif peut être modifié selon la présente invention de manière à incorporer le circuit de l'invention qui est représenté en détail sur les
figures 3(a) et 3(b).
La figure 5 est un schéma fonctionnel du circuit contenu dans le circuit intégré 25 de la figure 2. Des broches d'entrée logique 10, 11 et 12 sont connectées par l'intermédiaire de déclencheurs de Schmitt 32X, 32Y et 32Z à des bascules RS 32T et 32U et à des circuits logiques 32V et 32W. Les sorties des circuits logiques 32V et 32W sont respectivement couplées à des circuits de décalage de niveau 33A et 33B. Comme on le verra, les sorties des circuits de décalage de niveau 33A et 33B commandent respectivement la sortie de commande de côté haut et la sortie de commande de côté bas au niveau de broches 7 et 1. La sortie provenant du circuit de décalage de niveau 33B dans le canal basse tension est appliquée au travers d'un circuit de retard 26A et sur une entrée d'un circuit de porte 26B. La sortie de la porte 26B est connectée aux électrodes de grille de transistors MOSFET de sortie de pilotage 26C et 26D. Comme il sera décrit ultérieurement, ces transistors produisent une tension de grille au niveau de la broche 1 (L OUT) lorsque rendu nécessaire par l'entrée logique sur des broches
11 et 12.
Le circuit de la figure 5 contient également un circuit de détection de sous-tension 27 qui invalide la sortie provenant de la porte 26B lorsqu'une sous-tension est détectée au niveau de la broche 3 (VCC) afin d'empêcher un passage à l'état passant du MOSFET de
puissance ou IGBT activé depuis la broche 1.
Le circuit de décalage de niveau 33A pour le canal haute tension du circuit comporte une entrée connectée au générateur d'impulsion 24A. Un circuit de détection de sous-tension 27 est également connecté au générateur d'impulsion 24A et il fera passer à l'état bloqué le canal de sortie haute tension en réponse à la détection d'une
condition de sous-tension au niveau de la broche 3 (VCC).
Le générateur d'impulsion 24A comporte deux sorties, soit une sortie d'établissement (S) connectée à la grille du MOSFET 24B et une sortie de remise à l'état initial (R) connectée à la grille du MOSFET 24C. Les sources des MOSFET 24B et 24C sont respectivement connectées à un rail de connexion commun et leurs drains sont
connectés à des résistances 24D et 24E.
Pendant un fonctionnement normal, l'application d'impulsions sur les MOSFET 24B et 24C depuis le générateur d'impulsion 24A produit des impulsions de tension de sortie Vset et Vrst au niveau des noeuds entre les MOSFET 24B et 24C et leurs résistances respectives 24D et 24E. Les impulsions Vset et Vrst sont ensuite appliquées sur un filtre impulsionnel 24F. Les canaux de sortie du filtre 24F sont connectés aux entrées R et S de la bascule 24G. Un second circuit de détection de sous- tension 24H est prévu en tant qu'entrée sur la bascule 24G afin d'assurer qu'aucun signal n'est appliqué au niveau de la broche 7
si une sous-tension est détectée au niveau de la broche 6.
La sortie de la bascule RS 24G est alors utilisée pour faire passer à l'état passant et à l'état bloqué des MOSFET de pilotage 24I et 24J. Par conséquent, si un signal haut est appliqué sur l'entrée R de la bascule RS 24G, la sortie au niveau de la broche 7 est passée à l'état désactivé. Si un signal haut est appliqué sur l'entrée S de la bascule 24G, la sortie au niveau de la broche 7 est passée à l'état activé. La figure 5 représente la diode intrinsèque 22 présente entre VB et COM, comme représenté également sur la figure 2. En outre, des diodes intrinsèques sont également trouvées entre VDD et COM ainsi
qu'entre VCC et COM. Voir les diodes 28 et 30 sur la figure 5.
Les figures 3(a) et 3(b) représentent deux exemples de comment des transistors selon une configuration en demi-pont peuvent être activés d'une manière sûre et permettre une oscillation négative excessive du noeud de sortie sans endommagement apporté aux circuits de pilotage. Ces figures montrent comment le circuit de la figure 5 peut être modifié selon l'invention. La pointe de tension négative autorisée au niveau du noeud de sortie entre les transistors 10 et 20 peut être augmentée en utilisant l'un ou l'autre des deux
circuits représentés sur la figure 3(a) ou sur la figure 3(b).
Selon l'invention, les anodes communes des diodes intrinsèques 22, 28 et 30, qui sont toujours présentes comme représenté sur les figures, sont amenées à flotter par rapport à la référence COM du circuit de pilotage de côté bas 26 d'une tension Vsub. Comme représenté, l'alimentation en tension flottante Vsub est polarisée de telle sorte que les anodes des diodes intrinsèques 22, 28 et 30 soient à un potentiel négatif -Vsub par rapport à COM. De cette façon, VS peut chuter au-dessous de COM d'une valeur allant jusqu'au potentiel Vsub. Cette configuration permet le réglage personnalisé de la pointe de tension négative autorisée au niveau du noeud de sortie VS pour
une application donnée.
Les deux circuits des figures 3(a) et 3(b) diffèrent seulement par le fait que les circuits logiques d'entrée 32a et 32b sont référencés différemment. Sur les figures 3(a) et 3(b), les détails du circuit d'interface 25, représenté sur la figure 5, ne sont pas représentés. Sur les figures 3(a) et 3(b), des circuits de décalage de niveau appropriés sont nécessaires pour appliquer les signaux de pilotage provenant des circuits d'entrée 32a et 32b sur les circuits de pilotage 24 et 26. Ces circuits de décalage de niveau peuvent être d'un type quelconque connu. Sur la figure 3(a), le circuit d'entrée 32a flotte au-dessus de la tension -Vsub. Par conséquent, dans le circuit de la figure 3(a), un circuit de décalage de niveau 40 aura nécessairement pour fonction de décaler tout d'abord le niveau de la sortie du circuit d'entrée 32a jusqu'au niveau de référence -Vsub. La sortie du circuit de décalage de niveau 40 est couplée à un tampon 41 et la sortie du tampon 41 est couplée à des circuits de décalage de niveau 44 et 42. Le circuit de décalage de niveau 42 est nécessaire pour décaler le niveau des signaux depuis le niveau -Vsub jusqu'au niveau COM afin de piloter le circuit de pilotage de côté bas 26, et le circuit de décalage de niveau
44 est nécessaire pour décaler le niveau des signaux depuis le niveau -
Vsub jusqu'au niveau de référence VB afin de piloter le circuit de
pilotage de côté haut 24.
Sur la figure 3(b), puisque le circuit d'entrée 32b est déjà référencé par rapport au niveau -Vsub, seulement deux circuits de décalage de niveau sont nécessaires, soit un circuit (46) pour décaler le niveau de la sortie du circuit d'entrée 32b jusqu'au niveau de référence COM pour piloter le circuit de pilotage de côté bas 26 et un autre circuit (48) pour décaler le niveau de référence jusqu'au niveau
de référence VB du circuit de pilotage de côté haut 24.
Du fait que l'anode de la diode intrinsèque 22 est maintenant au niveau -Vsub par rapport au niveau de référence COM dans les circuits des figures 3(a) et 3(b), cette diode ne sera pas polarisée en sens direct si VS chute au-dessous de COM d'une valeur allant jusqu'au potentiel Vsub. Ceci est représenté graphiquement sur la figure 4 qui représente la pointe de tension négative au niveau du noeud de sortie Vs au-dessus du potentiel -Vsub, ce qui empêche une conduction en sens direct de la diode intrinsèque. Par conséquent, les conditions de courant élevé générées dans le circuit de l'art antérieur de la figure 2 du fait de la polarisation en sens direct des diodes
intrinsèques ne peuvent pas se produire.
Les figures 6(a) et 6(b) représentent comment des parties des circuits des figures respectives 3(a) et 3(b) peuvent être mises en oeuvre selon un circuit intégré. La figure 6(a) représente une partie du circuit de la figure 3(a) et la figure 6(b) représente une partie du circuit de la figure 3(b). Les deux structures de circuit sont essentiellement identiques. La seule différence réside en ce que les diverses bornes sont connectées à des points de potentiels différents. Ceci est
représenté sur les figures 6(a) et 6(b). Une description de la figure 6(a)
est maintenant produite. Par souci de brièveté, une description
détaillée de la figure 6(b) n'est pas produite. Le lecteur peut observer les différences en potentiels données à titre d'exemple en comparant
les deux figures.
Lors de la mise en oeuvre du circuit de la figure 3(a) sur une puce commune, les circuits haute tension et basse tension sont isolés latéralement l'un de l'autre. La figure 6(a) représente une partie d'une telle puce en coupe. Ainsi, sur la figure 6(a), une puce en silicium 120 est constituée par un substrat P- 121 qui comporte une couche
épitaxiale 122 en silicium N- obtenue par croissance de silicium N-
dessus. La région N- 122 est séparée en régions haute tension et basse tension par des puits P+ 130, 131 et 132. Par conséquent, les puits et 131 définissent une région de dispositif haute tension 140 dans la couche épitaxiale 122, séparée de la région basse tension 141. Les régions 140 et 141 peuvent présenter n'importe quelle morphologie souhaitée. En outre, une quelconque technique d'isolation souhaitée peut être utilisée entre les régions 140 et 141. Typiquement, des circuits de pilotage de MOSFET tels que le circuit 24 de la figure 3(a) comprennent des transistors MOSFET à canal P et à canal N. Ceci est déjà connu. Les MOSFET de circuit haute tension du circuit de pilotage 24 de la figure 3(a) sont représentés comme étant formés dans la région haute tension 140. Les régions de contact P+ 162 et 163 qui sont diffusées dans les couches 122 représentent n'importe lesquels des sources et des drains des MOSFET à canal P du dispositif de pilotage 24. La région P 164 est diffusée dans la couche 122 pour former la région de puits de type P. Les régions de contact N+ 160 et 161 qui sont diffusées dans la région de type P 64 représentent n'importe lesquels des sources et des drains
des MOSFET à canal N du dispositif de pilotage 24 de la figure 3(a).
Typiquement, des dispositifs de pilotage tels que le circuit 24 de la figure 3(a) comportent également une partie basse tension comportant des MOSFET à canal N et à canal P. Les MOSFET de circuit de commande basse tension du circuit de pilotage 24 de la figure 3(a) sont représentés schématiquement comme étant formés dans une zone 141. Une région de contact N+ 125 est diffusée dans la région 141 et elle reçoit une électrode qui est au potentiel V1. La région de commande basse tension 124 pourraient contenir également des diffusions non représentées identiques aux diffusions 160 à 164
dans la région haute tension 40 des transistors basse tension.
Cependant, toutes les diffusions N+ et P+ dans la région de commande basse tension 124 pourraient recevoir des électrodes qui seraient à des niveaux entre -Vsub et V1. Celles-ci représenteraient les sources et les drains des MOSFET basse tension du circuit de pilotage 24 de la figure 3(a). Les régions de contact N+ 126 et 127 sont diffusées dans la couche 122 et elles reçoivent des électrodes métalliques qui peuvent être à des potentiels entre VB (615 V) et Vs (600 V). Les puits P+ 130, 131 et 132 reçoivent des électrodes qui sont au potentiel -Vsub. Des régions de renfort d'isolation P(-) 150 et 151 peuvent encercler la région haute tension 140 pour assurer l'isolation par rapport à la région basse tension 141. Comme il est classique, tous les dispositifs dans les surfaces en silicium sont recouverts d'un diélectrique, par exemple une couche en dioxyde de silicium (silox) basse température 180 qui peut présenter une épaisseur d'environ 1,5 micromètres. Des contacts sur toutes les électrodes de surface traversent la couche diélectrique 180 et sont
extraits au niveau de broches externes appropriées non représentées.
Le dispositif de la figure 6(a) est également de façon classique logé dans un boîtier en plastique 181 qui recouvre la surface supérieure de la puce terminée et qui entre en contact avec celle-ci, comme représenté schématiquement sur la figure 6(a). Les plastiques utilisés pour le boîtier peuvent être n'importe quel matériau d'isolation
approprié tel que ceux distribués sous les marques déposées Nitto MP-
SG, Nitto MP-180 et Hysol MG15-F.
La figure 6(a) représente la coupe de circuit pour le circuit connecté à VB et à Vs sur la figure 3(a). Des constructions de circuit similaires pourraient être réalisées pour les circuits couplés à VDD-VSS et Vcc-COM de la figure 3(a). Ces circuits pourraient être identiques mais séparés. La seule différence pourrait résider dans le fait que, pour le circuit VDD-VSS de la figure 3(a), le point de la figure 6(a) repéré par VB pourrait être connecté à Vcc ou VDD, en fonction de si c'est le circuit Vcc-COM OU le circuit VDD-VSS qui est raccordé, et le point repéré par Vs sur la figure 6(a) pourrait être respectivement connecté à
COM ou Vss.
Le circuit de la figure 6(b), qui représente la construction d'une partie du circuit de la figure 3(b), est identique à celui de la figure 6(a) à ceci près que la région 125 est couplée à VDD. Les régions 130, 131 et 132 restent connectées à -Vsub. Le circuit VB-Vs est représenté par le dispositif de pilotage 24 sur la figure 3(b). Une construction similaire pourrait être réalisée pour le circuit Vcc-COM (dispositif de pilotage 26 sur la figure 3(b)), mais le point de la figure 6(b) repéré par
VB serait connecté à Vcc et le point repéré par Vs serait couplé à COM.
Ainsi, ont été décrits un procédé et un circuit permettant de
piloter des transistors de puissance selon une configuration en demi-
pont permettant une oscillation négative excessive du noeud de sortie sans endommagement. De préférence, le circuit de l'invention peut
être intégré sur une unique puce, par exemple une puce en silicium.
Par exemple, l'invention peut être intégrée lors de la conception de puces de dispositif de pilotage de MOSFET classiques, par exemple le
dispositif IR2 110.
Bien que la présente invention ait été décrite en relation avec des modes de réalisation particuliers, de nombreuses autres variantes et modifications ainsi que d'autres utilisations apparaîtront à l'homme de l'art. Par conséquent, la présente invention n'a pas à être limitée
par la description spécifique présentée ici.
Claims (8)
1. Procédé de pilotage de transistors de puissance selon une configuration en demi-pont permettant une oscillation négative excessive d'un noeud de sortie entre les transistors de la configuration en demi- pont, caractérisé en ce qu'il comprend: l'agencement de premier et second transistors de puissance en série selon une configuration en demi-pont, un noeud de sortie étant situé entre les transistors; la connexion des transistors série entre une première source de tension et un potentiel commun; la fourniture d'une seconde source de référence de tension; la fourniture d'une borne couplée à un point commun couplé à des anodes de diodes intrinsèques de circuits de pilotage pour les transistors de puissance; et la connexion de la seconde source de tension entre ledit potentiel commun et ladite borne de manière à décaler le niveau dudit point commun de telle sorte que lesdites diodes intrinsèques ne soient pas polarisées en sens direct du fait de phénomènes transitoires
négatifs au niveau du noeud de sortie.
2. Procédé selon la revendication 1, caractérisé en ce qu'il comprend en outre le couplage de ladite seconde source de référence de tension entre le potentiel commun et ledit point commun couplé aux anodes desdites diodes intrinsèques de telle sorte que ledit point
commun soit à un potentiel négatif par rapport au potentiel commun.
3. Circuit de pilotage de transistors de puissance (10, 20) agencés en série selon une configuration en demi-pont permettant une oscillation négative excessive d'un noeud de sortie entre les transistors de la configuration en demi-pont, les transistors série étant adaptés pour être connectés entre une première source de tension (VL) et un potentiel commun (COM), le circuit étant caractérisé en ce qu'il comprend: des circuits de pilotage (24, 26) pour chacun des transistors de puissance; une borne connectée à un point commun (Vs) couplé à des anodes de diodes intrinsèques (22, 28, 30) des circuits de pilotage pour les transistors de puissance; et la borne étant adaptée pour être connectée à une seconde source de tension prévue entre ledit potentiel commun (COM) et ladite borne de manière à décaler le niveau dudit point commun de telle sorte que lesdites diodes intrinsèques (22, 28, 30) ne soient pas polarisées en sens direct du fait de phénomènes transitoires négatifs
au niveau du noeud de sortie.
4. Circuit selon la revendication 3, caractérisé en ce que ladite seconde source de référence de tension est adaptée pour être couplée entre ledit potentiel commun (COM) et ledit point commun couplé aux anodes desdites diodes intrinsèques (22, 28, 30) de telle sorte que ledit point commun soit à un potentiel négatif (-Vsub) par
rapport au potentiel commun (COM).
5. Procédé d'intégration sur une unique puce de circuit intégré d'un circuit pour piloter des transistors de puissance selon une configuration en demi-pont permettant une oscillation négative excessive d'un noeud de sortie entre les transistors de la configuration en demi- pont, caractérisé en ce qu'il comprend: l'agencement de premier et second transistors de puissance en série selon une configuration en demi- pont, un noeud de sortie étant situé entre les transistors; la connexion des transistors série entre une première source de tension et un potentiel commun; la fourniture d'une seconde source de référence de tension la fourniture d'une borne couplée à un point commun couplé à des anodes de diodes intrinsèques de circuits de pilotage pour les transistors de puissance; et la connexion de la seconde source de tension entre ledit potentiel commun et ladite borne de manière à décaler le niveau dudit point commun de telle sorte que lesdites diodes intrinsèques ne soient pas polarisées en sens direct du fait de phénomènes transitoires
négatifs au niveau du noeud de sortie.
6. Procédé selon la revendication 5, caractérisé en ce qu'il comprend en outre le couplage de ladite seconde source de référence de tension entre le potentiel commun et ledit point commun couplé aux anodes desdites diodes intrinsèques de telle sorte que ledit point
commun soit à un potentiel négatif par rapport au potentiel commun.
7. Circuit intégré sur une unique puce de circuit intégré pour piloter des transistors de puissance (10, 20) agencés en série selon une configuration en demi-pont permettant une oscillation négative excessive d'un noeud de sortie entre les transistors de la configuration en demi- pont, les transistors série étant adaptés pour être connectés entre une première source de tension et un potentiel commun, le circuit étant caractérisé en ce qu'il comprend: des circuits de pilotage (24, 26) pour chacun des transistors de puissance; une borne connectée à un point commun (Vs) couplé à des anodes de diodes intrinsèques (22, 28, 30) des circuits de pilotage pour les transistors de puissance; et la borne étant adaptée pour être connectée à une seconde source de tension prévue entre ledit potentiel commun (COM) et ladite borne de manière à décaler le niveau dudit point commun de telle sorte que lesdites diodes intrinsèques (22, 28, 30) ne soient pas polarisées en sens direct du fait de phénomènes transitoires négatifs
au niveau du noeud de sortie.
8. Circuit selon la revendication 7, caractérisé en ce que ladite seconde source de référence de tension est adaptée pour être couplée entre ledit potentiel commun (COM) et ledit point commun couplé aux anodes desdites diodes intrinsèques (22, 28, 30) de telle sorte que ledit point commun soit à un potentiel négatif (-Vsub) par
rapport au potentiel commun (COM).
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US43479195A | 1995-05-04 | 1995-05-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2733861A1 true FR2733861A1 (fr) | 1996-11-08 |
FR2733861B1 FR2733861B1 (fr) | 1998-03-27 |
Family
ID=23725718
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9605548A Expired - Fee Related FR2733861B1 (fr) | 1995-05-04 | 1996-05-03 | Procede et circuit pour piloter des transistors de puissance montes selon une configuration en demi-pont permettant une oscillation negative excessive du noeud de sortie et circuit integre incorporant ce circuit |
FR9712964A Expired - Fee Related FR2752335B1 (fr) | 1995-05-04 | 1997-10-16 | Circuit integre incorporant un circuit pour piloter des transistors de puissance montes selon une configuration en demi-pont permettant une oscillation negative excessive du noeud de sortie |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9712964A Expired - Fee Related FR2752335B1 (fr) | 1995-05-04 | 1997-10-16 | Circuit integre incorporant un circuit pour piloter des transistors de puissance montes selon une configuration en demi-pont permettant une oscillation negative excessive du noeud de sortie |
Country Status (8)
Country | Link |
---|---|
US (1) | US6211706B1 (fr) |
JP (1) | JP2896342B2 (fr) |
KR (1) | KR100250245B1 (fr) |
DE (1) | DE19617832A1 (fr) |
FR (2) | FR2733861B1 (fr) |
GB (1) | GB2300532B (fr) |
IT (1) | IT1282405B1 (fr) |
SG (1) | SG48434A1 (fr) |
Families Citing this family (47)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69834321T2 (de) * | 1998-07-31 | 2006-09-14 | Freescale Semiconductor, Inc., Austin | Halbleiterstruktur für Treiberschaltkreise mit Pegelverschiebung |
FI110898B (fi) * | 1998-10-26 | 2003-04-15 | Abb Industry Oy | Vaihtosuuntaaja |
JP2001128464A (ja) * | 1999-10-26 | 2001-05-11 | Fuji Electric Co Ltd | 電力変換装置 |
DE10056833C2 (de) * | 1999-11-24 | 2003-03-20 | Int Rectifier Corp | Integrierte Treiberschaltung für Halbbrückenschaltung mit zwei Leistungstransistoren |
US6353345B1 (en) * | 2000-04-04 | 2002-03-05 | Philips Electronics North America Corporation | Low cost half bridge driver integrated circuit with capability of using high threshold voltage DMOS |
JP4710112B2 (ja) * | 2000-08-10 | 2011-06-29 | 富士電機システムズ株式会社 | 半導体装置 |
US6388468B1 (en) * | 2000-08-30 | 2002-05-14 | Yazaki North America | Circuit and method for operating a MOSFET control circuit with a system operating voltage greater than a maximum supply voltage limit |
US6657399B2 (en) * | 2001-01-26 | 2003-12-02 | International Rectifier Corporation | Self-oscillating circuit for driving high-side and low-side switching devices with variable width pulses |
US6556053B2 (en) | 2001-02-06 | 2003-04-29 | Harman International Industries, Incorporated | Half-bridge gate driver optimized for hard-switching |
US7012452B2 (en) * | 2003-08-19 | 2006-03-14 | International Rectifier Corporation | High voltage high speed amplifier using floating high side structure |
JP4400336B2 (ja) * | 2003-08-27 | 2010-01-20 | 株式会社デンソー | 電子制御装置 |
US7330017B2 (en) * | 2004-01-29 | 2008-02-12 | Enpirion, Inc. | Driver for a power converter and a method of driving a switch thereof |
US7190195B2 (en) * | 2004-03-29 | 2007-03-13 | Rohm Co., Ltd. | Input circuit and output circuit |
WO2006075388A1 (fr) * | 2005-01-14 | 2006-07-20 | Mitsubishi Denki Kabushiki Kaisha | Onduleur |
EP1908049A2 (fr) * | 2005-06-24 | 2008-04-09 | International Rectifier Corporation | Module a demi-pont semi-conducteur a faible inductance |
JP2007209054A (ja) * | 2006-01-31 | 2007-08-16 | Sharp Corp | スイッチングレギュレータ及びその制御回路 |
JP4857814B2 (ja) * | 2006-02-28 | 2012-01-18 | 株式会社日立製作所 | モータ駆動装置 |
US7521907B2 (en) * | 2006-03-06 | 2009-04-21 | Enpirion, Inc. | Controller for a power converter and method of operating the same |
KR20070107963A (ko) * | 2006-05-04 | 2007-11-08 | 페어차일드코리아반도체 주식회사 | 고전압 게이트 드라이버용 로직회로 |
US7893676B2 (en) * | 2006-07-20 | 2011-02-22 | Enpirion, Inc. | Driver for switch and a method of driving the same |
US7948280B2 (en) * | 2006-10-20 | 2011-05-24 | Enpirion, Inc. | Controller including a sawtooth generator and method of operating the same |
US8063613B2 (en) * | 2006-12-11 | 2011-11-22 | International Rectifier Corporation | Power converter driver with split power supply |
JP4531075B2 (ja) * | 2007-05-16 | 2010-08-25 | 株式会社日立製作所 | 半導体回路 |
US7876080B2 (en) * | 2007-12-27 | 2011-01-25 | Enpirion, Inc. | Power converter with monotonic turn-on for pre-charged output capacitor |
US7679342B2 (en) * | 2008-04-16 | 2010-03-16 | Enpirion, Inc. | Power converter with power switch operable in controlled current mode |
US9246390B2 (en) | 2008-04-16 | 2016-01-26 | Enpirion, Inc. | Power converter with controller operable in selected modes of operation |
US8686698B2 (en) | 2008-04-16 | 2014-04-01 | Enpirion, Inc. | Power converter with controller operable in selected modes of operation |
US8541991B2 (en) * | 2008-04-16 | 2013-09-24 | Enpirion, Inc. | Power converter with controller operable in selected modes of operation |
US8692532B2 (en) * | 2008-04-16 | 2014-04-08 | Enpirion, Inc. | Power converter with controller operable in selected modes of operation |
US8410769B2 (en) * | 2008-04-16 | 2013-04-02 | Enpirion, Inc. | Power converter with controller operable in selected modes of operation |
US9548714B2 (en) * | 2008-12-29 | 2017-01-17 | Altera Corporation | Power converter with a dynamically configurable controller and output filter |
US8698463B2 (en) * | 2008-12-29 | 2014-04-15 | Enpirion, Inc. | Power converter with a dynamically configurable controller based on a power conversion mode |
US8867295B2 (en) | 2010-12-17 | 2014-10-21 | Enpirion, Inc. | Power converter for a memory module |
CN102437842B (zh) * | 2011-10-19 | 2013-11-06 | 南京航空航天大学 | 一种基于集成驱动芯片的开关管驱动电路 |
JP5236822B1 (ja) * | 2012-01-30 | 2013-07-17 | シャープ株式会社 | ドライバ回路 |
JP6304966B2 (ja) * | 2013-08-05 | 2018-04-04 | 三菱電機株式会社 | 半導体駆動装置及び半導体装置 |
WO2015029456A1 (fr) | 2013-09-02 | 2015-03-05 | 富士電機株式会社 | Dispositif à semi-conducteurs |
CN103746685A (zh) * | 2013-12-11 | 2014-04-23 | 中国电子科技集团公司第五十五研究所 | 高效率微波功率放大器脉冲调制器 |
WO2015116031A1 (fr) * | 2014-01-28 | 2015-08-06 | Schneider Electric It Corporation | Circuit d'attaque de grille bipolaire |
FR3023412B1 (fr) * | 2014-07-04 | 2018-01-26 | Commissariat A L'energie Atomique Et Aux Energies Alternatives | Amplificateur haute tension |
US9571093B2 (en) | 2014-09-16 | 2017-02-14 | Navitas Semiconductor, Inc. | Half bridge driver circuits |
US9401612B2 (en) | 2014-09-16 | 2016-07-26 | Navitas Semiconductor Inc. | Pulsed level shift and inverter circuits for GaN devices |
US9509217B2 (en) | 2015-04-20 | 2016-11-29 | Altera Corporation | Asymmetric power flow controller for a power converter and method of operating the same |
US10084448B2 (en) * | 2016-06-08 | 2018-09-25 | Eridan Communications, Inc. | Driver interface methods and apparatus for switch-mode power converters, switch-mode power amplifiers, and other switch-based circuits |
US9712058B1 (en) | 2016-08-29 | 2017-07-18 | Silanna Asia Pte Ltd | High speed tri-level input power converter gate driver |
CN109194100B (zh) * | 2018-10-24 | 2019-12-20 | 华大半导体有限公司 | 一种栅极驱动电路 |
CN118501650B (zh) * | 2024-07-18 | 2024-09-24 | 湖南大学 | 用于llc变换器功率器件的通态电压在线监测装置及方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4928053A (en) * | 1988-04-14 | 1990-05-22 | Siemens Aktiengesellschaft | Control circuit for an inductive load |
WO1994027370A1 (fr) * | 1993-05-07 | 1994-11-24 | Philips Electronics N.V. | Circuit de commande d'un demi-pont |
US5408150A (en) * | 1992-06-04 | 1995-04-18 | Linear Technology Corporation | Circuit for driving two power mosfets in a half-bridge configuration |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4066918A (en) * | 1976-09-30 | 1978-01-03 | Rca Corporation | Protection circuitry for insulated-gate field-effect transistor (IGFET) circuits |
US4933573A (en) * | 1987-09-18 | 1990-06-12 | Fuji Electric Co., Ltd. | Semiconductor integrated circuit |
JPH0220056A (ja) * | 1988-07-07 | 1990-01-23 | Toshiba Corp | 半導体装置 |
US5156989A (en) * | 1988-11-08 | 1992-10-20 | Siliconix, Incorporated | Complementary, isolated DMOS IC technology |
IT1228900B (it) * | 1989-02-27 | 1991-07-09 | Sgs Thomson Microelectronics | Struttura integrata monolitica per sistema di pilotaggio a due stadi con componente circuitale traslatore di livello del segnale di pilotaggio per transistori di potenza. |
DE58906591D1 (de) * | 1989-06-08 | 1994-02-10 | Siemens Ag | Schaltungsanordnung zum Schutz elektronischer Schaltungen vor Überspannung. |
US4994955A (en) * | 1989-12-29 | 1991-02-19 | North American Philips Corporation | Half-bridge driver which is insensitive to common mode currents |
US5105099A (en) * | 1991-03-01 | 1992-04-14 | Harris Corporation | Level shift circuit with common mode rejection |
US5202590A (en) * | 1991-11-06 | 1993-04-13 | Intel Corporation | Subthreshold sense circuit for clamping an injected current |
JP2771729B2 (ja) * | 1992-04-16 | 1998-07-02 | 三菱電機株式会社 | チャージポンプ回路 |
US5467050A (en) * | 1994-01-04 | 1995-11-14 | Texas Instruments Incorporated | Dynamic biasing circuit for semiconductor device |
US5502412A (en) * | 1995-05-04 | 1996-03-26 | International Rectifier Corporation | Method and circuit for driving power transistors in a half bridge configuration from control signals referenced to any potential between the line voltage and the line voltage return and integrated circuit incorporating the circuit |
-
1996
- 1996-05-02 JP JP8111475A patent/JP2896342B2/ja not_active Expired - Lifetime
- 1996-05-03 FR FR9605548A patent/FR2733861B1/fr not_active Expired - Fee Related
- 1996-05-03 IT IT96MI000870A patent/IT1282405B1/it active IP Right Grant
- 1996-05-03 KR KR1019960014450A patent/KR100250245B1/ko not_active IP Right Cessation
- 1996-05-03 DE DE19617832A patent/DE19617832A1/de not_active Ceased
- 1996-05-03 SG SG1996009693A patent/SG48434A1/en unknown
- 1996-05-07 GB GB9609472A patent/GB2300532B/en not_active Expired - Lifetime
-
1997
- 1997-06-10 US US08/872,450 patent/US6211706B1/en not_active Expired - Lifetime
- 1997-10-16 FR FR9712964A patent/FR2752335B1/fr not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4928053A (en) * | 1988-04-14 | 1990-05-22 | Siemens Aktiengesellschaft | Control circuit for an inductive load |
US5408150A (en) * | 1992-06-04 | 1995-04-18 | Linear Technology Corporation | Circuit for driving two power mosfets in a half-bridge configuration |
WO1994027370A1 (fr) * | 1993-05-07 | 1994-11-24 | Philips Electronics N.V. | Circuit de commande d'un demi-pont |
Also Published As
Publication number | Publication date |
---|---|
SG48434A1 (en) | 1998-04-17 |
KR100250245B1 (ko) | 2000-04-01 |
IT1282405B1 (it) | 1998-03-20 |
FR2752335A1 (fr) | 1998-02-13 |
US6211706B1 (en) | 2001-04-03 |
ITMI960870A1 (it) | 1997-11-03 |
KR960043268A (ko) | 1996-12-23 |
JPH099608A (ja) | 1997-01-10 |
ITMI960870A0 (fr) | 1996-05-03 |
FR2752335B1 (fr) | 2003-08-01 |
JP2896342B2 (ja) | 1999-05-31 |
DE19617832A1 (de) | 1996-11-07 |
GB2300532A (en) | 1996-11-06 |
GB9609472D0 (en) | 1996-07-10 |
GB2300532B (en) | 1999-09-22 |
FR2733861B1 (fr) | 1998-03-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2733861A1 (fr) | Procede et circuit pour piloter des transistors de puissance montes selon une configuration en demi-pont permettant une oscillation negative excessive du noeud de sortie et circuit integre incorporant ce circuit | |
EP0551038B1 (fr) | Protection générale d'un circuit intégré contre les surcharges permanentes et décharges électrostatiques | |
EP0357528B1 (fr) | Transistor MOS composite et application à une diode roue libre | |
FR2730107A1 (fr) | Tampon de sortie de circuit integre tolerant aux surtensions | |
EP0432058B1 (fr) | Circuit d'isolation dynamique de circuits intégrés | |
FR2710191A1 (fr) | MOSFET de puissance avec protection de sur-intensité et de surchauffe. | |
EP3465755A1 (fr) | Circuit intégré comprenant une puce formée d'un transistor à haute tension et comprenant une puce formée d'un transistor à basse tension | |
EP1096681A1 (fr) | Commutateur très haute tension | |
FR2981783A1 (fr) | Systeme de detection d'une attaque par laser d'une puce de circuit integre | |
EP0388329A1 (fr) | Circuit de commande de transistor MOS de puissance sur charge inductive | |
EP3159872A1 (fr) | Puce électronique sécurisée au moyen de de multiple caissons | |
EP0359680B1 (fr) | Diode active intégrable | |
FR2740612A1 (fr) | Dispositif a semiconducteurs destine a fournir une tension de sortie correspondant a une tension d'alimentation elevee | |
EP0223627A1 (fr) | Circuit de conversion d'une entrée différentielle en niveaux logiques CMOS | |
FR2484740A1 (fr) | Circuit de protection pour un transistor de commutation et son procede de realisation | |
FR3009149A1 (fr) | Element a retard variable | |
EP0320321A1 (fr) | Dispositif de fusion d'un fusible d'un circuit intégré | |
FR2670340A1 (fr) | Circuit de protection a faible capacite. | |
FR2627325A1 (fr) | Circuits integres proteges contre l'effet de verrouillage et procede pour empecher cet effet de verrouillage | |
FR2684240A1 (fr) | Transistor mos a zener de protection integree. | |
FR2970611A1 (fr) | Étage de sortie forme dans et sur un substrat de type soi | |
FR3112004A1 (fr) | Détection d'une impulsion électromagnétique | |
EP0881682B1 (fr) | Dispositif de protection contre des surtensions d'un transistor MOS de puissance intégré | |
EP0218710A1 (fr) | Circuit mos complementaire. | |
EP2463632B1 (fr) | Dispositif de détection comportant un circuit de test robuste |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |
Effective date: 20110131 |