FR2981783A1 - Systeme de detection d'une attaque par laser d'une puce de circuit integre - Google Patents
Systeme de detection d'une attaque par laser d'une puce de circuit integre Download PDFInfo
- Publication number
- FR2981783A1 FR2981783A1 FR1159445A FR1159445A FR2981783A1 FR 2981783 A1 FR2981783 A1 FR 2981783A1 FR 1159445 A FR1159445 A FR 1159445A FR 1159445 A FR1159445 A FR 1159445A FR 2981783 A1 FR2981783 A1 FR 2981783A1
- Authority
- FR
- France
- Prior art keywords
- substrate
- contacts
- potential
- resistor
- type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R27/00—Arrangements for measuring resistance, reactance, impedance, or electric characteristics derived therefrom
- G01R27/02—Measuring real or complex resistance, reactance, impedance, or other two-pole characteristics derived therefrom, e.g. time constant
- G01R27/08—Measuring resistance by measuring both voltage and current
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/57—Protection from inspection, reverse engineering or tampering
- H01L23/576—Protection from inspection, reverse engineering or tampering using active circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2855—Environmental, reliability or burn-in testing
- G01R31/2856—Internal circuit aspects, e.g. built-in test features; Test chips; Measuring material aspects, e.g. electro migration [EM]
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/302—Contactless testing
- G01R31/308—Contactless testing using non-ionising electromagnetic radiation, e.g. optical radiation
- G01R31/311—Contactless testing using non-ionising electromagnetic radiation, e.g. optical radiation of integrated circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31719—Security aspects, e.g. preventing unauthorised access during test
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09C—CIPHERING OR DECIPHERING APPARATUS FOR CRYPTOGRAPHIC OR OTHER PURPOSES INVOLVING THE NEED FOR SECRECY
- G09C1/00—Apparatus or methods whereby a given sequence of signs, e.g. an intelligible text, is transformed into an unintelligible sequence of signs by transposing the signs or groups of signs or by replacing them by others according to a predetermined system
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/002—Countermeasures against attacks on cryptographic mechanisms
- H04L9/004—Countermeasures against attacks on cryptographic mechanisms for fault attacks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2209/00—Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
- H04L2209/12—Details relating to cryptographic hardware or logic circuitry
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Health & Medical Sciences (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Theoretical Computer Science (AREA)
- Environmental & Geological Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
L'invention concerne un système de détection d'une attaque par laser d'une puce de circuit intégré formée dans un substrat semiconducteur (1), comprenant un dispositif de détection (41, 43) adapté à détecter des variations du potentiel du substrat.
Description
B11296 - 11-R0-0675FR01 1 SYSTÈME DE DÉTECTION D'UNE ATTAQUE PAR LASER D'UNE PUCE DE CIRCUIT INTÉGRÉ Domaine de l'invention La présente invention concerne la protection d'une puce de circuit intégré contre des attaques par laser. Exposé de l'art antérieur Certaines puces de circuit intégré peuvent faire l'objet d'attaques extérieures visant à perturber le fonctionnement normal du circuit intégré ou à obtenir des informations confidentielles protégées. Pour provoquer volontairement des perturbations dans les circuits d'une puce, un mode d'attaque consiste à bombarder des zones de la puce par un faisceau laser alors que la puce est en fonctionnement. En raison de la présence de pistes métalliques d'interconnexion du côté de la face avant de la puce, les attaques par laser sont souvent réalisées par la face arrière.
Pour se prémunir contre les fraudes, on a proposé des puces comprenant des dispositifs de détection d'attaque par laser. Le dispositif de détection d'attaque est couplé à un circuit de protection de la puce. Lorsqu'une attaque est détectée, le circuit de protection met en oeuvre des mesures de protection, de modification, ou de destruction des données sensibles. Par exemple, on peut prévoir, lorsqu'une attaque est B11296 - 11-R0-0675FR01 2 détectée, d'interrompre l'alimentation de la puce ou de provoquer sa réinitialisation, de façon à minimiser le temps pendant lequel l'attaquant peut étudier la réponse de la puce à une perturbation.
La demande de brevet européen EP 2 109 139 décrit un exemple de réalisation d'une puce de circuit intégré associée à un dispositif de détection d'une attaque par laser. La figure 1 est une vue en coupe représentant de façon schématique et partielle une telle puce de circuit intégré. La puce de circuit intégré comprend des caissons 2 dopés de type P et des caissons 4 dopés de type N s'étendant dans la partie supérieure dopée de type P d'un substrat 1 d'un matériau semiconducteur, par exemple une couche épitaxiée de silicium. Seuls un caisson 2 et un caisson 4 sont représentés. Les caissons 2 et 4 sont séparés latéralement par une région isolante 5 formée dans le substrat 1. Chacun des caissons 2, 4 peut contenir plusieurs composants. A titre d'exemple, on a représenté un transistor 11 à canal P dans le caisson 4 et un transistor T2 à canal N, voisin du transistor 11, dans le caisson 2. Chaque transistor comprend une grille 7 en un matériau conducteur, isolée du substrat 1 par un isolant de grille 6, et des régions dopées de source et de drain 9 s'étendant dans le substrat 1 de part et d'autre de la grille 7. Les régions de source et de drain 9 du transistor 11 à canal P sont fortement dopées de type P, et les régions de source et de drain 9 du transistor T2 à canal N sont fortement dopées de type N. Une région de contact 12 fortement dopée de type P, s'étendant à la surface du caisson 2, est destinée à être reliée directement à la masse GND. Une région de contact 24 fortement dopée de type N, s'étendant à la surface du caisson 4, est destinée à être connectée à une source du potentiel Vdd- Le transistor T2 à canal N du caisson 2 est monté en inverseur avec le transistor 11 à canal P du caisson 4, c'est-à35 dire que la grille du transistor à canal N est connectée à la B11296 - 11-R0-0675FR01 3 grille du transistor à canal P, formant la borne d'entrée IN d'un inverseur, et que le drain du transistor à canal N est connecté au drain du transistor à canal P, formant la borne de sortie OUT de l'inverseur. En fonctionnement, la source du transistor à canal P est au potentiel d'alimentation haut Vdd- La source du transistor à canal N est à la masse GND. La puce comprend une couche enterrée 16 de type N s'étendant dans le substrat 1 sous les caissons 2, 4. La couche enterrée 16 est en contact avec le caisson 4 de type N. Une région 18 de type N s'étend dans le substrat 1 depuis la surface supérieure du substrat jusqu'à la couche enterrée 16. La région 18, avec le caisson 4 de type N, entoure complètement le caisson 2 de type P. Une région de contact 19, fortement dopée de type N, s'étend à la surface de la région 18. Les contacts 24 et 19 sont destinés à assurer la polarisation au potentiel Vdd des caissons 4 de type N et de la couche enterrée 16. Une région de contact 21 fortement dopée de type P, s'étendant à la surface du substrat 1, est destinée à être reliée directement à la masse GND. Le contact 21 a par exemple une forme d'anneau entourant les caissons 2 et 4. Le potentiel Vdd est fourni par une source d'alimentation 26 associée à un circuit de détection 28. Lorsqu'un faisceau laser atteint la face arrière de la puce, la couche enterrée 16 tend à capturer des électrons issus de paires électrons/trous photogénérées dans le substrat. Ces électrons sont attirés par le potentiel positif appliqué sur les contacts 19 et 24, et provoquent des signaux parasites qui sont détectés par le circuit de détection 28. Un exemple de réalisation de la source d'alimentation 26 et du circuit de détection 28 est décrit en détail dans la 30 demande de brevet européen EP 2 109 139 susmentionnée. Un inconvénient du système de détection d'une attaque par laser décrit en relation avec la figure 1 est lié au fait que du bruit induit par le fonctionnement normal des composants de la puce est présent sur le contact 24 de polarisation Vdd du 35 caisson 4. Ce bruit peut être confondu avec les signaux B11296 - 11-R0-0675FR01 4 parasites résultant d'une attaque par laser. Des mesures de protection, de modification ou de destruction des données confidentielles de la puce peuvent alors être mises en oeuvre par erreur, alors qu'une attaque par laser n'a pas eu lieu.
Il existe donc un besoin d'un système de détection d'une attaque par laser d'une puce de circuit intégré, le système de détection n'étant pas susceptible d'être perturbé par le bruit induit par le fonctionnement normal des composants de la puce.
Résumé Ainsi, un objet d'un mode de réalisation de la présente invention est de prévoir un système de détection d'une attaque par laser d'une puce de circuit intégré, le système de détection n'étant pas susceptible d'être perturbé par le bruit 15 induit par le fonctionnement normal des composants de la puce. Ainsi, un mode de réalisation de la présente invention prévoit un système de détection d'une attaque par laser d'une puce de circuit intégré formée dans un substrat semiconducteur, comprenant un dispositif de détection adapté à détecter des 20 variations du potentiel du substrat. Selon un mode de réalisation de la présente invention, la partie supérieure du substrat est de type P et la puce inclut : des premiers caissons de type P et des seconds caissons de type N s'étendant dans la partie supérieure du substrat ; une 25 couche enterrée de type N s'étendant sous une partie au moins des premiers et des seconds caissons ; des premiers contacts de polarisation des seconds caissons et de la couche enterrée ; des deuxièmes contacts de masse des premiers caissons ; et des troisièmes contacts de détection du potentiel du substrat, 30 entourant les premiers et les seconds caissons sous lesquels s'étend la couche enterrée ; et le dispositif de détection comprend : une résistance dont une borne est reliée aux deuxièmes contacts de masse des premiers caissons et l'autre borne aux troisièmes contacts de détection du potentiel du 35 substrat ; et un comparateur connecté en parallèle avec la B11296 - 11-R0-0675FR01 résistance, adapté à détecter une différence de potentiel aux bornes de la résistance. Selon un mode de réalisation de la présente invention, la couche enterrée est en contact avec les premiers caissons et 5 les seconds caissons sous lesquels elle s'étend. Selon un mode de réalisation de la présente invention, chaque premier caisson sous lequel s'étend la couche enterrée est entouré par des zones de type N s'étendant à partir de la surface supérieure du substrat jusqu'à la couche enterrée.
Selon un mode de réalisation de la présente invention, les zones de type N sont certains des seconds caissons sous lesquels s'étend la couche enterrée ou des premières régions de type N s'étendant à partir de la surface supérieure du substrat jusqu'à la couche enterrée.
Selon un mode de réalisation de la présente invention, les troisièmes contacts de détection du potentiel du substrat entourent de façon discontinue les premiers caissons et les seconds caissons sous lesquels s'étend la couche enterrée. Selon un mode de réalisation de la présente invention, 20 la partie supérieure du substrat est dopée selon un niveau de dopage inférieur à 5.1016 atomes/cm3. Selon un mode de réalisation de la présente invention, la puce inclut en outre des quatrièmes contacts de masse du substrat. 25 Selon un mode de réalisation de la présente invention, la puce inclut en outre des secondes régions de type N s'étendant à partir de la surface supérieure du substrat entre les troisièmes contacts de détection du potentiel du substrat et les quatrièmes contacts de masse du substrat, les secondes 30 régions entourant les troisièmes contacts de détection du potentiel du substrat. Selon un mode de réalisation de la présente invention, la largeur des troisièmes contacts de détection du potentiel du substrat est supérieure à celle des quatrièmes contacts de masse 35 du substrat.
B11296 - 11-R0-0675FR01 6 Brève description des dessins Ces objets, caractéristiques et avantages, ainsi que d'autres seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non-limitatif 5 en relation avec les figures jointes parmi lesquelles : la figure 1, décrite précédemment, est une vue en coupe représentant de façon schématique et partielle une puce de circuit intégré associée à un dispositif de détection d'une attaque par laser tel que décrit dans la demande de brevet 10 européen EP 2 109 139 ; la figure 2 est une vue en coupe représentant de façon schématique et partielle une puce de circuit intégré associée à un dispositif de détection d'une attaque par laser ; la figure 3 est une vue en coupe d'une variante de la 15 puce de la figure 2 ; la figure 4 est une vue de dessus correspondant à la figure 3 ; et la figure 5 est une vue de dessus d'une autre variante de la puce de la figure 2. 20 Comme cela est habituel dans la représentation des circuits intégrés, les diverses figures ne sont pas tracées à l'échelle. Description détaillée La figure 2 est une vue en coupe représentant de façon 25 schématique et partielle une puce de circuit intégré associée à un dispositif de détection d'une attaque par laser. Les éléments de la figure 2 communs avec ceux de la figure 1 sont désignés par les mêmes références et ne sont pas décrits à nouveau ci-après. 30 Des régions 31 fortement dopées de type P correspondent aux régions 21 de la figure 1 et entourent, par exemple de façon discontinue, les caissons 2 et 4 sous lesquels s'étend la couche enterrée 16. Contrairement aux régions 21 de la puce illustrée en figure 1, les régions 31 ne sont pas B11296 - 11-R0-0675FR01 7 connectées directement à la masse. Les régions 31 constituent des contacts de détection du potentiel du substrat 1. Pour détecter une attaque par laser dans une puce de circuit intégré du type de celle illustrée en figure 2, les 5 inventeurs proposent d'utiliser un dispositif de détection adapté à détecter des variations du potentiel du substrat. Dans l'exemple illustré en figure 2, le dispositif de détection d'une attaque par laser comprend une résistance 41, de valeur Rext, dont une borne est reliée aux contacts 12 de masse 10 GND des caissons 2, et dont l'autre borne est reliée aux contacts 31 de détection du potentiel du substrat 1. Un comparateur 43 a ses bornes positive et négative connectées aux bornes de la résistance 41. Lorsqu'un faisceau laser atteint la face arrière de la 15 puce, des paires électrons/trous sont photogénérées dans le substrat 1 de type P. Les électrons passent dans la couche enterrée 16 de type N et sont attirés par le potentiel Vdd appliqué sur les contacts 19 et 24. Les trous sont attirés par les contacts 31 de détection du potentiel du substrat 1 reliés, 20 par l'intermédiaire de la résistance 41, aux contacts 12 de masse des caissons 2. Un courant Il circule alors des contacts 31 vers les contacts 12 à travers la résistance 41, et une différence de potentiel apparaît aux bornes de la résistance 41. Dès que cette différence de potentiel dépasse un certain seuil, 25 la sortie OUT du comparateur fournit un signal de détection d'attaque par laser. La sortie OUT passe par exemple d'un niveau bas à un niveau haut. Diverses mesures de protection, de modification ou de destruction des données confidentielles de la puce peuvent alors être mises en oeuvre. 30 Le comparateur 43 doit avoir une réponse suffisamment rapide pour détecter un courant correspondant à une attaque par un laser pulsé ayant des impulsions d'une durée de moins de 10 ns. On choisira par exemple un comparateur 43 ayant une bande passante d'au moins 100 MHz.
B11296 - 11-R0-0675FR01 8 Comme le substrat 1 est isolé des caissons 2 et 4 sous lesquels s'étend la couche enterrée 16, les contacts 31 de détection du potentiel du substrat ne sont pas sujets au bruit lié au fonctionnement normal des composants de la puce dans les caissons 2 et 4. De plus, le bruit sur les contacts de masse GND est de façon générale plus faible que sur les contacts reliés au potentiel Vdd. En effet, dans la conception générale d'un circuit intégré, les contacts de masse GND sont bien répartis dans tout le circuit et sont reliés entre eux par des rails de connexion aussi grands que possibles, tandis que, de façon générale, les contacts au potentiel Vdd sont reliés par des rails plus petits à un régulateur fournissant le potentiel Vdd, ce régulateur étant sujet au bruit de commutation du circuit. Un avantage supplémentaire d'un tel système de détection réside dans l'utilisation d'un dispositif de détection particulièrement simple. La figure 3 est une vue en coupe d'une variante de la puce de la figure 2 et la figure 4 est une vue de dessus correspondante. Les éléments communs avec ceux de la figure 2 20 sont désignés par les mêmes références. Une région 48 de type N s'étend à partir de la surface supérieure du substrat 1 et entoure le contact 31 de détection du potentiel du substrat qui entoure les caissons 2 et 4 sous lesquels s'étend la couche enterrée 16. Une région de contact 52 25 fortement dopée de type P, s'étendant à la surface du substrat 1, est destinée à être reliée au réseau de masse GND du circuit. La région 48 de type N s'étend entre le contact 31 de détection du potentiel du substrat et le contact 52. Le contact 52 a par exemple une forme d'anneau entourant de façon discontinue la 30 région 48, comme cela est représenté en figure 4. La borne de la résistance 41 reliée au contact 12 de masse du caisson 2 est aussi reliée au contact 52 de masse du substrat 1. Lors d'une attaque par laser, les trous issus des paires électrons/trous photogénérées dans le substrat, sous la 35 ou les couches enterrées 16, sont susceptibles d'être attirés B11296 - 11-R0-0675FR01 9 principalement par les contacts 31 de détection du potentiel du substrat ou par les contacts 52 de masse du substrat. On appelle Isub le courant de trous généré dans le substrat à partir des paires électrons/trous. Comme cela est représenté de façon schématique en figure 3, des résistances d'accès Repu' et Repi2 correspondent respectivement à des portions du substrat 1 situées en-dessous de la couche enterrée 16 et en-dessous de la région 48. Des résistances d'accès Rpl et Rp2 correspondent respectivement à des portions du substrat 1 situées sous le contact 31 et sous le contact 52. Afin d'optimiser la détection d'une attaque par laser, on veut que le courant de trous Isub se dirige principalement vers les contacts 31, et non pas vers les contacts 52. Pour cela, les inventeurs prévoient une somme des résistances d'accès Repi2 et Rp2 aux contacts 52 nettement supérieure à la somme des résistances d'accès Repu' et Rpl aux contacts 31 et de la résistance Rext du dispositif de détection. La partie supérieure du substrat 1, dans laquelle s'étendent les caissons 2, 4 et la couche enterrée 16, est de préférence peu dopée, par exemple entre 1015 et 1016 atomes/cm3, de façon que la résistance Repi2 soit élevée. De plus, une largeur W1 des contacts 31 supérieure à la largeur W2 des contacts 52 peut éventuellement être prévue, de façon que la résistance d'accès Rpl au contact 31 soit inférieure à la résistance d'accès Rp2 au contact 52. Un bon réseau de masse est en outre prévu pour que le potentiel sur la borne de la résistance 41 reliée aux contacts de masse 12 et 52 soit le plus faible possible. A titre d'exemple pratique, pour une résistance 41 de valeur Rext de l'ordre de la valeur de la résistance d'accès Repi2, environ la moitié du courant Isub est collectée par les contacts 31. Pour une valeur de Isub de l'ordre de 10 mA et une valeur Rext de l'ordre de 100 ohms, on obtiendra alors une différence de potentiel de l'ordre de 500 mV aux bornes de la résistance 41, qui sera détectée par le comparateur 43. Il suffit toutefois qu'une partie du courant Isub arrive sur les B11296 - 11-R0-0675FR01 10 contacts 31 de détection du potentiel du substrat pour que le dispositif de détection fournisse un signal de détection d'attaque par laser. En figure 4, la région 51 correspond à une pluralité 5 de caissons 2 et 4, tels que ceux représentés en figure 2, sous lesquels s'étend la couche enterrée 16 de type N. La région 51 comprend des contacts 12 de masse GND des caissons 2 de type P reliés entre eux par des rails de masse. Les contacts 31 de détection du potentiel du substrat 1 sont positionnés de façon à 10 obtenir une résistance d'accès Repu' la plus faible possible. Les contacts 52 de masse du substrat 1 sont positionnés de façon à obtenir une résistance d'accès Repi2 élevée. En outre, grâce à la répartition des contacts 31 autour de la région 51, on peut détecter des attaques par laser sur une grande zone du substrat.
15 La figure 5 est une vue de dessus d'une autre variante de la puce de la figure 2. La région 61 correspond à une région du substrat 1 comprenant une pluralité de caissons 2 et 4, tels que ceux représentés en figure 2, sous lesquels s'étend la couche enterrée 16 de type N. Entre certains des caissons se 20 trouvent des régions 62 de la partie supérieure du substrat sous lesquelles ne s'étend pas la couche enterrée 16. Dans ces régions 62 s'étendent des régions de contact 31 de détection du potentiel du substrat. Dans l'exemple illustré en figure 5, les régions 62 sont réparties de manière régulière dans la région 25 61. On obtient ainsi un grand nombre de contacts 31 de détection du potentiel du substrat, reliés entre eux et à la borne positive du comparateur 43. Une telle répartition des contacts 31 de détection du potentiel du substrat permet de minimiser la résistance d'accès Repu' et d'obtenir de bonnes performances 30 dynamiques du dispositif de détection. Des modes de réalisation particuliers de la présente invention ont été décrits. Diverses variantes et modifications apparaîtront à l'homme de l'art. En particulier, bien que l'on ait décrit un dispositif de détection comprenant une résistance 35 connectée en parallèle avec un comparateur, l'homme de l'art
Claims (10)
- REVENDICATIONS1. Système de détection d'une attaque par laser d'une puce de circuit intégré formée dans un substrat semiconducteur (1), comprenant un dispositif de détection (41, 43) adapté à détecter des variations du potentiel du substrat.
- 2. Système selon la revendication 1, dans lequel la partie supérieure du substrat (1) est de type P et dans lequel la puce inclut : des premiers caissons (2) de type P et des seconds caissons (4) de type N s'étendant dans la partie supérieure du substrat ; une couche enterrée (16) de type N s'étendant sous une partie au moins des premiers et des seconds caissons ; des premiers contacts (24, 19) de polarisation (Vdd) des seconds caissons et de la couche enterrée ; des deuxièmes contacts (12) de masse (GND) des premiers caissons ; et des troisièmes contacts (31) de détection du potentiel du substrat, entourant les premiers et les seconds caissons sous lesquels s'étend la couche enterrée, et dans lequel le dispositif de détection comprend : une résistance (41) dont une borne est reliée aux deuxièmes contacts de masse (GND) des premiers caissons et l'autre borne aux troisièmes contacts de détection du potentiel du substrat ; et un comparateur (43) connecté en parallèle avec la résistance, adapté à détecter une différence de potentiel aux bornes de la résistance.
- 3. Système selon la revendication 2, dans lequel la couche enterrée (16) est en contact avec les premiers caissons (2) et les seconds caissons (4) sous lesquels elle s'étend.
- 4. Système selon la revendication 2 ou 3, dans lequel chaque premier caisson (2) sous lequel s'étend la couche enterrée (16) est entouré par des zones (4, 18) de type NB11296 - 11-R0-0675FR01 13 s'étendant à partir de la surface supérieure du substrat jusqu'à la couche enterrée.
- 5. Système selon la revendication 4, dans lequel les zones de type N sont certains des seconds caissons (4) sous lesquels s'étend la couche enterrée (16) ou des premières régions (18) de type N s'étendant à partir de la surface supérieure du substrat jusqu'à la couche enterrée (16).
- 6. Système selon l'une quelconque des revendications 2 à 5, dans lequel les troisièmes contacts (31) de détection du 10 potentiel du substrat entourent de façon discontinue les premiers caissons (2) et les seconds caissons (4) sous lesquels s'étend la couche enterrée (16).
- 7. Système selon l'une quelconque des revendications 2 à 6, dans lequel la partie supérieure du substrat (1) est dopée 15 selon un niveau de dopage inférieur à 5.1016 atomes/cm3.
- 8. Système selon l'une quelconque des revendications 2 à 7, dans lequel la puce inclut en outre des quatrièmes contacts (52) de masse (GND) du substrat (1).
- 9. Système selon la revendication 8, dans lequel la 20 puce inclut en outre des secondes régions (48) de type N s'étendant à partir de la surface supérieure du substrat (1) entre les troisièmes contacts (31) de détection du potentiel du substrat et les quatrièmes contacts (52) de masse (GND) du substrat, les secondes régions (48) entourant les troisièmes 25 contacts (31) de détection du potentiel du substrat.
- 10. Système selon l'une quelconque des revendications 8 à 9, dans lequel la largeur des troisièmes contacts (31) de détection du potentiel du substrat (1) est supérieure à celle des quatrièmes contacts (52) de masse (GND) du substrat.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1159445A FR2981783B1 (fr) | 2011-10-19 | 2011-10-19 | Systeme de detection d'une attaque par laser d'une puce de circuit integre |
US13/654,991 US9052345B2 (en) | 2011-10-19 | 2012-10-18 | System for detecting a laser attack on an integrated circuit chip |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1159445A FR2981783B1 (fr) | 2011-10-19 | 2011-10-19 | Systeme de detection d'une attaque par laser d'une puce de circuit integre |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2981783A1 true FR2981783A1 (fr) | 2013-04-26 |
FR2981783B1 FR2981783B1 (fr) | 2014-05-09 |
Family
ID=45558149
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR1159445A Expired - Fee Related FR2981783B1 (fr) | 2011-10-19 | 2011-10-19 | Systeme de detection d'une attaque par laser d'une puce de circuit integre |
Country Status (2)
Country | Link |
---|---|
US (1) | US9052345B2 (fr) |
FR (1) | FR2981783B1 (fr) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR3036559A1 (fr) * | 2015-05-19 | 2016-11-25 | Oberthur Technologies | Microcircuit comprenant un circuit logique et un module de detection d'une attaque |
EP3159872A1 (fr) * | 2015-10-22 | 2017-04-26 | Stmicroelectronics (Rousset) Sas | Puce électronique sécurisée au moyen de de multiple caissons |
EP3373330A1 (fr) * | 2017-03-06 | 2018-09-12 | Stmicroelectronics (Rousset) Sas | Architecture de puce électronique |
EP3301607B1 (fr) * | 2016-09-30 | 2019-04-03 | Stmicroelectronics (Rousset) Sas | Détecteur laser picoseconde |
FR3074605A1 (fr) * | 2017-12-05 | 2019-06-07 | Stmicroelectronics (Rousset) Sas | Procede de detection d'un amincissement eventuel d'un substrat d'un circuit integre par sa face arriere, et dispositif associe |
CN113534706A (zh) * | 2021-07-12 | 2021-10-22 | 河南九域博慧方舟咨询发展有限公司 | 一种变电站接地电阻智能检测及分析系统 |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102013112552B4 (de) * | 2013-11-14 | 2017-05-24 | Infineon Technologies Ag | Schaltungsanordnung und Verfahren zum Sichern einer Schaltungsanordnung gegen wiederholte Lichtangriffe |
US9306573B2 (en) * | 2014-07-21 | 2016-04-05 | Microsemi SoC Corporation | Apparatus and method for detecting and preventing laser interrogation of an FPGA integrated circuit |
US9965652B2 (en) * | 2014-08-06 | 2018-05-08 | Maxim Integrated Products, Inc. | Detecting and thwarting backside attacks on secured systems |
KR102341264B1 (ko) | 2015-02-02 | 2021-12-20 | 삼성전자주식회사 | 래치를 이용한 레이저 검출기 및 이를 포함하는 반도체 장치 |
CN105575948A (zh) * | 2015-11-09 | 2016-05-11 | 北京中电华大电子设计有限责任公司 | 一种芯片保护方法和系统 |
GB201607589D0 (en) * | 2016-04-29 | 2016-06-15 | Nagravision Sa | Integrated circuit device |
FR3057087B1 (fr) * | 2016-09-30 | 2018-11-16 | Stmicroelectronics (Rousset) Sas | Puce electronique protegee |
JP7143734B2 (ja) * | 2018-11-15 | 2022-09-29 | 富士電機株式会社 | 半導体集積回路 |
DE102019116468B3 (de) | 2019-06-18 | 2020-10-29 | Infineon Technologies Ag | Integrierte Schaltung mit Detektionsschaltung und zugehörige Chipkarte |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2004047172A1 (fr) * | 2002-11-21 | 2004-06-03 | Philips Intellectual Property & Standards Gmbh | Composant electronique de memoire dote d'une protection contre les effets nocifs de la lumiere |
US20060180939A1 (en) * | 2005-02-16 | 2006-08-17 | Matsushita Electric Industrial Co., Ltd. | Tamper-resistant semiconductor device |
EP2109139A2 (fr) * | 2008-04-03 | 2009-10-14 | STMicroelectronics (Rousset) SAS | Dispositif de protection d'un circuit intégré contre une attaque par laser |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10101995A1 (de) * | 2001-01-18 | 2002-07-25 | Philips Corp Intellectual Pty | Schaltungsanordnung und Verfahren zum Schützen mindestens einer Chipanordnung vor Manipulation und/oder vor Mißbrauch |
KR101477630B1 (ko) * | 2007-10-09 | 2014-12-30 | 삼성전자주식회사 | 빛 공격을 검출할 수 있는 메모리 장치 및 그 방법 |
KR20090043823A (ko) * | 2007-10-30 | 2009-05-07 | 삼성전자주식회사 | 외부 공격을 감지할 수 있는 메모리 시스템 |
FR2951016B1 (fr) * | 2009-10-05 | 2012-07-13 | St Microelectronics Rousset | Procede de protection d'une puce de circuit integre contre des attaques laser |
DE102011018450B4 (de) * | 2011-04-21 | 2017-08-31 | Infineon Technologies Ag | Halbleiterbauelement mit durchgeschalteten parasitären Thyristor bei einem Lichtangriff und Halbleiterbauelement mit Alarmschaltung für einen Lichtangriff |
FR2976722B1 (fr) * | 2011-06-17 | 2013-11-29 | St Microelectronics Rousset | Dispositif de protection d'une puce de circuit integre contre des attaques |
FR2986633B1 (fr) * | 2012-02-08 | 2014-09-05 | St Microelectronics Rousset | Dispositif de detection d'une attaque par laser dans une puce de circuit integre |
-
2011
- 2011-10-19 FR FR1159445A patent/FR2981783B1/fr not_active Expired - Fee Related
-
2012
- 2012-10-18 US US13/654,991 patent/US9052345B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2004047172A1 (fr) * | 2002-11-21 | 2004-06-03 | Philips Intellectual Property & Standards Gmbh | Composant electronique de memoire dote d'une protection contre les effets nocifs de la lumiere |
US20060180939A1 (en) * | 2005-02-16 | 2006-08-17 | Matsushita Electric Industrial Co., Ltd. | Tamper-resistant semiconductor device |
EP2109139A2 (fr) * | 2008-04-03 | 2009-10-14 | STMicroelectronics (Rousset) SAS | Dispositif de protection d'un circuit intégré contre une attaque par laser |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR3036559A1 (fr) * | 2015-05-19 | 2016-11-25 | Oberthur Technologies | Microcircuit comprenant un circuit logique et un module de detection d'une attaque |
EP3159872A1 (fr) * | 2015-10-22 | 2017-04-26 | Stmicroelectronics (Rousset) Sas | Puce électronique sécurisée au moyen de de multiple caissons |
FR3042891A1 (fr) * | 2015-10-22 | 2017-04-28 | Stmicroelectronics Rousset | Puce electronique securisee |
EP3301607B1 (fr) * | 2016-09-30 | 2019-04-03 | Stmicroelectronics (Rousset) Sas | Détecteur laser picoseconde |
US10345142B2 (en) | 2016-09-30 | 2019-07-09 | Stmicroelectronics (Rousset) Sas | Laser detection device with a detection cell and detection circuit and methods of formation thereof |
EP3373330A1 (fr) * | 2017-03-06 | 2018-09-12 | Stmicroelectronics (Rousset) Sas | Architecture de puce électronique |
US10734329B2 (en) | 2017-03-06 | 2020-08-04 | Stmicroelectronics (Rousset) Sas | Electronic chip architecture |
FR3074605A1 (fr) * | 2017-12-05 | 2019-06-07 | Stmicroelectronics (Rousset) Sas | Procede de detection d'un amincissement eventuel d'un substrat d'un circuit integre par sa face arriere, et dispositif associe |
US10615086B2 (en) | 2017-12-05 | 2020-04-07 | Stmicroelectronics (Rousset) Sas | Method of detecting a possible thinning of a substrate of an integrated circuit via the rear face thereof, and associated device |
US11562933B2 (en) | 2017-12-05 | 2023-01-24 | Stmicroelectronics (Rousset) Sas | Method of detecting a possible thinning of a substrate of an integrated circuit via the rear face thereof, and associated device |
CN113534706A (zh) * | 2021-07-12 | 2021-10-22 | 河南九域博慧方舟咨询发展有限公司 | 一种变电站接地电阻智能检测及分析系统 |
Also Published As
Publication number | Publication date |
---|---|
US9052345B2 (en) | 2015-06-09 |
US20140111230A1 (en) | 2014-04-24 |
FR2981783B1 (fr) | 2014-05-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2981783A1 (fr) | Systeme de detection d'une attaque par laser d'une puce de circuit integre | |
EP2369622B1 (fr) | Procédé et dispositif de contremesure contre une attaque par injection d'erreur dans un microcircuit électronique | |
EP2535932B1 (fr) | Puce de circuit intégré comprenant un dispositif de protection contre des attaques | |
EP2535933B1 (fr) | Puce de circuit intégré comprenant un dispositif de protection contre des attaques | |
EP0551038B1 (fr) | Protection générale d'un circuit intégré contre les surcharges permanentes et décharges électrostatiques | |
EP0316211B1 (fr) | Circuit intégré protégé contre des décharges électrostatiques, avec seuil de protection variable | |
US9012911B2 (en) | Protection of an integrated circuit against attacks | |
EP2109139A2 (fr) | Dispositif de protection d'un circuit intégré contre une attaque par laser | |
FR2986356A1 (fr) | Dispositif de protection d'un circuit integre contre des attaques en face arriere | |
FR2986633A1 (fr) | Dispositif de detection d'une attaque par laser dans une puce de circuit integre | |
EP2685500A1 (fr) | Circuit integré sur soi comprenant un thyristor (scr) de protection contre des décharges électrostatiques | |
FR2991083A1 (fr) | Procede et dispositif de protection d'un circuit integre contre des attaques par sa face arriere | |
EP3301605B1 (fr) | Puce électronique protégée | |
EP3151277B1 (fr) | Circuit intégré sécurisé | |
EP2685501A1 (fr) | Circuit integre sur soi comprenant un transistor de protection sous-jacent | |
EP0872891B1 (fr) | Composant de protection d'interface de lignes téléphoniques | |
EP3276662B1 (fr) | Structure de protection d'un circuit intégré contre les décharges électrostatiques | |
FR3112004A1 (fr) | Détection d'une impulsion électromagnétique | |
EP3772753B1 (fr) | Dispositif de protection | |
EP3373330B1 (fr) | Architecture de puce électronique | |
FR3057088A1 (fr) | Detecteur laser picosecondes | |
FR2904473A1 (fr) | Dispositif de protection d'un circuit integre contre les decharges electrostatiques | |
FR2958078A1 (fr) | Procede et dispositif de contremesure contre une attaque par injection d'erreur dans un microcircuit electronique | |
WO2018162805A1 (fr) | Puce electronique | |
FR3139234A1 (fr) | Protection contre des décharges électrostatiques |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PLFP | Fee payment |
Year of fee payment: 6 |
|
PLFP | Fee payment |
Year of fee payment: 7 |
|
PLFP | Fee payment |
Year of fee payment: 8 |
|
PLFP | Fee payment |
Year of fee payment: 9 |
|
PLFP | Fee payment |
Year of fee payment: 10 |
|
ST | Notification of lapse |
Effective date: 20220605 |