FR2571871A1 - Systeme de commande pour bus serie - Google Patents

Systeme de commande pour bus serie Download PDF

Info

Publication number
FR2571871A1
FR2571871A1 FR8515219A FR8515219A FR2571871A1 FR 2571871 A1 FR2571871 A1 FR 2571871A1 FR 8515219 A FR8515219 A FR 8515219A FR 8515219 A FR8515219 A FR 8515219A FR 2571871 A1 FR2571871 A1 FR 2571871A1
Authority
FR
France
Prior art keywords
serial bus
bus
station
token
stations
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8515219A
Other languages
English (en)
Other versions
FR2571871B1 (fr
Inventor
Isaburou Kataoka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of FR2571871A1 publication Critical patent/FR2571871A1/fr
Application granted granted Critical
Publication of FR2571871B1 publication Critical patent/FR2571871B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
    • G06F13/37Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a physical-position-dependent priority, e.g. daisy chain, round robin or token passing

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)
  • Bus Control (AREA)

Abstract

PLUSIEURS POSTES 1, 2 SONT CONNECTES A DEUX BUS SERIE1, 2 INDEPENDANTS L'UN DE L'AUTRE ET SONT AUTORISES A OCCUPER UN PREMIER BUS SERIE1 SELON UN ORDRE PREDETERMINE SOUS LE CONTROLE D'UN CONTROLEUR DE BUS7. UN SECOND BUS SERIE2 SERT A TRANSMETTRE AU CONTROLEUR DE BUS7 UNE DEMANDE D'OCCUPATION URGENTE ENVOYEE PAR L'UN DES POSTES. DES RECEPTION DE LA DEMANDE URGENTE D'OCCUPATION DE BUS, LE CONTROLEUR DE BUS AUTORISE LE POSTE AYANT EMIS LA DEMANDE A OCCUPER LE PREMIER BUS SERIE INDEPENDAMMENT DE L'ORDRE PREDETERMINE.

Description

Système de commande pour bus série La présente invention concerne un
système destiné à commander un bus série dans un réseau informatique, afin que n'importe lequel de plusieurs
postes reliés au bus série puisse être occupé.
Jusqu'ici, comme systèmes de commande de bus série de ce type, on con-
natt le système à jeton circulant, et le système de détection de signal
avec accès multiple. Selon le premier système, le droit d'occupation (ap-
pelé jeton) est accordé cycliquement aux postes, c'est-à-dire des ordina-
teurs centraux, dans le bon ordre. Selon le deuxième système, chaque poste peut demander librement l'attribution du droit d'occupation d'un bus série
si cela est nécessaire. La figure 1(a) représente un système à jeton cir-
culant conventionnel, dans lequel T1, T2 et T3 représentent chacun un poste.
A la figure 1(b), Ttl, Tt2 et Tt3 indiquent le-changement d'état (zone de
temps) du droit d'occupation pour un bus TB. Les postes T1, T2, et T3 peu-
vent chacun occuper le bus TB dans le bon ordre selon la durée des ordina-
teurs centraux Ttl, Tt2, et Tt3 qui ont un changement d'état du droit d'oc-
cupation. En d'autres termes, en l'absence d'une zone de temps des changements d'état Ttl, Tt2 et Tt3 du droit d'occupation, les postes T1, T2 et T3 ne peuvent occuper le bus même lorsque celui-ci est dans un état de demande
de données.
Dans la commande de bus série selon le système du jeton circulant sus-
mentionné, chaque poste peut occuper le bus seulement pour la zone de temps qui lui a été allouée; en d'autres termes, en dehors de cette zone de temps, il ne peut occuper le bus même en cas d'urgence. Selon le système de détection de signal avec accès multiple, il est possible de demander l'occupation du bus si cela est nécessaire, mais on n'est pas sûr que le
droit d'occupation de bus sera accordé.
Le but de la présente invention est de fournir un système de commande
de bus série qui commande normalement l'occupation d'un bus série conformé-
ment au système de jeton circulant décrit ci-dessus, et permet l'occupa-
tion du bus lorsque l'un des postes demande en urgence l'occupation du bus.
Un système selon la présente invention, destiné à commander l'occupa-
tion d'un bus série entre plusieurs postes connectés au bus série, comprend un second bus série ayant une fonction indépendante du premier bus série, et un contrôleur de bus pour commander l'occupation de ces deux bus série;
lesdits postes ayant chacun un ordinateur central, un poste de transmis-
sion pour la transmission et la réception de signaux par lesdits premier et second bus série sous le contrôle dudit ordinateur central, et des moyens prévus dans ledit poste de transmission pour envoyer un signal de demande d'interruption audit second bus série en réponse à une demande d'occupation urgente émise par ledit ordinateur central; ledit contrôleur
de bus comportant des moyens pour effectuer une commande de jeton circu-
lant afin de permettre aux postes d'occuper successivement et selon un ordre prédéterminé le premier bus série lorsqu'aucun des postes n'envoie de signal de demande d'interruption au second bus série, et des moyens pour détecter un signal de demande d'interruption émis par l'un quelconque
des postes sur le second bus série, interrompant la commande de jeton cir-
culant et permettant au poste ayant émis le signal de demande d'interruption
d'occuper le premier bus série.
Grâce à l'adjonction du second bus série au premier, on peut obtenir un système de commande de bus série effectuant des opérations positives et qui est supérieur par ses caractéristiques de réponse aux commandes
selon le système du jeton circulant conventionnel et du système de détec-
tion de signal avec accès multiple. En outre, afin d'améliorer la fiabilité
du bus, même en cas d'interruption d'un bus régulier, la commande est com-
muté sur l'autre bus (normalement une ligne de demande d'interruption) de
sorte que même dans le pire des cas, le système de jeton circulant conven-
tionnel peut travailler, et qu'on peut par conséquent obtenir un système
de commande hautement polyvalent.
La présente invention ya maintenant être décrite plus en détail en référence aux dessins annexés dans lesquels: - la figure 1(a) est un schéma montrant une connexion entre un bus série et des postes dans un système de commande de bus série conventionnel, et la figure 1(b) est un diagramme de temps montrant un changement d'état de jeton de chaque poste dans le système de commande de la figure 1(a); - la figure 2 est un schéma synoptique montrant un système de commande de bus série selon la présente invention; - la figure 3 est un diagramme de temps montrant l'évolution de la commande exécutée par le système de la figure 2; et
257 1871
- la figure 4 montre une séquence de commande de jeton exécutée par
le système de la figure 2.
La figure 2 montre deux bus série parallèles I et 2 indépendants l'un de l'autre, un ensemble de postes (seuls deux postes 4 1 et =42 sont représentés à la figure 2 pour des besoins de simplification) avec des réseaux de liaison passant par les deux bus,_et un contrôleur de bus 7
connecté aux bus série 1 et 2 afin d'effectuer des commandes.
Le poste 1 est doté d'un poste de transmission 3 et d'un ordinateur central 4. Le poste de transmission 3 comporte des unités de protocole de communication 11 et 12, une unité d'accès 13 et une unité de commande
d'interruption IT 14. L'unité de protocole de communication 11 est connec-
tée à l'unité d'accès 13 et également au premier bus série 1 par un câble 8 et un terminal nodal 15. L'autre unité de protocole de communication 12 est connectée à l'unité de commande IT 14 ainsi qu'au second bus série 2 par un câble 9 pourvu d'un commutateur 10 et ensuite par un terminal
nodal 16. Le commutateur 10 est normalement dans une position dans la-
quelle le second bus série 2 est connecté à l'unité de protocole de com-
munication 12. Mais en cas d'anomalie de fonctionnement du premier bus série 1, le commutateur 10 passe sur une position (indiquée par un trait en pointillé sur la figure) dans laquelle le second bus 2 est connecté à
l'autre unité de protocole de communication 11.
L'unité d'accès 13 a pour fonction de stocker les données venant de l'ordinateur central 4 ou de l'unité de protocole de communication 11, et l'unité de protocole de communication 11 a pour fonction à la fois d'envoyer au bus 1 les données stockées dans l'unité d'accès 13 sous forme d'un signal de transmission d'une forme d'onde prédéterminée, et de transformer un signal de transmission provenant du bus 1 en une forme de signal apte à être stockée dans l'unité d'accès. En outre, l'unité de protocole de communication 11 comporte toutes les fonctions nécessaires pour effectuer des liaisons entre l'unité d'accès 13 et le bus série 1, y compris la détection d'anomalie de fonctionnement dans la transmission et dans la réception d'un signal de transmission, et la relance de la transmission. L'unité de commande d'interruption 14 reçoit une
demande urgente de transmission de signal en provenance de l'ordina-
teur central 4 et envoie une demande urgente d'occupation de bus à l'unité
de protocole de communication 11. La fonction de base de l'unité de proto-
cole de communication 12 est sensiblement identique à celle de l'unité 11 expliquée ci-dessus. La réalisation concrète de l'ordinateur central, de l'unité d'accès et des unités de protocole de communication sont connues de l'homme de l'art, et ne sera de ce fait pas expliquée en détail ici. La fonction de l'unité de commande IT est également évidente pour l'homme de l'art.
Le poste #2 comporte un ordinateur central 6 et un poste de transmis-
sion 5. Le poste de transmission 5, identique au poste de transmission 3 décrit ci-dessus, est connecté aux bus série 1 et 2 par l'intermédiaire
des terminaux nodaux respectifs 17 et 18.
Le contrôleur de bus 7 commande le droit d'occupation des bus série 1
et 2 par l'intermédiaire des terminaux nodaux 19 et 20.
La référence 21 indique un commutateur ayant une fonction de sauve-
garde, pour commuter le support de signal du bus série 1 au bus série 2
en cas d'incident sur le bus 1, au même titre que le commutateur de trans-
mission 10. Les références 22 et 23 indiquent des unités de protocole de communication identiques aux unités de protocole de communication 11 et 12 précédemment décrites; la référence 24 indique une unité de commande de jeton commandant le droit d'occupation, y compris un droit de commande de demande de haute priorité d'une unité de commande ordinaire par jeton;
et la référence 25 indique une unité de commande d'interruption IT.
La commande du système de commande de bus par jeton de ce mode de réalisation va être maintenant décrite en référence aux figures 3 et 4 représentant respectivement les changements d'état du bus série 1 et les changements d'état de la commande par jeton du contrôleur de bus 7. Sur la figure 3 la lettre(A) représente un jeton occupé par le poste t 1. Dès que le poste 4 1 détient le droit d'occupation du bus série 1, il effectue une opération de transmission de données, et, lorsque cette opération est terminée, il interroge le poste *2pour savoir s'il est nécessaire ou non d'effectuer le transfert de jeton au poste 2[(B) à la figure 31. Le poste* 2 envoie une réponse au poste#1(C).Sile poste 2 n'a pas besoin du jeton,le poste _ 1 adresse la même interrogation au poste #3(C). On suppose ici que leposte t 2 renvoie à (C) le besoin de transfert de jeton et que le poste 1 l'enregistre et transmet un ordre de transfertde jeton au poste# 2 (D). (A) à (C) de la figure 3 correspondent à (P) de la figure 4. Un jeton en cours (P) enregistre le poste qui détient le jeton. Dans une pile de jetons (Q), il y a détection d'une demande- d'interruption provenant d'un poste # n, à savoir (F) de la figure 3, et d'un état de non interruption,
c'est-à-dire que le poste $ 2 vers lequel le jeton devra être ensuite trans-
féré est en mémoire. Dans ce cas, si le signal de demande d'interruption (IT) de (F) à la figure 3 n'est pas émis, le poste 42 peut avoir le droit d'occupation de bus, dont l'état correspond à (E) de la figure 3. Ainsi, le contrôleur de bus 7 accepte la demande d'interruption (IT) provenant du poste n au temps (F), après quoi un changement d'état est effectué sur l'état (2) de la figure 4 odans la pile de jetons, le poste * n est déplacé vers le haut (priorité d'exécution)et le poste E 2 est placé endessous. Cet
état correspond à (H) sur la figure 3. A la fin de l'opération de trans-
mission de données (autorisée uniquement pendant la possession du jeton) du
poste * 1, un signal d'ordre d'effacement de jeton est envoyé par le con-
trôleur de bus 7 sur le bus, comme représenté en (G) sur la figure 3. Il s'ensuit que les impulsions hachuréesreprésentéesde (B) à (E) à la figure 3 n'existent en fait pas. L'effacement de jeton est un ordre prioritaire; lorsqu'il est envoyé, tous lespostestransfèrent le droit d'occupation de bus au contrôleur de bus et se mettent en attente. Le contrôleur de bus effectue ensuite une commande de transfert de jeton, comme représenté de (J) à (M) selon la même procédure que précédemment. Le résultat est que le jeton est transféré au poste*n, et cet état correspond à (L) et (M) sur la figure 31(3) à la figure 4.]. Dès qu'il devient superflu que le poste t n détienne le jeton, le contrôleur de bus transfère le jeton au poste $ 2. Le droit de transfert du jeton est émis lorsque dans le contrôleur de bus 7, le sommet du jeton en cours et de la pile de jeton de la figure 4 ne sont pas dans le bon ordre. S'ils sont dans le bon ordre, le droit de transfert de jeton est émis d'un poste autre que le contrôleur
de bus.
Bien que, dans les modes de réalisation susmentionnés, les postes aient le même droit vis-à-vis des bus série 1 et 2, n'importe quel poste peut devenir un poste pilote ayant le droit du contrôleur de bus, les autres postes devenant des postes secondaires. Mais même dans ce cas, on
peut obtenir le même effet que précédemment.
En outre, si aucune explication sur la procédure d'exécution d'une demande d'interruption par un bus série n'a été donnée, cela est dû au fait que cette demande peut être exécutée même en procédure séquentielle dans laquelle le contrôleur de bus interroge cycliquement chaque poste pour savoir s'il y a présence ou absence d'une demande d'interruption. La forme du bloc de transmission de bus série n'est pas spécialement limitée;
elle doit simplement satisfaire la forme de tête de bloc - Poste de des-
tination - Poste émetteur - Ordres - Données - Code de contrôle de bloc -.
Elle n'est pas influencéepar le format de bloc.

Claims (3)

REVENDICATIONS
1. Système de commande d'occupation d'un bus série (1) entre plusieurs postes ( 41 et $2) connectés au bus série, ledit système étant caractérisé en ce qu'il comprend: un second bus série (2) ayant une fonction indépendante du premier bus série; et un contrôleur de bus (7) pour commander l'occupation de ces deux bus série; lesdits postes ayant chacun un ordinateur central (4,6),un poste de transmission (3,5) pour la transmission et la réception de signaux par
lesdits premier et second bus série sous le contrôle dudit ordinateur cen-
tral, et des moyens prévus dans ledit poste de transmission pour envoyer un signal de demande d'interruption audit second bus série en réponse à une demande d'occupation urgente émise par ledit ordinateur central; ledit contrôleur de bus comportant des moyens pour effectuer une
commande de jeton circulant afin de permettre aux postes (71 1,*$2) d'occu-
per successivement et selon un ordre prédéterminé le premier bus série lors-
qu'aucun des postes n'envoie de signal de demande d'interruption au second bus série, et des moyens pour détecter un signal de demande d'interruption émis par l'un quelconque des postes sur le second bus série, interrompant la commande de jeton circulant et permettant au poste ayant émis le signal
de demande d'interruption d'occuper ledit premier bus série.
2. Système selon la revendication 1, caractérisé en ce que ledit poste de transmission comporte une première unité de protocole de communication (11) pour la transmission de données, et une seconde unité de protocole
de communication (12) pour la transmission d'un signal de demande d'inter-
ruption, lesdites première et seconde unités de protocole de communication étant respectivement connectées auxdits premier et second bus série, et en ce que ledit contrôleur de bus (7M comporte un unité de commande de jeton (24) connectée audit premier bus série par l'intermédiaire d'une unité de protocole de communication (22) et une unité de commande d'interruption (25)
connectée audit second bus série par l'intermédiaire d'une unité de pro-
tocole de communication (23).
3. Système selon la revendication 2, caractérisé en ce que chacun des-
dits postes de transmission est pourvu d'un commutateur (10) pour connecter une unité d'accès (13) du poste au second bus série par l'intermédiaire
de ladite unité de protocole de communication en cas d'anomalie de fonction-
nement dudit premier bus série, et en ce que ledit contrôleur de bus est pourvu d'un commutateur (21)destiné à connecter ladite unité de commande de jeton au second bus série (2) par l'intermédiaire de ladite unité de protocole de communication en cas d'anomalie de fonctionnement dudit premier bus série, la commande d'occupation étant exécutée par l'intermédiaire dudit second bus série à la place dudit premier bus série en cas d'anomalie de
fonctionnement du premier bus série.
FR858515219A 1984-10-15 1985-10-14 Systeme de commande pour bus serie Expired - Fee Related FR2571871B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59215659A JPS6194433A (ja) 1984-10-15 1984-10-15 シリアルバスの制御方式

Publications (2)

Publication Number Publication Date
FR2571871A1 true FR2571871A1 (fr) 1986-04-18
FR2571871B1 FR2571871B1 (fr) 1990-08-17

Family

ID=16676050

Family Applications (1)

Application Number Title Priority Date Filing Date
FR858515219A Expired - Fee Related FR2571871B1 (fr) 1984-10-15 1985-10-14 Systeme de commande pour bus serie

Country Status (3)

Country Link
US (1) US4748560A (fr)
JP (1) JPS6194433A (fr)
FR (1) FR2571871B1 (fr)

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4965825A (en) 1981-11-03 1990-10-23 The Personalized Mass Media Corporation Signal processing apparatus and methods
USRE47642E1 (en) 1981-11-03 2019-10-08 Personalized Media Communications LLC Signal processing apparatus and methods
US7831204B1 (en) 1981-11-03 2010-11-09 Personalized Media Communications, Llc Signal processing apparatus and methods
JPH0752876B2 (ja) * 1985-07-20 1995-06-05 ソニー株式会社 内部バス式デイジタル装置
DE3715586C1 (fr) * 1987-05-09 1988-09-22 Gewerkschaft Eisenhuette Westfalia Gmbh, 4670 Luenen, De
JP2764397B2 (ja) * 1987-06-12 1998-06-11 株式会社ゼクセル 自動変速装置
US5001472A (en) * 1988-02-11 1991-03-19 Datapoint Corporation Uneven token distribution technique for token based local area network
JPH01261772A (ja) * 1988-04-08 1989-10-18 Cogent Res Inc コンピュータ及びその動作方法
DE58906965D1 (de) * 1988-06-13 1994-03-24 Siemens Ag Modular strukturiertes digitales Kommunikationssystem.
JPH01320564A (ja) * 1988-06-23 1989-12-26 Hitachi Ltd 並列処理装置
DE3889221T2 (de) * 1988-10-20 1994-11-17 Ibm Kommunikationsnetzwerk.
JPH02117242A (ja) * 1988-10-27 1990-05-01 Toshiba Corp パケット通信装置のバス制御方式
JPH0695677B2 (ja) * 1988-11-16 1994-11-24 株式会社日立製作所 複数チヤネルを有するネツトワークの伝送方式
US5323144A (en) * 1989-04-19 1994-06-21 Hitachi Cable Limited Duplexed bus type network with failure changeover
US5241629A (en) * 1990-10-05 1993-08-31 Bull Hn Information Systems Inc. Method and apparatus for a high performance round robin distributed bus priority network
JPH04232133A (ja) * 1990-12-28 1992-08-20 Tachi S Co Ltd ベッド化シートのモータ制御方法およびモータ制御装置
JPH04290102A (ja) * 1991-03-19 1992-10-14 Mitsubishi Electric Corp サーボ機構への情報伝送装置
US5953510A (en) * 1991-09-05 1999-09-14 International Business Machines Corporation Bidirectional data bus reservation priority controls having token logic
US5388223A (en) * 1991-09-05 1995-02-07 International Business Machines Corporation 1-bit token ring arbitration architecture
US5454082A (en) * 1991-09-18 1995-09-26 Ncr Corporation System for preventing an unselected controller from transferring data via a first bus while concurrently permitting it to transfer data via a second bus
DE69330812T2 (de) * 1992-06-26 2002-04-11 Yokogawa Electric Corporation, Musashino Steuerungsgerät für Duplex-Kommunikation
US5329521A (en) * 1992-11-12 1994-07-12 Walsh Jeffrey R Method and apparatus for redundant local area network systems
US5515537A (en) * 1993-06-01 1996-05-07 The United States Of America As Represented By The Secretary Of The Navy Real-time distributed data base locking manager
US5471625A (en) * 1993-09-27 1995-11-28 Motorola, Inc. Method and apparatus for entering a low-power mode and controlling an external bus of a data processing system during low-power mode
US5651114A (en) * 1995-06-23 1997-07-22 Lexmark International, Inc. External network adapter for handling normal and alternate channel data over a single bi-directional channel connected to a printer
JPH0946358A (ja) * 1995-07-26 1997-02-14 Nippon Denki Ido Tsushin Kk 緊急通報システム
JP2001154982A (ja) * 1999-11-24 2001-06-08 Toshiba Corp コンピュータシステム
US7486685B2 (en) * 2001-06-29 2009-02-03 Rankin Linda J System for sharing channels by interleaving flits
US6766482B1 (en) 2001-10-31 2004-07-20 Extreme Networks Ethernet automatic protection switching
US7254741B1 (en) 2002-09-27 2007-08-07 Emc Corporation Attaining high availability through a power system branch architecture
US7831974B2 (en) * 2002-11-12 2010-11-09 Intel Corporation Method and apparatus for serialized mutual exclusion
US7154723B1 (en) 2003-06-27 2006-12-26 Emc Corporation Highly available dual serial bus architecture
JP4001093B2 (ja) * 2003-09-18 2007-10-31 オムロン株式会社 プログラマブルコントローラおよび二重化ネットワークシステム
JP2006115315A (ja) * 2004-10-15 2006-04-27 Fujitsu Ltd データ転送方法及びデータ転送装置
US7362572B1 (en) 2005-03-29 2008-04-22 Emc Corporation Techniques for redundant computing within a 1U form factor with improved resource partitioning and management
US7486526B1 (en) 2005-03-29 2009-02-03 Emc Corporation Techniques for redundant computing from within a 1U form factor with improved serviceability and high availability characteristics
DE102008050102B4 (de) * 2008-10-06 2010-11-04 Phoenix Contact Gmbh & Co. Kg Kommunikationsentität zur Kommunikation über ein busorientiertes Kommunikationsnetzwerk
GB2532043B (en) * 2014-11-06 2021-04-14 Honeywell Technologies Sarl Methods and devices for communicating over a building management system network

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3806885A (en) * 1972-12-29 1974-04-23 Ibm Polling mechanism for transferring control from one data processing system or subsystem to another
US4363094A (en) * 1977-12-29 1982-12-07 M/A-COM DDC, Inc. Communications processor
US4378588A (en) * 1976-09-07 1983-03-29 Tandem Computers Incorporated Buffer control for a data path system
US4437158A (en) * 1981-09-28 1984-03-13 Advanced Micro Devices, Inc. System bus protocol interface circuit

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4379294A (en) * 1981-02-12 1983-04-05 Electric Power Research Institute, Inc. Data highway access control system
US4442502A (en) * 1981-03-30 1984-04-10 Datapoint Corporation Digital information switching system
US4464749A (en) * 1982-02-24 1984-08-07 General Electric Company Bi-directional token flow system
US4439856A (en) * 1982-02-24 1984-03-27 General Electric Company Bimodal bus accessing system
US4608700A (en) * 1982-07-29 1986-08-26 Massachusetts Institute Of Technology Serial multi-drop data link
JPS5925536A (ja) * 1982-07-30 1984-02-09 シャープ株式会社 電力線デ−タ伝送システム
FR2535557B1 (fr) * 1982-11-03 1987-08-21 Electricite De France Procede et installation de transmission de donnees numeriques
US4536838A (en) * 1983-03-24 1985-08-20 Mds Qantel, Inc. Multi-processor system with communication controller using poll flags for non-contentious slot reservation
US4593282A (en) * 1983-04-14 1986-06-03 At&T Information Systems Inc. Network protocol for integrating synchronous and asynchronous traffic on a common serial data bus
US4575842A (en) * 1984-05-14 1986-03-11 The United States Of America As Represented By The Secretary Of The Air Force Survivable local area network
US4648088A (en) * 1985-08-19 1987-03-03 Rockwell International Corporation Distributed control time division multiplex ring communication apparatus

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3806885A (en) * 1972-12-29 1974-04-23 Ibm Polling mechanism for transferring control from one data processing system or subsystem to another
US4378588A (en) * 1976-09-07 1983-03-29 Tandem Computers Incorporated Buffer control for a data path system
US4363094A (en) * 1977-12-29 1982-12-07 M/A-COM DDC, Inc. Communications processor
US4437158A (en) * 1981-09-28 1984-03-13 Advanced Micro Devices, Inc. System bus protocol interface circuit

Also Published As

Publication number Publication date
JPH0325103B2 (fr) 1991-04-05
JPS6194433A (ja) 1986-05-13
US4748560A (en) 1988-05-31
FR2571871B1 (fr) 1990-08-17

Similar Documents

Publication Publication Date Title
FR2571871A1 (fr) Systeme de commande pour bus serie
EP0005722A1 (fr) Système de sélection de circuit d'interface prioritaire
CN110008690A (zh) 终端应用的权限管理方法、装置、设备和介质
EP0520877B1 (fr) Procédé et dispositif pour gérer des transmissions d'informations sur le réseau électrique, appliqués à un réseau domotique
US20010010081A1 (en) Terminal certification system and method of certifying the same
FR2665276A1 (fr) Procede et appareil de transfert de donnees utilisant un bus de donnees synchrone-asynchrone.
JPS5857770B2 (ja) 情報転送制御方式
FR2676131A1 (fr) Systeme de communication.
AU4011099A (en) Data communication method and apparatus
EP0704952B1 (fr) Circuit d'autosurveillance, notamment d'appareillage électrique et en particulier de disjoncteur haute tension à SF6
US4872006A (en) Data transmission system
US6775686B1 (en) High availability redundant array of data storage elements that bridges coherency traffic
AU768395B2 (en) Large-scale integrated circuit(LSI), circuit for controlling electronic device including LSI, and method of controlling the circuit
JP2820088B2 (ja) Atmセル送出システム
US20050216619A1 (en) Programmable peripheral switch
CH640645A5 (en) Data transfer unit
JPS6239577B2 (fr)
KR100249859B1 (ko) 차세대지능망 지능형정보제공시스템 지능망응용프로토콜 시험장치
JPS6046150A (ja) ル−プ状伝送システムにおけるデ−タ伝送制御方法
JP2823923B2 (ja) 通信システム
JPS648943B2 (fr)
JPH05265667A (ja) プリンタの双方向通信方法
JPH0120819B2 (fr)
JPH06348536A (ja) 遠隔診断装置
JPH038617B2 (fr)

Legal Events

Date Code Title Description
ST Notification of lapse