FI107975B - Laite vinovääristymäajoitusvirheiden mittaamiseksi - Google Patents

Laite vinovääristymäajoitusvirheiden mittaamiseksi Download PDF

Info

Publication number
FI107975B
FI107975B FI932954A FI932954A FI107975B FI 107975 B FI107975 B FI 107975B FI 932954 A FI932954 A FI 932954A FI 932954 A FI932954 A FI 932954A FI 107975 B FI107975 B FI 107975B
Authority
FI
Finland
Prior art keywords
signal
value
state change
clock signal
skew
Prior art date
Application number
FI932954A
Other languages
English (en)
Swedish (sv)
Other versions
FI932954A (fi
FI932954A0 (fi
Inventor
David Lowell Mcneely
Greg Alan Kranawetter
Original Assignee
Thomson Consumer Electronics
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Consumer Electronics filed Critical Thomson Consumer Electronics
Publication of FI932954A0 publication Critical patent/FI932954A0/fi
Publication of FI932954A publication Critical patent/FI932954A/fi
Application granted granted Critical
Publication of FI107975B publication Critical patent/FI107975B/fi

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66575Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
    • H01L29/6659Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Measurement Of Unknown Time Intervals (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Pulse Circuits (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Manipulation Of Pulses (AREA)
  • Measuring Phase Differences (AREA)

Description

107975
Laite vinovääristymäajoitusvirheiden mittaamiseksi
Keksintö liittyy laitteeseen, joka mittaa videosignaalin käsittelyjärjestelmän ajoitusvirheitä ja erityisesti vaakatahdistuspulssin ja signaalin-5 käsittelykellon tietyn tilamuutoksen välistä aikaa tai vinovääristymää.
Videosignaalinkäsittelylaite, joka käsittelee signaaleja näytteiste-tyssä datamuodossa, näytteistää videosignaalia tyypillisesti näytteistyskello-signaalin määrääminä hetkinä, jolla kellosignaalilla toivotaan olevan kiinteä suhde vaakatahdistussignaaleihin. Tämän lisäksi, signaalin käsittelyn 10 helpottamiseksi, tulee kellosignaalilla olla taajuus, joka on väriapukantoaallon taajuuden monikerta. Jos monikerta on parillinen luku, esimerkiksi 4, niin stadardisignaaleille tulee kutakin vaakaintervallia varten olemaan kokonaislukumäärän verran kierroksia. Jos näytteistyskellon ja vaakatahdistussignaalin välillä pystytään säilyttämään kiinteä suhde, niin vastaavat näytteistyspisteet 15 toisiaan seuraavissa juovissa ovat pystysuorassa suunnassa toistensa kanssa samassa kohdassa. Päinvastoin kuin tässä, mikäli tätä suhdetta muutetaan, niin vastaavat näytteistysintervallit toisiaan seuraavissa juovissa eivät ole pystysuorassa suunnassa samalla kohtaa. Jos näytteistetyt signaalit talletetaan muistiin ja käsitellään, ennen kuin ne näytetään, niin nuo 20 pystysuorassa suunnassa ei samoilla kohtaa olevat näytteistysintervallit (ja siten myös pikselien välit) näkyvät toistetuissa kuvissa pyällettyinä • · · · : .·. pystysuorina kulmina. Tämä tapahtuu, kun esimerkiksi videosignaaleja • · * saadaan videokasettinauhoittimista ja kuvalevysoittimista, ja signaalit • · · . käsitellään näytteistetyssä datamuodossa erityisefektien, kuten pysäytyskuvan \’m / 25 tai kuvakuvassa-toiminteen, aikaansaamiseksi. Tämä ongelma ja eräs sitä • · · \ vastaava ratkaisu on yksityiskohtaisesti kuvattu US-patentissa 4 630 098, :·: ; jonka nimi on "Progressive Scan Display System With Correction For Non-
Standard Signals". Kuitenkin tuo esitetty laite näytteistysvirheen tai *:··: vinovääristymän laskemiseksi on suhteellisen monimutkainen, ja tuota laitetta 30 käytettäessä kestää suhteellisen pitkän aikaa, kun lasketaan vastaavat ./ vinovääristymävirheet.
* · · · Käsiteltävänä oleva keksintö koskee laitetta, joka mittaa vino- • · **;·* vääristymää kellojakson murto-osana ja johon laitteistoparametrit eivät olennaisesti vaikuta. Näytteistyskellosignaali johdetaan analogisten viive-·:··: 35 elementtien joukon sarjaankytkentään, jossa on riittävä määrä viive- elementtejä, jotta ne voivat pitää sisällään yhden täyden kellojakson. Kunkin 2 107975 analogisen viive-elementin ulostulonapa on kytketty vastaavan muisti-elementin sisääntulonapaan. Vaakatahdistussignaaiia edustava signaali johdetaan muistielementteihin siten, että signaali talletetaan yhtäaikaisesti vastaaviin muistielementteihin. Täten muistielementteihin talletetaan edustava 5 sykli näytteistyskellosignaalista. Muistielementteihin on kytketty dekoodaus-piiristö esimerkiksi vaakapulssin takareunaa välittömästi seuraavan näytteistyskellopulssin etureunan suhteellisen sijainnin havaitsemiseksi. Lasketaan vinovääristymää esittävä suhde, joka vastaa ensimmäisen muutoksen (reunan) sijaintia viiveyksiköissä jaettuna näytteistyskelloperiodin 10 kestolla viiveyksiköissä.
Keksinnön tavoite saavutetaan itsenäisen patenttivaatimuksen mukaisesti. Keksinnön edulliset suoritusmuodot ovat epäitsenäisten vaatimusten kohteena.
Kuviot 1, 3 ja 5 ovat vinovääristymän mittauspiirien vaihtoehtoisten 15 suoritusmuotojen lohkokaavioita.
Kuvio 2 on lohkokaavio esimerkinomaisesta piiristä, joka voidaan implementoida kuvion 1 laitteen elementin 22 paikalle.
Kuvio 4 on ajotuskaavio, joka on käyttökelpoinen selitettäessä keksinnön toimintaa.
20 Tässä määritelty vinovääristymä on aika ennaltamäärätyn kello- ·:· signaalin pulssin ennaltamäärätyn tilamuutoksen ja ajoitustiedon ennalta-• · · · : määrätyn tilamuutoksen välillä. Tässä esitetyissä esimerkeissä ajoitustieto vastaa vaakatahdistuspulssia edustavaa pulssia, ja tilamuutos on esimerkiksi « · · s, ; vaakatahdistuspulssin takatilamuutos (trailing transition). Edullisesti kello-• · · ..*/ 25 signaalin ennaltamäärätty tilamuutos on ensimmäisen kellosignaalin etutilamuutos (leading transition), joka seuraa vaakatahdistuspulssin • · · takatilamuutosta. Kuitenkin tuollaista ensimmäistä kellosignaalipulssia ei ole käytettävissä ajanmittausta varten vaakatahdistuspulssin takatilamuutoksen t tapahtuessa. Siksi mittaus suoritetaan ottaen huomioon keliopulssi, joka liittyy • · · 30 läheisesti sellaiseen aikaan, joka on viimeinen keliopulssi ennen vaakatah-distuspulssin takatilamuutosta.
• · ·
Seuraavassa viitataan ensin kuvioon 4. Ottaen huomioon, että aika • · • · T kulkee oikealta vasemmalle ajoitusaaltomuotojen mukaan. "Näyte" kellolla « » : *·· merkitty aaltomuoto johdetaan analogiselle väliottoviivejohdolle 200. Kukin *:*·: 35 laatikko elementissä 200 edustaa vastaavaa analogista viive-elementtiä, joka on kytketty sarjaan sen vieressä olevien viive-elementtien kanssa. Nimellisesti 3 107975 analogisen viivejohdon tulisi sisältää riittävästi elementtejä, jotta se sisältäisi näytteistyskellosignaalin kaksi etutilamuutosta (leading transitions). Ulostulo-johtimet vastaavista analogisista viive-elementeistä on kytketty muisti-elementtien joukon 202 vastaaviin datasisääntuloliitoksiin. Vaakatahdistus-signaali tai 5 siitä johdettu signaali (tästä eteen päin Hsynck) on kytketty vastaavien muistielementtien ohjaussisääntuloliitoksiin. Hsynck-pulssin takatilamuutoksen tapahtuessa viivejohdon 200 vastaavissa analogisissa muistielementeissä olevat signaalit pysäytetään ja ladataan vastaaviin muistielementteihin. Vinovääristymä voidaan määrittää laskemalla viive-elementit sarjaan-10 kytkettyjen viive-elementtien sisääntulojen ja ennen Hsynck-signaalin takatilamuutosta tapahtuvan viimeisen kellopulssin negatiivisesti menevän transition välillä. (On huomattava, että liikkuessaan muistielementtien läpi vasemmalta oikealle näytteistyskellosignaali invertoituu.) Tämä lasku vastaa yhden näytteistysjakson arvoa vähennettynä vinovääristymällä viiveintervallien 15 yksiköinä. Vinovääristymän määrittämiseksi täytyy vain määrittää näytteistysjakso viive-elementteinä ja vähentää laskenta-arvo. Lopuksi vino-vääritymän normalisoimiseksi prosenteiksi kellojaksosta erotus jaetaan näytteistysjaksolla. Esimerkiksi, kun oletetaan, että Hsynckin takatransitiota ennen oleva viimeinen kellopulssin transition positiivisesti kulkeva transitio on 20 A viivejaksoa viivelinjan alusta. Oletetaan myös, että toiseksi viimeisen pulssin ··· positiivinen transitio on B viivejaksoa viivelinjan alusta. Kellopulssijakso on • · · · : .·. sama kuin B - A viivejaksoissa. Toisaalta viivevääristymä on • · · · «·· • · · • · « . viivevääristymä = (B-A) - A (1) • »· .* 25 • · · •..; ’ viiveyksiköissä, ja normalisoinnin jälkeen t · I • · ·
(B-A)-A
viivevääristymä = - (2) 30 (B-A) • · to · · • · · :***; kellojakson osan desimaaliekvivalenttina. Jos kellosignaali on suorakaideaalto, « · · viivelinjan ei ole välttämätöntä olla riittävän pitkä, että siihen mahtuu kaksi • · : ” pääkellosignaalipulssin positiivista tilamuutosta. Kellojakso voidaan mitata ’ * 35 kaksinkertaistamalla minkä tahansa kahden peräkkäisen tilamuutoksen, kuten A:n ja C:n välinen intervalli. Suurimmassa osassa sovelluksia, jotka käyttävät 4 107975 vinovääristymäarvoa videosignaalien käsittelyssä, vaaditaan sekä vino-vääristymäarvoa että sen komplementtia. Siten yleensä joko vino-vääristymäarvo tai sen komplementti mitataan ja sitä vastaava arvo lasketaan suoraan mitatusta arvosta.
5 Kuvio 1 esittää tämän keksinnön mukaisen vinovääristy- mämittauspiirin ensimmäisen suoritusmuodon. Keliosisäänmenosignaali, jolla on taipumusta vinovääristymävirheille, on kytketty kaskadikytkennällä (peräkkäin) viive-elementteihin (11, 12, 23). Nämä viive-elementit voivat olla puskurivahvistimia, joiden sisäiset prosessointiviiveajat esimerkiksi ovat neljä 10 nanosekunttia tai vähemmän. Kaskadikytkennän yhteenlaskettu viiveaika on vähintään sama kuin yksi kellojakso. Kunkin viive-elementin ulostulo kytkennät on kytketty "D"-tyyppisten lukkopiirien (13, 14, 24) vastaaviin osiin. Hsync-signaali on kytketty kaikkien lukkopiirien 20 kello- tai ohjaussisään-tulokytkentöihin, ja Hsync-signaalin tässä yhteydessä merkittävän tilasiirtymän 15 tapahtuessa (ajan hetkellä t0) tilasiirtymä saa lukkopiirit tallettamaan vastaavien viive-elementtien 10 ulostulokytkennöissä varautuneena olleet signaaliarvot.
Joukko AND-portteja (JA-portteja) 30 on kytketty toisiaan seuraaviin lukkopiirien pareihin. Kullakin AND-portilla (JA-portilla) on ensimmäinen 20 sisääntulokytkentä, joka on kytketty jonkin ensimmäisen lukkopiirin Q- ·:· ulostuloon, ja toinen sisääntulokytkentä, joka on kytketty sarjassa seuraavan ···· • lukkopiirin Q-ulostuloon. AND-portit on siten järjestetty tilamuutosilmaisimiksi • · · · ilmaisemaan negatiivisesti kulkevia tilamuutoksia (eli kellopulssien johtavat tai : positiiviset tilamuutokset talletetaan lukkopiireihin.
• · .ly 25 AND-porttien 30 ulostulonastat on kytketty vinovääristymä- generaattorin SKEW 22 vastaaviin sisääntulokytkentöihin. AND-porttien 30 • « · vastaavat ulostulokytkennät on myös kytketty OR-porttien (TAI-porttien) 40 muodostamiin ketjutettuihin (daisy chain, Ketjutus = signaalin ohjaus yksiköstä toiseen, kunnes se saapuu yksikköön, joka tarvitsee signaalin sisältämän • · · 30 viestin) salliviin (enable) sisääntulonastoihin ja kaksisisääntulo AND-porttien :*! 50 toisen joukon vastaaviin sisääntulonastoihin. Ketjun ulostulokytkennät on * ♦ · kytketty vastaavien AND-porttien 50 toisiin sisääntulonastoihin. Lopuksi kaikki • · *!* AND-portit 50 on suljettu OR-piirien ketjulla. Se AND-porteista 30, joka • · : **· havaitsee viivelinjan sisääntuloa lähinnä olevan tilasiirtymän (kuvion ylälaitaa *:**: 35 lähinnä olevan), johtaa loogisen "1" arvon siihen kytkettyyn OR-porttiin, joka vuorostaan aiheuttaa loogisen "1":sen johtamisen kaikkiin peräkkäisiin OR- 5 107975 portteihin. OR-portit, jotka saavat aikaan loogiset "1":set, tekevät kykeneväksi AND-portit (niiden joukon 50), jotka on vastaavasti kytketty niihin AND-porteista 30 kytkettyjen loogisten arvojen johtamiseksi. AND-porttien 50 ulostuloterminaalit on kytketty vinovääristymägeneraattoriin 22.
5 Mikä tahansa vastaavista AND-porteista 30 voi havaita tilamuutoksen, ja ainakin kaksi AND-porteista havaitsee yhdessä tilamuutoksen. Kaikki tuollaiset havainnot johdetaan suoraan generaattorille 22. Näille havainnoille vasteeiiisesti generaattori 22 määrää viimeisen kellopulssin ensimmäisen tilamuutoksen ennen Hsynciä (esimerkiksi arvo A yhtälössä 1).
10 OR-porttien ketjun käyttöönottamat (enable) / kieltämät (disable) AND-portit 50 johtavat ilmaisusignaalit kaikista muista paitsi AND-portista 30, joka havaitsee viivelinjan sisääntuloa lähinnä tapahtuvan tilamuutoksen. AND-porttien 50 toisen joukon tuottamille logiikkatasoille vasteeiiisesti generaattori 22 päättää toiseksi viimeisimmän kellopulssin (esimerkiksi arvo B yhtälössä 1) 15 ensimmäisen tilamuutoksen sijainnin.
Kun näiden kahden kellopulssin ensimmäisten tilamuutosten suhteelliset sijainnit on päätetty, vinovääristymägeneraattori 22 laskee vinovääristymäarvon esimerkiksi yhtälöiden 1 tai 2 mukaisesti. Generaattori 22 voi olla muisti, joka on ohjelmoitu siten, että sen osoitepaikkoihin on ohjelmoitu 20 osoiteväylille Ai ja Bi syötettävien arvoja vastaavalla kombinaatiolla ··· vinovääristymä arvoja. Huomaa kuitenkin, että jos on 20 viiveastetta, niin • · · · : .·. kuvion 1 esimerkissä on 40 osoitelinjaa, mikä tarkoittaa, että muistissa on !·:·] oltava 240 muistipaikkaa. Kuitenkin 40:llä osoitelinjalla Ai ja Bi ei voi olla • · « . generoituna 240 kappaletta erilaista loogisen arvon kombinaatiota. Siten .* 25 muistin käyttäminen vinovääristymäarvon dekoodaamiseen on mahdollista, » » · mutta ei käytännöllistä. Kun palautetaan mieleen, että Ai osoitelinjat sisältävät • · « *·' * tilamuutosten ilmaisun sekä ensimmäiselle että toiselle kellopulssille ennen aikaa t0. Tämä on kaikki informaatio, joka vaaditaan joko yhtälön 1 tai 2 laskemiseksi, joten generaattori 22 voidaan toteuttaa muistilla, jolla on 20 *"*: 30 osoite sisäänmeneolinjaa ja vain 240 osoitepaikkaa. Kuitenkin tämä ei ole vielä kovin käytännöllinen ratkaisu, sillä osoitesisäänmenelinjoilla voi esiintyä vain • ·· rajoitettu määrä sallittuja sisäänmenokombinaatioita.
’*:** Kuvio 2 esittää tehokkaamman tavan kuvata vinovääristymä- • *·· generaattorin 22 osia. Kuviossa 2 AND-porttien 30 ulostuloarvot Ai on kytketty ·:··: 35 ensimmäiseen dekooderiin 61, ja AND-porttien 50 ulostuloarvot Bi on kytketty toiseen dekooderiin 60. Ensimmäisissä ja toisissa dekoodereissa olevat 6 107975 logiikat voivat olla samanlaisia kuin välähdyksenomaisissa analogi/digitaali-muuntimissa käytetyt logiigat, jotka siirtävät keskenään poissulkevia arvoja yhdelle hierarkisesti järjestettyjen logiikkaulostulojen joukolle aiheuttaen muista tiloista poikkeavan arvon. Tässä tapauksessa keskenään poissulkevat 5 arvot vastaavat havaitun tilamuutoksen sijaintia (numeroarvoa) viiveyksiköissä. Dekooderit 61 ja 60 tuottavat arvot A ja B kun ne ovat suhteessa lausekkeisiin 1 ja 2.
Arvot A ja B dekoodereista 61 ja 60 kytketään vähentäjän vastaaviin sisääntuloterminaaleihin, joka vähentäjä generoi niiden eron 10 suuruuden |B-A|. Ero ja arvo A kytketään jakajaan 65, joka generoi osamäärän A/|A-B|. Tämä osamäärä johdetaan vähennyspiiriin 66, joka generoi ulostuloarvot (1- A/jA-B|), jotka arvot vastaavat kaavan 2 vinovääristymäarvoja. Huomaa, että nämä vinovääristymäarvot realisoidaan näytteistyskellojakson murto-osina, resoluutiolla, jonka on määrännyt yhden 15 kellojakson kokonaisviiveen toteuttamisessa käytettyjen viive-elementtien lukumäärä.
Tämän muotoiset vinovääristymäarvot eivät ole käyttökelpoisia tietyissä sovelluksissa, mutta yleensä ne voidaan muuntaa toisiin muotoihin yksinkertaisesti mitottamalla vähennyspiirin 66 ulostulo.
20 On syytä pitää mielessä, että kaikki kuvion 2 elementit voidaan toteuttaa yhdessä prosessointielementissä, kuten tilakoneessa.
: Kuvio 3 esittää keksinnön lisäesimerkin, joka esittää väliotoilla :T: varustetun analogisen viivelinjan 100, johon johdetaan vinovääristymävirheille altistettu näytteistyskellosignaali. Viivelinjan 100 vastaavat väliulosotot on 25 johdettu rinnan sisään - sarjassa ulos siirtorekisterin 102 rinnakkaisiin ]·», sisäänmenoihin. Siirtorekisterillä 102 on JAM-sisääntulo, joka on kytketty • · · * Hsync-signaaliin, ja joka on vasteelleen Hsync-signaalin sopivalle , tilamuutokselle, siirtorekisteri 102 lataa viivelinjan 100 kulloisenkin sisällön siirtorekisteriin 102. Siirtorekisterin lataamisen jälkeen, kellotussignaali 30 johdetaan AND-portin 104 kautta siirtorekisterin kellosisäänmenoterminaaliin ·*·., rekisteriin talletetun datan sarjamuotoiseksi lukemiseksi. Siirtorekisteriin .···. johdettu kellosignaali johdetaan lisäksi binäärilaskuriin 105, joka laskee t[·* kellopulsseja. Laskurin 105 tuottamat laskentaarvot johdetaan ensimmäisen : ·.. "D TYYPPIsen" lukkopiirin 107 datasisäänmenoterminaaleihin. Lukkopiirin 107 35 ulostulo on kytketty toisen "D TYYPPIsen" lukkopiirin 108 datasisäänmenoon.
"D TYYPPIsten" lukkopiirien kello tai ohjaussisäänmeno terminaalit on kytketty 7 107975 tilamuutosilmaisimeen 103. Tilamuutosilmaisin 103 on vasteellinen rekisterin 102 dataulostulolle. Rekisterin 102 näytteistyskellosignaalin lukeman ensimmäistä tilamuutosta vastaavalla tilamuutoksen ensimmäisellä tapahtumalla lukkopiiri 107 saatetaan tallettamaan laskurin 105 sen hetkinen 5 laskenta-arvo. Tuo laskenta-arvo vastaa kaavoissa 1 ja 2 määriteltyä arvoa A. Rekisterin 102 näytteistyskellosignaalin lukeman ensimmäistä tilamuutosta vastaavan tilamuutoksen esiintyessä toisen kerran lukkopiiri 108 saatetaan tallettamaan lukkopiiriin 107 talletettu laskenta-arvo A, ja lukkopiiri 107 saatetaan tallettamaan laskurin 105 ulostulossa tuolla hetkellä ollut laskenta-10 arvo. Tämä jälkimmäinen laskenta-arvo vastaa kaavojen 1 ja 2 määrittelemää arvoa B. Lukkopiireihin 107 ja 108 talletetut arvot A ja B kytketään laskentapiiriin 106, joka generoi esimerkiksi kaavan 2 mukaisen vino-vääristymäarvon.
Kuvioissa 1-3 esitetyt esimerkit näyttivät käyttävän samanlaisia 15 algoritmeja vinovääristymän laskemiseen. Kun käytetään talletuselementteihin (rekistereihin) talletettuja erilaisia näytteistyskellon tilamuutoksia, niin päästään samanlaisiin tuloksiin.
US-patentissa 4 489 342 Wolfgang Gollinger et ai on esittänyt menetelmän analogisten viivelementtien (esimerkiksi 100) peräkkäiskytkennän 20 (kaskadikytkennän) biasoimiseksi (säätämiseksi) siten, että kokonaisviive ...T saadaan yhtä pitkäksi kuin viive-elementteihin syötetyn kellosignaalin yksi kellojakso. Kun tiedetään peräkkäiskytkennässä käytettyjen analogisten :T: viiveasteiden lukumäärä on välttämätöntä tietää vain muistielementteihin (20 tai 102) talletetun näytteistyskellosignaalin yhden tilamuutoksen sijainti (A). 25 Viiveasteiden kokonaislukumäärä vastaa B-A:ta. Oletetaan, että tämä numero vastaa 16:ta, joka voidaan esittää 4-bittisenä binäärilukuna. Näytteistys- • · · kellosignaalin ensimmäisen tilamuutoksen sijaintia A voidaan siten esittää 4-t . bittisellä binäärinumerolla. Kun otetaan edelläolevat ehdot huomioon, kuvion 3 piiriä voidaan modifioida siten, kuin on esitetty kuviossa 5, poistamalla • « *;·* 30 lukkopiiri 108 ja korvaamalla laskuri 106 yksinkertaisella etukäteen < ohjelmoidulla lukumuistilla (ROM = read-only-memory) 120, jossa on vain 16 muistipaikkaa (storage locations). Kukin näistä muistipaikoista on ohjelmoitu ·· vinovääristymäarvolla 1-A/N, jossa N on peräkkäin kytketyssä viivelinjassa ; olevien viive-asteiden lukumäärä, ja jonka oletetaan olevan 16 tässä 35 käsiteltävässä esimerkissä, ja A arvot vastaavat vastaavia osoitteita. Lukkopiiri 107 ottaa vangitun kellosignaalin ensimmäisen tilamuutoksen laskenta-arvon 8 107975 ja johtaa tuon laskenta-arvon osoitteena ROM:lle 120. Osoitearvolle vasteeilisesti ROM tulostaa vinovääristymäarvon. (Huomaa, että kuviossa 5 samoilla numeroilla kuin kuviossa 3 esitetyt elementit ovat samoja ja suorittavat samoja toimintoja, paitsi kuvion 5 viivelinja 100 on sellaista tyyppiä, 5 jonka kokonaisviive on sama kuin yksi kellojakso.)
Edelleen seuraava yksinkertaistus käsittää rekisterin 102 lukusuunnan kääntämisen. Jos tilamuutosilmaisin 103 kytketään rekisterin 102 vastakkaiseen päähän, kuten on esitetty katkoviivan 122 avulla, vangitun näytteistyskellopulssin ensimmäisen tilamuutoksen sijainti (laskenta-arvo) 10 tulee olemaan sama kuin vinovääristymän mitta viiveyksiköissä. Tämä arvo voidaan normalisoida jakamalla laskenta-arvo N:llä. Tässä tapauksessa ROM 120 ohjelmoidaan kussakin muistipaikassa (address locations, osoitteessa) vinovääristymäarvolla, joka on sama kuin A/N.
Kuvion 1 suoritusmuotoon viitataan sovelluksissa, jossa 15 vinovääristymäarvo täytyy laskea mahdollisimman pienen näytteistyskello-jaksomäärän joukosta. Kuvioiden 3 ja 5 suoritusmuotoihin viitataan mikäli laskenta-aika ei ole kriittinen, koska nuo suoritusmuodot käyttävät yleensä yksinkertaisempia laitteistoja.
• 1*1 9 9 9 9· • · ♦ · · • · • · · · ·· · * · · • · · • ♦ * * « • ·· » « ♦ · · • I I « · t · « · * • 9 9 • · « • · • · · • · 9 ··· 9 • 9 • 9 • 99 9 999 • 9 • 9 999 9 • 9 9 9 9 99 9 9 • 9

Claims (10)

1. Laite vinovääristymäarvon mittaamiseksi kellosignaalin ennalta-määrätyn tilamuutoksen ja toisen signaalin ennaltamäärätyn tilamuutoksen 5 välillä, laitteen käsittäessä kellosignaalin lähteen (Clock Input) ja toisen signaalin lähteen (Hsync), kellosignaalinlähteeseen kytketyn analogisen viivelinjan (10), jolla on joukko väliulosottoja useiden kellosignaalin olennaisesti yhtä pitkillä 10 lisäyksillä viivästettyjen kaksoiskappaleiden tuottamiseksi, toisen signaalin ennaltamäärätylle tilamuutokselle vasteellisen välineen (20) kussakin väliulosotossa tuotettujen signaalien samanaikaisesti tallettamiseksi, tunnettu tallennusvälineeseen kytketystä välineestä (30-50) kellosignaalin 15 ennaltamäärätyn tilamuutoksen sijainnin määräämiseksi viiveyksikköinä tallennusvälineessä; ja sijainnille vasteellisesta välineestä (22) vinovääristymäarvon ilmaisevan signaalin generoimiseksi.
2. Patenttivaatimuksen 1 mukainen laite, tunnettu edelleen *:· 20 siitä, että sijainnille vasteeilinen väline vinovääristymäarvosignaalin «··· : generoimiseksi generoi vinovääristymäarvosignaalin funktiona sijainnista .*:*! jaettuna kellosignaalin kellojaksolla.
• · * * . 3. Patenttivaatimuksen 2 mukainen laite, tunnettu edelleen ,* siitä, että väline kellosignaalin ennaltamäärätyn tilamuutoksen sijainnin • * ♦ 25 määräämiseksi käsittää välineen jakson mittaamiseksi viiveyksikköinä. v
* 4. Patenttivaatimuksen 2 mukainen laite, tunnettu edelleen siitä, että väline (10) kussakin väliulosotossa tuotetun signaalin tallettamiseksi samanaikaisesti käsittää joukon (13,14...24) numerojärjestykseen numeroituja lukkopiirejä, ··] 30 joiden vastaavat datasisääntulot on kytketty vastaavasti vastaaviin * · * * numerojärjestykseen numeroituihin väliulosottoihin, ja joiden vastaavat ulos-**:*’ tuloterminaalit on kytketty dekoodausvälineeseen (30-50), dekoodausvälineen i’*·· tuottaessa arvoja, jotka näyttävät kellosignaalin ainakin yhden ennalta-*:*·: määrätyn tilamuutoksen suhteellisen sijainnin, 35 ja sijaintia ilmaiseville arvoille vasteellisen laskentavälineen (60-65) vinovääristymäarvosignaalin generoimiseksi. 10 107975
5. Patenttivaatimuksen 4 mukainen laite, edelleen tunnettu siitä, että dekoodausväline on sovitettu tuottamaan ensimmäisen arvon (A), joka ilmaisee kellosignaalin ennaltamäärätyn tilamuutoksen sijainnin, ja toisen arvon (B), joka ilmaisee toisen tilamuutoksen sijainnin viiveyksikköinä, ja että 5 laskentaväline generoi vinovääristymäarvosignaalin ensimmäisen arvon jaettuna ensimmäisen arvon ja toisen arvon välisen erotuksen funktiona.
6. Patenttivaatimuksen 1 mukainen laite, edelleen tunnettu siitä, että laite väliulosotoissa tuotetuen signaalin samanaikaiseksi tallettamiseksi sisältää rinnan sisään - sarjassa ulos -siirtorekisterin, jolla on 10 rinnakkaiset sisääntuloterminaalit, jotka on kytketty vastaaviin väliulosottoihin, jonka siirtorekisterin ulostuloterminaali on kytketty tilamuutosilmaisimeen, ja jonka ohjaussisääntuloterminaali on kytketty toisen signaalin lähteeseen toisen signaalin ennaltamäärätylle tilamuutokselle vasteellisen siirtorekisterin rinnakkaiseksi lataamiseksi.
7. Patenttivaatimuksen 6 mukainen laite, edelleen tunnettu siitä, että väline kellosignaalin ennaltamäärätyn tilamuutoksen sijainnin määräämiseksi viiveyksikköinä käsittää: välineen kellotussignaalin johtamiseksi siirtorekisteriin datan lukemiseksi sarjamuodossa ulos siirtorekisteristä tilamuutosrekisteriin, 20 laskentavälineen siirtorekisteriin johdettujen kellotussignaalin ... pulssien laskemiseksi ja vastaavien laskenta-arvojen tuottamiseksi, tilamuutosilmaisimelle vasteellisen lukkopiirivälineen laskenta-arvon • · · ·”.· tallettamiseksi.
* · ♦ '·* * 8. Patenttivaatimuksen 7 mukainen laite, edelleen tunnettu • · 25 lukkopiirivälineeseen talletetuille laskenta-arvoille vasteellisesta välineenstä • · · : vinovääristymäarvosignaalin tuottamiseksi funktiona kellosignaalin ennalta- • I» v ; määrätyn tilamuutoksen vastaavasta laskenta-arvosta jaettuna kellosignaalin yhden jakson periodilla. ·:··· 9. Patenttivaatimuksen 7 mukainen laite, edelleen tunnettu .···. 30 siitä, että lukkopiiriväline käsittää välineen ensimmäisen arvon (A) tallentamiseksi, joka vastaa kellosignaalin ensimmäisen tilamuutoksen sijaintia m · ' " siirtorekisterissä, ja toisen laskenta-arvon (B) tallentamiseksi, joka vastaa kellosignaalin toisen tilamuutoksen sijaintia siirtorekisterissä, ja että :*·.. väline mainitun vinovääristymäsignaalin generoimiseksi generoi 35 tällaisen arvon funktiona ensimmäisestä arvosta jaettuna ensimmäisen arvon ja toisen arvon välisellä erotuksella. 11 107975
9 107975
10. Patenttivaatimuksen 7 mukainen laite, edelleen tunnettu muistista, jonka osoitesisäänmenoportti on kytketty lukkopiiriin laskenta-arvojen johtamiseksi muistiosoitteina, ja muistin vastaavien osoitepaikkojen ollessa ohjelmoituja vinovääristymäarvoilla. • · · • · · · • · • · · • · · • · · · • · · • · · » · i • · • 1 · • · · • « « • · • · • · · • · « • · · • · »·» • · • · « • · • · L · · · • •4 • · • · • · · • · • · • · · · 12 107975
FI932954A 1992-06-26 1993-06-24 Laite vinovääristymäajoitusvirheiden mittaamiseksi FI107975B (fi)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/904,632 US5309111A (en) 1992-06-26 1992-06-26 Apparatus for measuring skew timing errors
US90463292 1992-06-26

Publications (3)

Publication Number Publication Date
FI932954A0 FI932954A0 (fi) 1993-06-24
FI932954A FI932954A (fi) 1993-12-27
FI107975B true FI107975B (fi) 2001-10-31

Family

ID=25419475

Family Applications (1)

Application Number Title Priority Date Filing Date
FI932954A FI107975B (fi) 1992-06-26 1993-06-24 Laite vinovääristymäajoitusvirheiden mittaamiseksi

Country Status (9)

Country Link
US (1) US5309111A (fi)
EP (1) EP0575933B1 (fi)
JP (1) JPH0698354A (fi)
KR (1) KR100272626B1 (fi)
CN (1) CN1045146C (fi)
DE (1) DE69310030T2 (fi)
ES (1) ES2100395T3 (fi)
FI (1) FI107975B (fi)
SG (1) SG92592A1 (fi)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5404437A (en) * 1992-11-10 1995-04-04 Sigma Designs, Inc. Mixing of computer graphics and animation sequences
FR2711286B1 (fr) * 1993-10-11 1996-01-05 Sgs Thomson Microelectronics Dispositif de surveillance du déphasage entre deux signaux d'horloge.
US5515107A (en) * 1994-03-30 1996-05-07 Sigma Designs, Incorporated Method of encoding a stream of motion picture data
US5598576A (en) * 1994-03-30 1997-01-28 Sigma Designs, Incorporated Audio output device having digital signal processor for responding to commands issued by processor by emulating designated functions according to common command interface
US5528309A (en) 1994-06-28 1996-06-18 Sigma Designs, Incorporated Analog video chromakey mixer
US6124897A (en) 1996-09-30 2000-09-26 Sigma Designs, Inc. Method and apparatus for automatic calibration of analog video chromakey mixer
US5663767A (en) * 1995-10-25 1997-09-02 Thomson Consumer Electronics, Inc. Clock re-timing apparatus with cascaded delay stages
US5719511A (en) * 1996-01-31 1998-02-17 Sigma Designs, Inc. Circuit for generating an output signal synchronized to an input signal
US5818468A (en) * 1996-06-04 1998-10-06 Sigma Designs, Inc. Decoding video signals at high speed using a memory buffer
US6128726A (en) * 1996-06-04 2000-10-03 Sigma Designs, Inc. Accurate high speed digital signal processor
US5963267A (en) * 1996-09-20 1999-10-05 Thomson Consumer Electronics, Inc. Delay correction circuit
US5982408A (en) * 1997-04-10 1999-11-09 Lexmark International, Inc. Method and apparatus for HSYNC synchronization
US6687770B1 (en) 1999-03-08 2004-02-03 Sigma Designs, Inc. Controlling consumption of time-stamped information by a buffered system
US6654956B1 (en) 2000-04-10 2003-11-25 Sigma Designs, Inc. Method, apparatus and computer program product for synchronizing presentation of digital video data with serving of digital video data
US7961559B2 (en) * 2003-11-13 2011-06-14 International Business Machines Corporation Duty cycle measurement circuit for measuring and maintaining balanced clock duty cycle
US7400555B2 (en) * 2003-11-13 2008-07-15 International Business Machines Corporation Built in self test circuit for measuring total timing uncertainty in a digital data path
US20070103141A1 (en) * 2003-11-13 2007-05-10 International Business Machines Corporation Duty cycle measurment circuit for measuring and maintaining balanced clock duty cycle
KR100582391B1 (ko) * 2004-04-08 2006-05-22 주식회사 하이닉스반도체 반도체 소자에서의 지연 요소의 지연 검출 장치 및 방법
US7587640B2 (en) * 2005-09-27 2009-09-08 Agere Systems Inc. Method and apparatus for monitoring and compensating for skew on a high speed parallel bus
WO2007037340A1 (ja) * 2005-09-28 2007-04-05 Nec Corporation 位相差測定装置及び位相比較回路の調整方法
EP1950577A3 (fr) * 2007-01-29 2012-01-11 Stmicroelectronics Sa Procede de verification de l'integrite d'un arbre d'horloge
CA2675010A1 (en) * 2007-03-30 2008-10-23 Mitsubishi Electric Corporation Synchrophasor measuring device and inter-bus-line phase angle difference measurement unit using the same
JP2009130442A (ja) * 2007-11-20 2009-06-11 Fujitsu Component Ltd 信号伝送システム及びその制御方法
US20150102943A1 (en) * 2013-10-10 2015-04-16 Datang Nxp Semiconductors Co., Ltd. Daisy-chain communication bus and protocol
US20160080138A1 (en) * 2014-09-17 2016-03-17 Telefonaktiebolaget L M Ericsson (Publ) Method and apparatus for timing synchronization in a distributed timing system
US11256286B1 (en) 2020-12-28 2022-02-22 Samsung Electronics Co., Ltd. Electronic circuit and method for clock skew-calibration

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3681693A (en) * 1970-11-27 1972-08-01 Rca Corp Measurement of maximum dynamic skew in parallel channels
US4595953A (en) * 1984-10-31 1986-06-17 Rca Corporation Television receiver having character generator with burst locked pixel clock and correction for non-standard video signals
EP0225396B1 (de) * 1985-12-12 1990-09-26 Deutsche ITT Industries GmbH Digitale Phasenmesschaltung
US4772937A (en) * 1987-03-31 1988-09-20 Rca Licensing Corporation Skew signal generating apparatus for digital TV
US4814879A (en) * 1987-08-07 1989-03-21 Rca Licensing Corporation Signal phase alignment circuitry
US4926115A (en) * 1988-12-19 1990-05-15 Ag Communication Systems Corporation Unique phase difference measuring circuit
US5138320A (en) * 1990-11-14 1992-08-11 Zenith Electronics Corporation Skew code generator for measuring pulses width using a delay line

Also Published As

Publication number Publication date
SG92592A1 (en) 2002-11-19
KR100272626B1 (ko) 2000-11-15
EP0575933A1 (en) 1993-12-29
KR940001693A (ko) 1994-01-11
DE69310030T2 (de) 1997-08-14
JPH0698354A (ja) 1994-04-08
DE69310030D1 (de) 1997-05-28
CN1082296A (zh) 1994-02-16
EP0575933B1 (en) 1997-04-23
FI932954A (fi) 1993-12-27
FI932954A0 (fi) 1993-06-24
CN1045146C (zh) 1999-09-15
ES2100395T3 (es) 1997-06-16
US5309111A (en) 1994-05-03

Similar Documents

Publication Publication Date Title
FI107975B (fi) Laite vinovääristymäajoitusvirheiden mittaamiseksi
US5046190A (en) Pipeline image processor
US4501016A (en) Device for the dynamic adjustment of a black/white discrimination threshold for the processing of images containing grey values
KR100363816B1 (ko) 클록이상검출기 및 클록이상 검출장치
US5097490A (en) Apparatus and method for improving the resolution with which a test signal is counted
KR970025148A (ko) 엠펙 시스템 복호기를 위한 시스템 타임 클럭의 오차 검출회로
US4570126A (en) FM Demodulator using interpolation to approximate zero crossings
US5412311A (en) System for unambiguously determining the phase of an input signal of relative to a clock reference signal
US3710081A (en) System for computing the average of successive traffic measurements
GB1498630A (en) Pattern counting system using line scanning
US4786893A (en) Method and apparatus for generating RGB color signals from composite digital video signal
US4578666A (en) Method of comparing data with asynchronous timebases
US4924314A (en) Semiconductor device containing video signal processing circuit
NL9401450A (nl) Signaalkeuzeinrichting.
SU369567A1 (ru) УСТРОЙСТВО дл ОБНАРУЖЕНИЯ И ИСПРАВЛЕНИЯ ОШИБОК В СИСТЕМЕ ОСТАТОЧНЫХ КЛАССОВ
JPH04285815A (ja) ロータリエンコーダの位置カウンタ回路
JP2803066B2 (ja) 周期性パターンの検査装置
JP2582786Y2 (ja) エンコーダカウンタ
JPH01204526A (ja) 量子化ノイズの抑制方法および回路
JPH01244580A (ja) デジタル信号処理装置
JPH06290294A (ja) バーコード読取回路
SU1270781A1 (ru) Устройство дл распознавани контуров изображений объектов
SU1288687A1 (ru) Цифровой дискриминатор
SU531158A1 (ru) Устройство дл обработки и сжати информации
SU608167A1 (ru) Анализатор случайных процессов