EP0036494A2 - Integrierte MOS-Halbleiterschaltung - Google Patents

Integrierte MOS-Halbleiterschaltung Download PDF

Info

Publication number
EP0036494A2
EP0036494A2 EP81101324A EP81101324A EP0036494A2 EP 0036494 A2 EP0036494 A2 EP 0036494A2 EP 81101324 A EP81101324 A EP 81101324A EP 81101324 A EP81101324 A EP 81101324A EP 0036494 A2 EP0036494 A2 EP 0036494A2
Authority
EP
European Patent Office
Prior art keywords
substrate bias
clock generator
voltage
circuit
generator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
EP81101324A
Other languages
English (en)
French (fr)
Other versions
EP0036494B1 (de
EP0036494A3 (en
Inventor
Kurt Dr. Hoffmann
Dieter Dipl.-Ing. Kantz
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Siemens Corp
Original Assignee
Siemens AG
Siemens Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG, Siemens Corp filed Critical Siemens AG
Publication of EP0036494A2 publication Critical patent/EP0036494A2/de
Publication of EP0036494A3 publication Critical patent/EP0036494A3/de
Application granted granted Critical
Publication of EP0036494B1 publication Critical patent/EP0036494B1/de
Expired legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is DC
    • G05F3/10Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/205Substrate bias-voltage generators

Definitions

  • the invention relates to a monolithically integrated digital semiconductor circuit with capacitively controlled field-effect transistors and with a clock generator which supplies the clock pulses required for controlling the operation of the actual digital semiconductor circuit, in which supply connections to which the actual digital semiconductor circuit together with the clock generator acted upon by a potential supplied by a DC voltage source receiving semiconductor plates are provided and with at least one conductive connection to the actual digital semiconductor circuit and to the clock generator.
  • digital semiconductor circuits often require not only two operating potentials but also a further operating potential which is used to produce a substrate bias lying between the rear side of the semiconductor die and the circuit parts on the front side thereof. If a clock is then provided in the circuit, it should be in the interest of avoiding destruction the integrated semiconductor circuit of the clock generator can only be switched on after the substrate bias voltage V BB has been built up. Furthermore, many digital circuits, for example dynamic memories, are interested in an auxiliary voltage V z which exceeds the voltage difference between the two connections of the semiconductor body being available, in particular if the circuit is provided with varactor capacitors to be charged. It is an object of the invention to provide a suitable circuit option.
  • an oscillator for controlling a substrate bias generator and this for controlling the clock generator is provided in such a way that the clock generator only comes into operation after the substrate bias voltage V BB has been completed .
  • This is done in particular by means of a converter which acts as a comparator and which activates the clock generator when the final value of the substrate bias is reached.
  • said oscillator is provided for controlling a voltage multiplication circuit which supplies an additional further operating potential V Z , for example a voltage doubling circuit.
  • This further operating potential is preferably used to apply MOS capacitors, that is to say the said varactor capacitors, which are used, for example, as storage capacitors.
  • MOS capacitors that is to say the said varactor capacitors, which are used, for example, as storage capacitors.
  • it can also form the second operating potential required to operate the actual integrated digital circuit ES instead of V cc .
  • the two supply connections of the semiconductor chip receiving the circuit are supplied with the operating potentials V CC and G ND , which are then supplied to the individual circuit parts in the manner shown in the drawing.
  • the presentation of the cable routes has not been carried out.
  • the following circuit parts are also provided:
  • the voltage multiplier is SV, the substrate bias generator SE.
  • a clocked substrate bias generator SE in which an oscillator 0 is provided as a clock generator, is described in DE-OS 28 12 378 (title: “Semiconductor circuit with at least two field-effect transistors combined in a semiconductor crystal” (VPA 78 P 1043)).
  • the circuit of a substrate bias generator shown in Fig. 1 of this OS can be applied directly.
  • the clock generator TG which is responsible for the actual integrated digital semiconductor circuit ES is in turn supplied with rectangular pulses from an external pulse source via an input TE. It has the task of operating the actual Lichen digital semiconductor circuit to derive necessary clock signals from the primary pulses obtained via the input TE.
  • the supply potentials V CC and G ND are provided both for the clock generator TG and for the substrate bias generator SE, which incidentally also applies to the converter provided between the two.
  • This converter or converter U is also supplied by the two operating potentials V 00 and G ND . It has the task of emitting an activation signal to the clock generator TG as soon as the substrate bias voltage supplied by the substrate bias generator SE is fully built up. It is therefore the purpose of the voltage supplied by the converter V to only start the clock generator TG when the substrate bias voltage V BB has reached its desired value.
  • the converter U thus acts as a comparator and can be given, for example, by a differential amplifier. The presence of the converter U prevents the actual digital semiconductor circuit ES, for example a semiconductor memory, from being put into operation before the substrate bias is built up and the short-circuit current which then occurs being damaged.
  • the circuit principle described there can also be used for DC voltage multipliers with a different integer ratio between input and output voltage.
  • the oscillator provided there can easily be replaced by the clock oscillator 0 provided to supply the substrate bias generator SE.
  • the task of the voltage multiplier SV is to generate an increased operational DC voltage required for operating the actual digital semiconductor circuit ES, as is required, for example, for charging storage capacities.
  • the output of the voltage multiplier SV is connected to the ground potential G ND via a limiter circuit BS. It is also connected directly to a further supply input of the actual digital semiconductor circuit ES and leads the increased additional operating potential U z required for operating selected circuit parts, for example for charging storage capacitors.
  • the substrate bias V BB which is provided by the substrate bias generator SE, on the other hand, benefits all the circuit parts provided in the semiconductor die.
  • the actual operating potential V CC is made available to the circuit parts 0, SE, U, TG and SV. It also serves as the main operating potential for the actual integrated circuit ES. The same applies to the reference potential G ND .
  • the limiter circuit BS can consist, for example, of two or more MOS field-effect transistors t connected in series, which are connected as resistors by connecting their gates to their drains.
  • the source of the last of these transistors t is at the reference potential G ND .
  • the number of transistors t lying in series depends on the number of field effect transistors connected in series in the voltage multiplication circuit SV with respect to the two operating potentials V CC and G ND .
  • the transistors t can also be connected as diodes in the reverse direction.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Abstract

Bei monolithisch integrierten digitalen Halbleiterschaltungen auf MOS-Basis mit einem Taktgeber und zwei durch je ein extern zugeführtes Betriebspotential beaufschlagten Versorgungsanschlüssen ist es wünschenswert, wenn der Taktgeber erst nach dem Aufbau der Substratvorspannung aktiviert wird. Die Erfindung befaßt sich mit der Aufgabe, eine hierzu geeignete Schaltung anzugeben.
Die Erfindung betrifft eine integrierte MOS-Schaltung der genannten Art, bei der durch je ein von einer Gleichspannungsquelle geliefertes Betriebspotential beaufschlagte Versorgungsanschlüsse mit wenigstens je einer leitenden Verbindung an die eigentliche digitale Halbleiterschaltung (ES) und an den Taktgeber (TG) gelegt sind, wobei erfindungsgemäß ein Oszillator (O) zur Steuerung eines Substratvorspannungsgenerators (SE) vorgesehen ist. Dieser Substratvorspannungsgenerator hat neben dem Aufbau der Substratvorspannung die Aufgabe, den Betrieb des Taktgebers (TG) so zu steuern, daß die Aktivierung des Taktgebers (TG) erst nach Vollendung des Aufbaus der Substratvorspannung (VBB) erfolgt.

Description

  • Die Erfindung betrifft eine monolithisch integrierte digitale Halbleiterschaltung mit kapazitiv gesteuerten Feldeffekttransistoren sowie mit einem die zur Steuerung des Betriebs der eigentlichen digitalen Halbleiterschaltung erforderlichen Taktimpulse liefernden Taktgeber, bei der durch je ein von einer Gleichspannungsquelle geliefertes Potential beaufschlagte Versorgungsanschlüsse an dem die eigentliche digitale Halbleiterschaltung samt dem Taktgeber aufnehmenden Halbleiterplättchen vorgesehen und mit wenigstens je einer leitenden Verbindung an die eigentliche digitale Halbleiterschaltung und an den Taktgeber gelegt sind.
  • Nun sind bei digitalen Halbleiterschaltungen häufig nicht nur zwei Betriebspotentiale sondern noch ein weiteres Betriebspotential erforderlich, das zur Erzeugang einer zwischen der Rückseite des Halbleiterplättchens und den Schaltungsteilen an der Vorderseite desselben liegenden Substratvorspannung gebraucht wird. Ist bei der Schaltung dann ein Taktgeber vorgesehen, so soll im Interesse der Vermeidung einer Zerstörung der integrierten Halbleiterschaltung der Taktgeber erst nach dem Aufbau der Substratvorspannung VBB eingeschaltet werden. Ferner ist man bei vielen Digitalschaltungen, z.B. bei dynamischen Speichern, daran interessiert, daß eine die zwischen den beiden Anschlüssen des Halbleiterkörpers liegende Spannungsdifferenz übertreffende Hilfsspannung Vz zur Verfügung steht, insbesondere dann, wenn die Schaltung mit aufzuladenden Varaktorkondensatoren versehen ist. Es ist nun Aufgabe der Erfindung, eine geeignete Schaltungsmöglichkeit anzugeben.
  • Erfindungsgemäß ist vorgesehen, daß ein Oszillator zur Steuerung eines Substratvorspannungsgenerators und dieser zur Steuerung des Taktgebers derart vorgesehen ist, daß der Taktgeber erst nach Vollendung des Aufbaus der Substratvorspannung VBB in Tätigkeit tritt. Dies geschieht insbesondere unter Vermittlung eines als Komparator wirkenden Umformers, der mit dem Erreichen des Endwertes der Substratvorspannung den Taktgeber aktiviert.
  • Gemäß einer weiteren Ausbildung der Erfindung ist der besagte Oszillator zur Steuerung einer - ein zusätzliches weiteres Betriebspotential VZ liefernden -Spannungsvervielfachungsschaltung , z.B. einer Spannungsverdopplungsschaltung, vorgesehen. Dieses weitere Betriebspotential dient vorzugsweise zur Beaufschlagung von MOS-Kondensatoren, also den besagten Varaktorkondensatoren, die z.B. als Speicherkondensatoren eingesetzt sind. Sie kann aber auch das zum Betrieb der eigentlichen integrierten Digitalaschaltung ES benötigte zweite Betriebspotential anstelle von Vcc bilden.
  • Es kann vorteilhaft sein, wenn die Substratvorspannung VBB und/oder die vom Spannungsvervielfacher SV gelieferte Spannung VZ unter Vermittlung eines Regelkreises stabilisiert wird.
  • Eine der Erfindung entsprechende integrierte digitale Halbleiterschaltung ist im Blockschaltbild in der Zeichnung dargestellt. Auf diese soll nun eingegangen werden.
  • Die beiden Versorgungsanschlüsse des die Schaltung aufnehmenden Halbleiterplättchens sind mit den Betriebspotentialen VCC und GND beaufschlagt, die dann den einzelnen Schaltungsteilen in der aus der Zeichnung ersichtlichen Weise zugeführt werden. Von der Darstellung der Leitungswege ist dabei abgesehen worden. Als Schaltungsteile sind, neben der eigentlichen digitalen Halbleiterschaltung ES, noch vorgesehen:
  • Ein durch die von den beiden Betriebspotentialen VCC und GND (= Bezugspotential = Masse) gegeben Betriebsspannung beaufschlagter Oszillator 0, der insbesondere als RC-Oszillator ausgebildet ist. Er liefert periodische Rechteckimpulse gleicher Amplitude, die zur Steuerung des Substratvorspannungserzeugers und des Spannungsvervielfachers, z.B. Spannungsverdopplers dienen. Der Spannungsvervielfacher ist mit SV, der Substratvorspannungsgenerator mit SE bezeichnet.
  • Ein getakteter Substratvorspannungserzeuger SE, bei dem ein Oszillator 0 als Taktgeber vorgesehen ist, ist aus der DE-OS 28 12 378 (Titel:"Halbleiterschaltung mit mindestens zwei in einem Halbleiterkristall vereinigten Feldeffekttransistoren" (VPA 78 P 1043)) beschrieben. Die in Fig. 1 dieser OS dargestellte Schaltung eines Substratvorspannungserzeugers kann unmittelbar angewendet werden.
  • Der für die eigentliche integrierte digitale Halbleiterschaltung ES zuständige Taktgeber TG wird seinerseits über einen Eingang TE mit Rechteckimpulsen von einer externen Impulsquelle her beaufschlagt. Er hat die Aufgabe, die zum Betrieb der eigentlichen digitalen Halbleiterschaltung erforderlichen Taktsignale aus den über den Eingang TE erhaltenen Primärimpulsen abzuleiten. Sowohl für den Taktgeber TG als auch für den Substratvorspannungsgenerator SE sind die Versorgungspotentiale VCC und GND vorgesehen, was übrigens auch für den zwischen beiden vorgesehenen Umformer gilt..
  • Dieser Umformer oder Umwandler U wird ebenfalls durch die beiden Betriebspotentiale V00 und GND versorgt. Er hat die Aufgabe, an den Taktgeber TG ein Aktivierungssignal abzugeben, sobald die vom Substratvorspannungsgenerator SE gelieferte Substratvorspannung voll aufgebaut ist. Somit ist es Zweck der vom Umwandler V gelieferten Spannung, erst dann den Taktgeber TG in Betrieb zu setzen, wenn die Substratvorspannung VBB ihren Sollwert erreicht hat. Der Umwandler U wirkt somit als Komparator und kann z.B. durch einen Differenzverstärker gegeben sein. Durch die Anwesenheit des Umwandlers U wird vermieden, daß die eigentliche digitale Halbleiterschaltung ES, z.B. ein Halbleiterspeicher, vor dem Aufbau der Substratvorspannung in Betrieb gesetzt und den dann auftretenden Kurzschlußstrom beschädigt wird.
  • Ein getakteter Spannungsverdoppler SV ist in der DE-OS 28 11 418 (Titel: "Taktgesteuerter Gleichspannungswandler" (= VPA 78 P 1069)) beschrieben. Das dort beschriebene Schaltungsprinzip läßt sich auch Gleichspannungsvervielfacher mit einem anderen ganzzahligen Verhältnis zwischen Eingangs- und Ausgangsspannung verwenden. Der dort vorgesehene Oszillator kann ohne weiteres durch den zur Versorgung des Substratvorspannungsgenerators SE vorgesehenen Taktosillator 0 ersetzt werden. Aufgabe des Spannungsvervielfachers SV ist es, eine zum Betrieb der eigentlichen digitalen Halbleiterschaltung ES benötigte erhöhte Betriebsgleichspannung zu erzeugen, wie sie z.B. zum Aufladen von Speicherkapazitäten benötigt wird.
  • Der Ausgang des Spannungsvervielfachers SV ist über eine Begrenzerschaltung BS an das Massenpotential GND gelegt. Er ist außerdem unmittelbar an einen weiteren Versorgungseingang der eigentlichen digitaöen Halbleiterschaltung ES geschaltet und führt das zum Betrieb auserwählter Schaltungsteile, z.B. zum Aufladen von Speicherkondensatoren, benötigte erhöhte zusätzliche Betriebspotential Uz.
  • Die Substratvorspannung VBB, die vom Substratvorspannungsgenerator SE zur Verfügung gestellt wird, kommt hingegen allen im Halbleiterplättchen vorgesehenen Schaltungsteilen zugute. Das eigentliche Betriebspotential VCC ist, wie bereits festgestellt, den Schaltungsteilen 0, SE, U, TG und SV zur Verfügung gestellt. Es dient außerdem als Hauptbetriebspotential für die eigentliche integrierte Schaltung ES. Dasselbe gilt für das Bezugspotential GND.
  • Die Begrenzerschaltung BS kann z.B. aus zwei oder mehreren hintereinandergeschalteten MOS-Feldeffekttransistoren t bestehen, die durch Verbindung ihrer Gates mit ihren Drains als Widerstände geschaltet sind. Die Source des letzten dieser Transistoren t liegt am Bezugspotential GND. Die Anzahl der in Reihe liegenden Transistoren t richtet sich nach der Anzahl der in der Spannungsvervielfachungsschaltung SV bezüglich der beiden Betriebspotentiale VCC und GND hintereinandergeschalteten Feldeffekttransistoren. Die Transistoren t können übrigens auch als in Sperrichtung liegende Dioden geschaltet sein.

Claims (7)

1. Monolithisch integrierte digitale Halbleiterschaltung mit kapazitiv gesteuerten Feldeffekttransistoren sowie mit einem die zur Steuerung des Betriebes der eigentlichen digitalen Halbleiterschaltung erforderlichen Taktimpulse liefernden Taktgeber, bei der durch je ein von einer Gleichspannungsquelle geliefertes Potential (VCC, GND) beaufschlagte Versorgungsanschlüsse an dem die eigentliche digitale Halbleiterschaltung (ES) samt dem Taktgeber (TG) aufnehmenden Halbleiterplättchen vorgesehen und mit wenigstens je einer leitenden Verbindung an die eigentliche digitale Halbleiterschaltung (ES) und an den Taktgeber (TG) gelegt sind, dadurch gekennzeichnet, daß ein Oszillator (0) zur Steuerung eines Substratvorspannungsgenerators (SE) und dieser zur Steuerung des Taktgebers (TG) derart vorgesehen ist, daß der Taktgeber (TG) erst nach Vollendung des Aufbaus der Substratvorspannung (VBB) in Tätigkeit tritt.
2. Monolithisch integrierte Schaltung nach Anspruch 1, dadurch gekennzeichnet, daß zwischen dem die Substratvorspannung (VBB) liefernden Ausgang des Substratvorspannungserzeugers (SE) und einem der Aktivierung des Taktgebers (TG) dienenden Eingang desselben ein als Komparator wirkender Umformer (U) derart vorgesehen ist, daß der Umformer (U) mit Vollendung des Aufbaus der Substratvorspannung (VBB) ein Aktivierungssignal an den Taktgeber (TG) abgibt.
3. Monolithisch integrierte Schaltung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß der Oszillator (0) zur Steuerung einer ein zusätzliches Betriebspotential (VZ) liefernden Spannungsvervielfachungsschaltung (SV) vorgesehen ist.
4. Monolithisch integrierte Schaltung nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß der das erhöhte Betriebspotential (V ) liefernde Ausgang der Spannungsvervielfachungsschaltung (SV) über eine Begrenzerschaltung (BS) an das Bezugspotential GND, das von dem einen Anschluß des die Schaltung aufnehmenden Halbleiterkörpers geliefert wird, gelegt ist.
5. Monolithisch integrierte Schaltung nach Anspruch 4, dadurch gekennzeichnet, daß die Begrenzerschaltung (BS) aus in Serie liegenden MOS-Feldeffekttransistoren (t) besteht, die in gleicher Weise als Widerstände geschaltet sind.
6. Monolithisch integrierte Schaltung nach Anspruch 4, dadurch gekennzeichnet, daß die Begrenzerschaltung (BS) aus in Serie liegenden MOS-Feldeffekttransistoren (t) besteht, die in gleicher Weise als in Sperrichtung liegende Dioden geschaltet sind.
7. Monolithisch integrierte Schaltung nach einem der Ansprüche 4 bis 6, dadurch gekennzeichnet, daß die vom Spannungsvervielfacher (SV) gelieferte Spannung (Vz) und/oder die vom Substratvorspannungsgenerator (SE) gelieferte Spannung (VBB) stabilisiert ist.
EP81101324A 1980-03-11 1981-02-24 Integrierte MOS-Halbleiterschaltung Expired EP0036494B1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19803009303 DE3009303A1 (de) 1980-03-11 1980-03-11 Monolithisch integrierte digitale halbleiterschaltung
DE3009303 1980-03-11

Publications (3)

Publication Number Publication Date
EP0036494A2 true EP0036494A2 (de) 1981-09-30
EP0036494A3 EP0036494A3 (en) 1981-11-25
EP0036494B1 EP0036494B1 (de) 1984-07-25

Family

ID=6096869

Family Applications (1)

Application Number Title Priority Date Filing Date
EP81101324A Expired EP0036494B1 (de) 1980-03-11 1981-02-24 Integrierte MOS-Halbleiterschaltung

Country Status (4)

Country Link
US (1) US4454431A (de)
EP (1) EP0036494B1 (de)
JP (1) JPS56142663A (de)
DE (2) DE3009303A1 (de)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0175152A3 (de) * 1984-08-21 1986-11-20 Lattice Semiconductor Corporation Verfahren und Apparat um ein "Latchup Effekt" in einem CMOS-Kreis zu verhindern
EP0217065A1 (de) * 1985-08-26 1987-04-08 Siemens Aktiengesellschaft Integrierte Schaltung in komplementärer Schaltungstechnik mit einem Substratvorspannungs-Generator

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0618249B2 (ja) * 1984-10-17 1994-03-09 富士通株式会社 半導体集積回路
US4794278A (en) * 1987-12-30 1988-12-27 Intel Corporation Stable substrate bias generator for MOS circuits
KR950002015B1 (ko) * 1991-12-23 1995-03-08 삼성전자주식회사 하나의 오실레이터에 의해 동작되는 정전원 발생회로
CN105024674B (zh) * 2015-03-13 2018-06-12 苏州迈瑞微电子有限公司 一种异步复位装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3794862A (en) * 1972-04-05 1974-02-26 Rockwell International Corp Substrate bias circuit
US3838357A (en) * 1973-10-25 1974-09-24 Honeywell Inf Systems Apparatus for using start-up of a crystal oscillator to synchronize power turn-on in various portions of a system
IT1073440B (it) * 1975-09-22 1985-04-17 Seiko Instr & Electronics Circuito elevatore di tensione realizzato in mos-fet
US4030084A (en) * 1975-11-28 1977-06-14 Honeywell Information Systems, Inc. Substrate bias voltage generated from refresh oscillator
US4142114A (en) * 1977-07-18 1979-02-27 Mostek Corporation Integrated circuit with threshold regulation
DE2812378C2 (de) * 1978-03-21 1982-04-29 Siemens AG, 1000 Berlin und 8000 München Substratvorspannungsgenerator für integrierte MIS-Schaltkreise
JPS5525220A (en) * 1978-08-11 1980-02-22 Oki Electric Ind Co Ltd Substrate bias generation circuit
US4229667A (en) * 1978-08-23 1980-10-21 Rockwell International Corporation Voltage boosting substrate bias generator
JPS5951750B2 (ja) * 1978-11-24 1984-12-15 富士通株式会社 基板バイアス発生回路
US4296340A (en) * 1979-08-27 1981-10-20 Intel Corporation Initializing circuit for MOS integrated circuits

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0175152A3 (de) * 1984-08-21 1986-11-20 Lattice Semiconductor Corporation Verfahren und Apparat um ein "Latchup Effekt" in einem CMOS-Kreis zu verhindern
EP0217065A1 (de) * 1985-08-26 1987-04-08 Siemens Aktiengesellschaft Integrierte Schaltung in komplementärer Schaltungstechnik mit einem Substratvorspannungs-Generator

Also Published As

Publication number Publication date
JPH0213821B2 (de) 1990-04-05
DE3009303A1 (de) 1981-09-24
EP0036494B1 (de) 1984-07-25
US4454431A (en) 1984-06-12
JPS56142663A (en) 1981-11-07
EP0036494A3 (en) 1981-11-25
DE3164950D1 (de) 1984-08-30

Similar Documents

Publication Publication Date Title
DE68910597T2 (de) Ausgangsspannungs-Regulierung eines Spannungsvervielfachers.
DE69312305T2 (de) Spannungsbooster, insbesondere für nichtflüchtige Speicher
DE69300055T2 (de) Spannungserhöhungsschaltung des Ladungspumpen-Typs mit Bootstrap-Oszillator.
DE3879804T2 (de) Integrierte halbleiterschaltungsvorrichtung.
EP0389846B1 (de) Spannungsvervielfacherschaltung
DE2541131C2 (de) Schaltungsanordnung zum Konstanthalten der Schaltverzögerung von FET-Inverterstufen in einer integrierten Schaltung
DE69604688T2 (de) Schnelle spannungserhöhungschaltung mit drei zuständen
DE3880735T2 (de) Integrierter CMOS-Kreis mit Substratvorspannungsregler.
DE4130191A1 (de) Konstantspannungsgenerator fuer eine halbleitereinrichtung
DE3921395A1 (de) Strom- und spannungsgeregelte schaltung fuer eeprom-speicherzellen
EP0010137B1 (de) Substratvorspannungs-Generatorschaltung
DE3239432C2 (de)
DE4445750C2 (de) Geregelter Substratvorspannungsgenerator
DE2359647A1 (de) Schaltungsanordnung zur erzeugung einer kompensierten steuerspannung
DE2638638C2 (de) Spannungsversorgungsschaltung für die Ansteuerschaltung einer Flüssigkristallanzeigevorrichtung
DE2130909A1 (de) Ungesaettigte Logikschaltung fuer TTL- und DTL-Schaltungen
DE3042323C2 (de) Schwingkreis
DE10032260A1 (de) Schaltungsanordnung zur Verdoppelung der Spannung einer Batterie
DE2812378C2 (de) Substratvorspannungsgenerator für integrierte MIS-Schaltkreise
EP0036494A2 (de) Integrierte MOS-Halbleiterschaltung
DE2745302C2 (de) Schaltungsanordnung zur Kontrolle der Versorgungsspannung für vorzugsweise integrierte Schaltkreise
DE69805717T2 (de) Ladungspumpen-Spannungsgenerator mit selbstschwingender Steuerschaltung
DE19650149C2 (de) Integrierte Halbleiterschaltung mit Zwischenpotential-Erzeugungsschaltung
DE69113414T2 (de) Integrierte Konstantstromversorgung.
DE3108342C2 (de) Dynamische Schieberegisterschaltung

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

PUAL Search report despatched

Free format text: ORIGINAL CODE: 0009013

AK Designated contracting states

Designated state(s): DE FR GB IT

AK Designated contracting states

Designated state(s): DE FR GB IT

17P Request for examination filed

Effective date: 19811028

ITF It: translation for a ep patent filed
GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Designated state(s): DE FR GB IT

REF Corresponds to:

Ref document number: 3164950

Country of ref document: DE

Date of ref document: 19840830

ET Fr: translation filed
PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed
ITTA It: last paid annual fee
PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: GB

Payment date: 20000211

Year of fee payment: 20

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: FR

Payment date: 20000229

Year of fee payment: 20

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 20000426

Year of fee payment: 20

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Free format text: LAPSE BECAUSE OF EXPIRATION OF PROTECTION

Effective date: 20010223

REG Reference to a national code

Ref country code: GB

Ref legal event code: PE20

Effective date: 20010223