DE68908940T2 - Plastikumhüllung einsetzendes Gehäuse für eine integrierte Schaltung. - Google Patents

Plastikumhüllung einsetzendes Gehäuse für eine integrierte Schaltung.

Info

Publication number
DE68908940T2
DE68908940T2 DE89303680T DE68908940T DE68908940T2 DE 68908940 T2 DE68908940 T2 DE 68908940T2 DE 89303680 T DE89303680 T DE 89303680T DE 68908940 T DE68908940 T DE 68908940T DE 68908940 T2 DE68908940 T2 DE 68908940T2
Authority
DE
Germany
Prior art keywords
chip
integrated circuit
frame
holder plate
recesses
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE89303680T
Other languages
English (en)
Other versions
DE68908940D1 (de
Inventor
Charles Cohn
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AT&T Corp
Original Assignee
American Telephone and Telegraph Co Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by American Telephone and Telegraph Co Inc filed Critical American Telephone and Telegraph Co Inc
Application granted granted Critical
Publication of DE68908940D1 publication Critical patent/DE68908940D1/de
Publication of DE68908940T2 publication Critical patent/DE68908940T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/057Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads being parallel to the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Dispersion Chemistry (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Description

    Technisches Gebiet
  • Die Erfindung betrifft Gehäuse integrierter Schaltungen, die ein Einschlußmittel zum Schutz des integrierten Schaltungschips verwenden.
  • Hintergrund der Erfindung
  • Obwohl bei der Herstellung integrierter Schaltungen die hauptsächliche Aufmerksamkeit derzeit auf für die Herstellung eines integrierten Schaltungschips benötigte Schritte konzentriert ist, ist der Zusammenbau verschiedener Komponenten, einschließlich des Chips, in einem Gehäuse ein kommerziell wesentlicher Prozeß. Nachdem die Herstellung des integrierten Schaltungschips vollständig durchgeführt wurde, ist der Chip auf einem darunterliegenden Material derart zu befestigen, daß er sowohl zweckmäßig handhabbar als auch elektrisch kontaktierbar ist. Bei einer Technologie wird der Chip direkt auf einer gedruckten Schaltungsplatine befestigt. Eine gedruckte Schaltungsplatine ist typischerweise ein dielektrisches Material mit einem metallischen Muster auf wenigstens einer der Hauptoberflächen, wobei ausgewählte Abschnitte des Musters mit geeigneten Abschnitten des Chips elektrisch kontaktiert werden. Bei einer anderen Technologie wird der Chip innerhalb einer Plastikgehäuseaushöhlung befestigt, welche wiederum z.B. auf einer gedruckten Hauptschaltungsplatine befestigt wird. Jedoch werden bei beiden Befestigungstechnologien typischerweise einige Lösungsversuche vorgenommen, um den Chip vor nachteiligen Einflüssen abzuschirmen, d.h. um den Chip gegenüber der Umgebungsatmosphäre abzuschirmen. Keramik ist als Unterlagematerial ebenfalls verwendbar.
  • Ein derartiger Lösungsversuch setzt einen Klecks Epoxidharz über dem Chip ein. Ein weiterer Lösungsversuch verwendet eine Plastikabdeckung, die über den Chip geklebt wird. Beide Lösungsversuche haben unglücklicherweise Nachteile. Die Nachteile des Epoxidharzkleckses beinhalten eine Tendenz des Epoxidharzes, sich unregelmäßig über die den Chip umgebende Oberfläche auszubreiten, d.h. das Epoxidharz fließt, und weder die Richtung noch das Ausmaß des fließens sind präzise steuerbar. Zusätzlich ist, wie leicht einzusehen ist, die Dicke des Epoxidharzes über dem Chip nicht präzise steuerbar. Die Verwendung von Plastikabdeckungen vermeidet diese beiden Nachteile, ist aber aufgrund der Natur der benötigten Zusammenbauschritte in der Realisierung kostenaufwendiger als der Epoxidharzklecks. Darüber hinaus sollte die Abdeckung, nachdem diese an ihrem Ort festgeklebt wurde, auf Undichtigkeit geprüft werden, um sicherzustellen, daß zerstörende Verschmutzungen nicht in die Abdeckung eintreten und den Chip beschädigen, da keine dichtende Abschirmung zwischen der Kappe und dem darunter liegenden Material vorhanden ist.
  • Ein Gehäuse einer integrierten Schaltung mit einer Halterplatte mit einem metallischen Muster auf wenigstens einer Hauptoberfläche, einem auf der Platte befestigten und mit dem metallischen Muster elektrisch kontaktierten, integrierten Schaltungschip, einem auf der Platte montierten und den Chip umgebenden Rahmen und einem Einschlußmittel in dem Rahmen, wobei das Einschlußmittel den Chip gegenüber der Umgebungsatmosphäre abdichtet, ist aus der CH-B-619 333 bekannt.
  • Zusammenfassung der Erfindung
  • Gemäß der Erfindung wird ein Gehäuse einer integrierten Schaltung mit einer Halterplatte mit einer Vielzahl von Ausnehmungen, mit einem auf der Platte befestigten und mit ausgewählten Abschnitten der Platte elektrisch kontaktierten integrierten Schaltungschip, einem Rahmen mit einer Vielzahl von Arretierstiften, wobei der Rahmen mit den Arretierstiften in den Ausnehmungen an der Platte befestigt ist und den Chip umgibt, und mit einem Einschlußmittel bzw. einem Einbettungs- oder Umhüllungsmittel, das den Chip in dem Rahmen gegenüber der umgebenden Atmosphäre abdichtet, bereitgestellt. Die Halterplatte kann eine bedruckte Schaltungsplatine oder ein keramisches Substrat sein.
  • Figurenbeschreibung
  • Fig. 1 ist eine Querschnittsdarstellung eines Gehäuses einer integrierten Schaltung gemäß der Erfindung und
  • Fig. 2 ist eine perspektivische Darstellung eines beispielhaften Plastikrahmens gemäß der Erfindung.
  • Detaillierte Beschreibung
  • Ein beispielhaftes Gehäuse ist in der Querschnittsdarstellung in Fig. 1 gezeigt. Zum Zwecke der Klarheit sind die Elemente des Gehäuses nicht maßstabgerecht gezeichnet. Dargestellt sind eine Halterplatte 1, ein integrierter Schaltungschip 3, eine Vielzahl elektrischer Leitungen 5 zwischen der Halterplatte und dem Chip und ein Einschlußmittelrahmen 7. Innerhalb des Einschlußmittelrahmens ist ein Einschlußmittel 9 angeordnet. Die Halterplatte hat eine Vielzahl von Ausnehmungen 11, und der Rahmen hat eine Vielzahl von Arretierstiften 13, die in die Ausnehmungen passen. Typische Halterplatten sind bedruckte Schaltungsplatinen oder keramische Substrate.
  • Nach dem Befestigen und Drahtbonden des Chips auf beispielsweise einer bedruckten Schaltungsplatine unter Verwendung bekannter Techniken wird der Einschlußmittelrahmen unter Verwendung von für Fachleuten auf diesem Gebiet bekannten Techniken auf der bedruckten Schaltungsplatine befestigt, und das Einschlußmittel, z.B. flüssiges Epoxidharz, wird über den Chip gegeben, bis es ungefähr den Pegel des Oberteils des Rahmens annimmt, oder bis der Chip in geeigneter Weise gegenüber der Atmosphäre abgedichtet ist.
  • Die präzise Positionierung des Einschlußmittelrahmens auf der bedruckten Schaltungsplatine wird durch die Vielzahl der Ausnehmungen, die die Vielzahl an Arretierstiften an dem Einschlußmittelrahmen aufnehmen können, d.h. die zu diesen passen, erreicht.
  • Auf der den Arretierstiften gegenüberliegenden Seite des Rahmens ist erwünschterweise eine Vielzahl an Erhöhungen vorgesehen, die für einen Luftspalt zwischen dem Einschlußmittel und der Hauptplatine, auf welcher das Gehäuse befestigt wird, sorgen. Das Gehäuse wird mit dem Chip und Einschlußmitteloberfläche zur Platine gekehrt befestigt. Der aufgrund des durch die Erhöhungen bewirkten Abstands erzeugte Luftspalt erleichtert das Reinigen unterhalb des Gehäuses, falls dies nötig wird.
  • Das für den Rahmen verwendete Material ist nicht kritisch, und ein Fachmann auf diesem Gebiet ist leicht in der Lage, ein geeignetes Material auszuwählen. Ein beispielhaftes Material ist ein Hochtemperaturkunststoff, wie Polyphenylensulfid.
  • Fig. 2 zeigt eine perspektivische Darstellung eines erfindungsgemäßen Plastikrahmens, der die Vielzahl an Arretierstiften 13 und eine Vielzahl der beschriebenen sphärischen Erhöhungen 17 zeigt.

Claims (4)

1. Gehäuse einer integrierten Schaltung mit einer Halterplatte mit einem metallischen Muster auf wenigstens einer Hauptoberfläche und einer Vielzahl von Ausnehmungen, einem auf der Platte befestigten integrierten Schaltungschlp, einer Vielzahl elektrischer Zuleitungen von dem Chip zu dem metallischen Muster auf der Halterplatte, einem Einschlußmittelrahmen, der den Chip umgibt und eine Vielzahl an Arretierstiften in den Ausnehmungen hat, und einem innerhalb des Einschlußmittelrahmens angeordnetem den Chip von der Umgebungsatmosphäre abdichtenden Einschlußmittel.
2. Gehäuse nach Anspruch 1,
in welchem die Halterplatte eine bedruckte Schaltungsplatine umfaßt.
3. Gehäuse nach Anspruch 1,
in welchem die Halterplatte ein keramisches Substrat umfaßt.
4. Gehäuse nach Anspruch 1,
in welchem das Einschlußmittel eine Oberfläche hat, die ungefähr auf dem Niveau der Oberfläche des Rahmens liegt.
DE89303680T 1988-04-21 1989-04-13 Plastikumhüllung einsetzendes Gehäuse für eine integrierte Schaltung. Expired - Fee Related DE68908940T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US07/184,214 US4916522A (en) 1988-04-21 1988-04-21 Integrated circuit package using plastic encapsulant

Publications (2)

Publication Number Publication Date
DE68908940D1 DE68908940D1 (de) 1993-10-14
DE68908940T2 true DE68908940T2 (de) 1994-01-05

Family

ID=22676012

Family Applications (1)

Application Number Title Priority Date Filing Date
DE89303680T Expired - Fee Related DE68908940T2 (de) 1988-04-21 1989-04-13 Plastikumhüllung einsetzendes Gehäuse für eine integrierte Schaltung.

Country Status (5)

Country Link
US (1) US4916522A (de)
EP (1) EP0338728B1 (de)
JP (1) JPH01315166A (de)
CA (1) CA1301370C (de)
DE (1) DE68908940T2 (de)

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03136267A (ja) * 1989-10-20 1991-06-11 Texas Instr Japan Ltd 半導体装置及びその製造方法
JP2560895B2 (ja) * 1990-07-25 1996-12-04 三菱電機株式会社 Icカードの製造方法およびicカード
US5102829A (en) * 1991-07-22 1992-04-07 At&T Bell Laboratories Plastic pin grid array package
US5539151A (en) * 1992-09-25 1996-07-23 Vlsi Technology, Inc. Reinforced sealing technique for an integrated-circuit package
TW272311B (de) * 1994-01-12 1996-03-11 At & T Corp
US5436203A (en) * 1994-07-05 1995-07-25 Motorola, Inc. Shielded liquid encapsulated semiconductor device and method for making the same
US5787569A (en) * 1996-02-21 1998-08-04 Lucent Technologies Inc. Encapsulated package for power magnetic devices and method of manufacture therefor
US5952716A (en) 1997-04-16 1999-09-14 International Business Machines Corporation Pin attach structure for an electronic package
US6541701B1 (en) 2000-06-30 2003-04-01 Cisco Technology, Inc. Containment fence apparatus and potting method
US7426780B2 (en) * 2004-11-10 2008-09-23 Enpirion, Inc. Method of manufacturing a power module
US7462317B2 (en) * 2004-11-10 2008-12-09 Enpirion, Inc. Method of manufacturing an encapsulated package for a magnetic device
US7256674B2 (en) * 2004-11-10 2007-08-14 Enpirion, Inc. Power module
US7276998B2 (en) * 2004-11-10 2007-10-02 Enpirion, Inc. Encapsulated package for a magnetic device
US8139362B2 (en) * 2005-10-05 2012-03-20 Enpirion, Inc. Power module with a magnetic device having a conductive clip
US8631560B2 (en) * 2005-10-05 2014-01-21 Enpirion, Inc. Method of forming a magnetic device having a conductive clip
US7688172B2 (en) * 2005-10-05 2010-03-30 Enpirion, Inc. Magnetic device having a conductive clip
US8701272B2 (en) 2005-10-05 2014-04-22 Enpirion, Inc. Method of forming a power module with a magnetic device having a conductive clip
KR101391925B1 (ko) * 2007-02-28 2014-05-07 페어차일드코리아반도체 주식회사 반도체 패키지 및 이를 제조하기 위한 반도체 패키지 금형
US8018315B2 (en) 2007-09-10 2011-09-13 Enpirion, Inc. Power converter employing a micromagnetic device
US8133529B2 (en) 2007-09-10 2012-03-13 Enpirion, Inc. Method of forming a micromagnetic device
US7920042B2 (en) * 2007-09-10 2011-04-05 Enpirion, Inc. Micromagnetic device and method of forming the same
US7955868B2 (en) * 2007-09-10 2011-06-07 Enpirion, Inc. Method of forming a micromagnetic device
US7544995B2 (en) * 2007-09-10 2009-06-09 Enpirion, Inc. Power converter employing a micromagnetic device
US7952459B2 (en) * 2007-09-10 2011-05-31 Enpirion, Inc. Micromagnetic device and method of forming the same
JP5081578B2 (ja) * 2007-10-25 2012-11-28 ローム株式会社 樹脂封止型半導体装置
US8541991B2 (en) 2008-04-16 2013-09-24 Enpirion, Inc. Power converter with controller operable in selected modes of operation
US8692532B2 (en) 2008-04-16 2014-04-08 Enpirion, Inc. Power converter with controller operable in selected modes of operation
US9246390B2 (en) * 2008-04-16 2016-01-26 Enpirion, Inc. Power converter with controller operable in selected modes of operation
US8686698B2 (en) * 2008-04-16 2014-04-01 Enpirion, Inc. Power converter with controller operable in selected modes of operation
US8266793B2 (en) * 2008-10-02 2012-09-18 Enpirion, Inc. Module having a stacked magnetic device and semiconductor device and method of forming the same
US8339802B2 (en) * 2008-10-02 2012-12-25 Enpirion, Inc. Module having a stacked magnetic device and semiconductor device and method of forming the same
US8153473B2 (en) * 2008-10-02 2012-04-10 Empirion, Inc. Module having a stacked passive element and method of forming the same
US9054086B2 (en) * 2008-10-02 2015-06-09 Enpirion, Inc. Module having a stacked passive element and method of forming the same
US8698463B2 (en) * 2008-12-29 2014-04-15 Enpirion, Inc. Power converter with a dynamically configurable controller based on a power conversion mode
US9548714B2 (en) 2008-12-29 2017-01-17 Altera Corporation Power converter with a dynamically configurable controller and output filter
US8867295B2 (en) 2010-12-17 2014-10-21 Enpirion, Inc. Power converter for a memory module
JP2013021125A (ja) * 2011-07-11 2013-01-31 Sanken Electric Co Ltd 半導体装置およびその製造方法
JP2014103186A (ja) * 2012-11-19 2014-06-05 Sanken Electric Co Ltd 半導体装置の製造方法、半導体装置
US9509217B2 (en) 2015-04-20 2016-11-29 Altera Corporation Asymmetric power flow controller for a power converter and method of operating the same
KR101740014B1 (ko) 2015-06-15 2017-05-26 주식회사 아이티엠반도체 압력센서장치 및 그 제조방법

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1590767A1 (de) * 1966-11-09 1970-05-06 Telefunken Patent Klimafest gekapselte,druckempfindliche Bauteile der Elektronik und Fernmeldetechnik
GB1397181A (en) * 1973-01-16 1975-06-11 Lucas Electrical Co Ltd Film circuit assemblies
US3909838A (en) * 1973-08-01 1975-09-30 Signetics Corp Encapsulated integrated circuit and method
US3877064A (en) * 1974-02-22 1975-04-08 Amp Inc Device for connecting leadless integrated circuit packages to a printed-circuit board
US3959874A (en) * 1974-12-20 1976-06-01 Western Electric Company, Inc. Method of forming an integrated circuit assembly
US4100675A (en) * 1976-11-01 1978-07-18 Mansol Ceramics Company Novel method and apparatus for hermetic encapsulation for integrated circuits and the like
JPS53106872A (en) * 1977-10-05 1978-09-18 Toray Industries Production of fiber sheet article
CH619333A5 (en) * 1977-11-01 1980-09-15 Faselec Ag Process for covering a flat component with a polymer
JPS5946431A (ja) * 1982-09-09 1984-03-15 Misawa Homes Co Ltd 熱利用装置
JPS59105342A (ja) * 1982-12-08 1984-06-18 Rohm Co Ltd 半導体素子の封止方法
JPS60210858A (ja) * 1984-04-04 1985-10-23 Matsushita Electric Ind Co Ltd フラツトパツケ−ジlsi
JPS6123346A (ja) * 1984-07-11 1986-01-31 Fujitsu Ltd 電子冷却低雑音増幅器
JPH0658939B2 (ja) * 1984-07-20 1994-08-03 株式会社日立製作所 半導体装置
JPS6179237A (ja) * 1984-09-26 1986-04-22 Hitachi Ltd 半導体装置
US4616406A (en) * 1984-09-27 1986-10-14 Advanced Micro Devices, Inc. Process of making a semiconductor device having parallel leads directly connected perpendicular to integrated circuit layers therein
US4658331A (en) * 1985-09-09 1987-04-14 Tektronix, Inc. Mounting an integrated circuit chip to an etched circuit board
US4778641A (en) * 1986-08-11 1988-10-18 National Semiconductor Corporation Method of molding a pin grid array package
US4791075A (en) * 1987-10-05 1988-12-13 Motorola, Inc. Process for making a hermetic low cost pin grid array package

Also Published As

Publication number Publication date
EP0338728A3 (en) 1990-06-13
EP0338728A2 (de) 1989-10-25
EP0338728B1 (de) 1993-09-08
JPH01315166A (ja) 1989-12-20
US4916522A (en) 1990-04-10
CA1301370C (en) 1992-05-19
DE68908940D1 (de) 1993-10-14

Similar Documents

Publication Publication Date Title
DE68908940T2 (de) Plastikumhüllung einsetzendes Gehäuse für eine integrierte Schaltung.
DE69315451T2 (de) Chipträgerpackung für gedruckte Schaltungsplatte, wobei der Chip teilweise eingekapselt ist, und deren Herstellung
DE68928320T2 (de) Randmontierte Packung vom Oberflächen-Montierungstyp, für integrierte Halbleiterschaltungsanordnungen
DE69302521T2 (de) Packungsstruktur eines Drucksensoraufbaus mit Halbleitern
DE69321266T2 (de) Halbleiteranordnung mit Überchipanschlüssen
DE69636335T2 (de) Integrierte Schaltungspackung und Verfahren zu ihrem Zusammenbau
DE69225896T2 (de) Träger für Halbleitergehäuse
DE3022840A1 (de) Gekapselte schaltungsanordnung und verfahren zu ihrer herstellung
DE68910738T2 (de) Hohle Plastikpackung für Halbleiteranordnungen.
DE69209482T2 (de) Elektronikverpackung mit erhöhter Wärmeableitung und Verfahren zu ihrer Herstellung
DE69518935T2 (de) Halbleiterpackung
DE69425733T2 (de) Anordnung und Verfahren zur Reduzierung der Auswirkung des thermischen Zyklus in einer Halbleiterpackung
DE3688164T2 (de) Packung mit einem Substrat und mindestens einem elektronischen Bauelement.
DE19818824B4 (de) Elektronisches Bauelement und Verfahren zu dessen Herstellung
EP0251260A1 (de) Leistungshalbleitermodul
WO2013041288A1 (de) Elektrisches steuergerät mit moldgehäuse
DE202013102632U1 (de) Sensorbaustein
EP0996979B1 (de) Gehäuse für zumindest einen halbleiterkörper
DE69020878T2 (de) In Harz eingekapselte elektronische Gegenstände.
DE9007439U1 (de) Leistungshalbleitermodul mit integrierter Ansteuerungs- und Fehlerschutzplatine
DE69114455T2 (de) Halbleiteranordnung mit Filmträger.
DE1589862A1 (de) Gehaeuse fuer Halbleiterbauelemente
DE4408176A1 (de) Verfahren zur flächen- und höhenkontrollierten Verkapselung von auf einem Substrat angeordneten Bauelementen
DE3512453C2 (de)
DE69600945T2 (de) Arrangement für integrierte Kreise und Methode zur Montierung davon

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8328 Change in the person/name/address of the agent

Free format text: BLUMBACH, KRAMER & PARTNER, 65193 WIESBADEN

8339 Ceased/non-payment of the annual fee