DE2148431C3 - Verfahren zum Herstellen einer Halbleitervorrichtung - Google Patents
Verfahren zum Herstellen einer HalbleitervorrichtungInfo
- Publication number
- DE2148431C3 DE2148431C3 DE2148431A DE2148431A DE2148431C3 DE 2148431 C3 DE2148431 C3 DE 2148431C3 DE 2148431 A DE2148431 A DE 2148431A DE 2148431 A DE2148431 A DE 2148431A DE 2148431 C3 DE2148431 C3 DE 2148431C3
- Authority
- DE
- Germany
- Prior art keywords
- diffusion
- foreign matter
- substrate
- silicon
- oxide film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H10W74/40—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
-
- H10P32/141—
-
- H10P32/171—
-
- H10P95/00—
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/117—Oxidation, selective
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/118—Oxide films
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S252/00—Compositions
- Y10S252/95—Doping agent source material
- Y10S252/951—Doping agent source material for vapor transport
Landscapes
- Formation Of Insulating Films (AREA)
- Element Separation (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP45088967A JPS4926747B1 (enExample) | 1970-10-09 | 1970-10-09 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| DE2148431A1 DE2148431A1 (de) | 1972-04-13 |
| DE2148431B2 DE2148431B2 (de) | 1976-11-04 |
| DE2148431C3 true DE2148431C3 (de) | 1978-11-23 |
Family
ID=13957574
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE2148431A Expired DE2148431C3 (de) | 1970-10-09 | 1971-09-28 | Verfahren zum Herstellen einer Halbleitervorrichtung |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US3767484A (enExample) |
| JP (1) | JPS4926747B1 (enExample) |
| DE (1) | DE2148431C3 (enExample) |
| FR (1) | FR2112280B1 (enExample) |
| GB (1) | GB1358715A (enExample) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4006046A (en) * | 1975-04-21 | 1977-02-01 | Trw Inc. | Method for compensating for emitter-push effect in the fabrication of transistors |
| GB2009497B (en) * | 1977-10-26 | 1982-06-30 | Tokyo Shibaura Electric Co | Method for manufacturing a semiconductor device |
| EP0030798B1 (en) * | 1979-12-17 | 1983-12-28 | Hughes Aircraft Company | Low temperature process for depositing oxide layers by photochemical vapor deposition |
| US4263066A (en) * | 1980-06-09 | 1981-04-21 | Varian Associates, Inc. | Process for concurrent formation of base diffusion and p+ profile from single source predeposition |
| JPS58122724A (ja) * | 1982-01-18 | 1983-07-21 | Toshiba Corp | 半導体素子の製造方法 |
| US5126281A (en) * | 1990-09-11 | 1992-06-30 | Hewlett-Packard Company | Diffusion using a solid state source |
| US6333245B1 (en) | 1999-12-21 | 2001-12-25 | International Business Machines Corporation | Method for introducing dopants into semiconductor devices using a germanium oxide sacrificial layer |
| FR3147601B1 (fr) | 2023-04-04 | 2025-04-11 | Safran Aircraft Engines | Ensemble a calage variable pour soufflante de turbomachine |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| NL302323A (enExample) * | 1963-02-08 | |||
| US3640782A (en) * | 1967-10-13 | 1972-02-08 | Gen Electric | Diffusion masking in semiconductor preparation |
| US3574010A (en) * | 1968-12-30 | 1971-04-06 | Texas Instruments Inc | Fabrication of metal insulator semiconductor field effect transistors |
-
1970
- 1970-10-09 JP JP45088967A patent/JPS4926747B1/ja active Pending
-
1971
- 1971-09-28 DE DE2148431A patent/DE2148431C3/de not_active Expired
- 1971-10-06 US US00186970A patent/US3767484A/en not_active Expired - Lifetime
- 1971-10-07 GB GB4682971A patent/GB1358715A/en not_active Expired
- 1971-10-08 FR FR7136217A patent/FR2112280B1/fr not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| FR2112280B1 (enExample) | 1977-03-18 |
| FR2112280A1 (enExample) | 1972-06-16 |
| DE2148431A1 (de) | 1972-04-13 |
| JPS4926747B1 (enExample) | 1974-07-11 |
| DE2148431B2 (de) | 1976-11-04 |
| US3767484A (en) | 1973-10-23 |
| GB1358715A (en) | 1974-07-03 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE68910841T2 (de) | Verfahren zum Herstellen einer Halbleiteranordnung, wobei auf selbstregistrierende Art und Weise Metallsilicid angebracht wird. | |
| DE2462644C2 (de) | Verfahren zur Herstellung eines Transistors | |
| DE2729171C2 (de) | Verfahren zur Herstellung einer integrierten Schaltung | |
| DE2618445C2 (de) | Verfahren zum Herstellen eines bipolaren Transistors | |
| DE2125303A1 (de) | Verfahren zur Herstellung einer Halbleiteranordnung und durch dieses Verfahren hergestellte Halbleiteranordnung | |
| DE7233274U (de) | Polykristalline siliciumelektrode fuer halbleiteranordnungen | |
| DE2933849A1 (de) | Verfahren zur herstellung von halbleiteranordnungen | |
| DE2951504C2 (de) | Verfahren zum Herstellen einer integrierten Schaltungsanordnung mit einem einen inneren und einen äußeren Basisbereich aufweisenden bipolaren Transistor | |
| DE2449012C2 (de) | Verfahren zur Herstellung von dielektrisch isolierten Halbleiterbereichen | |
| DE3334153A1 (de) | Verfahren zur herstellung einer halbleitereinrichtung | |
| DE2225374B2 (de) | Verfahren zum herstellen eines mos-feldeffekttransistors | |
| DE1950069B2 (de) | Verfahren zum Herstellung einer Halbleiteranordnung | |
| DE2633714C2 (de) | Integrierte Halbleiter-Schaltungsanordnung mit einem bipolaren Transistor und Verfahren zu ihrer Herstellung | |
| DE2148431C3 (de) | Verfahren zum Herstellen einer Halbleitervorrichtung | |
| DE4244115C2 (de) | Halbleitervorrichtung und Verfahren zum Herstellen der Halbleitervorrichtung | |
| DE2752335C3 (de) | Verfahren zur Herstellung eines Sperrschicht-Feldeffekttransistors mit einem vertikalen Kanal | |
| DE2560576C2 (de) | Verfahren zum Herstellen einer integrierten Injektions-Schaltungsanordnung | |
| DE2033419A1 (de) | Verfahren zum Herstellen von komplemen taren gitterisoherten Feldeffekttransis toren | |
| DE68911778T2 (de) | Verfahren zur Herstellung einer Halbleiteranordnung, bei dem auf einer Oberfläche eines Halbleiterkörpers isolierte Leiterbahnen angebracht werden. | |
| DE2855823A1 (de) | Verfahren zur herstellung von halbleitervorrichtungen | |
| DE3540452C2 (de) | Verfahren zur Herstellung eines Dünnschichttransistors | |
| DE2054535B2 (de) | Verfahren zur Herstellung von Feldeffekt-Halbleiteranordnungen in einem Halbleiterplättchen | |
| DE2219696C3 (de) | Verfarhen zum Herstellen einer monolithisch integrierten Halbleiteranordnung | |
| DE69025784T2 (de) | Nichtflüchtige Speicher-Halbleiteranordnung | |
| DE1564086B2 (de) | Verfahren zum herstellen eines halbleitersystems |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C3 | Grant after two publication steps (3rd publication) | ||
| 8339 | Ceased/non-payment of the annual fee |