DE1904503B2 - Verfahren zum herstellen monolithischer halbleiteranordnungen - Google Patents
Verfahren zum herstellen monolithischer halbleiteranordnungenInfo
- Publication number
- DE1904503B2 DE1904503B2 DE19691904503 DE1904503A DE1904503B2 DE 1904503 B2 DE1904503 B2 DE 1904503B2 DE 19691904503 DE19691904503 DE 19691904503 DE 1904503 A DE1904503 A DE 1904503A DE 1904503 B2 DE1904503 B2 DE 1904503B2
- Authority
- DE
- Germany
- Prior art keywords
- zones
- conductivity type
- epitaxial layer
- diffusion
- pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
- H10D84/401—Combinations of FETs or IGBTs with BJTs
- H10D84/403—Combinations of FETs or IGBTs with BJTs and with one or more of diodes, resistors or capacitors
- H10D84/406—Combinations of FETs or IGBTs with vertical BJTs and with one or more of diodes, resistors or capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
-
- H10W10/031—
-
- H10W10/051—
-
- H10W10/30—
-
- H10W10/50—
Landscapes
- Recrystallisation Techniques (AREA)
- Bipolar Transistors (AREA)
- Bipolar Integrated Circuits (AREA)
- Element Separation (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US70316568A | 1968-02-05 | 1968-02-05 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE1904503A1 DE1904503A1 (de) | 1969-11-27 |
| DE1904503B2 true DE1904503B2 (de) | 1971-06-03 |
Family
ID=24824294
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19691904503 Pending DE1904503B2 (de) | 1968-02-05 | 1969-01-30 | Verfahren zum herstellen monolithischer halbleiteranordnungen |
Country Status (7)
| Country | Link |
|---|---|
| BE (1) | BE726353A (enExample) |
| CH (1) | CH502000A (enExample) |
| DE (1) | DE1904503B2 (enExample) |
| ES (1) | ES363184A1 (enExample) |
| FR (1) | FR1600658A (enExample) |
| IL (1) | IL31355A (enExample) |
| NL (1) | NL6901819A (enExample) |
-
1968
- 1968-12-31 IL IL31355A patent/IL31355A/xx unknown
- 1968-12-31 BE BE726353D patent/BE726353A/xx unknown
- 1968-12-31 FR FR1600658D patent/FR1600658A/fr not_active Expired
-
1969
- 1969-01-23 ES ES363184A patent/ES363184A1/es not_active Expired
- 1969-01-30 DE DE19691904503 patent/DE1904503B2/de active Pending
- 1969-02-04 CH CH168269A patent/CH502000A/de not_active IP Right Cessation
- 1969-02-05 NL NL6901819A patent/NL6901819A/xx unknown
Also Published As
| Publication number | Publication date |
|---|---|
| BE726353A (enExample) | 1969-05-29 |
| DE1904503A1 (de) | 1969-11-27 |
| NL6901819A (enExample) | 1969-08-07 |
| IL31355A (en) | 1971-11-29 |
| ES363184A1 (es) | 1970-11-16 |
| IL31355A0 (en) | 1969-02-27 |
| FR1600658A (enExample) | 1970-07-27 |
| CH502000A (de) | 1971-01-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0032550B1 (de) | Verfahren zur Herstellung einer bipolaren, vertikalen PNP-Transistorstruktur | |
| DE1944793C3 (de) | Verfahren zur Herstellung einer integrierten Halbleiteranordnung | |
| DE3545040C2 (de) | Verfahren zur Herstellung einer vergrabenen Schicht und einer Kollektorzone in einer monolithischen Halbleitervorrichtung | |
| DE2612667A1 (de) | Verfahren zur herstellung dielektrisch isolierter halbleiterbereiche | |
| DE2518010A1 (de) | Ic-halbleiterbauelement mit einer injektions-logikzelle | |
| DE2542153A1 (de) | Halbleiterbaustein und verfahren zur herstellung desselben | |
| DE2749607A1 (de) | Halbleiteranordnung und verfahren zu deren herstellung | |
| DE2633569C2 (enExample) | ||
| DE1903870A1 (de) | Verfahren zum Herstellen monolithischer Halbleiteranordnungen | |
| DE2616576C3 (de) | Schottky-Diode und Verfahren zu ihrer Herstellung | |
| DE69512101T2 (de) | Leistungs-Bipolartransistor | |
| DE1259469B (de) | Verfahren zur Herstellung von inversionsschichtfreien Halbleiteruebergaengen | |
| DE2155816A1 (de) | Verfahren zur Herstellung einer Halbleiteranordnung mit mindestens einem Feldeffekttransistor mit isolierter Torelektrode, und durch dieses Verfahren hergestellte Halbleiteranordnung | |
| DE2256447A1 (de) | Integrierte halbleiteranordnung und verfahren zur herstellung | |
| DE2904480A1 (de) | Integrierte halbleiterschaltung und verfahren zu ihrem herstellen | |
| DE2205991B2 (de) | Verfahren zur bildung eines fuer lawinendurchbruch vorgesehenen uebergangs in einem halbleiter-bauelement | |
| DE2141695B2 (de) | Verfahren zum herstellen eines monolithischen halbleiterbauelementes | |
| DE2261541B2 (de) | Verfahren zur Herstellung einer linearen integrierten Halbleiterschaltung für hohe Leistungen | |
| DE2247911C2 (de) | Monolithisch integrierte Schaltungsanordnung | |
| DE2507038C3 (de) | Inverser Planartransistor und Verfahren zu seiner Herstellung | |
| DE2527076B2 (de) | Integriertes Halbleiterbauelement und Verfahren zu seiner Herstellung | |
| EP0285923B1 (de) | Gate-Ausschaltthyristor und Verfahren zu dessen Herstellung | |
| DE1904503B2 (de) | Verfahren zum herstellen monolithischer halbleiteranordnungen | |
| DE2627922A1 (de) | Halbleiterbauteil | |
| DE2101278C2 (de) | Integrierte Halbleiteranordnung und Verfahren zu ihrer Herstellung |