DE112014007173T5 - Abtasttreiberschaltung - Google Patents

Abtasttreiberschaltung Download PDF

Info

Publication number
DE112014007173T5
DE112014007173T5 DE112014007173.0T DE112014007173T DE112014007173T5 DE 112014007173 T5 DE112014007173 T5 DE 112014007173T5 DE 112014007173 T DE112014007173 T DE 112014007173T DE 112014007173 T5 DE112014007173 T5 DE 112014007173T5
Authority
DE
Germany
Prior art keywords
switching transistor
pull
level
output end
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE112014007173.0T
Other languages
English (en)
Inventor
Juncheng Xiao
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Publication of DE112014007173T5 publication Critical patent/DE112014007173T5/de
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display

Abstract

Eine Abtasttreiberschaltung wird offenbart, und die Abtasttreiberschaltung weist ein Pull-Up-Steuermodul, ein Pull-Up-Modul, ein Pull-Down-Modul, ein Pull-Down-Haltemodul, ein Down-Stream-Modul, einen Bootstrap-Kondensator und eine Konstantspannungs-Niedrigpegel-Quelle auf; die Konstantspannungs-Niedrigpegel-Quelle weist eine erste Konstantspannungs-Niedrigpegel-Quelle, die einen ersten Niedrigpegel bereitstellt, und eine zweite Konstantspannungs-Niedrigpegel-Quelle, die einen zweiten Niedrigpegel bereitstellt, auf; und ein absoluter Wert des ersten Niedrigpegels ist kleiner als ein absoluter Wert des zweiten Niedrigpegels. Dadurch wird die Zuverlässigkeit der Abtasttreiberschaltung verbessert.

Description

  • GEBIET DER ERFINDUNG
  • Die vorliegende Erfindung betrifft ein Gebiet der Anzeigentreiber und insbesondere eine Abtasttreiberschaltung.
  • HINTERGRUND DER ERFINDUNG
  • Ein Gate-Treiber-Array (Gate Driver on Array) wird abgekürzt als GOA, das eine Abtasttreiberschaltung auf einem vorhandenen Array-Substrat der Dünnschichttransistor-Flüssigkristall-Anzeige (TFT-LCD) bildet, um eine Treibermethode zu implementieren, die fortschreitend Abtastzeilen abtastet. Eine Aufbauzeichnung einer existierenden Abtasttreiberschaltung ist in 1 dargestellt, und die Abtasttreiberschaltung 10 weist ein Pull-Up-Steuermodul 101, ein Pull-Up-Modul 102, ein Down-Stream-Modul 103, ein Pull-Down-Modul 104, einen Bootstrap-Kondensator 105 und ein Pull-Down-Haltemodul 106 auf.
  • Wenn die Abtasttreiberschaltung 10 in einem Hochtemperatur-Zustand arbeitet, bewegt sich eine Schwellwert-Spannung eines Schalttransistors zu einem negativen Wert, was den Schalttransistor eines jeden Moduls der Abtasttreiberschaltung 10 dazu bringt, leicht ein elektrisches Leckstrom-Problem zu haben, welches die Zuverlässigkeit der Abtasttreiberschaltung beeinträchtigt.
  • Im Ergebnis ist es notwendig, eine Abtasttreiberschaltung zu schaffen, um die in den herkömmlichen Technologien bestehenden Probleme zu lösen.
  • ZUSAMMENFASSUNG DER ERFINDUNG
  • Ein primäres Ziel der vorliegenden Erfindung ist es, eine Abtasttreiberschaltung zu schaffen, die kleinere elektrische Leckstrom-Probleme und eine höhere Zuverlässigkeit aufweist, welche die leicht auftretenden elektrischen Leckstrom-Probleme der existierenden Abtasttreiberschaltung löst, die die Zuverlässigkeit der Abtasttreiberschaltung beeinträchtigt.
  • Um das obige Problem zu lösen, ist die technische Lösung der vorliegenden Erfindung wie folgt:
    Eine Abtasttreiberschaltung ist in einer Ausbildungsform der vorliegenden Erfindung vorgesehen, die Abtasttreiberschaltung wird benutzt, um eine Treiberoperation für kaskadierte Abtastzeilen auszuführen, und weist auf:
    Ein Pull-Up-Steuermodul, das ein Vorebene-Down-Stream-Signal empfängt und ein Abtastpegelsignal, das einer der Abtastzeilen zugeordnet ist, nach Maßgabe des Vorebene-Down-Stream-Signals erzeugt;
    ein Pull-Up-Modul, das ein Abtastsignal der entsprechenden Abtastzeile nach Maßgabe des Abtastpegelsignals und eines Momentanebene-Taktsignals hochzieht;
    ein Pull-Down-Modul, das ein Abtastsignal der entsprechenden Abtastzeile nach Maßgabe eines Folgeebene-Down-Stream-Signals herzunterzieht;
    ein Pull-Down-Haltemodul, das das Abtastsignal der entsprechenden Abtastzeile auf einem Niedrigpegel hält;
    ein Down-Stream-Modul, das ein Momentanebene-Down-Stream-Signal zu einem Folgeebene-Pull-Up-Steuermodul sendet;
    einen Bootstrap-Kondensator, der einen Hochpegel des Abtastsignals der Abtastzeile erzeugt;
    ein Reset-Modul, das eine Reset-Operation für das Abtastpegelsignal der Momentanebene-Abtastzeile ausführt;
    eine Konstantspannungs-Niedrigpegel-Quelle, aufweisend:
    eine erste Konstantspannungs-Niedrigpegel-Quelle, die einen ersten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der erste Niedrigpegel das Abtastsignal herunterzieht;
    eine zweite Konstantspannungs-Niedrigpegel-Quelle, die einen zweiten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der zweite Niedrigpegel das Abtastpegelsignal und das Down-Stream-Signal herunterzieht;
    wobei ein absoluter Wert des ersten Niedrigpegels kleiner ist als ein absoluter Wert des zweiten Niedrigpegels;
    wobei das Pull-Up-Steuermodul einen ersten Schalttransistor aufweist, ein Steuerende des ersten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des ersten Schalttransistors den konstanten Hochpegel einliest und ein Ausgangsende des ersten Schalttransistors mit dem Pull-Up-Modul, dem Pull-Down-Modul, dem Pull-Down-Haltemodul, dem Down-Stream-Modul und dem Bootstrap-Kondensator verbunden ist.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Pull-Up-Modul einen zweiten Schalttransistor auf, ein Steuerende des zweiten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden, ein Eingangsende des zweiten Schalttransistors liest das Momentanebene-Taktsignal ein, und ein Ausgangsende des zweiten Schalttransistors gibt ein Momentanebene-Abtastsignal aus.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Down-Stream-Modul einen dritten Schalttransistor auf, ein Steuerende des dritten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden, ein Eingangsende des dritten Schalttransistors liest das Momentanebene-Taktsignal ein, und ein Ausgangsende des dritten Schalttransistors gibt das Momentanebene-Down-Stream-Signal aus.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Pull-Down-Modul einen vierten Schalttransistor auf, ein Steuerende des vierten Schalttransistors liest das Folgeebene-Down-Stream-Signal ein, ein Eingangsende des vierten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden, und ein Ausgangsende des vierten Schalttransistors ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Pull-Down-Modul einen fünften Schalttransistor auf, ein Steuerende des fünften Schalttransistors liest das Folgeebene-Down-Stream-Signal ein, ein Eingangsende des fünften Schalttransistors ist mit dem Ausgangsende des dritten Schalttransistors verbunden, und ein Ausgangsende des fünften Schalttransistors ist mit der Konstantspannungs-Niedrigpegel-Quelle verbunden.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Pull-Down-Haltemodul eine erste Pull-Down-Halteeinheit, eine zweite Pull-Down-Halteeinheit, einen zweiundzwanzigsten Schalttransistor und einen dreiundzwanzigsten Schalttransistor auf;
    wobei ein Steuerende des zweiundzwanzigsten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors verbunden ist, ein Ausgangsende des zweiundzwanzigsten Schalttransistors mit einem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des zweiundzwanzigsten Schalttransistors mit einem Referenzpunkt P(N) verbunden ist;
    wobei ein Steuerende des dreiundzwanzigsten Schalttransistors ein Vorebene-Down-Stream-Signal einliest, ein Ausgangsende des dreiundzwanzigsten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des dreiundzwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist;
    wobei die erste Pull-Down-Halteeinheit einen sechsten Schalttransistor, einen siebten Schalttransistor, einen achten Schalttransistor, einen neunten Schalttransistor, einen zehnten Schalttransistor, einen elften Schalttransistor, einen zwölften Schalttransistor und einen dreizehnten Schalttransistor aufweist;
    wobei ein Steuerende des sechsten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des sechsten Schalttransistors mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des sechsten Schalttransistors mit dem Ausgangsende des zweiten Schalttransistors verbunden ist;
    wobei ein Steuerende des siebten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des siebten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des siebten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors verbunden ist;
    wobei ein Steuerende des achten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des achten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des achten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist;
    wobei ein Steuerende des neunten Schalttransistors mit einem ersten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des neunten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des neunten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist;
    wobei ein Steuerende des zehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist, ein Eingangsende des zehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des zehnten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist;
    wobei ein Steuerende des elften Schalttransistors mit einem zweiten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des elften Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des elften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist;
    wobei ein Steuerende des zwölften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Ausgangsende des zwölften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des zwölften Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist;
    wobei ein Steuerende des dreizehnten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des dreizehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des dreizehnten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist;
    wobei die zweite Pull-Down-Halteeinheit einen vierzehnten Schalttransistor, einen fünfzehnten Schalttransistor, einen sechzehnten Schalttransistor, einen siebzehnten Schalttransistor, einen achtzehnten Schalttransistor, einen neunzehnten Schalttransistor, einen zwanzigsten Schalttransistor, und einen einundzwanzigsten Schalttransistor aufweist;
    wobei ein Steuerende des vierzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des vierzehnten Schalttransistors mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des vierzehnten Schalttransistors mit dem Ausgangsende des zweiten Schalttransistors verbunden ist;
    wobei ein Steuerende des fünfzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des fünfzehnten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des fünfzehnten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors verbunden ist;
    wobei ein Steuerende des sechzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des sechzehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des sechzehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist;
    wobei ein Steuerende des siebzehnten Schalttransistors mit einem zweiten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des siebzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des siebzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist;
    wobei ein Steuerende des achtzehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist, ein Eingangsende des achtzehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des achtzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist;
    wobei ein Steuerende des neunzehnten Schalttransistors mit einem ersten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des neunzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des neunzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist;
    wobei ein Steuerende des zwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Ausgangsende des zwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, und ein Eingangsende des zwanzigsten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist;
    wobei ein Steuerende des einundzwanzigsten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des einundzwanzigsten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des einundzwanzigsten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung ist ein elektrisches Potential des ersten Hochfrequenzimpulssignals entgegengesetzt einem elektrischen Potential des zweiten Hochfrequenzimpulssignals.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist die Konstantspannungs-Niedrigpegel-Quelle auf:
    eine erste Konstantspannungs-Niedrigpegel-Quelle, die einen ersten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der erste Niedrigpegel das Abtastsignal herunterzieht;
    eine zweite Konstantspannungs-Niedrigpegel-Quelle, die einen zweiten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der zweite Niedrigpegel das Abtastpegelsignal herunterzieht; und
    eine dritte Konstantspannungs-Niedrigpegel-Quelle, die einen dritten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der dritte Niedrigpegel das Down-Stream-Signal herunterzieht;
    wobei ein absoluter Wert des ersten Niedrigpegels kleiner ist als ein absoluter Wert des zweiten Niedrigpegels, wobei ein absoluter Wert des zweiten Niedrigpegels kleiner als ein absoluter Wert des dritten Niedrigpegels ist.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung ist ein Ausgangsende eines fünften Schalttransistors des Pull-Down-Moduls mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden, ein Eingangsende eines achten Schalttransistors des Pull-Down-Haltemoduls ist mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden, und ein Eingangsende eines fünfzehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden;
    wobei ein Ausgangsende des vierten Schalttransistors des Pull-Down-Moduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines siebten Schalttransistors des Pull-Down-Haltemoduls ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden; ein Eingangsende eines zehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden; ein Eingangsende eines fünfzehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden; und ein Eingangsende eines achtzehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden;
    wobei ein Eingangsende eines sechsten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines dreizehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden; ein Eingangsende eines vierzehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden; und ein Eingangsende eines einundzwanzigsten Schalttransistors des Pull-Down-Haltemoduls ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden.
  • Eine Abtasttreiberschaltung ist ferner in einer Ausbildungsform der vorliegenden Erfindung vorgesehen, die Abtasttreiberschaltung wird benutzt, um einen Treiberoperation für kaskadierte Abtastzeilen auszuführen, und weist auf:
    Ein Pull-Up-Steuermodul, das ein Vorebene-Down-Stream-Signal empfängt und ein Abtastpegelsignal, das einer der Abtastzeilen zugeordnet ist, nach Maßgabe des Vorebene-Down-Stream-Signals erzeugt;
    ein Pull-Up-Modul, das ein Abtastsignal der entsprechenden Abtastzeile nach Maßgabe des Abtastpegelsignals und eines Momentanebene-Taktsignals hochzieht;
    ein Pull-Down-Modul, das ein Abtastsignal der entsprechenden Abtastzeile nach Maßgabe eines Folgeebene-Down-Stream-Signals herzunterzieht;
    ein Pull-Down-Haltemodul, das das Abtastsignal der entsprechenden Abtastzeile auf einem Niedrigpegel hält;
    ein Down-Stream-Modul, das ein Momentanebene-Down-Stream-Signal zu einem Folgeebene-Pull-Up-Steuermodul sendet;
    einen Bootstrap-Kondensator, der einen Hochpegel des Abtastsignals der Abtastzeile erzeugt;
    eine Konstantspannungs-Niedrigpegel-Quelle, aufweisend:
    eine erste Konstantspannungs-Niedrigpegel-Quelle, die einen ersten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der erste Niedrigpegel das Abtastsignal herunterzieht;
    eine zweite Konstantspannungs-Niedrigpegel-Quelle, die einen zweiten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der zweite Niedrigpegel das Abtastpegelsignal und das Down-Stream-Signal herunterzieht;
    wobei ein absoluter Wert des ersten Niedrigpegels kleiner ist als ein absoluter Wert des zweiten Niedrigpegels.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Pull-Up-Steuermodul einen ersten Schalttransistor auf, ein Steuerende des ersten Schalttransistors liest das Vorebene-Down-Stream-Signal ein, ein Eingangsende des ersten Schalttransistors liest den konstanten Hochpegel ein, und ein Ausgangsende des ersten Schalttransistors ist mit dem Pull-Up-Modul, dem Pull-Down-Modul, dem Pull-Down-Haltemodul, dem Down-Stream-Modul und dem Bootstrap-Kondensator verbunden.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Pull-Up-Modul einen zweiten Schalttransistor auf, ein Steuerende des zweiten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden, ein Eingangsende des zweiten Schalttransistors liest das Momentanebene-Taktsignal ein, und ein Ausgangsende des zweiten Schalttransistors gibt ein Momentanebene-Abtastsignal aus.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Down-Stream-Modul einen dritten Schalttransistor auf, ein Steuerende des dritten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden, ein Eingangsende des dritten Schalttransistors liest das Momentanebene-Taktsignal ein, und ein Ausgangsende des dritten Schalttransistors gibt das Momentanebene-Down-Stream-Signal aus.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Pull-Down-Modul einen vierten Schalttransistor auf, ein Steuerende des vierten Schalttransistors liest das Folgeebene-Down-Stream-Signal ein, ein Eingangsende des vierten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden, und ein Ausgangsende des vierten Schalttransistors ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Pull-Down-Modul einen fünften Schalttransistor auf, ein Steuerende des fünften Schalttransistors liest das Folgeebene-Down-Stream-Signal ein, ein Eingangsende des fünften Schalttransistors ist mit dem Ausgangsende des dritten Schalttransistors verbunden, und ein Ausgangsende des fünften Schalttransistors ist mit der Konstantspannungs-Niedrigpegel-Quelle verbunden.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist das Pull-Down-Haltemodul eine erste Pull-Down-Halteeinheit, eine zweite Pull-Down-Halteeinheit, einen zweiundzwanzigsten Schalttransistor und einen dreiundzwanzigsten Schalttransistor auf;
    wobei ein Steuerende des zweiundzwanzigsten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors verbunden ist, ein Ausgangsende des zweiundzwanzigsten Schalttransistors mit einem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des zweiundzwanzigsten Schalttransistors mit einem Referenzpunkt P(N) verbunden ist;
    wobei ein Steuerende des dreiundzwanzigsten Schalttransistors ein Vorebene-Down-Stream-Signal einliest, ein Ausgangsende des dreiundzwanzigsten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des dreiundzwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist;
    wobei die erste Pull-Down-Halteeinheit einen sechsten Schalttransistor, einen siebten Schalttransistor, einen achten Schalttransistor, einen neunten Schalttransistor, einen zehnten Schalttransistor, einen elften Schalttransistor, einen zwölften Schalttransistor und einen dreizehnten Schalttransistor aufweist;
    wobei ein Steuerende des sechsten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des sechsten Schalttransistors mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des sechsten Schalttransistors mit dem Ausgangsende des zweiten Schalttransistors verbunden ist;
    wobei ein Steuerende des siebten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des siebten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des siebten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors verbunden ist;
    wobei ein Steuerende des achten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des achten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des achten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist;
    wobei ein Steuerende des neunten Schalttransistors mit einem ersten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des neunten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des neunten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist;
    wobei ein Steuerende des zehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist, ein Eingangsende des zehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des zehnten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist;
    wobei ein Steuerende des elften Schalttransistors mit einem zweiten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des elften Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des elften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist;
    wobei ein Steuerende des zwölften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Ausgangsende des zwölften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des zwölften Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist;
    wobei ein Steuerende des dreizehnten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des dreizehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des dreizehnten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist;
    wobei die zweite Pull-Down-Halteeinheit einen vierzehnten Schalttransistor, einen fünfzehnten Schalttransistor, einen sechzehnten Schalttransistor, einen siebzehnten Schalttransistor, einen achtzehnten Schalttransistor, einen neunzehnten Schalttransistor, einen zwanzigsten Schalttransistor, und einen einundzwanzigsten Schalttransistor aufweist;
    wobei ein Steuerende des vierzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des vierzehnten Schalttransistors mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des vierzehnten Schalttransistors mit dem Ausgangsende des zweiten Schalttransistors verbunden ist;
    wobei ein Steuerende des fünfzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des fünfzehnten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des fünfzehnten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors verbunden ist;
    wobei ein Steuerende des sechzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des sechzehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des sechzehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist;
    wobei ein Steuerende des siebzehnten Schalttransistors mit einem zweiten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des siebzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des siebzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist;
    wobei ein Steuerende des achtzehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist, ein Eingangsende des achtzehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des achtzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist;
    wobei ein Steuerende des neunzehnten Schalttransistors mit einem ersten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des neunzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des neunzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist;
    wobei ein Steuerende des zwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Ausgangsende des zwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, und ein Eingangsende des zwanzigsten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist;
    wobei ein Steuerende des einundzwanzigsten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des einundzwanzigsten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des einundzwanzigsten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung ist ein elektrisches Potential des ersten Hochfrequenzimpulssignals entgegengesetzt einem elektrischen Potential des zweiten Hochfrequenzimpulssignals.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist die Konstantspannungs-Niedrigpegel-Quelle auf:
    eine erste Konstantspannungs-Niedrigpegel-Quelle, die einen ersten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der erste Niedrigpegel das Abtastsignal herunterzieht;
    eine zweite Konstantspannungs-Niedrigpegel-Quelle, die einen zweiten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der zweite Niedrigpegel das Abtastpegelsignal herunterzieht; und
    eine dritte Konstantspannungs-Niedrigpegel-Quelle, die einen dritten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der dritte Niedrigpegel das Down-Stream-Signal herunterzieht;
    wobei ein absoluter Wert des ersten Niedrigpegels kleiner ist als ein absoluter Wert des zweiten Niedrigpegels, wobei der absolute Wert des zweiten Niedrigpegels kleiner als ein absoluter Wert des dritten Niedrigpegels ist.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung ist ein Ausgangsende eines fünften Schalttransistors des Pull-Down-Moduls mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden, ein Eingangsende eines achten Schalttransistors des Pull-Down-Haltemoduls ist mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden, und ein Eingangsende eines fünfzehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden;
    wobei ein Ausgangsende des vierten Schalttransistors des Pull-Down-Moduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines siebten Schalttransistors des Pull-Down-Haltemoduls ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden; ein Eingangsende eines zehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden; ein Eingangsende eines fünfzehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden; und ein Eingangsende eines achtzehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden;
    wobei ein Eingangsende eines sechsten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines dreizehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden; ein Eingangsende eines vierzehnten Schalttransistors des Pull-Down-Haltemoduls ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden; und ein Eingangsende eines einundzwanzigsten Schalttransistors des Pull-Down-Haltemoduls ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden.
  • In der Abtasttreiberschaltung der vorliegenden Erfindung weist die Abtasttreiberschaltung ferner auf:
    ein Reset-Modul, das eine Reset-Operation für das Abtastpegelsignal der Momentanebene-Abtastzeile ausführt.
  • Im Gegensatz zu einer bestehenden Abtasttreiberschaltung kann die vorliegende Erfindung durch Einrichten einer Konstantspannungs-Niedrigpegel-Quelle mit vielen verschiedenen elektrischen Potentialen ein elektrisches Leckstrom-Problem erfolgreich vermeiden, um die Zuverlässigkeit der Abtasttreiberschaltung zu verbessern; die vorliegende Erfindung löst das leicht auftretende elektrische Leckstrom-Problem der bestehenden Abtasttreiberschaltung, das die Zuverlässigkeit der Abtasttreiberschaltung beeinträchtigt.
  • Um die obige Beschreibung der vorliegenden Anmeldung verständlicher und umfassender zu machen, werden bevorzugte Ausführungsformen unter Bezugnahme auf die beigefügten Figuren im Folgenden im Detail beschrieben.
  • FIGURENBESCHREIBUNG
  • 1 ist eine Aufbauzeichnung einer existierenden Abtasttreiberschaltung;
  • 2 ist eine Aufbauzeichnung einer Abtasttreiberschaltung gemäß der ersten bevorzugten Ausführungsform der vorliegenden Erfindung;
  • 3 ist eine Aufbauzeichnung einer Abtasttreiberschaltung gemäß der zweiten bevorzugten Ausführungsform der vorliegenden Erfindung;
  • 4 ist eine Aufbauzeichnung einer Abtasttreiberschaltung gemäß der dritten bevorzugten Ausführungsform der vorliegenden Erfindung;
  • 5 ist eine Aufbauzeichnung einer Abtasttreiberschaltung gemäß der vierten bevorzugten Ausführungsform der vorliegenden Erfindung;
  • 6 ist eine Signalwellenformzeichnung einer Abtasttreiberschaltung gemäß der vierten bevorzugten Ausführungsform der vorliegenden Erfindung;
  • 7 ist eine Aufbauzeichnung einer Abtasttreiberschaltung gemäß der fünften bevorzugten Ausführungsform der vorliegenden Erfindung; und
  • 8 ist eine Signalwellenformzeichnung einer Abtasttreiberschaltung gemäß der fünften bevorzugten Ausführungsform der vorliegenden Erfindung.
  • DETAILLIERTE BESCHREIBUNG DER BERVORZUGTEN AUSFÜHRUNGSFORMEN
  • Die Struktur und die technischen Mittel, die von der vorliegenden Erfindung angenommen werden um die obigen und anderen Ziele zu erreichen, werden am besten unter Bezugnahme auf die folgende, detaillierte Beschreibung der bevorzugten Ausführungsformen und die begleitenden Figuren verstanden. Ferner sind Richtungsbezeichnungen, die von der vorliegenden Erfindung beschrieben werden, wie obere, untere, vordere, hintere, linke, recht, innere, äußere seitliche, longitudinale/vertikale, transversale/horizontale, etc., nur Richtungen unter Bezugnahme auf die begleitenden Zeichnungen, und deshalb werde die benutzen Richtungsbezeichnungen benutzt, um die vorliegende Erfindung zu beschreiben und zu verstehen, aber die vorliegende Erfindung ist nicht dahingehend beschränkt.
  • In den Zeichnungen werden Einheiten mit ähnlichem Aufbau mit den gleichen Bezugszeichen dargestellt.
  • Es wird auf 2 verwiesen, die eine Aufbauzeichnung der Abtasttreiberschaltung gemäß der ersten bevorzugten Ausführungsform der vorliegenden Erfindung ist. Die Abtasttreiberschaltung 20 der vorliegenden bevorzugten Ausführungsform weist ein Pull-Up-Steuermodul 201, ein Pull-Up-Modul 202, ein Pull-Down-Modul 203, ein Pull-down-Haltemodul 204, ein Down-Stream-Modul 205, einen Bootstrapping-Kondensator Cb und einen Konstantspannungs-Niedrigpegel-Quelle auf.
  • Das Pull-Up-Steuermodul 201 wird benutzt, um ein Vorebene-Down-Stream-Signal ST(N – 1) zu empfangen und ein Abtastpegelsignal Q(N), das einer der Abtastzeilen zugeordnet ist, nach Maßgabe des Vorebene-Down-Stream-Signals ST(N – 1) zu erzeugen; ein Pull-Up-Modul 202 wird benutzt, um ein Abtastsignal G(N) der entsprechenden Abtastzeile nach Maßgabe des Abtastpegelsignals Q(N) und eines Momentanebene-Taktsignals CK(N) hochzuziehen; ein Pull-Down-Modul 203 wird benutzt, um ein Abtastsignal G(N) der entsprechenden Abtastzeile nach Maßgabe eines Folgeebene-Down-Stream-Signals ST(N + 1) herunterzuziehen; ein Pull-Down-Haltemodul 204 wird benutzt, um das Abtastsignal G(N) der zugeordneten Abtastzeile auf einem Niedrigpegel zu halten; ein Down-Stream-Modul 205 wird benutzt, um ein Momentanebene-Down-Stream-Signal ST(N) zu einem Folgeebene-Pull-Up-Steuermodul 204 zu übermitteln; und ein Bootstrap-Kondensator Cb wird benutzt, um einen Hochpegel des Abtastsignals G(N) der Abtastzeile zu erzeugen.
  • Eine Konstantspannungs-Niedrigpegel-Quelle weist eine erste Konstantspannungs-Niedrigpegel-Quelle VSS1 und eine zweite Konstantspannungs-Niedrigpegel-Quelle VSS2 auf. Die erste Konstantspannungs-Niedrigpegel-Quelle VSS1 stellt einen ersten Niedrigpegel an das Pull-Down-Haltemodul 204 bereit, und die zweite Konstantspannungs-Niedrigpegel-Quelle stellt einen zweiten Niedrigpegel an das Pull-Down-Haltemodul 204 bereit, wobei der erste Niedrigpegel das Abtastsignal G(N) herunterzieht, der zweite Niedrigpegel das Abtastpegelsignal Q(N) und das Down-Stream-Signal ST(N) herunterzieht. Ein absoluter Wert des ersten Niedrigpegels ist kleiner als ein absoluter Wert des zweiten Niedrigpegels.
  • Das Pull-Up-Steuermodul 201 weist einen ersten Schalttransistor T1 auf, ein Steuerende des ersten Schalttransistors T1 liest das Vorebene-Down-Stream-Signal ST(N – 1) ein, ein Eingangsende des ersten Schalttransistors T1 liest den konstanten Hochpegel DCH ein, und ein Ausgangsende des ersten Schalttransistors T1 ist mit dem Pull-Up-Modul 202, dem Pull-Down-Modul 203, den Pull-Down-Haltemodul 204, dem Down-Stream-Modul 205 und dem Bootstrap-Kondensator Cb verbunden.
  • Das Pull-Up-Modul 202 weist einen zweiten Schalttransistor T2 auf, ein Steuerende des zweiten Schalttransistors T2 ist mit dem Ausgangsende des ersten Schalttransistors T1 des Pull-Up-Moduls 201 verbunden, ein Eingangsende des zweiten Schalttransistors T2 liest das Momentanebene-Taktsignal CK(N) ein, und ein Ausgangsende des zweiten Schalttransistors T2 gibt das Momentanebene-Abtastsignal G(N) aus.
  • Das Down-Stream-Modul 205 weist einen dritten Schalttransistor T19 auf, ein Steuerende des dritten Schalttransistors T19 ist mit dem Ausgangsende des ersten Transistors T1 des Pull-Up-Steuermoduls 201 verbunden, ein Eingangsende des dritten Schalttransistors T19 liest das Momentanebene-Taktsignal CK(N) ein, und ein Ausgangsende des dritten Schalttransistors T19 gibt das Momentanebene-Down-Stream-Signal ST(N) aus.
  • Das Pull-Down-Modul 203 weist einen vierten Schalttransistor T3 und einen fünften Schalttransistor T21 auf. Ein Steuerende des vierten Schalttransistors T3 liest das Folgeebene-Down-Stream-Signal ST(N + 1) ein, ein Eingangsende des vierten Schalttransistors T3 ist mit dem Ausgangsende des ersten Transistors T1 des Pull-Up-Steuermoduls verbunden, und ein Ausgangsende des vierten Schalttransistors T3 ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden; ein Steuerende des fünften Schalttransistors T21 liest das Folgeebene-Down-Stream-Signal ST(N + 1) ein, ein Eingangsende des fünften Schalttransistors T21 ist mit dem Ausgangsende des zweiten Schalttransistors T19 verbunden, und ein Ausgangsende des fünften Schalttransistors T21 mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden.
  • Das Pull-Down-Haltemodul 204 weist eine erste Pull-Down-Halteeinheit 2041, eine zweite Pull-Down-Halteeinheit 2042, einen zweiundzwanzigsten Schalttransistor T13 und einen dreiundzwanzigsten Schalttransistor T14 auf.
  • Ein Steuerende des zweiundzwanzigsten Schalttransistors T13 ist mit dem Ausgangsende des ersten Schalttransistors T1 verbunden, ein Ausgangsende des zweiundzwanzigsten Schalttransistors ist mit einem Referenzpunkt K(N) verbunden, und ein Eingangsende des zweiundzwanzigsten Schalttransistors ist mit einem Referenzpunkt P(N) verbunden.
  • Ein Steuerende des dreiundzwanzigsten Schalttransistors T14 liest ein Vorebene-Down-Stream-Signal ST(N – 1) ein, ein Ausgangsende des dreiundzwanzigsten Schalttransistors T14 ist mit dem Referenzpunkt K(N) verbunden, und ein Eingangsende des dreiundzwanzigsten Schalttransistors T14 ist mit dem Referenzpunkt P(N) verbunden.
  • Die erste Pull-Down-Halteeinheit 2041 weist einen sechsten Schalttransistor T10, einen siebten Schalttransistor T9, einen achten Schalttransistor T23, einen neunten Schalttransistor T6, einen zehnten Schalttransistor T8, einen elften Schalttransistor T16, einen zwölften Schalttransistor T20 und einen dreizehnten Schalttransistor T18 auf.
  • Ein Steuerende des sechsten Schalttransistors T10 ist mit dem Referenzpunkt K(N) verbunden, ein Eingangsende des sechsten Schalttransistors T10 ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden, und ein Ausgangsende des sechsten Schalttransistors T10 ist mit dem Ausgangsende des zweiten Schalttransistors T2 verbunden.
  • Ein Steuerende des siebten Schalttransistors T9 ist mit dem Referenzpunkt K(N) verbunden, ein Eingangsende des siebten Schalttransistors T9 ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle VSS2 verbunden, und ein Ausgangsende des siebten Schalttransistors T9 ist mit dem Ausgangsende des ersten Schalttransistors T1 verbunden;
    Ein Steuerende des achten Schalttransistors T23 ist mit dem Referenzpunkt K(N) verbunden, ein Eingangsende des achten Schalttransistors T23 ist mit der Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden, und ein Ausgangsende des achten Schalttransistors T23 ist mit dem Momentanebene-Down-Stream-Signal ST(N) verbunden;
    Ein Steuerende des neunten Schalttransistor T6 ist mit einem ersten Hochfrequenzimpulssignal XCKN (ein Taktsignal) verbunden, ein Eingangsende des neunten Schalttransistors T6 ist mit dem ersten Hochfrequenzimpulssignal XCKN verbunden, und ein Ausgangsende des neunten Schalttransistors T6 ist mit dem Referenzpunkt K(N) verbunden;
    Ein Steuerende des zehnten Schalttransistors T8 ist mit dem Momentanebene-Down-Stream-Signal ST(N) verbunden, ein Eingangsende des zehnten Schalttransistors T8 mit der Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden, und ein Ausgangsende des zehnten Schalttransistors T8 ist mit dem ersten Hochfrequenzimpulssignal XCKN verbunden;
    Ein Steuerende des elften Schalttransistors T16 ist mit einem zweiten Hochfrequenzimpulssignal CKN verbunden, ein Eingangsende des elften Schalttransistors T16 ist mit dem ersten Hochfrequenzimpulssignal XCKN verbunden, und ein Ausgangsende des elften Schalttransistors T16 ist mit dem Referenzpunkt K(N) verbunden;
    Ein Steuerende des zwölften Schalttransistors T20 ist mit dem Referenzpunkt K(N) verbunden, ein Ausgangsende des zwölften Schalttransistors T20 ist mit dem Referenzpunkt K(N) verbunden, und ein Eingangsende des zwölften Schalttransistors T20 ist mit dem ersten Hochfrequenzimpulssignal XCKN verbunden;
    Ein Steuerende des dreizehnten Schalttransistors T18 liest das Vorebene-Down-Stream-Signal ST(N – 1) ein, ein Eingangsende des dreizehnten Schalttransistors T18 ist mit der Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden, und ein Ausgangsende des dreizehnten Schalttransistors T18 ist mit dem ersten Hochfrequenzimpulssignal XCKN verbunden.
  • Die zweite Pull-Down-Halteeinheit 2042 weist einen vierzehnten Schalttransistor T11, einen fünfzehnten Schalttransistor T12, einen sechzehnten Schalttransistor T22, einen siebzehnten Schalttransistor T5, einen achtzehnten Schalttransistor T7, einen neunzehnten Schalttransistor T15, einen zwanzigsten Schalttransistor T19, und einen einundzwanzigsten Schalttransistor T17 auf.
  • Ein Steuerende des vierzehnten Schalttransistors T11 ist mit dem Referenzpunkt P(N) verbunden, ein Eingangsende des vierzehnten Schalttransistors T11 ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden, und ein Ausgangsende des vierzehnten Schalttransistors T11 ist mit dem Ausgangsende des zweiten Schalttransistors T2 verbunden;
    Ein Steuerende des fünfzehnten Schalttransistors T12 ist mit dem Referenzpunkt P(N) verbunden, ein Eingangsende des fünfzehnten Schalttransistors T12 ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle VSS2 verbunden, und ein Ausgangsende des fünfzehnten Schalttransistors T12 ist mit dem Ausgangsende des ersten Schalttransistors T1 verbunden;
    Ein Steuerende des sechzehnten Schalttransistors T22 ist mit dem Referenzpunkt P(N) verbunden, ein Eingangsende des sechzehnten Schalttransistors T22 ist mit der Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden, und ein Ausgangsende des sechzehnten Schalttransistors T22 ist mit dem Momentanebene-Down-Stream-Signal ST(N) verbunden;
    Ein Steuerende des siebzehnten Schalttransistors T5 ist mit einem zweiten Hochfrequenzimpulssignal CKN verbunden, ein Eingangsende des siebzehnten Schalttransistors T5 ist mit dem zweiten Hochfrequenzimpulssignal CKN verbunden, und ein Ausgangsende des siebzehnten Schalttransistors T5 ist mit dem Referenzpunkt P(N) verbunden;
    Ein Steuerende des achtzehnten Schalttransistors T7 ist mit dem Momentanebene-Down-Stream-Signal ST(N) verbunden, ein Eingangsende des achtzehnten Schalttransistors T7 ist mit der Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden, und ein Ausgangsende des achtzehnten Schalttransistors T7 ist mit dem zweiten Hochfrequenzimpulssignal CKN verbunden;
    Ein Steuerende des neunzehnten Schalttransistors T15 ist mit einem ersten Hochfrequenzimpulssignal XCKN verbunden, ein Eingangsende des neunzehnten Schalttransistors T15 ist mit dem zweiten Hochfrequenzimpulssignal CKN verbunden, und ein Ausgangsende des neunzehnten Schalttransistors T15 ist mit dem Referenzpunkt P(N) verbunden;
    Ein Steuerende des zwanzigsten Schalttransistors T19 ist mit dem Referenzpunkt P(N) verbunden, ein Ausgangsende des zwanzigsten Schalttransistors T19 ist mit dem Referenzpunkt P(N) verbunden, und ein Eingangsende des zwanzigsten Schalttransistors T19 ist mit dem zweiten Hochfrequenzimpulssignal CKN verbunden;
    Ein Steuerende des einundzwanzigsten Schalttransistors T17 liest das Vorebene-Down-Stream-Signal ST(N – 1) ein, ein Eingangsende des einundzwanzigsten Schalttransistors T17 ist mit der Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden, und ein Ausgangsende des einundzwanzigsten Schalttransistors ist mit dem zweiten Hochfrequenzimpulssignal CKN verbunden.
  • Ein elektrisches Potential des ersten Hochfrequenzimpulssignals XCKN ist entgegengesetzt einem elektrischen Potential des zweiten Hochfrequenzimpulssignals CKN.
  • Der Bootstrap-Kondensator Cb ist zwischen dem Ausgangsende des ersten Schalttransistors T1 und dem Ausgangsende des zweiten Schalttransistors T2 des Pull-Up-Moduls 202 angeordnet.
  • Bevorzugt weist die Abtasttreiberschaltung 20 ferner das Reset-Modul 206 auf, welches eine Reset-Operation für das Abtastpegelsignal Q(N) der Momentanebene-Abtastzeilen ausführt. Das Reset-Modul 206 weist einen Schalttransistor T4 auf. Durch Einlesen eines Hochpegel-Signals in das Steuerende des Schalttransistors T4 wird eine Reset-Operation für das Abtastpegelsignal Q(n) (Referenzpunkt Q(n)) der Abtastzeilen ausgeführt.
  • Unter Bezugnahme auf 2 ist die Abtasttreiberschaltung 20 der bevorzugten Ausführungsform der vorliegenden Erfindung in einem Arbeitszustand, wenn das Vorebene-Zustandssignal ST(N – 1) auf einem Hochpegel ist, der erste Schalttransistor ist angeschaltet; der konstante Hochpegel DCH lädt den Bootstrap-Kondensator Cb durch den ersten Schalttransistor T1, um den Referenzpunkt Q(n) auf einen höheren Pegel steigen zu lassen. Anschließend wird das Vorebene-Down-Stream-Signal ST(N – 1) auf einen Niedrigpegel geschaltet, und der erste Schalttransistor ist ausgeschaltet; der Referenzpunkt Q(n) hält den höheren Pegel durch den Bootstrap-Kondensator Cb, und der zweite Schalttransistor T2 und der dritte Schalttransistor T3 sind angeschaltet.
  • Anschließend wird das Momentanebene-Taktsignal CK(n) auf einen Hochpegel geschaltet, das Taktsignal CK(n) lädt kontinuierlich für den Bootstrap-Kondensator Cb durch den zweiten Schalttransistor, um den Referenzpunkt Q(n) einen höheren Pegel erreichen zu lassen, und das Momentanebene-Abtastsignal G(N) und das Momentanebene-Down-Stream-Signal ST(N) werden auf einen Hochpegel geschaltet.
  • Zu dieser Zeit ist der Referenzpunkt Q(n) in einem Hochpegel-Zustand. Da das Eingangsende des ersten Schalttransistors mit dem konstanten Hochpegel DCH verbunden ist, tritt kein elektrischer Leckstrom an dem Referenzpunkt Q(n) durch den ersten Schalttransistor T1 auf.
  • Zur selben Zeit ist der zweiundzwanzigste Schalttransistor T13 angeschaltet, die erste Pull-Down-Halteeinheit und die zweite Pull-Down-Halteeinheit halten den Referenzpunkt Q(n) aufgrund des Effekts des ersten Hochfrequenzimpulssignals und des zweiten Hochfrequenzimpulssignals auf einem Hochpegel.
  • Wenn das erste Hochfrequenzimpulssignal XCKN auf dem Hochlevel ist und das zweite Hochfrequenzimpulssignal CKN auf dem Niedrigpegel ist, sind der neunzehnte Schalttransistor T15, der neunte Schalttransistor T6 und der achtzehnte Schalttransistor T7 angeschaltet. Der neunzehnte Schalttransistor T15 und der achtzehnte Schalttransistor T7 ziehen den Referenzpunkt K(N) und den Referenzpunkt P(n) auf ein niedriges elektrisches Potential, so dass der sechste Schalttransistor T10, die siebte Schalttransistor T9, der achte Schalttransistor T23, der vierzehnte Schalttransistor T11, der fünfzehnte Schalttransistor T12 und der sechzehnte Schalttransistor T22 angeschaltet sind, um zu gewährleisten, dass der Referenzpunkt Q(n), das Momentanebene-Pull-Down-Signal ST(N) und das Momentanebene-Abtastsignal G(N)N auf einem hohen elektrischen Potential sind.
  • Wenn das erste Hochfrequenzimpulssignal XCKN auf einem Niedrigpegel ist und das zweite Hochfrequenzimpulssignal CKN auf einem Hochlevel ist, sind der siebzehnte Schalttransistor T5, der elfte Schalttransistor T16 und der zehnte Schalttransistor T8 angeschaltet. Der elfte Schalttransistor T16 und der zehnte Schalttransistor T8 ziehen den Referenzpunkt K(N) und den Referenzpunkt P(n) auf ein niedriges elektrisches Potential herunter, so dass der sechste Schalttransistor T10, der siebte Schalttransistor T9, der achte Schalttransistor T23, der vierzehnte Schalttransistor T11, der fünfzehnte Schalttransistor T12 und der sechzehnte Schalttransistor T22 ausgeschaltet sind, um zu gewährleisten, dass der Referenzpunkt Q(n), das Momentanebene-Pull-Down-Signal ST(N) und das Momentanebene-Abtastsignal G(N) auf einem hohen elektrischen Potential sind.
  • Wenn das Folgeebene-Pull-Down-Signal ST(N + 1) auf einen Hochpegel geschaltete wird, ist der vierte Schalttransistor T3 angeschaltet, der Referenzpunkt Q(n) wird auf einen Niedrigpegel geschaltet. Zu dieser Zeit ist der zweiundzwanzigste Schalttransistor T13 ausgeschaltet.
  • Wenn das erste Hochfrequenzimpulssignal XCKN auf einem Hochpegel ist, wird der Referenzpunkt K(N) auf den Hochpegel gezogen, so dass der sechste Schalttransistor T10, die siebte Schalttransistor T9 und der achte Schalttransistor T23 angeschaltet sind, um zu gewährleisten, dass der Referenzpunkt Q(n), das Momentanebene-Pull-Down-Signal ST(N) und das Momentanebene-Abtastsignal G(N) auf einem niedrigen elektrischen Potential sind.
  • Wenn das zweite Hochfrequenzimpulssignal CKN auf einem Hochpegel ist, wird der Referenzpunkt P(n) auf ein Hochpegel heraufgezogen, so dass der vierzehnte Transistor T11, der fünfzehnte Schalttransistor T12 und der sechzehnte T22 angeschaltet sind, um zu gewährleisten, dass das Referenzpunkt Q(n), das Momentanebene-Pull-Down-Signal ST(N) und das Momentan-Ebene-Abtastsignal G(N) auf einem niedrigen elektrischen Potential sind.
  • Zur selben Zeit wird der Referenzpunkt Q(n) auf den zweiten Niedrigpegel heruntergezogen, der in der vorliegenden bevorzugten Ausführungsform niedriger ist als der erste Niedrigpegel, um zu gewährleisten, dass der zweite Schalttransistor T2 und der dritte Schalttransistor T19 ausgeschaltet sind, ferner um das elektrische Leckstrom-Problem des zweiten Schalttransistors T2 zu vermeiden, welches das elektrische Potential des Abtastsignals G(N) beeinträchtigt, und das elektrische Leckstrom-Problem des dritten Schalttransistors T19 zu vermeiden, welches das elektrische Potential des Momentanebene-Down-Stream-Signals ST(N) beeinträchtigt.
  • Zusammengefasst kann in der Abtasttreiberschaltung der vorliegenden bevorzugten Ausführungsform unabhängig davon, ob der Referenzpunkt Q(n) in einem Hochpegel-Zustand oder einem Niedrigpegel-Zustand ist, das elektrische Potential des Referenzpunkte Q(n) gehalten werden, um den elektrischen Leckstrom zu vermeiden, welcher verursacht, dass das elektrische Potential des Referenzpunkts Q(n) geändert wird.
  • Durch Einrichten einer Konstantspannungs-Niedrigpegel-Quelle mit vielen verschiedenen elektrischen Potentialen kann die vorliegende Erfindung ein elektrisches Leckstrom-Problem erfolgreich vermeiden, um die Zuverlässigkeit der Abtasttreiberschaltung zu verbessern.
  • Es wird auf 3 verwiesen, die eine Aufbauzeichnung einer Abtasttreiberschaltung gemäß der zweiten bevorzugten Ausführungsform der vorliegenden Erfindung ist. Der Unterschied zwischen der Abtasttreiberschaltung der vorliegenden bevorzugten Ausführungsform und der Abtasttreiberschaltung der ersten bevorzugten Ausführungsform ist: Das Eingangsende des zehnten Schalttransistors T8 und das Eingangsende des achtzehnten Schalttransistors T7 sind beide mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden, so dass der zehnte Schalttransistor T8 und der achtzehnte Schalttransistor T17 keinen elektrischen Leckstrom haben, um nicht das elektrischen Potential des Referenzpunkts K(N) und des Referenzpunkts P(n) zu beeinträchtigen; außerdem verbessert dies die Zuverlässigkeit der Abtasttreiberschaltung.
  • Es wird auf 4 verwiesen, die eine Aufbauzeichnung einer Abtasttreiberschaltung gemäß der dritten bevorzugten Ausführungsform der vorliegenden Erfindung ist. Der Unterschied der Abtasttreiberschaltung der vorliegenden bevorzugten Ausführungsform und der Abtasttreiberschaltung der zweiten bevorzugten Ausführungsform ist: Das Eingangsende des fünften Schalttransistors T21, das Eingangsende des achten Schalttransistors T23 und das Eingangsende des sechzehnten Schalttransistors T22 sind alle mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden, so dass der fünfte Schalttransistor T21, der achte Schalttransistor T23 und der sechzehnte Schalttransistor T22 keinen elektrischen Leckstrom haben, um nicht das elektrische Potential des Momentanebene-Down-Stream-Signals ST(N) zu beeinflussen; außerdem verbessert dies die Zuverlässigkeit der Abtasttreiberschaltung.
  • Es wird auf 5 und 6 verwiesen. 5 ist eine Aufbauzeichnung einer Abtasttreiberschaltung gemäß der vierten bevorzugten Ausführungsform der vorliegenden Erfindung; und 6 ist eine Signalwellenformzeichnung einer Abtastreiberschaltung gemäß der vierten Ausführungsform der vorliegenden Erfindung. Die Abtasttreiberschaltung 50 der vorliegenden bevorzugten Ausführungsform weist ein Pull-Up-Steuermodul 501, ein Pull-Up-Modul 502, ein Pull-Down-Modul 503, ein Pull-Down-Haltemodul 504, ein Down-Stream-Modul 505, ein Reset-Modul 506, einen Bootstrap-Kondensator Cb und eine Konstantspannungs-Niedrigpegel-Quelle auf. In der vorliegenden bevorzugten Ausführungsform weist die Konstantspannungs-Niedrigpegel-Quelle der Abtasttreiberschaltung eine erste Konstantspannungs-Niedrigpegel-Quelle VSS1, eine zweite Konstantspannungs-Niedrigpegel-Quelle VSS2 und eine dritte Konstantspannungs-Niedrigpegel-Quelle VSS3 auf. Die erste Konstantspannungs-Niedrigpegel-Quelle VSS1 wird genutzt, um einen ersten Niedrigpegel an das Pull-Down-Haltemodul bereitzustellen, die zweite Konstantspannungs-Niedrigpegel-Quelle wird genutzt, um einen zweiten Niedrigpegel an das Pull-Down-Haltemodul bereitzustellen, und die dritte Konstantspannungs-Niedrigpegel-Quelle wird genutzt, um einen dritten Niedrigpegel an das Pull-Down-Haltemodul bereitzustellen; der erste Niedrigpegel zieht das Abtastsignal G(N) herunter, der zweite Niedrigpegel zieht das Abtastpegelsignal Q(n) herunter, und der dritte Niedrigpegel zieht das Down-Stream-Signal ST(N) herunter; und ein absoluter Wert des ersten Niedrigpegels ist kleiner als ein absoluter Wert des zweiten Niedrigpegels, während der absolute Wert des zweiten Niedrigpegels kleiner ist als ein absoluter Wert des dritten Niedrigpegels.
  • Das Ausgangsende des fünften Schalttransistors T21 des Pull-Down-Moduls 503 ist mit der dritten Konstantspannungs-Niedrigpegel-Quelle VSS3 verbunden, das Eingangsende des achten Schalttransistors T23 des Pull-Down-Haltemoduls 504 ist mit der dritten Konstantspannungs-Niedrigpegel-Quelle VSS3 verbunden, und das Eingangsende fünfzehnten Schalttransistors T22 des Pull-Down-Haltemoduls 504 ist mit der dritten Konstantspannungs-Niedrigpegel-Quelle VSS3 verbunden.
  • Das Ausgangsende des vierten Schalttransistors T3 des Pull-Down-Moduls 503 ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle VSS2 verbunden; das Eingangsende des siebten Schalttransistors T9 des Pull-Down-Haltemoduls 504 ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle VSS2 verbunden; das Eingangsende des zehnten Schalttransistors T8 des Pull-Down-Haltemoduls 504 ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle VSS2 verbunden; das Eingangsende des fünfzehnten Schalttransistors T12 des Pull-Down-Haltemoduls 504 ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle VSS2 verbunden; und das Eingangsende des achtzehnten Schalttransistors T7 des Pull-Down-Haltemoduls 504 ist mit der zweiten Konstantspannungs-Niedrigpegel-Quelle VSS2 verbunden.
  • Das Eingangsende des sechsten Schalttransistors T10 des Pull-Down-Haltemoduls 504 ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden; das Eingangsende des dreizehnten Schalttransistors T18 des Pull-Down-Haltemoduls 504 ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden; das Eingangsende des vierzehnten Schalttransistors T11 des Pull-Down-Haltemoduls 504 ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden; und das Eingangsende des zweiundzwanzigsten Schalttransistors T17 des Pull-Down-Haltemoduls 504 ist mit der ersten Konstantspannungs-Niedrigpegel-Quelle VSS1 verbunden.
  • Die Abtasttreiberschaltung der vorliegenden bevorzugten Ausführungsform kann das Momentanebene-Pull-Down-Signal ST(N) durch die Einrichtung von drei Konstantspannungs-Niedrigpegel-Quellen herunterziehen, so dass der zehnte Schaltransistor T8 und der achtzehnte Schalttransistor T7 ausgeschaltet sind, um zu gewährleisten, dass der Referenzpunkt K(N) und der Referenzpunkt P(N) ein hohes elektrisches Potential haben.
  • Es wird auf 7 und 8 verwiesen. 7 ist eine Aufbauzeichnung einer Abtasttreiberschaltung gemäß der fünften bevorzugten Ausführungsform der vorliegenden Erfindung; und 8 ist eine Signalwellenformzeichnung der Abtasttreiberschaltung gemäß der fünften bevorzugten Ausführungsform der vorliegenden Erfindung. Der Unterschied zwischen der Abtasttreiberschaltung der vorliegenden bevorzugten Ausführungsform und der Abtasttreiberschaltung der der vierten bevorzugten Ausführungsform ist: Nutzung eines ersten elektrischen Niedrigfrequenz-Potentialsignals LC2, um das erste Hochfrequenzimpulssignal XCKN zur ersetzen, und Nutzung eines zweiten elektrischen Niedrigfrequenz-Potential-Signals LC1, um das zweite Hochfrequenzimpulssignal CKN zu ersetzen. Das erste elektrische Niedrigfrequenz-Potentialsignal LC2 und das zweite elektrische Niedrigfrequenz-Potentialsignal LC1 können das elektrische Potential nach einigen Einzelbildern oder dutzenden Einzelbildern umwandeln, dadurch die Impulsschalt-Operationen der Abtasttreiberschaltung reduzieren, um Strom der Abtasttreiberschaltung zu sparen.
  • Durch Einrichtung einer Konstantspannungs-Niedrigpegel-Quelle mit vielen verschiedenen elektrischen Potentialen kann die vorliegende Erfindung ein elektrisches Leckstrom-Problem erfolgreich vermeiden, um die die Zuverlässigkeit einer Abtasttreiberschaltung zu verbessern; die vorliegende Erfindung löst das leicht auftretende elektrische Leckstrom-Problem der bestehenden Abtasttreiberschaltung, um die Zuverlässigkeit der Abtasttreiberschaltung zu beeinflussen.
  • Zusammengefasst ist die vorliegende Erfindung mit bevorzugten Ausführungsformen offenbart worden, aber die oben beschriebenen bevorzugten Ausführungsformen sind nicht dazu gedacht, die vorliegende Erfindung zu beschränken. Der Fachmann kann viele Änderungen und Modifikationen an den beschriebenen Ausführungen vornehmen, die realisiert werden können, ohne von dem Umfang und Geist der Erfindung abzuweichen, die bestimmungsgemäß nur durch die angefügten Ansprüche beschränkt wird.

Claims (20)

  1. Eine Abtasttreiberschaltung, die eine Treiberoperation für kaskadierte Abtastzeilen ausführt, aufweisend: ein Pull-Up-Steuermodul, das ein Vorebene-Down-Stream-Signal empfängt und ein Abtastpegelsignal, das einer der Abtastzeilen zugeordnet ist, nach Maßgabe des Vorebene-Down-Stream-Signals erzeugt; ein Pull-Up-Modul, das ein Abtastsignal der entsprechenden Abtastzeile nach Maßgabe des Abtastpegelsignals und eines Momentanebene-Taktsignals hochzieht; ein Pull-Down-Modul, das ein Abtastsignal der entsprechenden Abtastzeile nach Maßgabe eines Folgeebene-Down-Stream-Signals herzunterzieht; ein Pull-Down-Haltemodul, das das Abtastsignal der entsprechenden Abtastzeile auf einem Niedrigpegel hält; ein Down-Stream-Modul, das ein Momentanebene-Down-Stream-Signal zu einem Folgeebene-Pull-Up-Steuermodul sendet; einen Bootstrap-Kondensator, der einen Hochpegel des Abtastsignals der Abtastzeile erzeugt; ein Reset-Modul, das eine Reset-Operation für das Abtastpegelsignal der Momentanebene-Abtastzeile ausführt; eine Konstantspannungs-Niedrigpegel-Quelle, aufweisend: eine erste Konstantspannungs-Niedrigpegel-Quelle, die einen ersten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der erste Niedrigpegel das Abtastsignal herunterzieht; eine zweite Konstantspannungs-Niedrigpegel-Quelle, die einen zweiten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der zweite Niedrigpegel das Abtastpegelsignal und das Down-Stream-Signal herunterzieht; wobei ein absoluter Wert des ersten Niedrigpegels kleiner ist als ein absoluter Wert des zweiten Niedrigpegels; wobei das Pull-Up-Steuermodul einen ersten Schalttransistor aufweist, ein Steuerende des ersten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des ersten Schalttransistors den konstanten Hochpegel einliest und ein Ausgangsende des ersten Schalttransistors mit dem Pull-Up-Modul, dem Pull-Down-Modul, dem Pull-Down-Haltemodul, dem Down-Stream-Modul und dem Bootstrap-Kondensator verbunden ist.
  2. Die Abtasttreiberschaltung nach Anspruch 1, dadurch gekennzeichnet, dass das Pull-Up-Modul einen zweiten Schalttransistor aufweist, ein Steuerende des zweiten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden ist, ein Eingangsende des zweiten Schalttransistors das Momentanebene-Taktsignal einliest und ein Ausgangsende des zweiten Schalttransistors ein Momentanebene-Abtastsignal ausgibt.
  3. Die Abtasttreiberschaltung nach Anspruch 1, dadurch gekennzeichnet, dass das Down-Stream-Modul einen dritten Schalttransistor aufweist, ein Steuerende des dritten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden ist, ein Eingangsende des dritten Schalttransistors das Momentanebene-Taktsignal einliest und ein Ausgangsende des dritten Schalttransistors das Momentanebene-Down-Stream-Signal ausgibt.
  4. Die Abtasttreiberschaltung nach Anspruch 1, dadurch gekennzeichnet, dass das Pull-Down-Modul einen vierten Schalttransistor aufweist, ein Steuerende des vierten Schalttransistors das Folgeebene-Down-Stream-Signal einliest, ein Eingangsende des vierten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden ist und ein Ausgangsende des vierten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist.
  5. Die Abtasttreiberschaltung nach Anspruch 3, dadurch gekennzeichnet, dass das Pull-Down-Modul einen fünften Schalttransistor aufweist, ein Steuerende des fünften Schalttransistors das Folgeebene-Down-Stream-Signal einliest, ein Eingangsende des fünften Schalttransistors mit dem Ausgangsende des dritten Schalttransistors verbunden ist und ein Ausgangsende des fünften Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist.
  6. Die Abtasttreiberschaltung nach Anspruch 1, dadurch gekennzeichnet, dass das Pull-Down-Haltemodul eine erste Pull-Down-Halteeinheit, eine zweite Pull-Down-Halteeinheit, einen zweiundzwanzigsten Schalttransistor und einen dreiundzwanzigsten Schalttransistor aufweist, wobei ein Steuerende des zweiundzwanzigsten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors verbunden ist, ein Ausgangsende des zweiundzwanzigsten Schalttransistors mit einem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des zweiundzwanzigsten Schalttransistors mit einem Referenzpunkt P(N) verbunden ist; wobei ein Steuerende des dreiundzwanzigsten Schalttransistors ein Vorebene-Down-Stream-Signal einliest, ein Ausgangsende des dreiundzwanzigsten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des dreiundzwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist; wobei die erste Pull-Down-Halteeinheit einen sechsten Schalttransistor, einen siebten Schalttransistor, einen achten Schalttransistor, einen neunten Schalttransistor, einen zehnten Schalttransistor, einen elften Schalttransistor, einen zwölften Schalttransistor und einen dreizehnten Schalttransistor aufweist; wobei ein Steuerende des sechsten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des sechsten Schalttransistors mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des sechsten Schalttransistors mit dem Ausgangsende des zweiten Schalttransistors verbunden ist; wobei ein Steuerende des siebten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des siebten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des siebten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors verbunden ist; wobei ein Steuerende des achten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des achten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des achten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist; wobei ein Steuerende des neunten Schalttransistors mit einem ersten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des neunten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des neunten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist; wobei ein Steuerende des zehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist, ein Eingangsende des zehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des zehnten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist; wobei ein Steuerende des elften Schalttransistors mit einem zweiten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des elften Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des elften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist; wobei ein Steuerende des zwölften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Ausgangsende des zwölften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des zwölften Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist; wobei ein Steuerende des dreizehnten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des dreizehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des dreizehnten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist; wobei die zweite Pull-Down-Halteeinheit einen vierzehnten Schalttransistor, einen fünfzehnten Schalttransistor, einen sechzehnten Schalttransistor, einen siebzehnten Schalttransistor, einen achtzehnten Schalttransistor, einen neunzehnten Schalttransistor, einen zwanzigsten Schalttransistor, und einen einundzwanzigsten Schalttransistor aufweist; wobei ein Steuerende des vierzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des vierzehnten Schalttransistors mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des vierzehnten Schalttransistors mit dem Ausgangsende des zweiten Schalttransistors verbunden ist; wobei ein Steuerende des fünfzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des fünfzehnten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des fünfzehnten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors verbunden ist; wobei ein Steuerende des sechzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des sechzehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des sechzehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist; wobei ein Steuerende des siebzehnten Schalttransistors mit einem zweiten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des siebzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des siebzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist; wobei ein Steuerende des achtzehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist, ein Eingangsende des achtzehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des achtzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist; wobei ein Steuerende des neunzehnten Schalttransistors mit einem ersten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des neunzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des neunzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist; wobei ein Steuerende des zwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Ausgangsende des zwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, und ein Eingangsende des zwanzigsten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist; wobei ein Steuerende des einundzwanzigsten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des einundzwanzigsten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des einundzwanzigsten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist.
  7. Die Abtasttreiberschaltung nach Anspruch 6, dadurch gekennzeichnet, dass ein elektrisches Potential des ersten Hochfrequenzimpulssignals einem elektrischen Potential des zweiten Hochfrequenzimpuls-signals entgegengesetzt ist.
  8. Die Abtasttreiberschaltung nach Anspruch 1, dadurch gekennzeichnet, dass die Konstantspannungs-Niedrigpegel-Quelle aufweist: eine erste Konstantspannungs-Niedrigpegel-Quelle, die einen ersten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der erste Niedrigpegel das Abtastsignal herunterzieht; eine zweite Konstantspannungs-Niedrigpegel-Quelle, die einen zweiten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der zweite Niedrigpegel das Abtastpegelsignal herunterzieht; und eine dritte Konstantspannungs-Niedrigpegel-Quelle, die einen dritten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der dritte Niedrigpegel das Down-Stream-Signal herunterzieht; wobei ein absoluter Wert des ersten Niedrigpegels kleiner ist als ein absoluter Wert des zweiten Niedrigpegels, und ein absoluter Wert des zweiten Niedrigpegels kleiner als ein absoluter Wert des dritten Niedrigpegels ist.
  9. Die Abtasttreiberschaltung nach Anspruch 8, dadurch gekennzeichnet, dass ein Ausgangsende eines fünften Schalttransistors des Pull-Down-Moduls mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, ein Eingangsende eines achten Schalttransistors des Pull-Down-Haltemoduls mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Eingangsende eines fünfzehnten Schalttransistors des Pull-Down-Haltemoduls mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; wobei ein Ausgangsende des vierten Schalttransistors des Pull-Down-Moduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines siebten Schalttransistors des Pull-Down-Haltemoduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines zehnten Schalttransistors des Pull-Down-Haltemoduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines fünfzehnten Schalttransistors des Pull-Down-Haltemoduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; und ein Eingangsende eines achtzehnten Schalttransistors des Pull-Down-Haltemoduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; wobei ein Eingangsende eines sechsten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines dreizehnten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines vierzehnten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; und ein Eingangsende eines einundzwanzigsten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist.
  10. Eine Abtasttreiberschaltung, die eine Treiberoperation für kaskadierte Abtastzeilen ausführt, aufweisend: Ein Pull-Up-Steuermodul, das ein Vorebene-Down-Stream-Signal empfängt und ein Abtastpegelsignal, das einer der Abtastzeilen zugeordnet ist, nach Maßgabe des Vorebene-Down-Stream-Signals erzeugt; ein Pull-Up-Modul, das ein Abtastsignal der entsprechenden Abtastzeile nach Maßgabe des Abtastpegelsignals und eines Momentanebene-Taktsignals hochzieht; ein Pull-Down-Modul, das ein Abtastsignal der entsprechenden Abtastzeile nach Maßgabe eines Folgeebene-Down-Stream-Signals herzunterzieht; ein Pull-Down-Haltemodul, das das Abtastsignal der entsprechenden Abtastzeile auf einem Niedrigpegel hält; ein Down-Stream-Modul, das ein Momentanebene-Down-Stream-Signal zu einem Folgeebene-Pull-Up-Steuermodul sendet; einen Bootstrap-Kondensator, der einen Hochpegel des Abtastsignals der Abtastzeile erzeugt; und eine Konstantspannungs-Niedrigpegel-Quelle, aufweisend: eine erste Konstantspannungs-Niedrigpegel-Quelle, die einen ersten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der erste Niedrigpegel das Abtastsignal herunterzieht; und eine zweite Konstantspannungs-Niedrigpegel-Quelle, die einen zweiten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der zweite Niedrigpegel das Abtastpegelsignal und das Down-Stream-Signal herunterzieht; wobei ein absoluter Wert des ersten Niedrigpegels kleiner ist als ein absoluter Wert des zweiten Niedrigpegels.
  11. Die Abtasttreiberschaltung nach Anspruch 10, dadurch gekennzeichnet, dass das Pull-Up-Steuermodul einen ersten Schalttransistor aufweist, ein Steuerende des ersten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des ersten Schalttransistors den konstanten Hochpegel einliest, und ein Ausgangsende des ersten Schalttransistors mit dem Pull-Up-Modul, dem Pull-Down-Modul, dem Pull-Down-Haltemodul, dem Down-Stream-Modul und dem Bootstrap-Kondensator verbunden ist.
  12. Die Abtasttreiberschaltung nach Anspruch 11, dadurch gekennzeichnet, dass das Pull-Up-Modul einen zweiten Schalttransistor aufweist, ein Steuerende des zweiten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden ist, ein Eingangsende des zweiten Schalttransistors das Momentanebene-Taktsignal einliest, und ein Ausgangsende des zweiten Schalttransistors ein Momentanebene-Abtastsignal ausgibt.
  13. Die Abtasttreiberschaltung nach Anspruch 11, dadurch gekennzeichnet, dass das Down-Stream-Modul einen dritten Schalttransistor aufweist, ein Steuerende des dritten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden ist, ein Eingangsende des dritten Schalttransistors das Momentanebene-Taktsignal einliest, und ein Ausgangsende des dritten Schalttransistors das Momentanebene-Down-Stream-Signal ausgibt.
  14. Die Abtasttreiberschaltung nach Anspruch 11, dadurch gekennzeichnet, dass das Pull-Down-Modul einen vierten Schalttransistor aufweist, ein Steuerende des vierten Schalttransistors das Folgeebene-Down-Stream-Signal einliest, ein Eingangsende des vierten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors des Pull-Up-Steuermoduls verbunden ist, und ein Ausgangsende des vierten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist.
  15. Die Abtasttreiberschaltung nach Anspruch 13, dadurch gekennzeichnet, dass das Pull-Down-Modul einen fünften Schalttransistor aufweist, ein Steuerende des fünften Schalttransistors das Folgeebene-Down-Stream-Signal einliest, ein Eingangsende des fünften Schalttransistors mit dem Ausgangsende des dritten Schalttransistors verbunden ist, und ein Ausgangsende des fünften Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist.
  16. Die Abtasttreiberschaltung nach Anspruch 11, dadurch gekennzeichnet, dass das Pull-Down-Haltemodul eine erste Pull-Down-Halteeinheit, eine zweite Pull-Down-Halteeinheit, einen zweiundzwanzigsten Schalttransistor und einen dreiundzwanzigsten Schalttransistor aufweist; wobei ein Steuerende des zweiundzwanzigsten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors verbunden ist, ein Ausgangsende des zweiundzwanzigsten Schalttransistors mit einem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des zweiundzwanzigsten Schalttransistors mit einem Referenzpunkt P(N) verbunden ist; wobei ein Steuerende des dreiundzwanzigsten Schalttransistors ein Vorebene-Down-Stream-Signal einliest, ein Ausgangsende des dreiundzwanzigsten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des dreiundzwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist; wobei die erste Pull-Down-Halteeinheit einen sechsten Schalttransistor, einen siebten Schalttransistor, einen achten Schalttransistor, einen neunten Schalttransistor, einen zehnten Schalttransistor, einen elften Schalttransistor, einen zwölften Schalttransistor und einen dreizehnten Schalttransistor aufweist; wobei ein Steuerende des sechsten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des sechsten Schalttransistors mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des sechsten Schalttransistors mit dem Ausgangsende des zweiten Schalttransistors verbunden ist; wobei ein Steuerende des siebten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des siebten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des siebten Schalttransistors ist mit dem Ausgangsende des ersten Schalttransistors verbunden ist; wobei ein Steuerende des achten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Eingangsende des achten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des achten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist; wobei ein Steuerende des neunten Schalttransistors mit einem ersten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des neunten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des neunten Schalttransistors mit dem Referenzpunkt K(N) verbunden ist; wobei ein Steuerende des zehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist, ein Eingangsende des zehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des zehnten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist; wobei ein Steuerende des elften Schalttransistors mit einem zweiten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des elften Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des elften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist; wobei ein Steuerende des zwölften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, ein Ausgangsende des zwölften Schalttransistors mit dem Referenzpunkt K(N) verbunden ist, und ein Eingangsende des zwölften Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist; wobei ein Steuerende des dreizehnten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des dreizehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des dreizehnten Schalttransistors mit dem ersten Hochfrequenzimpulssignal verbunden ist; wobei die zweite Pull-Down-Halteeinheit einen vierzehnten Schalttransistor, einen fünfzehnten Schalttransistor, einen sechzehnten Schalttransistor, einen siebzehnten Schalttransistor, einen achtzehnten Schalttransistor, einen neunzehnten Schalttransistor, einen zwanzigsten Schalttransistor, und einen einundzwanzigsten Schalttransistor aufweist; wobei ein Steuerende des vierzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des vierzehnten Schalttransistors mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des vierzehnten Schalttransistors mit dem Ausgangsende des zweiten Schalttransistors verbunden ist; wobei ein Steuerende des fünfzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des fünfzehnten Schalttransistors mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des fünfzehnten Schalttransistors mit dem Ausgangsende des ersten Schalttransistors verbunden ist; wobei ein Steuerende des sechzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Eingangsende des sechzehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des sechzehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist; wobei ein Steuerende des siebzehnten Schalttransistors mit einem zweiten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des siebzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des siebzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist; wobei ein Steuerende des achtzehnten Schalttransistors mit dem Momentanebene-Down-Stream-Signal verbunden ist, ein Eingangsende des achtzehnten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des achtzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist; wobei ein Steuerende des neunzehnten Schalttransistors mit einem ersten Hochfrequenzimpulssignal verbunden ist, ein Eingangsende des neunzehnten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist, und ein Ausgangsende des neunzehnten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist; wobei ein Steuerende des zwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, ein Ausgangsende des zwanzigsten Schalttransistors mit dem Referenzpunkt P(N) verbunden ist, und ein Eingangsende des zwanzigsten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist; wobei ein Steuerende des einundzwanzigsten Schalttransistors das Vorebene-Down-Stream-Signal einliest, ein Eingangsende des einundzwanzigsten Schalttransistors mit der Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Ausgangsende des einundzwanzigsten Schalttransistors mit dem zweiten Hochfrequenzimpulssignal verbunden ist.
  17. Die Abtasttreiberschaltung nach Anspruch 16, dadurch gekennzeichnet, dass ein elektrisches Potential des ersten Hochfrequenzimpulssignals einem elektrischen Potential des zweiten Hochfrequenzimpulssignals entgegengesetzt ist.
  18. Die Abtasttreiberschaltung nach Anspruch 10, dadurch gekennzeichnet, dass die Konstantspannungs-Niedrigpegel-Quelle aufweist: eine erste Konstantspannungs-Niedrigpegel-Quelle, die einen ersten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der erste Niedrigpegel das Abtastsignal herunterzieht; eine zweite Konstantspannungs-Niedrigpegel-Quelle, die einen zweiten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der zweite Niedrigpegel das Abtastpegelsignal herunterzieht; und eine dritte Konstantspannungs-Niedrigpegel-Quelle, die einen dritten Niedrigpegel an das Pull-Down-Haltemodul bereitstellt, wobei der dritte Niedrigpegel das Down-Stream-Signal herunterzieht; wobei ein absoluter Wert des ersten Niedrigpegels kleiner ist als ein absoluter Wert des zweiten Niedrigpegels, und der absolute Wert des zweiten Niedrigpegels kleiner als ein absoluter Wert des dritten Niedrigpegels ist.
  19. Die Abtasttreiberschaltung nach Anspruch 18, dadurch gekennzeichnet, dass ein Ausgangsende eines fünften Schalttransistors des Pull-Down-Moduls mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, ein Eingangsende eines achten Schalttransistors des Pull-Down-Haltemoduls mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden ist, und ein Eingangsende eines fünfzehnten Schalttransistors des Pull-Down-Haltemoduls mit der dritten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; wobei ein Ausgangsende des vierten Schalttransistors des Pull-Down-Moduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines siebten Schalttransistors des Pull-Down-Haltemoduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines zehnten Schalttransistors des Pull-Down-Haltemoduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines fünfzehnten Schalttransistors des Pull-Down-Haltemoduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; und ein Eingangsende eines achtzehnten Schalttransistors des Pull-Down-Haltemoduls mit der zweiten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; wobei ein Eingangsende eines sechsten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines dreizehnten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; ein Eingangsende eines vierzehnten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist; und ein Eingangsende eines einundzwanzigsten Schalttransistors des Pull-Down-Haltemoduls mit der ersten Konstantspannungs-Niedrigpegel-Quelle verbunden ist.
  20. Die Abtasttreiberschaltung nach Anspruch 10, dadurch gekennzeichnet, dass die Abtasttreiberschaltung ferner aufweist: ein Reset-Modul, das eine Reset-Operation für das Abtastpegelsignal der Momentanebene-Abtastzeile ausführt.
DE112014007173.0T 2014-11-14 2014-11-19 Abtasttreiberschaltung Pending DE112014007173T5 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201410650257.1 2014-11-14
CN201410650257.1A CN104409058B (zh) 2014-11-14 2014-11-14 一种扫描驱动电路
PCT/CN2014/091640 WO2016074264A1 (zh) 2014-11-14 2014-11-19 一种扫描驱动电路

Publications (1)

Publication Number Publication Date
DE112014007173T5 true DE112014007173T5 (de) 2017-07-27

Family

ID=52646682

Family Applications (1)

Application Number Title Priority Date Filing Date
DE112014007173.0T Pending DE112014007173T5 (de) 2014-11-14 2014-11-19 Abtasttreiberschaltung

Country Status (8)

Country Link
US (1) US9530375B2 (de)
JP (1) JP6486486B2 (de)
KR (1) KR101994655B1 (de)
CN (1) CN104409058B (de)
DE (1) DE112014007173T5 (de)
EA (1) EA032950B1 (de)
GB (1) GB2548050B (de)
WO (1) WO2016074264A1 (de)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9514695B2 (en) * 2014-10-31 2016-12-06 Shenzhen China Star Optoelectronics Technology Co., Ltd. Gate driver on array circuit and liquid crystal display device
US9407260B2 (en) * 2014-11-03 2016-08-02 Shenzhen China Star Optoelectronics Technology Co., Ltd GOA circuit based on LTPS semiconductor TFT
CN104464657B (zh) * 2014-11-03 2017-01-18 深圳市华星光电技术有限公司 基于低温多晶硅半导体薄膜晶体管的goa电路
CN104392701B (zh) * 2014-11-07 2016-09-14 深圳市华星光电技术有限公司 用于氧化物半导体薄膜晶体管的扫描驱动电路
CN104505036B (zh) * 2014-12-19 2017-04-12 深圳市华星光电技术有限公司 一种栅极驱动电路
CN104700801B (zh) * 2015-03-24 2016-11-02 深圳市华星光电技术有限公司 Pmos栅极驱动电路
CN104766576B (zh) * 2015-04-07 2017-06-27 深圳市华星光电技术有限公司 基于p型薄膜晶体管的goa电路
CN106297624B (zh) 2015-06-11 2020-03-17 南京瀚宇彩欣科技有限责任公司 移位寄存器和显示装置
CN104992682B (zh) * 2015-07-03 2017-10-24 深圳市华星光电技术有限公司 一种扫描驱动电路
US10115362B2 (en) 2015-07-03 2018-10-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Scan-driving circuit
CN105047160B (zh) * 2015-08-24 2017-09-19 武汉华星光电技术有限公司 一种扫描驱动电路
CN106157916A (zh) * 2016-08-31 2016-11-23 深圳市华星光电技术有限公司 一种栅极驱动单元及驱动电路
CN106157923B (zh) * 2016-09-26 2019-10-29 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107146589A (zh) * 2017-07-04 2017-09-08 深圳市华星光电技术有限公司 Goa电路及液晶显示装置
US10699659B2 (en) * 2017-09-27 2020-06-30 Shenzhen China Star Optoelectronics Technology Co. Ltd. Gate driver on array circuit and liquid crystal display with the same
CN109949757B (zh) * 2017-12-21 2022-03-11 咸阳彩虹光电科技有限公司 扫描信号补偿方法、扫描信号补偿电路及显示器
CN110007628B (zh) * 2019-04-10 2022-02-01 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN111081196B (zh) * 2019-12-24 2021-06-01 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
US11900881B2 (en) * 2020-06-04 2024-02-13 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, manufacturing method thereof, and display device

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101607510B1 (ko) * 2008-11-28 2016-03-31 삼성디스플레이 주식회사 게이트 구동 방법 및 회로와, 이를 갖는 표시장치
TWI410944B (zh) * 2009-06-10 2013-10-01 Au Optronics Corp 顯示裝置之移位暫存器
KR101340197B1 (ko) * 2011-09-23 2013-12-10 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
CN102682727B (zh) * 2012-03-09 2014-09-03 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
KR102005938B1 (ko) * 2012-06-19 2019-10-02 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 구비한 표시 장치
TWI511459B (zh) * 2012-10-11 2015-12-01 Au Optronics Corp 可防止漏電之閘極驅動電路
CN103680453B (zh) * 2013-12-20 2015-09-16 深圳市华星光电技术有限公司 阵列基板行驱动电路
CN103943054B (zh) * 2014-01-27 2016-07-13 上海中航光电子有限公司 栅极驱动电路、tft阵列基板、显示面板及显示装置
CN103928008B (zh) * 2014-04-24 2016-10-05 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
CN103928009B (zh) * 2014-04-29 2017-02-15 深圳市华星光电技术有限公司 用于窄边框液晶显示器的栅极驱动器
CN104008742B (zh) * 2014-05-20 2016-06-29 深圳市华星光电技术有限公司 一种扫描驱动电路及一种液晶显示装置
CN104008739B (zh) * 2014-05-20 2017-04-12 深圳市华星光电技术有限公司 一种扫描驱动电路和一种液晶显示装置
CN104008741A (zh) * 2014-05-20 2014-08-27 深圳市华星光电技术有限公司 一种扫描驱动电路及液晶显示装置
CN104050941B (zh) 2014-05-27 2016-03-30 深圳市华星光电技术有限公司 一种栅极驱动电路
CN104167191B (zh) * 2014-07-04 2016-08-17 深圳市华星光电技术有限公司 用于平板显示的互补型goa电路
CN104064160B (zh) * 2014-07-17 2016-06-15 深圳市华星光电技术有限公司 具有自我补偿功能的栅极驱动电路
CN104064159B (zh) * 2014-07-17 2016-06-15 深圳市华星光电技术有限公司 具有自我补偿功能的栅极驱动电路
US9390674B2 (en) * 2014-11-03 2016-07-12 Shenzhen China Star Optoelectronics Technology Co., Ltd GOA circuit based on LTPS semiconductor TFT
CN104464662B (zh) * 2014-11-03 2017-01-25 深圳市华星光电技术有限公司 基于低温多晶硅半导体薄膜晶体管的goa电路
CN104376824A (zh) * 2014-11-13 2015-02-25 深圳市华星光电技术有限公司 用于液晶显示的goa电路及液晶显示装置
CN104409056B (zh) * 2014-11-14 2017-01-11 深圳市华星光电技术有限公司 一种扫描驱动电路
US9444450B2 (en) * 2014-12-08 2016-09-13 Shenzhen China Star Optoelectronics Technology Co., Ltd. Scan driving circuit
CN104464671B (zh) * 2014-12-12 2017-01-11 深圳市华星光电技术有限公司 一种扫描驱动电路
CN104575420B (zh) * 2014-12-19 2017-01-11 深圳市华星光电技术有限公司 一种扫描驱动电路
US9484111B2 (en) * 2014-12-30 2016-11-01 Shenzhen China Star Optoelectronics Technology Co., Ltd. Bidirectional scanning GOA circuit

Also Published As

Publication number Publication date
EA032950B1 (ru) 2019-08-30
GB2548050B (en) 2021-07-28
CN104409058B (zh) 2017-02-22
KR101994655B1 (ko) 2019-10-17
US9530375B2 (en) 2016-12-27
JP2018503137A (ja) 2018-02-01
US20160140928A1 (en) 2016-05-19
CN104409058A (zh) 2015-03-11
KR20170084249A (ko) 2017-07-19
GB201709316D0 (en) 2017-07-26
EA201791062A1 (ru) 2017-09-29
WO2016074264A1 (zh) 2016-05-19
GB2548050A (en) 2017-09-06
JP6486486B2 (ja) 2019-03-20

Similar Documents

Publication Publication Date Title
DE112014007173T5 (de) Abtasttreiberschaltung
DE112014007244T5 (de) Abtasttreiberschaltung
DE102015208720B4 (de) Gatetreibereinheit, Gatetreiberschaltung und Treiberverfahren derselben sowie Anzeigevorrichtung
DE112014007168T5 (de) Abtasttreiberschaltung
DE112016004872T5 (de) Gateansteuerschaltung und Anzeigevorrichtung
DE112015005415T5 (de) GOA-Schaltung und Flüssigkristallanzeige
DE112014007171T5 (de) GOA Schaltkreis und Flüssigkristallanzeige Anzeigegerät verwendet in einer Flüssigkristallanzeige
DE102016109164A1 (de) Gate-Abtast-Schaltkreis, Treiberverfahren dafür und Gate-Abtast-Kaskadenschaltkreis
DE112015005388B4 (de) Abtasttreiberschaltung für Oxidhalbleiter-Dünnschichttransistoren
DE102014119718B4 (de) Treiberschaltung und Ansteuerungsverfahren für eine Anzeigevorrichtung
DE102016209228B4 (de) Gatetreiberschaltung, Kaskadengatetreiberschaltung und Verfahren zum Treiben einer Kaskadengatetreiberschaltung
DE102016205362B4 (de) Berührungstreiberschaltung, Berührungstreiberverfahren und Berührungsbildschirm
DE112015005435T5 (de) GOA-Schaltung und Flüssigkristallanzeige
DE102004064250B3 (de) Schieberegister und Treiberverfahren für dieses sowie LCD-Treibervorrichtung mit einem solchen
US9444450B2 (en) Scan driving circuit
DE102015117758A1 (de) Schieberegister, ansteuerverfahren und gate-ansteuerschaltung
DE112012006168T5 (de) Gate-Treiber für Anzeigen
DE102015121980A1 (de) Schieberegister, Verfahren zur Ansteuerung eines Schieberegisters, Gate-Ansteuerschaltung und Anzeigebildschirm
DE102015205993A1 (de) Inverter, Steuerkreis und Anzeigefeld
DE102017101080A1 (de) Ansteuerungseinheit, Ansteuerungsverfahren, Ansteuerungsschaltung und Anzeigefeld
DE112015005530T5 (de) Abtasttreiberschaltung und NAND-Gatter-Logikverknüpfungsschaltung hierfür
DE102016124351A1 (de) Bidirektionale abtasteinheit, ansteuerverfahren und gate-treiberschaltung
DE112015006930T5 (de) GOA-Schaltung, Ansteuerverfahren hierfür und Flüssigkristallanzeige
DE102015118436A1 (de) 3D-Bildschirm, Verfahren zum Ansteuern des 3D-Bildschirms und elektronische Vorrichtung
DE2316619A1 (de) Halbleiterschaltung

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R079 Amendment of ipc main class

Free format text: PREVIOUS MAIN CLASS: G09G0003360000

Ipc: G09G0003200000

R016 Response to examination communication
R002 Refusal decision in examination/registration proceedings