JP2018503137A - 走査駆動回路 - Google Patents
走査駆動回路 Download PDFInfo
- Publication number
- JP2018503137A JP2018503137A JP2017543860A JP2017543860A JP2018503137A JP 2018503137 A JP2018503137 A JP 2018503137A JP 2017543860 A JP2017543860 A JP 2017543860A JP 2017543860 A JP2017543860 A JP 2017543860A JP 2018503137 A JP2018503137 A JP 2018503137A
- Authority
- JP
- Japan
- Prior art keywords
- switch transistor
- low level
- pull
- constant voltage
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 18
- 238000012423 maintenance Methods 0.000 claims abstract description 6
- 238000010586 diagram Methods 0.000 description 16
- 238000013461 design Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0213—Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/027—Arrangements or methods related to powering off a display
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electronic Switches (AREA)
- Liquid Crystal Display Device Control (AREA)
- Logic Circuits (AREA)
- Shift Register Type Memory (AREA)
- Dc-Dc Converters (AREA)
Abstract
Description
該走査駆動回路10が高温状態で動作する場合、スイッチトランジスタの閾値電圧は負の値に変化することにより、走査駆動回路10の各モジュールのスイッチトランジスタに漏電が発生しやすく、該走査駆動回路の信頼性に影響を与える。
本発明の実施例は、カスケード接続された走査線を駆動操作する走査駆動回路を提供する。該走査駆動回路は、
直前の下り信号を受信し、前記直前の下り信号に基づいて、対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
前記走査レベル信号及び現在のクロック信号に基づいて、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
直後の下り信号に基づいて、対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
対応する前記走査線の走査信号をローレベルに維持するプルダウン維持モジュールと、
直後のプルアップ制御モジュールに現在の下り信号を送信する下りモジュールと、
前記走査線の走査信号をハイレベルにするブートストラップコンデンサと、
現在の前記走査線の走査レベル信号をリセット操作するリセットモジュールと、
定電圧ローレベル源と、
を含み、
該定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号及び前記下り信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
を含み、
第1ローレベルの絶対値は、前記第2ローレベルの絶対値より小さく、
前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第1スイッチトランジスタの入力端は前記定電圧ハイレベルを入力し、前記第1スイッチトランジスタの出力端はそれぞれ前記プルアップモジュール、前記プルダウンモジュール、前記プルダウン維持モジュール、前記下りモジュール及び前記ブートストラップコンデンサに接続される。
本発明に記載の走査駆動回路において、前記下りモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第3スイッチトランジスタの出力端は前記現在の下り信号を出力する。
前記第23スイッチトランジスタの制御端は直前の下り信号を入力し、前記第23スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第23スイッチトランジスタの入力端は前記基準点P(N)に接続される。
前記第8スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第8スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第8スイッチトランジスタの出力端は現在の下り信号に接続される。
前記第10スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第10スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第10スイッチトランジスタの出力端は前記第1高周波パルス信号に接続される。
前記第17スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第17スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第17スイッチトランジスタの出力端は前記基準点P(N)に接続される。
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
前記プルダウン維持モジュールに前記下り信号をプルダウンする第3ローレベルを提供する第3定電圧ローレベル源と、
を含み、
前記第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さく、前記第2ローレベルの絶対値は前記第3ローレベルの絶対値より小さい。
前記プルダウンモジュールの第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第10スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第18スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続される。
前記プルダウン維持モジュールの第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第13スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第21スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続される。
直前の下り信号を受信し、前記直前の下り信号に基づいて、対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
前記走査レベル信号及び現在のクロック信号に基づいて、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
直後の下り信号に基づいて、対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
対応する前記走査線の走査信号をローレベルに維持するプルダウン維持モジュールと、
直後のプルアップ制御モジュールに現在の下り信号を送信する下りモジュールと、
前記走査線の走査信号をハイレベルにするブートストラップコンデンサと、
定電圧ローレベル源と、
を含み、該定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号及び前記下り信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
を含み、
第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さい。
本発明に記載の走査駆動回路において、前記下りモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第3スイッチトランジスタの出力端は前記現在の下り信号を出力する。
前記第21スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第21スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第21スイッチトランジスタの出力端は前記第2高周波パルス信号に接続される。
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
前記プルダウン維持モジュールに前記下り信号をプルダウンする第3ローレベルを提供する第3定電圧ローレベル源と、
前記第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さく、前記第2ローレベルの絶対値は前記第3ローレベルの絶対値より小さい。
前記プルダウンモジュールの第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第10スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第18スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続される。
前記プルダウン維持モジュールの第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第13スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第21スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続される。
本発明に記載の走査駆動回路において、前記走査駆動回路は、
現在の前記走査線の走査レベル信号をリセット操作するリセットモジュールを更に含む。
第9スイッチトランジスタT6の制御端は第1高周波パルス信号XCKN(即ち、クロック信号)に接続され、第9スイッチトランジスタT6の入力端は第1高周波パルス信号XCKNに接続され、第9スイッチトランジスタT6の出力端は基準点K(N)に接続される。
第10スイッチトランジスタT8の制御端は現在の下り信号ST(N)に接続され、第10スイッチトランジスタT8の入力端は第1定電圧ローレベル源VSS1に接続され、第10スイッチトランジスタT8の出力端は第1高周波パルス信号XCKNに接続される。
第11スイッチトランジスタT16の制御端は第2高周波パルス信号CKNに接続され、第11スイッチトランジスタT16の入力端は第1高周波パルス信号XCKNに接続され、第11スイッチトランジスタT16の出力端は基準点K(N)に接続される。
第12スイッチトランジスタT20の制御端は基準点K(N)に接続され、第12スイッチトランジスタT20の出力端は基準点K(N)に接続され、第12スイッチトランジスタT20の入力端は第1高周波パルス信号XCKNに接続される。
第13スイッチトランジスタT18の制御端は直前の下り信号ST(N−1)を入力し、第13スイッチトランジスタT18の入力端は第1定電圧ローレベル源VSS1に接続され、第13スイッチトランジスタT18の出力端は第1高周波パルス信号XCKNに接続される。
第15スイッチトランジスタT12の制御端は基準点P(N)に接続され、第15スイッチトランジスタT12の入力端は第2定電圧ローレベル源VSS2に接続され、第15スイッチトランジスタT12の出力端は第1スイッチトランジスタT1の出力端に接続される。
第16スイッチトランジスタT22の制御端は基準点P(N)に接続され、第16スイッチトランジスタT22の入力端は第1定電圧ローレベル源VSS1に接続され、第16スイッチトランジスタT22の出力端は現在の下り信号ST(N)に接続される。
第17スイッチトランジスタT5の制御端は第2高周波パルス信号CKNに接続され、第17スイッチトランジスタT5の入力端は第2高周波パルス信号CKNに接続され、第17スイッチトランジスタT5の出力端は基準点P(N)に接続される。
第18スイッチトランジスタT7の制御端は現在の下り信号ST(N)に接続され、第18スイッチトランジスタT7の入力端は第1定電圧ローレベル源VSS1に接続され、第18スイッチトランジスタT7の出力端は第2高周波パルス信号CKNに接続される。
第19スイッチトランジスタT15の制御端は第1高周波パルス信号XCKNに接続され、第19スイッチトランジスタT15の入力端は第2高周波パルス信号CKNに接続され、第19スイッチトランジスタT15の出力端は基準点P(N)に接続される。
第20スイッチトランジスタT19の制御端は基準点P(N)に接続され、第20スイッチトランジスタT19の出力端は基準点P(N)に接続され、第20スイッチトランジスタT19の入力端は第2高周波パルス信号CKNに接続される。
第21スイッチトランジスタT17の制御端は直前の下り信号ST(N−1)を入力し、第21スイッチトランジスタT17の入力端は第1定電圧ローレベル源VSS1に接続され、第21スイッチトランジスタの出力端は第2高周波パルス信号CKNに接続される。
Claims (20)
- カスケード接続された走査線を駆動操作する走査駆動回路であって、
直前の下り信号を受信し、前記直前の下り信号に基づいて、対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
前記走査レベル信号及び現在のクロック信号に基づいて、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
直後の下り信号に基づいて、対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
対応する前記走査線の走査信号をローレベルに維持するプルダウン維持モジュールと、
直後のプルアップ制御モジュールに現在の下り信号を送信する下りモジュールと、
前記走査線の走査信号をハイレベルにするブートストラップコンデンサと、
現在の前記走査線の走査レベル信号をリセット操作するリセットモジュールと、
定電圧ローレベル源と、
を含み、
前記定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号及び前記下り信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
を含み、
前記第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さく、
前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第1スイッチトランジスタの入力端は定電圧ハイレベルを入力し、前記第1スイッチトランジスタの出力端は、それぞれ前記プルアップモジュール、前記プルダウンモジュール、前記プルダウン維持モジュール、前記下りモジュール及び前記ブートストラップコンデンサに接続される走査駆動回路。 - 前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第2スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第2スイッチトランジスタの出力端は現在の走査信号を出力する請求項1に記載の走査駆動回路。
- 前記下りモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第3スイッチトランジスタの出力端は前記現在の下り信号を出力する請求項1に記載の走査駆動回路。
- 前記プルダウンモジュールは、第4スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第4スイッチトランジスタの入力端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続される請求項1に記載の走査駆動回路。
- 前記プルダウンモジュールは、第5スイッチトランジスタを含み、前記第5スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第5スイッチトランジスタの入力端は前記第3スイッチトランジスタの出力端に接続され、前記第5スイッチトランジスタの出力端は前記定電圧ローレベル源に接続される請求項3に記載の走査駆動回路。
- 前記プルダウン維持モジュールは、第1プルダウン維持部、第2プルダウン維持部、第22スイッチトランジスタ及び第23スイッチトランジスタを含み、
前記第22スイッチトランジスタの制御端は前記第1スイッチトランジスタの出力端に接続され、前記第22スイッチトランジスタの出力端は基準点K(N)に接続され、前記第22スイッチトランジスタの入力端は基準点P(N)に接続され、
前記第23スイッチトランジスタの制御端は直前の下り信号を入力し、前記第23スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第23スイッチトランジスタの入力端は前記基準点P(N)に接続され、
前記第1プルダウン維持部は、第6スイッチトランジスタ、第7スイッチトランジスタ、第8スイッチトランジスタ、第9スイッチトランジスタ、第10スイッチトランジスタ、第11スイッチトランジスタ、第12スイッチトランジスタ、及び第13スイッチトランジスタを含み、
前記第6スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第6スイッチトランジスタの出力端は第2スイッチトランジスタの出力端に接続され、
前記第7スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第7スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続され、
前記第8スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第8スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第8スイッチトランジスタの出力端は現在の下り信号に接続され、
前記第9スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第9スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第9スイッチトランジスタの出力端は前記基準点K(N)に接続され、
前記第10スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第10スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第10スイッチトランジスタの出力端は前記第1高周波パルス信号に接続され、
前記第11スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第11スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第11スイッチトランジスタの出力端は前記基準点K(N)に接続され、
前記第12スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、
前記第13スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第13スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第13スイッチトランジスタの出力端は前記第1高周波パルス信号に接続され、
前記第2プルダウン維持部は、第14スイッチトランジスタ、第15スイッチトランジスタ、第16スイッチトランジスタ、第17スイッチトランジスタ、第18スイッチトランジスタ、第19スイッチトランジスタ、第20スイッチトランジスタ、及び第21スイッチトランジスタを含み、
前記第14スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第14スイッチトランジスタの出力端は前記第2スイッチトランジスタの出力端に接続され、
前記第15スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第15スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続され、
前記第16スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第16スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第16スイッチトランジスタの出力端は現在の下り信号に接続され、
前記第17スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第17スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第17スイッチトランジスタの出力端は前記基準点P(N)に接続され、
前記第18スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第18スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第18スイッチトランジスタの出力端は前記第2高周波パルス信号に接続され、
前記第19スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第19スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第19スイッチトランジスタの出力端は前記基準点P(N)に接続され、
前記第20スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの出力端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの入力端は前記第2高周波パルス信号に接続される。
前記第21スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第21スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第21スイッチトランジスタの出力端は前記第2高周波パルス信号に接続される請求項1に記載の走査駆動回路。 - 前記第1高周波パルス信号は前記第2高周波パルス信号の電位と逆である請求項6に記載の走査駆動回路。
- 前記定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
前記プルダウン維持モジュールに前記下り信号をプルダウンする第3ローレベルを提供する第3定電圧ローレベル源と、を含み、
前記第1ローレベルの絶対値は、前記第2ローレベルの絶対値より小さく、前記第2ローレベルの絶対値は、前記第3ローレベルの絶対値より小さい請求項1に記載の走査駆動回路。 - 前記プルダウンモジュールの第5スイッチトランジスタの出力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第8スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、
前記プルダウンモジュールの第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第10スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第18スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、
前記プルダウン維持モジュールの第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第13スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第21スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続される請求項8に記載の走査駆動回路。 - カスケード接続された走査線を駆動操作する走査駆動回路であって、
直前の下り信号を受信し、前記直前の下り信号に基づいて対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
前記走査レベル信号及び現在のクロック信号に基づいて、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
直後の下り信号に基づいて、対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
対応する前記走査線の走査信号をローレベルに維持するプルダウン維持モジュールと、
直後のプルアップ制御モジュールに現在の下り信号を送信する下りモジュールと、
前記走査線の走査信号をハイレベルにするブートストラップコンデンサと、
定電圧ローレベル源と、
を含み、
前記定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号及び前記下り信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
を含み、
第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さい走査駆動回路。 - 前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第1スイッチトランジスタの入力端は定電圧ハイレベルを入力し、前記第1スイッチトランジスタの出力端はそれぞれ前記プルアップモジュール、前記プルダウンモジュール、前記プルダウン維持モジュール、前記下りモジュール及び前記ブートストラップコンデンサに接続される請求項10に記載の走査駆動回路。
- 前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第2スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第2スイッチトランジスタの出力端は現在の走査信号を出力する請求項11に記載の走査駆動回路。
- 前記下りモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第3スイッチトランジスタの出力端は前記現在の下り信号を出力する請求項11に記載の走査駆動回路。
- 前記プルダウンモジュールは、第4スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第4スイッチトランジスタの入力端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続される請求項11に記載の走査駆動回路。
- 前記プルダウンモジュールは、第5スイッチトランジスタを含み、前記第5スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第5スイッチトランジスタの入力端は前記第3スイッチトランジスタの出力端に接続され、前記第5スイッチトランジスタの出力端は前記定電圧ローレベル源に接続される請求項13に記載の走査駆動回路。
- 前記プルダウン維持モジュールは、第1プルダウン維持部、第2プルダウン維持部、第22スイッチトランジスタ及び第23スイッチトランジスタを含み、
前記第22スイッチトランジスタの制御端は前記第1スイッチトランジスタの出力端に接続され、前記第22スイッチトランジスタの出力端は基準点K(N)に接続され、前記第22スイッチトランジスタの入力端は基準点P(N)に接続され、
前記第23スイッチトランジスタの制御端は直前の下り信号を入力し、前記第23スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第23スイッチトランジスタの入力端は前記基準点P(N)に接続され、
前記第1プルダウン維持部は、第6スイッチトランジスタ、第7スイッチトランジスタ、第8スイッチトランジスタ、第9スイッチトランジスタ、第10スイッチトランジスタ、第11スイッチトランジスタ、第12スイッチトランジスタ、第13スイッチトランジスタを含み、
前記第6スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第6スイッチトランジスタの出力端は第2スイッチトランジスタの出力端に接続され、
前記第7スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第7スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続され、
前記第8スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第8スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第8スイッチトランジスタの出力端は現在の下り信号に接続され、
前記第9スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第9スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第9スイッチトランジスタの出力端は前記基準点K(N)に接続され、
前記第10スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第10スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第10スイッチトランジスタの出力端は前記第1高周波パルス信号に接続され、
前記第11スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第11スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第11スイッチトランジスタの出力端は前記基準点K(N)に接続され、
前記第12スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、
前記第13スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第13スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第13スイッチトランジスタの出力端は前記第1高周波パルス信号に接続され、
前記第2プルダウン維持部は、第14スイッチトランジスタ、第15スイッチトランジスタ、第16スイッチトランジスタ、第17スイッチトランジスタ、第18スイッチトランジスタ、第19スイッチトランジスタ、第20スイッチトランジスタ、及び第21スイッチトランジスタを含み、
前記第14スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第14スイッチトランジスタの出力端は前記第2スイッチトランジスタの出力端に接続され、
前記第15スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第15スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続され、
前記第16スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第16スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第16スイッチトランジスタの出力端は現在の下り信号に接続され、
前記第17スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第17スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第17スイッチトランジスタの出力端は前記基準点P(N)に接続され、
前記第18スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第18スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第18スイッチトランジスタの出力端は前記第2高周波パルス信号に接続され、
前記第19スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第19スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第19スイッチトランジスタの出力端は前記基準点P(N)に接続され、
前記第20スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの出力端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの入力端は前記第2高周波パルス信号に接続される。
前記第21スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第21スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第21スイッチトランジスタの出力端は前記第2高周波パルス信号に接続される請求項11に記載の走査駆動回路。 - 前記第1高周波パルス信号は前記第2高周波パルス信号の電位と逆である請求項16に記載の走査駆動回路。
- 前記定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
前記プルダウン維持モジュールに前記下り信号をプルダウンする第3ローレベルを提供する第3定電圧ローレベル源と、
を含み、
前記第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さく、前記第2ローレベルの絶対値は前記第3ローレベルの絶対値より小さい請求項10に記載の走査駆動回路。 - 前記プルダウンモジュールの第5スイッチトランジスタの出力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第8スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、
前記プルダウンモジュールの第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第10スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第18スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、
前記プルダウン維持モジュールの第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第13スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第21スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続される請求項18に記載の走査駆動回路。 - 前記走査駆動回路は、
現在の前記走査線の走査レベル信号をリセット操作するリセットモジュールを更に含む請求項10に記載の走査駆動回路。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410650257.1A CN104409058B (zh) | 2014-11-14 | 2014-11-14 | 一种扫描驱动电路 |
CN201410650257.1 | 2014-11-14 | ||
PCT/CN2014/091640 WO2016074264A1 (zh) | 2014-11-14 | 2014-11-19 | 一种扫描驱动电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018503137A true JP2018503137A (ja) | 2018-02-01 |
JP6486486B2 JP6486486B2 (ja) | 2019-03-20 |
Family
ID=52646682
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017543860A Expired - Fee Related JP6486486B2 (ja) | 2014-11-14 | 2014-11-19 | 走査駆動回路 |
Country Status (8)
Country | Link |
---|---|
US (1) | US9530375B2 (ja) |
JP (1) | JP6486486B2 (ja) |
KR (1) | KR101994655B1 (ja) |
CN (1) | CN104409058B (ja) |
DE (1) | DE112014007173T5 (ja) |
EA (1) | EA032950B1 (ja) |
GB (1) | GB2548050B (ja) |
WO (1) | WO2016074264A1 (ja) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9514695B2 (en) * | 2014-10-31 | 2016-12-06 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Gate driver on array circuit and liquid crystal display device |
CN104464657B (zh) * | 2014-11-03 | 2017-01-18 | 深圳市华星光电技术有限公司 | 基于低温多晶硅半导体薄膜晶体管的goa电路 |
US9407260B2 (en) * | 2014-11-03 | 2016-08-02 | Shenzhen China Star Optoelectronics Technology Co., Ltd | GOA circuit based on LTPS semiconductor TFT |
CN104392701B (zh) * | 2014-11-07 | 2016-09-14 | 深圳市华星光电技术有限公司 | 用于氧化物半导体薄膜晶体管的扫描驱动电路 |
CN104505036B (zh) * | 2014-12-19 | 2017-04-12 | 深圳市华星光电技术有限公司 | 一种栅极驱动电路 |
CN104700801B (zh) | 2015-03-24 | 2016-11-02 | 深圳市华星光电技术有限公司 | Pmos栅极驱动电路 |
CN104766576B (zh) * | 2015-04-07 | 2017-06-27 | 深圳市华星光电技术有限公司 | 基于p型薄膜晶体管的goa电路 |
CN106297624B (zh) | 2015-06-11 | 2020-03-17 | 南京瀚宇彩欣科技有限责任公司 | 移位寄存器和显示装置 |
US10115362B2 (en) | 2015-07-03 | 2018-10-30 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Scan-driving circuit |
CN104992682B (zh) * | 2015-07-03 | 2017-10-24 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
CN105047160B (zh) * | 2015-08-24 | 2017-09-19 | 武汉华星光电技术有限公司 | 一种扫描驱动电路 |
CN106157916A (zh) * | 2016-08-31 | 2016-11-23 | 深圳市华星光电技术有限公司 | 一种栅极驱动单元及驱动电路 |
CN106157923B (zh) * | 2016-09-26 | 2019-10-29 | 合肥京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN107146589A (zh) * | 2017-07-04 | 2017-09-08 | 深圳市华星光电技术有限公司 | Goa电路及液晶显示装置 |
US10699659B2 (en) * | 2017-09-27 | 2020-06-30 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Gate driver on array circuit and liquid crystal display with the same |
CN109949757B (zh) * | 2017-12-21 | 2022-03-11 | 咸阳彩虹光电科技有限公司 | 扫描信号补偿方法、扫描信号补偿电路及显示器 |
CN110007628B (zh) * | 2019-04-10 | 2022-02-01 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN111081196B (zh) * | 2019-12-24 | 2021-06-01 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
JP7516726B2 (ja) * | 2020-06-04 | 2024-07-17 | 京東方科技集團股▲ふん▼有限公司 | 表示基板、その製作方法及び表示装置 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013069400A (ja) * | 2011-09-23 | 2013-04-18 | Hydis Technologies Co Ltd | シフトレジスタ及びこれを用いたゲート駆動回路 |
US20130335392A1 (en) * | 2012-06-19 | 2013-12-19 | Samsung Display Co., Ltd. | Gate drive circuit and display device having the gate drive circuit |
US20140103983A1 (en) * | 2012-10-11 | 2014-04-17 | Au Optronics Corp. | Gate driving circuit |
CN103928008A (zh) * | 2014-04-24 | 2014-07-16 | 深圳市华星光电技术有限公司 | 一种用于液晶显示的goa电路及液晶显示装置 |
CN103928009A (zh) * | 2014-04-29 | 2014-07-16 | 深圳市华星光电技术有限公司 | 用于窄边框液晶显示器的栅极驱动器 |
CN103943054A (zh) * | 2014-01-27 | 2014-07-23 | 上海中航光电子有限公司 | 栅极驱动电路、tft阵列基板、显示面板及显示装置 |
CN104008742A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路及一种液晶显示装置 |
CN104008741A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路及液晶显示装置 |
CN104050941A (zh) * | 2014-05-27 | 2014-09-17 | 深圳市华星光电技术有限公司 | 一种栅极驱动电路 |
CN104064160A (zh) * | 2014-07-17 | 2014-09-24 | 深圳市华星光电技术有限公司 | 具有自我补偿功能的栅极驱动电路 |
CN104064159A (zh) * | 2014-07-17 | 2014-09-24 | 深圳市华星光电技术有限公司 | 具有自我补偿功能的栅极驱动电路 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101607510B1 (ko) * | 2008-11-28 | 2016-03-31 | 삼성디스플레이 주식회사 | 게이트 구동 방법 및 회로와, 이를 갖는 표시장치 |
TWI410944B (zh) * | 2009-06-10 | 2013-10-01 | Au Optronics Corp | 顯示裝置之移位暫存器 |
CN102682727B (zh) * | 2012-03-09 | 2014-09-03 | 北京京东方光电科技有限公司 | 移位寄存器单元、移位寄存器电路、阵列基板及显示器件 |
CN103680453B (zh) * | 2013-12-20 | 2015-09-16 | 深圳市华星光电技术有限公司 | 阵列基板行驱动电路 |
CN104008739B (zh) * | 2014-05-20 | 2017-04-12 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路和一种液晶显示装置 |
CN104167191B (zh) * | 2014-07-04 | 2016-08-17 | 深圳市华星光电技术有限公司 | 用于平板显示的互补型goa电路 |
CN104464662B (zh) * | 2014-11-03 | 2017-01-25 | 深圳市华星光电技术有限公司 | 基于低温多晶硅半导体薄膜晶体管的goa电路 |
US9390674B2 (en) * | 2014-11-03 | 2016-07-12 | Shenzhen China Star Optoelectronics Technology Co., Ltd | GOA circuit based on LTPS semiconductor TFT |
CN104376824A (zh) * | 2014-11-13 | 2015-02-25 | 深圳市华星光电技术有限公司 | 用于液晶显示的goa电路及液晶显示装置 |
CN104409056B (zh) * | 2014-11-14 | 2017-01-11 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
US9444450B2 (en) * | 2014-12-08 | 2016-09-13 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Scan driving circuit |
CN104464671B (zh) * | 2014-12-12 | 2017-01-11 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
CN104575420B (zh) * | 2014-12-19 | 2017-01-11 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
US9484111B2 (en) * | 2014-12-30 | 2016-11-01 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Bidirectional scanning GOA circuit |
-
2014
- 2014-11-14 CN CN201410650257.1A patent/CN104409058B/zh not_active Expired - Fee Related
- 2014-11-19 JP JP2017543860A patent/JP6486486B2/ja not_active Expired - Fee Related
- 2014-11-19 GB GB1709316.2A patent/GB2548050B/en not_active Expired - Fee Related
- 2014-11-19 WO PCT/CN2014/091640 patent/WO2016074264A1/zh active Application Filing
- 2014-11-19 DE DE112014007173.0T patent/DE112014007173T5/de not_active Ceased
- 2014-11-19 EA EA201791062A patent/EA032950B1/ru not_active IP Right Cessation
- 2014-11-19 US US14/417,204 patent/US9530375B2/en active Active
- 2014-11-19 KR KR1020177016158A patent/KR101994655B1/ko active IP Right Grant
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013069400A (ja) * | 2011-09-23 | 2013-04-18 | Hydis Technologies Co Ltd | シフトレジスタ及びこれを用いたゲート駆動回路 |
US20130335392A1 (en) * | 2012-06-19 | 2013-12-19 | Samsung Display Co., Ltd. | Gate drive circuit and display device having the gate drive circuit |
US20140103983A1 (en) * | 2012-10-11 | 2014-04-17 | Au Optronics Corp. | Gate driving circuit |
CN103943054A (zh) * | 2014-01-27 | 2014-07-23 | 上海中航光电子有限公司 | 栅极驱动电路、tft阵列基板、显示面板及显示装置 |
CN103928008A (zh) * | 2014-04-24 | 2014-07-16 | 深圳市华星光电技术有限公司 | 一种用于液晶显示的goa电路及液晶显示装置 |
CN103928009A (zh) * | 2014-04-29 | 2014-07-16 | 深圳市华星光电技术有限公司 | 用于窄边框液晶显示器的栅极驱动器 |
CN104008742A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路及一种液晶显示装置 |
CN104008741A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路及液晶显示装置 |
CN104050941A (zh) * | 2014-05-27 | 2014-09-17 | 深圳市华星光电技术有限公司 | 一种栅极驱动电路 |
CN104064160A (zh) * | 2014-07-17 | 2014-09-24 | 深圳市华星光电技术有限公司 | 具有自我补偿功能的栅极驱动电路 |
CN104064159A (zh) * | 2014-07-17 | 2014-09-24 | 深圳市华星光电技术有限公司 | 具有自我补偿功能的栅极驱动电路 |
Also Published As
Publication number | Publication date |
---|---|
US9530375B2 (en) | 2016-12-27 |
GB2548050B (en) | 2021-07-28 |
EA201791062A1 (ru) | 2017-09-29 |
GB2548050A (en) | 2017-09-06 |
CN104409058A (zh) | 2015-03-11 |
EA032950B1 (ru) | 2019-08-30 |
KR101994655B1 (ko) | 2019-10-17 |
DE112014007173T5 (de) | 2017-07-27 |
JP6486486B2 (ja) | 2019-03-20 |
WO2016074264A1 (zh) | 2016-05-19 |
US20160140928A1 (en) | 2016-05-19 |
GB201709316D0 (en) | 2017-07-26 |
CN104409058B (zh) | 2017-02-22 |
KR20170084249A (ko) | 2017-07-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6486486B2 (ja) | 走査駆動回路 | |
JP6691991B2 (ja) | 走査駆動回路 | |
JP6692002B2 (ja) | 走査駆動回路および表示装置 | |
JP6539737B2 (ja) | 走査駆動回路 | |
JP6340484B2 (ja) | 走査駆動回路 | |
JP6775682B2 (ja) | Goa駆動回路及び液晶表示装置 | |
JP2018503852A5 (ja) | ||
JP6783947B2 (ja) | Goa駆動回路及び液晶表示装置 | |
TWI556222B (zh) | 移位暫存器 | |
US9444450B2 (en) | Scan driving circuit | |
US20150365085A1 (en) | Dual Pull-Down Control Module, Shift Register Unit, Gate Driver, and Display Panel | |
JP2018507426A (ja) | 液晶表示装置用goa回路 | |
JP2018503130A (ja) | 正逆方向に走査可能なゲート駆動回路 | |
GB2548047A (en) | Shift register, level-transmission gate drive circuit, and display panel | |
JP2017535105A (ja) | Igzo製造工程に基づくゲート電極駆動回路 | |
JP2017529787A (ja) | Igzo製造工程に基づくゲート電極駆動回路 | |
CN104810003A (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
WO2018177047A1 (zh) | 移位寄存单元及其驱动方法、栅极驱动电路及显示装置 | |
WO2021012313A1 (zh) | 栅极驱动电路 | |
CN109215557A (zh) | Goa驱动电路及显示面板 | |
EP4047591A1 (en) | Shift register unit, driving method, gate drive circuit, and display device | |
US11170681B2 (en) | Gate driving circuit, driving method thereof, gate driver, display panel and display apparatus | |
US11205371B2 (en) | Gate driving circuit, driving method thereof, and display apparatus | |
US9799292B2 (en) | Liquid crystal display driving circuit | |
CN106023921A (zh) | 一种goa电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180508 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180808 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190130 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190219 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6486486 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |