JP2018503137A - 走査駆動回路 - Google Patents

走査駆動回路 Download PDF

Info

Publication number
JP2018503137A
JP2018503137A JP2017543860A JP2017543860A JP2018503137A JP 2018503137 A JP2018503137 A JP 2018503137A JP 2017543860 A JP2017543860 A JP 2017543860A JP 2017543860 A JP2017543860 A JP 2017543860A JP 2018503137 A JP2018503137 A JP 2018503137A
Authority
JP
Japan
Prior art keywords
switch transistor
low level
pull
constant voltage
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017543860A
Other languages
English (en)
Other versions
JP6486486B2 (ja
Inventor
軍城 肖
軍城 肖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Publication of JP2018503137A publication Critical patent/JP2018503137A/ja
Application granted granted Critical
Publication of JP6486486B2 publication Critical patent/JP6486486B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electronic Switches (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Logic Circuits (AREA)
  • Shift Register Type Memory (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本発明は、プルアップ制御モジュール、プルアップモジュール、プルダウンモジュール、プルダウン維持モジュール、下りモジュール、ブートストラップコンデンサ及び定電圧ローレベル源を含み、該定電圧ローレベル源は、第1ローレベルを提供する第1定電圧ローレベル源と、第2ローレベルを提供する第2定電圧ローレベル源とを含み、第1ローレベルの絶対値が第2ローレベルの絶対値より小さい走査駆動回路を提供する。本発明によれば、走査駆動回路の信頼性が向上される。

Description

本発明は、表示駆動分野、特に走査駆動回路に関する。
Gate Driver On Array(GOA)とは、従来の薄膜トランジスタ液晶ディスプレイのアレイ基板に走査駆動回路を制作することにより、走査線を行毎に走査することを実現する駆動方式である。従来の走査駆動回路の構造模式図を図1に示す。該走査駆動回路10は、プルアップ制御モジュール101、プルアップモジュール102、下りモジュール103、プルダウンモジュール104、ブートストラップコンデンサ105及びプルダウン維持モジュール106を含む。
該走査駆動回路10が高温状態で動作する場合、スイッチトランジスタの閾値電圧は負の値に変化することにより、走査駆動回路10の各モジュールのスイッチトランジスタに漏電が発生しやすく、該走査駆動回路の信頼性に影響を与える。
そのため、従来技術における問題を解決するために、走査駆動回路を提供する必要がある。
本発明は、漏電が少なく且つ信頼性が高い走査駆動回路を提供することにより、従来技術における、走査駆動回路に漏電が発生し易く、走査駆動回路の信頼性に影響を与えるという技術問題を解決することを目的とする。
前記の問題を解決するために、本発明は以下の技術案を提供する。
本発明の実施例は、カスケード接続された走査線を駆動操作する走査駆動回路を提供する。該走査駆動回路は、
直前の下り信号を受信し、前記直前の下り信号に基づいて、対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
前記走査レベル信号及び現在のクロック信号に基づいて、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
直後の下り信号に基づいて、対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
対応する前記走査線の走査信号をローレベルに維持するプルダウン維持モジュールと、
直後のプルアップ制御モジュールに現在の下り信号を送信する下りモジュールと、
前記走査線の走査信号をハイレベルにするブートストラップコンデンサと、
現在の前記走査線の走査レベル信号をリセット操作するリセットモジュールと、
定電圧ローレベル源と、
を含み、
該定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号及び前記下り信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
を含み、
第1ローレベルの絶対値は、前記第2ローレベルの絶対値より小さく、
前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第1スイッチトランジスタの入力端は前記定電圧ハイレベルを入力し、前記第1スイッチトランジスタの出力端はそれぞれ前記プルアップモジュール、前記プルダウンモジュール、前記プルダウン維持モジュール、前記下りモジュール及び前記ブートストラップコンデンサに接続される。
本発明に記載の走査駆動回路において、前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第2スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第2スイッチトランジスタの出力端は現在の走査信号を出力する。
本発明に記載の走査駆動回路において、前記下りモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第3スイッチトランジスタの出力端は前記現在の下り信号を出力する。
本発明に記載の走査駆動回路において、前記プルダウンモジュールは、第4スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第4スイッチトランジスタの入力端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続される。
本発明に記載の走査駆動回路において、前記プルダウンモジュールは、第5スイッチトランジスタを含み、前記第5スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第5スイッチトランジスタの入力端は前記第3スイッチトランジスタの出力端に接続され、前記第5スイッチトランジスタの出力端は前記定電圧ローレベル源に接続される。
本発明に記載の走査駆動回路において、前記プルダウン維持モジュールは、第1プルダウン維持部、第2プルダウン維持部、第22スイッチトランジスタ及び第23スイッチトランジスタを含む。
前記第22スイッチトランジスタの制御端は前記第1スイッチトランジスタの出力端に接続され、前記第22スイッチトランジスタの出力端は基準点K(N)に接続され、前記第22スイッチトランジスタの入力端は基準点P(N)に接続される。
前記第23スイッチトランジスタの制御端は直前の下り信号を入力し、前記第23スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第23スイッチトランジスタの入力端は前記基準点P(N)に接続される。
前記第1プルダウン維持部は、第6スイッチトランジスタ、第7スイッチトランジスタ、第8スイッチトランジスタ、第9スイッチトランジスタ、第10スイッチトランジスタ、第11スイッチトランジスタ、第12スイッチトランジスタ、第13スイッチトランジスタを含む。
前記第6スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第6スイッチトランジスタの出力端は前記第2スイッチトランジスタの出力端に接続される。
前記第7スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第7スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続される。
前記第8スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第8スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第8スイッチトランジスタの出力端は現在の下り信号に接続される。
前記第9スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第9スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第9スイッチトランジスタの出力端は前記基準点K(N)に接続される。
前記第10スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第10スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第10スイッチトランジスタの出力端は前記第1高周波パルス信号に接続される。
前記第11スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第11スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第11スイッチトランジスタの出力端は前記基準点K(N)に接続される。
前記第12スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの入力端は前記第1高周波パルス信号に接続される。
前記第13スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第13スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第13スイッチトランジスタの出力端は前記第1高周波パルス信号に接続される。
前記第2プルダウン維持部は、第14スイッチトランジスタ、第15スイッチトランジスタ、第16スイッチトランジスタ、第17スイッチトランジスタ、第18スイッチトランジスタ、第19スイッチトランジスタ、第20スイッチトランジスタ、第21スイッチトランジスタを含む。
前記第14スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第14スイッチトランジスタの出力端は前記第2スイッチトランジスタの出力端に接続される。
前記第15スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第15スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続される。
前記第16スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第16スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第16スイッチトランジスタの出力端は現在の下り信号に接続される。
前記第17スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第17スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第17スイッチトランジスタの出力端は前記基準点P(N)に接続される。
前記第18スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第18スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第18スイッチトランジスタの出力端は前記第2高周波パルス信号に接続される。
前記第19スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第19スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第19スイッチトランジスタの出力端は前記基準点P(N)に接続される。
前記第20スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの出力端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの入力端は前記第2高周波パルス信号に接続される。
前記第21スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第21スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第21スイッチトランジスタの出力端は前記第2高周波パルス信号に接続される。
本発明に記載の走査駆動回路において、前記第1高周波パルス信号は、前記第2高周波パルス信号の電位と逆である。
本発明に記載の走査駆動回路において、前記定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
前記プルダウン維持モジュールに前記下り信号をプルダウンする第3ローレベルを提供する第3定電圧ローレベル源と、
を含み、
前記第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さく、前記第2ローレベルの絶対値は前記第3ローレベルの絶対値より小さい。
本発明に記載の走査駆動回路において、前記プルダウンモジュールの第5スイッチトランジスタの出力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第8スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続される。
前記プルダウンモジュールの第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第10スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第18スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続される。
前記プルダウン維持モジュールの第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第13スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第21スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続される。
本発明の実施例は、カスケード接続された走査線を駆動操作する走査駆動回路を提供する。該走査駆動回路は、
直前の下り信号を受信し、前記直前の下り信号に基づいて、対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
前記走査レベル信号及び現在のクロック信号に基づいて、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
直後の下り信号に基づいて、対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
対応する前記走査線の走査信号をローレベルに維持するプルダウン維持モジュールと、
直後のプルアップ制御モジュールに現在の下り信号を送信する下りモジュールと、
前記走査線の走査信号をハイレベルにするブートストラップコンデンサと、
定電圧ローレベル源と、
を含み、該定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号及び前記下り信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
を含み、
第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さい。
本発明に記載の走査駆動回路において、前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第1スイッチトランジスタの入力端は前記定電圧ハイレベルを入力し、前記第1スイッチトランジスタの出力端はそれぞれ前記プルアップモジュール、前記プルダウンモジュール、前記プルダウン維持モジュール、前記下りモジュール及び前記ブートストラップコンデンサに接続される。
本発明に記載の走査駆動回路において、前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第2スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第2スイッチトランジスタの出力端は現在の走査信号を出力する。
本発明に記載の走査駆動回路において、前記下りモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第3スイッチトランジスタの出力端は前記現在の下り信号を出力する。
本発明に記載の走査駆動回路において、前記プルダウンモジュールは、第4スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第4スイッチトランジスタの入力端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続される。
本発明に記載の走査駆動回路において、前記プルダウンモジュールは、第5スイッチトランジスタを含み、前記第5スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第5スイッチトランジスタの入力端は前記第3スイッチトランジスタの出力端に接続され、前記第5スイッチトランジスタの出力端は前記定電圧ローレベル源に接続される。
本発明に記載の走査駆動回路において、前記プルダウン維持モジュールは、第1プルダウン維持部、第2プルダウン維持部、第22スイッチトランジスタ及び第23スイッチトランジスタを含む。
前記第22スイッチトランジスタの制御端は前記第1スイッチトランジスタの出力端に接続され、前記第22スイッチトランジスタの出力端は基準点K(N)に接続され、前記第22スイッチトランジスタの入力端は基準点P(N)に接続される。
前記第23スイッチトランジスタの制御端は直前の下り信号を入力し、前記第23スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第23スイッチトランジスタの入力端は前記基準点P(N)に接続される。
前記第1プルダウン維持部は、第6スイッチトランジスタ、第7スイッチトランジスタ、第8スイッチトランジスタ、第9スイッチトランジスタ、第10スイッチトランジスタ、第11スイッチトランジスタ、第12スイッチトランジスタ、第13スイッチトランジスタを含む。
前記第6スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第6スイッチトランジスタの出力端は前記第2スイッチトランジスタの出力端に接続される。
前記第7スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第7スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続される。
前記第8スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第8スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第8スイッチトランジスタの出力端は現在の下り信号に接続される。
前記第9スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第9スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第9スイッチトランジスタの出力端は前記基準点K(N)に接続される。
前記第10スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第10スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第10スイッチトランジスタの出力端は前記第1高周波パルス信号に接続される。
前記第11スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第11スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第11スイッチトランジスタの出力端は前記基準点K(N)に接続される。
前記第12スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの入力端は前記第1高周波パルス信号に接続される。
前記第13スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第13スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第13スイッチトランジスタの出力端は前記第1高周波パルス信号に接続される。
前記第2プルダウン維持部は、第14スイッチトランジスタ、第15スイッチトランジスタ、第16スイッチトランジスタ、第17スイッチトランジスタ、第18スイッチトランジスタ、第19スイッチトランジスタ、第20スイッチトランジスタ、第21スイッチトランジスタを含む。
前記第14スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第14スイッチトランジスタの出力端は前記第2スイッチトランジスタの出力端に接続される。
前記第15スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第15スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続される。
前記第16スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第16スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第16スイッチトランジスタの出力端は現在の下り信号に接続される。
前記第17スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第17スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第17スイッチトランジスタの出力端は前記基準点P(N)に接続される。
前記第18スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第18スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第18スイッチトランジスタの出力端は前記第2高周波パルス信号に接続される。
前記第19スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第19スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第19スイッチトランジスタの出力端は前記基準点P(N)に接続される。
前記第20スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの出力端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの入力端は前記第2高周波パルス信号に接続される。
前記第21スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第21スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第21スイッチトランジスタの出力端は前記第2高周波パルス信号に接続される。
本発明に記載の走査駆動回路において、前記第1高周波パルス信号は前記第2高周波パルス信号の電位と逆である。
本発明に記載の走査駆動回路において、前記定電圧ローレベル源は、
前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
前記プルダウン維持モジュールに前記走査レベル信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
前記プルダウン維持モジュールに前記下り信号をプルダウンする第3ローレベルを提供する第3定電圧ローレベル源と、
前記第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さく、前記第2ローレベルの絶対値は前記第3ローレベルの絶対値より小さい。
本発明に記載の走査駆動回路において、前記プルダウンモジュールの第5スイッチトランジスタの出力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第8スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続される。
前記プルダウンモジュールの第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第10スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第18スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続される。
前記プルダウン維持モジュールの第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第13スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第21スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続される。
本発明に記載の走査駆動回路において、前記走査駆動回路は、
現在の前記走査線の走査レベル信号をリセット操作するリセットモジュールを更に含む。
従来の走査駆動回路に比べて、本発明の走査駆動回路は、複数の異なる電位の定電圧ローレベル源を設置することにより、漏電の発生を回避し、走査駆動回路の信頼性を向上させることができ、従来の走査駆動回路に漏電が発生しやすく、走査駆動回路の信頼性に影響を与えるという技術問題を解決する。
図1は、従来の走査駆動回路の構造模式図である。 図2は、本発明の走査駆動回路の第1の好ましい実施例の構造模式図である。 図3は、本発明の走査駆動回路の第2の好ましい実施例の構造模式図である。 図4は、本発明の走査駆動回路の第3の好ましい実施例の構造模式図である。 図5は、本発明の走査駆動回路の第4の好ましい実施例の構造模式図である。 図6は、本発明の走査駆動回路の第4の好ましい実施例の信号波形図である。 図7は、本発明の走査駆動回路の第5の好ましい実施例の構造模式図である。 図8は、本発明の走査駆動回路の第5の好ましい実施例の信号波形図である。
以下の各実施例は、図面を参照して説明され、本発明の実施可能な特定な実施例を例示するものである。本発明でいう方向用語、例えば「上」、「下」、「前」、「後」、「左」、「右」、「内」、「外」、「側面」等は、図面における方向に過ぎない。よって、用いられる方向用語は、本発明を説明及び理解するためのもので、本発明を制限しない。
図面において、構造が類似する単位を同一の符号で表示する。
図2は、本発明の走査駆動回路の第1の好ましい実施例の構造模式図である。本好ましい実施例の走査駆動回路20は、プルアップ制御モジュール201、プルアップモジュール202、プルダウンモジュール203、プルダウン維持モジュール204、下りモジュール205、ブートストラップコンデンサCb及び定電圧ローレベル源を含む。
プルアップ制御モジュール201は、直前の下り信号ST(N−1)を受信し、直前の下り信号ST(N−1)に基づいて、対応する走査線の走査レベル信号Q(N)を生成し、プルアップモジュール202は、走査レベル信号Q(N)及び現在のクロック信号CK(N)に基づいて、対応する走査線の走査信号G(N)をプルアップし、プルダウンモジュール203は、直後の下り信号ST(N+1)に基づいて、対応する走査線の走査信号G(N)をプルダウンし、プルダウン維持モジュール204は、対応する走査線の走査信号G(N)をローレベルに維持し、下りモジュール205は、直後のプルアップ制御モジュール204に現在の下り信号ST(N)を送信し、ブートストラップコンデンサCbは、走査線の走査信号G(N)をハイレベルにする。
定電圧ローレベル源は、第1定電圧ローレベル源VSS1及び第2定電圧ローレベル源VSS2を含む。第1定電圧ローレベル源VSS1はプルダウン維持モジュール204に第1ローレベルを提供し、第2定電圧ローレベル源VSS2はプルダウン維持モジュール204に第2ローレベルを提供し、第1ローレベルは走査信号G(N)をプルダウンし、第2ローレベルは走査レベル信号Q(N)及び下り信号ST(N)をプルダウンする。第1ローレベルの絶対値は第2ローレベルの絶対値より大きい。
プルアップ制御モジュール201は、第1スイッチトランジスタT1を含み、第1スイッチトランジスタT1の制御端は直前の下り信号ST(N−1)を入力し、第1スイッチトランジスタT1の入力端は定電圧ハイレベルDCHを入力し、第1スイッチトランジスタT1の出力端はそれぞれプルアップモジュール202、プルダウンモジュール203、プルダウン維持モジュール204、下りモジュール205及びブートストラップコンデンサCbに接続される。
プルアップモジュール202は、第2スイッチトランジスタT2を含み、第2スイッチトランジスタT2の制御端はプルアップ制御モジュール201の第1スイッチトランジスタT1の出力端に接続され、第2スイッチトランジスタT2の入力端は現在のクロック信号CK(N)を入力し、第2スイッチトランジスタT2の出力端は現在の走査信号G(N)を出力する。
下りモジュール205は、第3スイッチトランジスタT19を含み、第3スイッチトランジスタT19の制御端はプルアップ制御モジュール201の第1スイッチトランジスタT1の出力端に接続され、第3スイッチトランジスタT19の入力端は現在のクロック信号CK(N)を入力し、第3スイッチトランジスタT19の出力端は現在の下り信号ST(N)を出力する。
プルダウンモジュール203は、第4スイッチトランジスタT3及び第5スイッチトランジスタT21を含み、第4スイッチトランジスタT3の制御端は直後の下り信号ST(N+1)を入力し、第4スイッチトランジスタT3の入力端はプルアップ制御モジュールの第1スイッチトランジスタT1の出力端に接続され、第4スイッチトランジスタT3の出力端は第2定電圧ローレベル源に接続される。第5スイッチトランジスタT21の制御端は直後の下り信号ST(N+1)を入力し、第5スイッチトランジスタT21の入力端は第2スイッチトランジスタT19の出力端に接続され、第5スイッチトランジスタT21の出力端は第1定電圧ローレベル源に接続される。
プルダウン維持モジュール204は、第1プルダウン維持部2041、第2プルダウン維持部2042、第22スイッチトランジスタT13及び第23スイッチトランジスタT14を含む。
第22スイッチトランジスタT13の制御端は第1スイッチトランジスタT1の出力端に接続され、第22スイッチトランジスタの出力端は基準点K(N)に接続され、第22スイッチトランジスタの入力端は基準点P(N)に接続される。
第23スイッチトランジスタT14の制御端は直前の下り信号ST(N−1)を入力し、第23スイッチトランジスタT14の出力端は基準点K(N)に接続され、第23スイッチトランジスタT14の入力端は基準点P(N)に接続される。
第1プルダウン維持部2041は、第6スイッチトランジスタT10、第7スイッチトランジスタT9、第8スイッチトランジスタT23、第9スイッチトランジスタT6、第10スイッチトランジスタT8、第11スイッチトランジスタT16、第12スイッチトランジスタT20、第13スイッチトランジスタT18を含む。
第6スイッチトランジスタT10の制御端は基準点K(N)に接続され、第6スイッチトランジスタT10の入力端は第1定電圧ローレベル源VSS1に接続され、第6スイッチトランジスタT10の出力端は第2スイッチトランジスタT2の出力端に接続される。
第7スイッチトランジスタT9の制御端は基準点K(N)に接続され、第7スイッチトランジスタT9の入力端は第2定電圧ローレベル源VSS2に接続され、第7スイッチトランジスタT9の出力端は第1スイッチトランジスタT1の出力端に接続される。
第8スイッチトランジスタT23の制御端は基準点K(N)に接続され、第8スイッチトランジスタT23の入力端は第1定電圧ローレベル源VSS1に接続され、第8スイッチトランジスタT23の出力端は現在の下り信号ST(N)に接続される。
第9スイッチトランジスタT6の制御端は第1高周波パルス信号XCKN(即ち、クロック信号)に接続され、第9スイッチトランジスタT6の入力端は第1高周波パルス信号XCKNに接続され、第9スイッチトランジスタT6の出力端は基準点K(N)に接続される。
第10スイッチトランジスタT8の制御端は現在の下り信号ST(N)に接続され、第10スイッチトランジスタT8の入力端は第1定電圧ローレベル源VSS1に接続され、第10スイッチトランジスタT8の出力端は第1高周波パルス信号XCKNに接続される。
第11スイッチトランジスタT16の制御端は第2高周波パルス信号CKNに接続され、第11スイッチトランジスタT16の入力端は第1高周波パルス信号XCKNに接続され、第11スイッチトランジスタT16の出力端は基準点K(N)に接続される。
第12スイッチトランジスタT20の制御端は基準点K(N)に接続され、第12スイッチトランジスタT20の出力端は基準点K(N)に接続され、第12スイッチトランジスタT20の入力端は第1高周波パルス信号XCKNに接続される。
第13スイッチトランジスタT18の制御端は直前の下り信号ST(N−1)を入力し、第13スイッチトランジスタT18の入力端は第1定電圧ローレベル源VSS1に接続され、第13スイッチトランジスタT18の出力端は第1高周波パルス信号XCKNに接続される。
第2プルダウン維持部2042は、第14スイッチトランジスタT11、第15スイッチトランジスタT12、第16スイッチトランジスタT22、第17スイッチトランジスタT5、第18スイッチトランジスタT7、第19スイッチトランジスタT15、第20スイッチトランジスタT19及び第21スイッチトランジスタT17を含む。
第14スイッチトランジスタT11の制御端は基準点P(N)に接続され、第14スイッチトランジスタT11の入力端は第1定電圧ローレベル源VSS1に接続され、第14スイッチトランジスタT11の出力端は第2スイッチトランジスタT2の出力端に接続される。
第15スイッチトランジスタT12の制御端は基準点P(N)に接続され、第15スイッチトランジスタT12の入力端は第2定電圧ローレベル源VSS2に接続され、第15スイッチトランジスタT12の出力端は第1スイッチトランジスタT1の出力端に接続される。
第16スイッチトランジスタT22の制御端は基準点P(N)に接続され、第16スイッチトランジスタT22の入力端は第1定電圧ローレベル源VSS1に接続され、第16スイッチトランジスタT22の出力端は現在の下り信号ST(N)に接続される。
第17スイッチトランジスタT5の制御端は第2高周波パルス信号CKNに接続され、第17スイッチトランジスタT5の入力端は第2高周波パルス信号CKNに接続され、第17スイッチトランジスタT5の出力端は基準点P(N)に接続される。
第18スイッチトランジスタT7の制御端は現在の下り信号ST(N)に接続され、第18スイッチトランジスタT7の入力端は第1定電圧ローレベル源VSS1に接続され、第18スイッチトランジスタT7の出力端は第2高周波パルス信号CKNに接続される。
第19スイッチトランジスタT15の制御端は第1高周波パルス信号XCKNに接続され、第19スイッチトランジスタT15の入力端は第2高周波パルス信号CKNに接続され、第19スイッチトランジスタT15の出力端は基準点P(N)に接続される。
第20スイッチトランジスタT19の制御端は基準点P(N)に接続され、第20スイッチトランジスタT19の出力端は基準点P(N)に接続され、第20スイッチトランジスタT19の入力端は第2高周波パルス信号CKNに接続される。
第21スイッチトランジスタT17の制御端は直前の下り信号ST(N−1)を入力し、第21スイッチトランジスタT17の入力端は第1定電圧ローレベル源VSS1に接続され、第21スイッチトランジスタの出力端は第2高周波パルス信号CKNに接続される。
ここで、第1高周波パルス信号XCKNは、第2高周波パルス信号CKNの電位と逆である。
ブートストラップコンデンサCbは、第1スイッチトランジスタT1の出力端とプルアップモジュール202の第2スイッチトランジスタT2の出力端との間に設置されている。
本好ましい実施例において、走査駆動回路20は、現在の走査線の走査レベル信号Q(n)をリセット操作するリセットモジュール206を更に含む。該リセットモジュール206はスイッチトランジスタT4を含み、スイッチトランジスタT4の制御端にハイレベル信号を入力することにより、走査線の走査レベル信号Q(n)(即ち、基準点Q(n))にリセット処理を行う。
図2を参照すると、本好ましい実施例の走査駆動回路20が動作状態にあって、直前の下り信号ST(N−1)はハイレベルである場合に、第1スイッチトランジスタT1がオンし、定電圧ハイレベルDCHは第1スイッチトランジスタT1を介してブートストラップコンデンサCbを充電することにより、基準点Q(n)はより高いレベルになる。そして、直前の下り信号ST(N−1)はローレベルになり、第1スイッチトランジスタT1がオフし、基準点Q(n)はブートストラップコンデンサCbにより比較的に高いレベルに維持され、第2スイッチトランジスタT2及び第3スイッチトランジスタT19がオンする。
次に、現在のクロック信号CK(n)はハイレベルになり、クロック信号CK(n)は第2スイッチトランジスタT2を介して引き続きブートストラップコンデンサCbを充電することにより、基準点Q(n)はより高いレベルに達し、現在の走査信号G(N)及び現在の下り信号ST(N)もハイレベルになる。
この場合、基準点Q(n)はハイレベル状態であり、第1スイッチトランジスタT1の入力端は定電圧ハイレベルDCHに接続されるため、基準点Q(n)は第1スイッチトランジスタT1により漏電が発生することはない。
また、第22スイッチトランジスタT13がオンするため、第1プルダウン維持部又は第2プルダウン維持部は、第1高周波パルス信号及び第2高周波パルス信号の作用により基準点Q(n)のハイレベルに維持される。
第1高周波パルス信号XCKNはハイレベル、第2高周波パルス信号CKNはローレベルである場合に、第19スイッチトランジスタT15、第9スイッチトランジスタT6及び第18スイッチトランジスタT7がオンし、基準点K(N)及び基準点P(n)は第19スイッチトランジスタT15及び第18スイッチトランジスタT7により低電位にプルダウンされ、第6スイッチトランジスタT10、第7スイッチトランジスタT11、第8スイッチトランジスタT23、第14スイッチトランジスタT11、第15スイッチトランジスタT12及び第16スイッチトランジスタT22がオフすることにより、基準点Q(n)、現在のプルダウン信号ST(N)及び現在の走査信号G(N)の高電位が保証される。
第1高周波パルス信号XCKNはローレベル、第2高周波パルス信号CKNはハイレベルである場合に、第17スイッチトランジスタT5、第11スイッチトランジスタT16及び第10スイッチトランジスタT8がオンし、基準点K(N)及び基準点P(n)は第11スイッチトランジスタT16及び第10スイッチトランジスタT8により低電位にプルダウンされ、第6スイッチトランジスタT10、第7スイッチトランジスタT11、第8スイッチトランジスタT23、第14スイッチトランジスタT11、第15スイッチトランジスタT12及び第16スイッチトランジスタT22がオフすることにより、基準点Q(n)、現在のプルダウン信号ST(N)及び現在の走査信号G(N)の高電位が保証される。
直後のプルダウン信号ST(N+1)はハイレベルになると、第4スイッチトランジスタT3がオンし、基準点Q(n)はローレベルになり、この時、第22スイッチトランジスタT13がオフする。
第1高周波パルス信号XCKNはハイレベルである場合に、基準点K(N)がハイレベルにプルアップされ、第6スイッチトランジスタT10、第7スイッチトランジスタT11及び第8スイッチトランジスタT23がオンすることにより、基準点Q(n)、現在のプルダウン信号ST(N)及び現在の走査信号G(N)の低電位が保証される。
第2高周波パルス信号CKNはハイレベルである場合に、基準点P(n)がハイレベルにプルアップされ、第14スイッチトランジスタT11、第15スイッチトランジスタT12及び第16スイッチトランジスタT22がオンすることにより、同様に、基準点Q(n)、現在のプルダウン信号ST(N)及び現在の走査信号G(N)の低電位が保証される。
また、本好ましい実施例において、基準点Q(n)を第1ローレベルより低い第2ローレベルにプルダウンすることにより、第2スイッチトランジスタT2及び第3スイッチトランジスタT19のオフ状態をより良好に保証することができ、第2スイッチトランジスタT2の漏電による走査信号G(N)の電位への影響、及び第3スイッチトランジスタT19の漏電による現在の下り信号ST(N)の電位への影響を回避することができる。
以上より、本好ましい実施例の走査駆動回路は、基準点Q(n)が高電位状態又は低電位状態にあるにも関わらず、基準点Q(n)の電位状態を良好に維持することができ、スイッチトランジスタの漏電による基準点Q(n)の電位変化を回避することができる。
本発明の走査駆動回路は、複数の異なる電位の定電圧ローレベル源を設置することにより、漏電の発生を良好に回避でき、走査駆動回路の信頼性が向上される。
図3は、本発明の走査駆動回路の第2の好ましい実施例の構造図である。本好ましい実施例の走査駆動回路と第1の好ましい実施例との相違点は、第10スイッチトランジスタT8と第18スイッチトランジスタT7の入力端はともに第2定電圧ローレベル源に接続されることにある。それにより、第10スイッチトランジスタT8と第18スイッチトランジスタT7に漏電が発生することで、基準点K(N)と基準点P(n)の電位に影響を与えることがなく、該走査駆動回路の信頼性がさらに向上される。
図4は、本発明の走査駆動回路の第3の好ましい実施例の構造図である。本好ましい実施例の走査駆動回路と第2の好ましい実施例との相違点は、第5スイッチトランジスタT21、第8スイッチトランジスタT23及び第16スイッチトランジスタT22の入力端はいずれも第2定電圧ローレベル源に接続されることにある。それにより、第5スイッチトランジスタT21、第8スイッチトランジスタT23及び第16スイッチトランジスタT22での漏電は現在の下り信号ST(N)の電位に影響を与えず、該走査駆動回路の信頼性がさらに向上される。
図5は本発明の走査駆動回路の第4の好ましい実施例の構造図である。図6は本発明の走査駆動回路の第4の好ましい実施例の信号波形図である。本好ましい実施例の走査駆動回路50は、プルアップ制御モジュール501、プルアップモジュール502、プルダウンモジュール503、プルダウン維持モジュール504、下りモジュール505、リセットモジュール506、ブートストラップコンデンサCb及び定電圧ローレベル源を含む。本好ましい実施例の走査駆動回路の定電圧ローレベル源は、第1定電圧ローレベル源VSS1、第2定電圧ローレベル源VSS2及び第3定電圧ローレベル源VSS3を含む。第1定電圧ローレベル源VSS1はプルダウン維持モジュールに第1ローレベルを提供し、第2定電圧ローレベル源VSS2はプルダウン維持モジュールに第2ローレベルを提供し、第3定電圧ローレベル源VSS3はプルダウン維持モジュールに第3ローレベルを提供する。第1ローレベルは走査信号G(N)をプルダウンし、第2ローレベルは走査レベル信号Q(n)をプルダウンし、第3ローレベルは下り信号ST(N)をプルダウンする。第1ローレベルの絶対値は第2ローレベルの絶対値より小さく、第2ローレベルの絶対値は第3ローレベルの絶対値より小さい。
プルダウンモジュール503の第5スイッチトランジスタT21の出力端は第3定電圧ローレベル源VSS3に接続され、プルダウン維持モジュール504の第8スイッチトランジスタT23の入力端は第3定電圧ローレベル源VSS3に接続され、プルダウン維持モジュール504の第15スイッチトランジスタT22の入力端は第3定電圧ローレベル源VSS3に接続される。
プルダウンモジュール503の第4スイッチトランジスタT3は第2定電圧ローレベル源VSS2に接続され、プルダウン維持モジュール504の第7スイッチトランジスタT9は第2定電圧ローレベル源VSS2に接続され、プルダウン維持モジュール504の第10スイッチトランジスタT8の入力端は第2定電圧ローレベル源VSS2に接続され、プルダウン維持モジュール504の第15スイッチトランジスタT12の入力端は第2定電圧ローレベル源VSS2に接続され、プルダウン維持モジュール504の第18スイッチトランジスタT7の入力端は第2定電圧ローレベル源VSS2に接続される。
プルダウン維持モジュール504の第6スイッチトランジスタT10の入力端は第1定電圧ローレベル源VSS1に接続され、プルダウン維持モジュール504の第13スイッチトランジスタT18の入力端は第1定電圧ローレベル源VSS1に接続され、プルダウン維持モジュール504の第14スイッチトランジスタT11の入力端は第1定電圧ローレベル源VSS1に接続され、プルダウン維持モジュール504の第21スイッチトランジスタT17の入力端は第1定電圧ローレベル源VSS1に接続される。
本好ましい実施例の走査駆動回路50は、3つの定電圧ローレベル源の設計により、現在のプルダウン信号ST(N)をより良好にプルダウンすることができ、第10スイッチトランジスタT8及び第18スイッチトランジスタT7のオフを確保でき、基準点K(N)と基準点P(N)の高電位を保証することができる。
図7は本発明の走査駆動回路の第5の好ましい実施例の構造模式図であり、図8は本発明の走査駆動回路の第5の好ましい実施例の信号波形図である。本好ましい実施例と走査駆動回路の第4の好ましい実施例との相違点は、第1高周波パルス信号XCKNの代わりに、第1低周波電位信号LC2を使用し、第2高周波パルスCKNの代わりに、第2低周波電位信号LC1を使用することにある。第1低周波電位信号LC2及び第2低周波電位信号LC1は、数フレームの画面または数十フレームの画面の後に電位を変換することにより、走査駆動回路のインパルススイッチ操作を減らして走査駆動回路の消費電力を節約することができる。
本発明の走査駆動回路は、複数の異なる電位の定電圧ローレベル源を設置することにより、漏電の発生を良好に回避し、走査駆動回路の信頼性を向上させることができ、従来の走査駆動回路に漏電が発生しやすく、走査駆動回路の信頼性に影響を与えるという技術問題が解決される。
上記より、本発明は好ましい実施例により開示されたが、上記の好ましい実施例は本発明を限定するものでなく、本発明の趣旨及び範囲を脱出しない限り、当業者であれば、様々な変更及び修飾を加えることができるため、本発明の保護範囲は、特許請求の範囲に基づくものである。

Claims (20)

  1. カスケード接続された走査線を駆動操作する走査駆動回路であって、
    直前の下り信号を受信し、前記直前の下り信号に基づいて、対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
    前記走査レベル信号及び現在のクロック信号に基づいて、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
    直後の下り信号に基づいて、対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
    対応する前記走査線の走査信号をローレベルに維持するプルダウン維持モジュールと、
    直後のプルアップ制御モジュールに現在の下り信号を送信する下りモジュールと、
    前記走査線の走査信号をハイレベルにするブートストラップコンデンサと、
    現在の前記走査線の走査レベル信号をリセット操作するリセットモジュールと、
    定電圧ローレベル源と、
    を含み、
    前記定電圧ローレベル源は、
    前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
    前記プルダウン維持モジュールに前記走査レベル信号及び前記下り信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
    を含み、
    前記第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さく、
    前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第1スイッチトランジスタの入力端は定電圧ハイレベルを入力し、前記第1スイッチトランジスタの出力端は、それぞれ前記プルアップモジュール、前記プルダウンモジュール、前記プルダウン維持モジュール、前記下りモジュール及び前記ブートストラップコンデンサに接続される走査駆動回路。
  2. 前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第2スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第2スイッチトランジスタの出力端は現在の走査信号を出力する請求項1に記載の走査駆動回路。
  3. 前記下りモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第3スイッチトランジスタの出力端は前記現在の下り信号を出力する請求項1に記載の走査駆動回路。
  4. 前記プルダウンモジュールは、第4スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第4スイッチトランジスタの入力端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続される請求項1に記載の走査駆動回路。
  5. 前記プルダウンモジュールは、第5スイッチトランジスタを含み、前記第5スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第5スイッチトランジスタの入力端は前記第3スイッチトランジスタの出力端に接続され、前記第5スイッチトランジスタの出力端は前記定電圧ローレベル源に接続される請求項3に記載の走査駆動回路。
  6. 前記プルダウン維持モジュールは、第1プルダウン維持部、第2プルダウン維持部、第22スイッチトランジスタ及び第23スイッチトランジスタを含み、
    前記第22スイッチトランジスタの制御端は前記第1スイッチトランジスタの出力端に接続され、前記第22スイッチトランジスタの出力端は基準点K(N)に接続され、前記第22スイッチトランジスタの入力端は基準点P(N)に接続され、
    前記第23スイッチトランジスタの制御端は直前の下り信号を入力し、前記第23スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第23スイッチトランジスタの入力端は前記基準点P(N)に接続され、
    前記第1プルダウン維持部は、第6スイッチトランジスタ、第7スイッチトランジスタ、第8スイッチトランジスタ、第9スイッチトランジスタ、第10スイッチトランジスタ、第11スイッチトランジスタ、第12スイッチトランジスタ、及び第13スイッチトランジスタを含み、
    前記第6スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第6スイッチトランジスタの出力端は第2スイッチトランジスタの出力端に接続され、
    前記第7スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第7スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続され、
    前記第8スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第8スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第8スイッチトランジスタの出力端は現在の下り信号に接続され、
    前記第9スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第9スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第9スイッチトランジスタの出力端は前記基準点K(N)に接続され、
    前記第10スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第10スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第10スイッチトランジスタの出力端は前記第1高周波パルス信号に接続され、
    前記第11スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第11スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第11スイッチトランジスタの出力端は前記基準点K(N)に接続され、
    前記第12スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、
    前記第13スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第13スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第13スイッチトランジスタの出力端は前記第1高周波パルス信号に接続され、
    前記第2プルダウン維持部は、第14スイッチトランジスタ、第15スイッチトランジスタ、第16スイッチトランジスタ、第17スイッチトランジスタ、第18スイッチトランジスタ、第19スイッチトランジスタ、第20スイッチトランジスタ、及び第21スイッチトランジスタを含み、
    前記第14スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第14スイッチトランジスタの出力端は前記第2スイッチトランジスタの出力端に接続され、
    前記第15スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第15スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続され、
    前記第16スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第16スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第16スイッチトランジスタの出力端は現在の下り信号に接続され、
    前記第17スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第17スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第17スイッチトランジスタの出力端は前記基準点P(N)に接続され、
    前記第18スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第18スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第18スイッチトランジスタの出力端は前記第2高周波パルス信号に接続され、
    前記第19スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第19スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第19スイッチトランジスタの出力端は前記基準点P(N)に接続され、
    前記第20スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの出力端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの入力端は前記第2高周波パルス信号に接続される。
    前記第21スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第21スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第21スイッチトランジスタの出力端は前記第2高周波パルス信号に接続される請求項1に記載の走査駆動回路。
  7. 前記第1高周波パルス信号は前記第2高周波パルス信号の電位と逆である請求項6に記載の走査駆動回路。
  8. 前記定電圧ローレベル源は、
    前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
    前記プルダウン維持モジュールに前記走査レベル信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
    前記プルダウン維持モジュールに前記下り信号をプルダウンする第3ローレベルを提供する第3定電圧ローレベル源と、を含み、
    前記第1ローレベルの絶対値は、前記第2ローレベルの絶対値より小さく、前記第2ローレベルの絶対値は、前記第3ローレベルの絶対値より小さい請求項1に記載の走査駆動回路。
  9. 前記プルダウンモジュールの第5スイッチトランジスタの出力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第8スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、
    前記プルダウンモジュールの第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第10スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第18スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、
    前記プルダウン維持モジュールの第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第13スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第21スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続される請求項8に記載の走査駆動回路。
  10. カスケード接続された走査線を駆動操作する走査駆動回路であって、
    直前の下り信号を受信し、前記直前の下り信号に基づいて対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
    前記走査レベル信号及び現在のクロック信号に基づいて、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
    直後の下り信号に基づいて、対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
    対応する前記走査線の走査信号をローレベルに維持するプルダウン維持モジュールと、
    直後のプルアップ制御モジュールに現在の下り信号を送信する下りモジュールと、
    前記走査線の走査信号をハイレベルにするブートストラップコンデンサと、
    定電圧ローレベル源と、
    を含み、
    前記定電圧ローレベル源は、
    前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
    前記プルダウン維持モジュールに前記走査レベル信号及び前記下り信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
    を含み、
    第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さい走査駆動回路。
  11. 前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第1スイッチトランジスタの入力端は定電圧ハイレベルを入力し、前記第1スイッチトランジスタの出力端はそれぞれ前記プルアップモジュール、前記プルダウンモジュール、前記プルダウン維持モジュール、前記下りモジュール及び前記ブートストラップコンデンサに接続される請求項10に記載の走査駆動回路。
  12. 前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第2スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第2スイッチトランジスタの出力端は現在の走査信号を出力する請求項11に記載の走査駆動回路。
  13. 前記下りモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記現在のクロック信号を入力し、前記第3スイッチトランジスタの出力端は前記現在の下り信号を出力する請求項11に記載の走査駆動回路。
  14. 前記プルダウンモジュールは、第4スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第4スイッチトランジスタの入力端は前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続され、前記第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続される請求項11に記載の走査駆動回路。
  15. 前記プルダウンモジュールは、第5スイッチトランジスタを含み、前記第5スイッチトランジスタの制御端は前記直後の下り信号を入力し、前記第5スイッチトランジスタの入力端は前記第3スイッチトランジスタの出力端に接続され、前記第5スイッチトランジスタの出力端は前記定電圧ローレベル源に接続される請求項13に記載の走査駆動回路。
  16. 前記プルダウン維持モジュールは、第1プルダウン維持部、第2プルダウン維持部、第22スイッチトランジスタ及び第23スイッチトランジスタを含み、
    前記第22スイッチトランジスタの制御端は前記第1スイッチトランジスタの出力端に接続され、前記第22スイッチトランジスタの出力端は基準点K(N)に接続され、前記第22スイッチトランジスタの入力端は基準点P(N)に接続され、
    前記第23スイッチトランジスタの制御端は直前の下り信号を入力し、前記第23スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第23スイッチトランジスタの入力端は前記基準点P(N)に接続され、
    前記第1プルダウン維持部は、第6スイッチトランジスタ、第7スイッチトランジスタ、第8スイッチトランジスタ、第9スイッチトランジスタ、第10スイッチトランジスタ、第11スイッチトランジスタ、第12スイッチトランジスタ、第13スイッチトランジスタを含み、
    前記第6スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第6スイッチトランジスタの出力端は第2スイッチトランジスタの出力端に接続され、
    前記第7スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第7スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続され、
    前記第8スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第8スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第8スイッチトランジスタの出力端は現在の下り信号に接続され、
    前記第9スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第9スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第9スイッチトランジスタの出力端は前記基準点K(N)に接続され、
    前記第10スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第10スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第10スイッチトランジスタの出力端は前記第1高周波パルス信号に接続され、
    前記第11スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第11スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、前記第11スイッチトランジスタの出力端は前記基準点K(N)に接続され、
    前記第12スイッチトランジスタの制御端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの出力端は前記基準点K(N)に接続され、前記第12スイッチトランジスタの入力端は前記第1高周波パルス信号に接続され、
    前記第13スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第13スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第13スイッチトランジスタの出力端は前記第1高周波パルス信号に接続され、
    前記第2プルダウン維持部は、第14スイッチトランジスタ、第15スイッチトランジスタ、第16スイッチトランジスタ、第17スイッチトランジスタ、第18スイッチトランジスタ、第19スイッチトランジスタ、第20スイッチトランジスタ、及び第21スイッチトランジスタを含み、
    前記第14スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記第14スイッチトランジスタの出力端は前記第2スイッチトランジスタの出力端に接続され、
    前記第15スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記第15スイッチトランジスタの出力端は前記第1スイッチトランジスタの出力端に接続され、
    前記第16スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第16スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第16スイッチトランジスタの出力端は現在の下り信号に接続され、
    前記第17スイッチトランジスタの制御端は第2高周波パルス信号に接続され、前記第17スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第17スイッチトランジスタの出力端は前記基準点P(N)に接続され、
    前記第18スイッチトランジスタの制御端は前記現在の下り信号に接続され、前記第18スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第18スイッチトランジスタの出力端は前記第2高周波パルス信号に接続され、
    前記第19スイッチトランジスタの制御端は第1高周波パルス信号に接続され、前記第19スイッチトランジスタの入力端は前記第2高周波パルス信号に接続され、前記第19スイッチトランジスタの出力端は前記基準点P(N)に接続され、
    前記第20スイッチトランジスタの制御端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの出力端は前記基準点P(N)に接続され、前記第20スイッチトランジスタの入力端は前記第2高周波パルス信号に接続される。
    前記第21スイッチトランジスタの制御端は前記直前の下り信号を入力し、前記第21スイッチトランジスタの入力端は前記定電圧ローレベル源に接続され、前記第21スイッチトランジスタの出力端は前記第2高周波パルス信号に接続される請求項11に記載の走査駆動回路。
  17. 前記第1高周波パルス信号は前記第2高周波パルス信号の電位と逆である請求項16に記載の走査駆動回路。
  18. 前記定電圧ローレベル源は、
    前記プルダウン維持モジュールに前記走査信号をプルダウンする第1ローレベルを提供する第1定電圧ローレベル源と、
    前記プルダウン維持モジュールに前記走査レベル信号をプルダウンする第2ローレベルを提供する第2定電圧ローレベル源と、
    前記プルダウン維持モジュールに前記下り信号をプルダウンする第3ローレベルを提供する第3定電圧ローレベル源と、
    を含み、
    前記第1ローレベルの絶対値は前記第2ローレベルの絶対値より小さく、前記第2ローレベルの絶対値は前記第3ローレベルの絶対値より小さい請求項10に記載の走査駆動回路。
  19. 前記プルダウンモジュールの第5スイッチトランジスタの出力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第8スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第3定電圧ローレベル源に接続され、
    前記プルダウンモジュールの第4スイッチトランジスタの出力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第7スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第10スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第15スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第18スイッチトランジスタの入力端は前記第2定電圧ローレベル源に接続され、
    前記プルダウン維持モジュールの第6スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第13スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第14スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続され、前記プルダウン維持モジュールの第21スイッチトランジスタの入力端は前記第1定電圧ローレベル源に接続される請求項18に記載の走査駆動回路。
  20. 前記走査駆動回路は、
    現在の前記走査線の走査レベル信号をリセット操作するリセットモジュールを更に含む請求項10に記載の走査駆動回路。
JP2017543860A 2014-11-14 2014-11-19 走査駆動回路 Expired - Fee Related JP6486486B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201410650257.1A CN104409058B (zh) 2014-11-14 2014-11-14 一种扫描驱动电路
CN201410650257.1 2014-11-14
PCT/CN2014/091640 WO2016074264A1 (zh) 2014-11-14 2014-11-19 一种扫描驱动电路

Publications (2)

Publication Number Publication Date
JP2018503137A true JP2018503137A (ja) 2018-02-01
JP6486486B2 JP6486486B2 (ja) 2019-03-20

Family

ID=52646682

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017543860A Expired - Fee Related JP6486486B2 (ja) 2014-11-14 2014-11-19 走査駆動回路

Country Status (8)

Country Link
US (1) US9530375B2 (ja)
JP (1) JP6486486B2 (ja)
KR (1) KR101994655B1 (ja)
CN (1) CN104409058B (ja)
DE (1) DE112014007173T5 (ja)
EA (1) EA032950B1 (ja)
GB (1) GB2548050B (ja)
WO (1) WO2016074264A1 (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9514695B2 (en) * 2014-10-31 2016-12-06 Shenzhen China Star Optoelectronics Technology Co., Ltd. Gate driver on array circuit and liquid crystal display device
CN104464657B (zh) * 2014-11-03 2017-01-18 深圳市华星光电技术有限公司 基于低温多晶硅半导体薄膜晶体管的goa电路
US9407260B2 (en) * 2014-11-03 2016-08-02 Shenzhen China Star Optoelectronics Technology Co., Ltd GOA circuit based on LTPS semiconductor TFT
CN104392701B (zh) * 2014-11-07 2016-09-14 深圳市华星光电技术有限公司 用于氧化物半导体薄膜晶体管的扫描驱动电路
CN104505036B (zh) * 2014-12-19 2017-04-12 深圳市华星光电技术有限公司 一种栅极驱动电路
CN104700801B (zh) 2015-03-24 2016-11-02 深圳市华星光电技术有限公司 Pmos栅极驱动电路
CN104766576B (zh) * 2015-04-07 2017-06-27 深圳市华星光电技术有限公司 基于p型薄膜晶体管的goa电路
CN106297624B (zh) 2015-06-11 2020-03-17 南京瀚宇彩欣科技有限责任公司 移位寄存器和显示装置
US10115362B2 (en) 2015-07-03 2018-10-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Scan-driving circuit
CN104992682B (zh) * 2015-07-03 2017-10-24 深圳市华星光电技术有限公司 一种扫描驱动电路
CN105047160B (zh) * 2015-08-24 2017-09-19 武汉华星光电技术有限公司 一种扫描驱动电路
CN106157916A (zh) * 2016-08-31 2016-11-23 深圳市华星光电技术有限公司 一种栅极驱动单元及驱动电路
CN106157923B (zh) * 2016-09-26 2019-10-29 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107146589A (zh) * 2017-07-04 2017-09-08 深圳市华星光电技术有限公司 Goa电路及液晶显示装置
US10699659B2 (en) * 2017-09-27 2020-06-30 Shenzhen China Star Optoelectronics Technology Co. Ltd. Gate driver on array circuit and liquid crystal display with the same
CN109949757B (zh) * 2017-12-21 2022-03-11 咸阳彩虹光电科技有限公司 扫描信号补偿方法、扫描信号补偿电路及显示器
CN110007628B (zh) * 2019-04-10 2022-02-01 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN111081196B (zh) * 2019-12-24 2021-06-01 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
JP7516726B2 (ja) * 2020-06-04 2024-07-17 京東方科技集團股▲ふん▼有限公司 表示基板、その製作方法及び表示装置

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013069400A (ja) * 2011-09-23 2013-04-18 Hydis Technologies Co Ltd シフトレジスタ及びこれを用いたゲート駆動回路
US20130335392A1 (en) * 2012-06-19 2013-12-19 Samsung Display Co., Ltd. Gate drive circuit and display device having the gate drive circuit
US20140103983A1 (en) * 2012-10-11 2014-04-17 Au Optronics Corp. Gate driving circuit
CN103928008A (zh) * 2014-04-24 2014-07-16 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
CN103928009A (zh) * 2014-04-29 2014-07-16 深圳市华星光电技术有限公司 用于窄边框液晶显示器的栅极驱动器
CN103943054A (zh) * 2014-01-27 2014-07-23 上海中航光电子有限公司 栅极驱动电路、tft阵列基板、显示面板及显示装置
CN104008742A (zh) * 2014-05-20 2014-08-27 深圳市华星光电技术有限公司 一种扫描驱动电路及一种液晶显示装置
CN104008741A (zh) * 2014-05-20 2014-08-27 深圳市华星光电技术有限公司 一种扫描驱动电路及液晶显示装置
CN104050941A (zh) * 2014-05-27 2014-09-17 深圳市华星光电技术有限公司 一种栅极驱动电路
CN104064160A (zh) * 2014-07-17 2014-09-24 深圳市华星光电技术有限公司 具有自我补偿功能的栅极驱动电路
CN104064159A (zh) * 2014-07-17 2014-09-24 深圳市华星光电技术有限公司 具有自我补偿功能的栅极驱动电路

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101607510B1 (ko) * 2008-11-28 2016-03-31 삼성디스플레이 주식회사 게이트 구동 방법 및 회로와, 이를 갖는 표시장치
TWI410944B (zh) * 2009-06-10 2013-10-01 Au Optronics Corp 顯示裝置之移位暫存器
CN102682727B (zh) * 2012-03-09 2014-09-03 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN103680453B (zh) * 2013-12-20 2015-09-16 深圳市华星光电技术有限公司 阵列基板行驱动电路
CN104008739B (zh) * 2014-05-20 2017-04-12 深圳市华星光电技术有限公司 一种扫描驱动电路和一种液晶显示装置
CN104167191B (zh) * 2014-07-04 2016-08-17 深圳市华星光电技术有限公司 用于平板显示的互补型goa电路
CN104464662B (zh) * 2014-11-03 2017-01-25 深圳市华星光电技术有限公司 基于低温多晶硅半导体薄膜晶体管的goa电路
US9390674B2 (en) * 2014-11-03 2016-07-12 Shenzhen China Star Optoelectronics Technology Co., Ltd GOA circuit based on LTPS semiconductor TFT
CN104376824A (zh) * 2014-11-13 2015-02-25 深圳市华星光电技术有限公司 用于液晶显示的goa电路及液晶显示装置
CN104409056B (zh) * 2014-11-14 2017-01-11 深圳市华星光电技术有限公司 一种扫描驱动电路
US9444450B2 (en) * 2014-12-08 2016-09-13 Shenzhen China Star Optoelectronics Technology Co., Ltd. Scan driving circuit
CN104464671B (zh) * 2014-12-12 2017-01-11 深圳市华星光电技术有限公司 一种扫描驱动电路
CN104575420B (zh) * 2014-12-19 2017-01-11 深圳市华星光电技术有限公司 一种扫描驱动电路
US9484111B2 (en) * 2014-12-30 2016-11-01 Shenzhen China Star Optoelectronics Technology Co., Ltd. Bidirectional scanning GOA circuit

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013069400A (ja) * 2011-09-23 2013-04-18 Hydis Technologies Co Ltd シフトレジスタ及びこれを用いたゲート駆動回路
US20130335392A1 (en) * 2012-06-19 2013-12-19 Samsung Display Co., Ltd. Gate drive circuit and display device having the gate drive circuit
US20140103983A1 (en) * 2012-10-11 2014-04-17 Au Optronics Corp. Gate driving circuit
CN103943054A (zh) * 2014-01-27 2014-07-23 上海中航光电子有限公司 栅极驱动电路、tft阵列基板、显示面板及显示装置
CN103928008A (zh) * 2014-04-24 2014-07-16 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
CN103928009A (zh) * 2014-04-29 2014-07-16 深圳市华星光电技术有限公司 用于窄边框液晶显示器的栅极驱动器
CN104008742A (zh) * 2014-05-20 2014-08-27 深圳市华星光电技术有限公司 一种扫描驱动电路及一种液晶显示装置
CN104008741A (zh) * 2014-05-20 2014-08-27 深圳市华星光电技术有限公司 一种扫描驱动电路及液晶显示装置
CN104050941A (zh) * 2014-05-27 2014-09-17 深圳市华星光电技术有限公司 一种栅极驱动电路
CN104064160A (zh) * 2014-07-17 2014-09-24 深圳市华星光电技术有限公司 具有自我补偿功能的栅极驱动电路
CN104064159A (zh) * 2014-07-17 2014-09-24 深圳市华星光电技术有限公司 具有自我补偿功能的栅极驱动电路

Also Published As

Publication number Publication date
US9530375B2 (en) 2016-12-27
GB2548050B (en) 2021-07-28
EA201791062A1 (ru) 2017-09-29
GB2548050A (en) 2017-09-06
CN104409058A (zh) 2015-03-11
EA032950B1 (ru) 2019-08-30
KR101994655B1 (ko) 2019-10-17
DE112014007173T5 (de) 2017-07-27
JP6486486B2 (ja) 2019-03-20
WO2016074264A1 (zh) 2016-05-19
US20160140928A1 (en) 2016-05-19
GB201709316D0 (en) 2017-07-26
CN104409058B (zh) 2017-02-22
KR20170084249A (ko) 2017-07-19

Similar Documents

Publication Publication Date Title
JP6486486B2 (ja) 走査駆動回路
JP6691991B2 (ja) 走査駆動回路
JP6692002B2 (ja) 走査駆動回路および表示装置
JP6539737B2 (ja) 走査駆動回路
JP6340484B2 (ja) 走査駆動回路
JP6775682B2 (ja) Goa駆動回路及び液晶表示装置
JP2018503852A5 (ja)
JP6783947B2 (ja) Goa駆動回路及び液晶表示装置
TWI556222B (zh) 移位暫存器
US9444450B2 (en) Scan driving circuit
US20150365085A1 (en) Dual Pull-Down Control Module, Shift Register Unit, Gate Driver, and Display Panel
JP2018507426A (ja) 液晶表示装置用goa回路
JP2018503130A (ja) 正逆方向に走査可能なゲート駆動回路
GB2548047A (en) Shift register, level-transmission gate drive circuit, and display panel
JP2017535105A (ja) Igzo製造工程に基づくゲート電極駆動回路
JP2017529787A (ja) Igzo製造工程に基づくゲート電極駆動回路
CN104810003A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
WO2018177047A1 (zh) 移位寄存单元及其驱动方法、栅极驱动电路及显示装置
WO2021012313A1 (zh) 栅极驱动电路
CN109215557A (zh) Goa驱动电路及显示面板
EP4047591A1 (en) Shift register unit, driving method, gate drive circuit, and display device
US11170681B2 (en) Gate driving circuit, driving method thereof, gate driver, display panel and display apparatus
US11205371B2 (en) Gate driving circuit, driving method thereof, and display apparatus
US9799292B2 (en) Liquid crystal display driving circuit
CN106023921A (zh) 一种goa电路

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180508

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180808

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190130

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190219

R150 Certificate of patent or registration of utility model

Ref document number: 6486486

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees