DE102004036295A1 - Flip-Chip-Leuchtdioden-Bauelemente mit Substraten, deren Dicke verringert wurde oder die entfernt wurden - Google Patents
Flip-Chip-Leuchtdioden-Bauelemente mit Substraten, deren Dicke verringert wurde oder die entfernt wurden Download PDFInfo
- Publication number
- DE102004036295A1 DE102004036295A1 DE102004036295A DE102004036295A DE102004036295A1 DE 102004036295 A1 DE102004036295 A1 DE 102004036295A1 DE 102004036295 A DE102004036295 A DE 102004036295A DE 102004036295 A DE102004036295 A DE 102004036295A DE 102004036295 A1 DE102004036295 A1 DE 102004036295A1
- Authority
- DE
- Germany
- Prior art keywords
- flip
- chip
- emitting diode
- growth substrate
- thickness
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 149
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 12
- 239000000463 material Substances 0.000 claims abstract description 46
- 238000000034 method Methods 0.000 claims description 58
- 230000008569 process Effects 0.000 claims description 16
- 238000005530 etching Methods 0.000 claims description 8
- 238000003486 chemical etching Methods 0.000 claims description 7
- 239000000126 substance Substances 0.000 claims description 7
- 230000004888 barrier function Effects 0.000 claims description 6
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 claims description 3
- 238000000608 laser ablation Methods 0.000 claims description 3
- 230000008021 deposition Effects 0.000 claims description 2
- 230000003247 decreasing effect Effects 0.000 claims 1
- 238000000151 deposition Methods 0.000 abstract description 2
- 230000037228 dieting effect Effects 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 58
- 235000012431 wafers Nutrition 0.000 description 34
- 230000009467 reduction Effects 0.000 description 18
- 229910010271 silicon carbide Inorganic materials 0.000 description 15
- 239000004065 semiconductor Substances 0.000 description 13
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 13
- 150000004767 nitrides Chemical class 0.000 description 12
- 238000000605 extraction Methods 0.000 description 10
- 238000010521 absorption reaction Methods 0.000 description 8
- 230000003287 optical effect Effects 0.000 description 6
- 229910002601 GaN Inorganic materials 0.000 description 5
- 230000008901 benefit Effects 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 5
- 229910052594 sapphire Inorganic materials 0.000 description 5
- 239000010980 sapphire Substances 0.000 description 5
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 4
- 239000004593 Epoxy Substances 0.000 description 4
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 4
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 4
- 238000013459 approach Methods 0.000 description 4
- 238000000407 epitaxy Methods 0.000 description 4
- 230000017525 heat dissipation Effects 0.000 description 4
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 239000010931 gold Substances 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 230000006872 improvement Effects 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000004140 cleaning Methods 0.000 description 2
- 238000005520 cutting process Methods 0.000 description 2
- 238000005538 encapsulation Methods 0.000 description 2
- 230000009969 flowable effect Effects 0.000 description 2
- 238000000227 grinding Methods 0.000 description 2
- 230000031700 light absorption Effects 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 238000004943 liquid phase epitaxy Methods 0.000 description 2
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- 230000003716 rejuvenation Effects 0.000 description 2
- 230000003595 spectral effect Effects 0.000 description 2
- 230000003319 supportive effect Effects 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 1
- 230000002745 absorbent Effects 0.000 description 1
- 239000002250 absorbent Substances 0.000 description 1
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 239000012790 adhesive layer Substances 0.000 description 1
- 230000002238 attenuated effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 239000002178 crystalline material Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical compound [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 238000001451 molecular beam epitaxy Methods 0.000 description 1
- 230000006911 nucleation Effects 0.000 description 1
- 238000010899 nucleation Methods 0.000 description 1
- 125000002524 organometallic group Chemical group 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 238000011946 reduction process Methods 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 238000002604 ultrasonography Methods 0.000 description 1
- 238000000927 vapour-phase epitaxy Methods 0.000 description 1
- 238000003631 wet chemical etching Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0093—Wafer bonding; Removal of the growth substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Led Device Packages (AREA)
- Led Devices (AREA)
Abstract
In einem Verfahren zum Herstellen eines Flip-Chip-Leuchtdioden-Bauelements werden Epitaxialschichten (14, 114) auf ein Wachstumssubstrat (16, 116) aufgebracht, um einen Epitaxialwafer herzustellen. Mehrere Leuchtdioden-Bauelemente werden auf dem Epitaxialwafer hergestellt. Der Epitaxialwafer wird in Chips zerschnitten, um einen Bauelementchip (10, 110) zu erzeugen. Der Bauelementchip (10, 110) wird nach dem Flip-Chip-Verfahren an einen Träger (12, 112) gebondet. Das Flip-Chip-Bonden enthält das Befestigen des Bauelementchips (10, 110) an den Träger (12, 112), indem wenigstens eine Elektrode (20, 22, 120) des Bauelementchips (10, 110) an wenigstens eine Bondfläche (26, 28, 126) des Trägers (12, 112) gebondet wird. Nach dem Flip-Chip-Bonden wird die Dicke des Wachstumssubstrats (16, 116) des Bauelementchips (10, 110) verringert.
Description
- HINTERGRUND
- Die vorliegende Erfindung betrifft das Gebiet der Elektronik. Sie betrifft insbesondere nach dem Flip-Chip-Verfahren (Flip-Chip, kopfüber kontaktiertes Bauelement) gebondete Gruppe-III-Nitrid-Leuchtdioden für Beleuchtungsanwendungen und wird unter spezieller Bezugnahme darauf beschrieben. Die Erfindung findet jedoch außerdem Anwendung in Verbindung mit weiteren Typen von nach dem Flip-Chip-Verfahren gebondeten Leuchtdioden sowie in weiteren nach dem Flip-Chip-Verfahren gebondeten Epitaxial-Halbleitervorrichtungen, wie etwa Flächenemitter-Laserdioden mit vertikalem Hohlraum.
- Bei der Konfiguration der Flip-Chip-Montage wird eine Leuchtdiode mit einem lichtdurchlässigen Substrat und an der Vorderseite vorgesehenen Elektroden "mit der Vorderseite nach unten", d. h. die Epitaxialschichten sind nahe am Träger und das lichtdurchlässige Substrat befindet sich entfernt vom Träger, an Bondhöcker eines Trägers gebondet. Die Flip-Chip-Anordnung besitzt mehrere Vorteile, die eine verbesserte Wärmeableitung infolge der Nähe der aktiven Schichten der Vorderseite zu dem Wärmeableitungssubstrat und eine Verringerung der Abschattungsverluste durch Elektroden enthalten.
- Bei der Konfiguration der Flip-Chip-Montage wird Licht an der Substratseite ausgekoppelt. Bei epitaxial gezogenen Leuchtdioden kann die Auswahl des Substratmaterials stark eingeschränkt sein, da das Substrat so ausgewählt wird, dass es eine gute Basis für die Epitaxie darstellt. Deswegen enthalten die Substratkriterien einen engen Bereich der Gitterkonstante, eine im Wesentlichen atomar ebene Oberfläche für die Kristallisationskernbildung der Epitaxie, thermische Stabilität bei Epitaxie-Temperaturen, chemische Kompatibilität mit dem Epitaxie-Prozess usw.
- Ein Problem kann bei der Flip-Chip-Konfiguration auftreten, wenn das Wachstumssubstrat im Wesentlichen über einen bestimmten oder den gesamten Spektralbereich der Lichtemission lichtabsorbierend ist. In diesem Fall ist die Lichtauskopplung von dem Substrat infolge von Lichtabsorptionsverlusten in dem Substrat eingeschränkt. Selbst wenn ein geeignetes optisch durchlässiges Substrat zur Verfügung steht, wie etwa bei Leuchtdioden mit Gruppe III-Nitriden, die auf einem durchlässigen Saphir-Wachstumssubstrat gezogen werden können, können darüber hinaus optische Reflexionsverluste an der Grenzfläche zwischen dem Substrat und der Epitaxialschichten infolge einer abrupten Diskontinuität des Brechungsindexes auftreten.
- Ein bekannter Lösungsansatz zum Verringern dieser substratbezogenen optischen Verluste besteht darin, den Stapel aus Epitaxialschichten von dem Wafer mit lichtabsorbierendem Wachstumssubstrat auf einen lichtdurchlässigen Wafer zu übertragen. Das enthält typischerweise das enge Bonden des Stapels aus Epitaxialschichten an den lichtdurchlässigen Wafer und das anschließende Entfernen des Wachstumssubstrat-Wafers durch Ätzen. Nach dem Entfernen des Wachstumssubstrats bleibt der Stapel aus Epitaxialschichten an den durchlässigen Wafer gebondet, der anschließend bearbeitet wird, um Bauelemente herzustellen, und in Chips zerschnitten wird, um einzelne Leuchtdiodenchips abzutrennen. Das Erreichen einer intensiven Bondverbindung zwischen dem Stapel aus Epitaxialschichten und dem durchlässigen Substrat über große Flächen ist jedoch schwierig. Die Ausbeute an Bauelementen kann infolge der Bildung von Luftblasen oder des Vorhandenseins von Partikeln an der Grenzfläche zwischen dem Stapel aus Epitaxialschichten und dem durchlässigen Substrat während des Bondens eingeschränkt sein. Darüber hinaus können beim Fehlen einer engen Übereinstimmung des Brechungsindexes zwischen dem Stapel aus Epitaxialschichten und dem durchlässigen Substrat Reflexionen an der Grenzfläche zwischen dem Stapel aus Epitaxialschichten und dem durchlässigen Wafer Lichtverluste einführen.
- Ein weiterer Lösungsansatz besteht darin, den Stapel aus Epitaxialschichten an einem provisorischen Trägerwafer unter Verwendung einer Klebstoffschicht vorübergehend zu befestigen, woraufhin eine Dickenverringerung des Wachstumssubstrats folgt. Der Stapel aus Epitaxialschichten mit dem darauf anhaftenden restlichen in der Dicke verringerten Wachstumssubstrat wird anschließend von dem provisorischen Trägerwafer gelöst und bearbeitet und in Chips zerschnitten, um Leuchtdiodenchips herzustellen. Die Leuchtdiodenchips, die in der Dicke verringerte Substrate enthalten, werden anschließend nach dem Flip-Chip-Verfahren an einen Träger gebondet. Die Stapel aus Epitaxialschichten und das restliche in der Dicke verringerte Wachstumssubstrat bilden jedoch nach der Dickenverringerung des Wachstumssubstrats eine zerbrechliche Struktur. Die Zerbrechlichkeit dieser in der Dicke verringerten Struktur verkompliziert die weitere Bearbeitung, das Zerschneiden in Chips und das Flip-Chip-Bonden, was eine geringere Ausbeute an Bauelementen zur Folge hat. Darüber hinaus können Luftblasen, Partikel oder weitere Unzulässigkeiten bei der Adhäsion zwischen dem provisorischen Trägerwafer und dem Stapel aus Epitaxialschichten lokale Schäden an der Struktur mit verringerter Dicke einführen, die ebenfalls die Ausbeute an Bauelementen beeinflussen.
- Die vorliegende Erfindung schlägt eine verbesserte Vorrichtung und ein verbessertes Verfahren vor, die die oben erwähnten sowie weitere Einschränkungen überwinden.
- KURZZUSAMMENFASSUNG
- Gemäß einer Ausführungsform wird ein Verfahren zum Herstellen eines Flip-Chip-Leuchtdioden-Bauelements geschaffen. Epitaxialschichten werden auf einem Wachstumssubstrat aufgebracht, um einen Epitaxialwafer herzustellen. Auf dem Epitaxialwafer werden mehreren Leuchtdioden-Bauelemente hergestellt. Der Epitaxialwafer wird in Chips zerschnitten, um einen Bauelementchip herzustellen. Der Bauelementchip wird nach dem Flip-Chip-Verfahren an einen Träger gebondet. Das Flip-Chip-Bonden enthält das Befestigen des Bauelementchips an dem Träger, indem wenigstens eine Elektrode des Bauelementchips an wenigstens eine Bondfläche des Trägers gebondet wird. Nach dem Flip-Chip-Bonden wird die Dicke des Wachstumssubstrats des Bauelementchips verringert.
- Gemäß einer weiteren Ausführungsform wird ein Verfahren zum Verbessern der Lichtemission eines nach dem Flip-Chip-Verfahren gebondeten Leuchtdioden-Bauelements, das nach dem Flip-Chip-Verfahren an einen Träger gebondet ist, geschaffen. Ein Wachstumssubstrat des Leuchtdioden-Bauelements wird in der Dicke verringert oder entfernt. Das Wachstumssubstrat des nach dem Flip-Chip-Verfahren gebondeten Leuchtdioden-Bauelements ist distal von dem Träger angeordnet. Die Dickenverringerung oder das Entfernen wird ausgeführt, während Epitaxialschichten des Leuchtdioden-Bauelements nach dem Flip-Chip-Verfahren an einen Träger gebondet sind. Das Flip-Chip-Bonden bewirkt eine Befestigung des Leuchtdioden-Bauelements an dem Träger während der Dickenverringerung oder des Entfernens.
- Gemäß einer nochmals weiteren Ausführungsform wird ein Flip-Chip-Leuchtdioden-Bauelement offenbart. Ein Träger enthält Bondhöcker. Ein Leuchtdioden-Bauelementchip weist einen Stapel aus Bauelementschichten auf, der nach dem Flip-Chip-Verfahren an die Bondhöcker des Trägers gebondet wird. Ein Unterfüllungsmaterial ist zwischen dem Leuchtdioden-Bauelementchip und dem Träger angeordnet. Das Unterfüllungsmaterial trägt den Leuchtdioden-Bauelementchip und verhindert ein Zerbrechen des Leuchtdioden-Bauelementchips.
- Zahlreiche Vorteile und Nutzen der vorliegenden Erfindung werden dem Durchschnittsfachmann auf dem Gebiet deutlich, wenn er die vorliegende Beschreibung liest und versteht.
- KURZBESCHREIBUNG DER ZEICHNUNG
- Die Erfindung kann die Form von verschiedenen Komponenten und Anordnungen aus Komponenten sowie von verschiedenen Verarbeitungsoperationen und Anordnungen aus Verarbeitungsoperationen annehmen. Die Zeichnung dient lediglich für Zwecke der Veranschaulichung bevorzugter Ausführungsformen und soll die Erfindung nicht einschränken. In den Schnittansichten sind die Schichtdicken zur optischen Klarheit vergrößert und sind daher nicht maßstabsgerecht gezeichnet.
-
1A zeigt eine Schnittansicht von zwei Leuchtdioden-Bauelementchips, die nach dem Flip-Chip-Verfahren an einen Träger gebondet wurden. -
1B zeigt eine Schnittansicht von zwei Leuchtdioden-Bauelementchips, die wie in1 nach dem Flip-Chip-Verfahren an einen Träger gebondet wurden, nachdem die Substrate der beiden Leuchtdioden-Bauelementchips in der Dicke verringert wurden. -
2 stellt berechnete Anteile der Lichtauskopplung eines Flip-Chip-Leuchtdiodenchips mit einem Siliciumcarbid-Substrat dar, die als eine Funktion des Absorptionskoeffizienten des Substrats und der Substratdicke berechnet wurden. -
3 zeigt eine Schnittansicht von zwei Leuchtdioden-Bauelementchips, die wie in1 nach dem Flip-Chip-Verfahren an einen Träger gebondet wurden, nachdem die Substrate der beiden Leuchtdioden-Bauelement chips entfernt wurden. -
4A zeigt eine Schnittansicht der zwei Leuchtdioden-Bauelementchips, die eine vertikale Stromflussgeometrie aufweisen, vor der Dickenverringerung des Substrats und der Bildung einer Rückseitenelektrode. -
4B zeigt eine Schnittansicht der zwei Leuchtdioden-Bauelementchips, die wie in4A nach dem Flip-Chip-Verfahren an den Träger gebondet wurden, nach der Dickenverringerung der Substrate, dem Bilden der Rückseitenelektroden und dem Drahtbonden der Rückseitenelektroden an Drahtbondflächen des Trägers. - GENAUE BESCHREIBUNG DER BEVORZUGTEN AUSFÜHRUNGSFORMEN
- In
1A sind zwei beispielhafte, nach dem Flip-Chip-Verfahren gebondete Leuchtdioden-Bauelementchips10 gezeigt, die nach dem Flip-Chip-Verfahren an einem Träger12 montiert sind. Jeder beispielhafte Leuchtdioden-Bauelementchip10 enthält einen Stapel14 aus Halbleiterbauelementschichten, der auf ein Wachstumssubstrat16 expitaktisch aufgebracht ist. Der Stapel14 aus Halbleiterbauelementschichten definiert ein Leuchtdioden-Bauelement, wie etwa eine ultraviolett oder blau leuchtende Leuchtdiode mit einem Gruppe III-Nitrid, eine sichtbares Licht aussendende Leuchtdiode mit einem Gruppe III-Phosphid, eine Flächenemitter-Laserdiode mit vertikalem Hohlraum mit einem Gruppe III-Arsenid oder dergleichen. - In
1A besitzt der Stapel14 aus Halbleiterschichten zwei beispielhafte Schichten, die einer einfachen p/n-Diode entsprechen; ein Fachmann wird jedoch anerkennen, dass Stapel aus komplexeren Halbleiterschichten verwendet werden können. Bei einer Flächenemitter-Laserdiode mit vertikalem Hohlraum können die Schichten z. B. Dutzende Schichten enthalten, die Bragg-Reflektoren, Plattierungen und einen komplexen Bereich mit Mehrquantenquelle definieren. Bei einer ultraviolett oder blau leuchtenden Leuchtdiode mit einem Gruppe III-Nitrid mit einer p-on-n-Orientierung enthalten die Schichtenstapel typischerweise einen Epitaxialwachstumspuffer aus Aluminiumnitrid oder einem anderen Material, eine n-Galliumnitrid-Basisschicht, einen aktiven Bereich aus Indium-Galliumnitrid, eine p-Galliumnitridschicht und wahlweise eine Kontaktschicht, die auf der p-Galliumnitridschicht ausgebildet ist. Ein Fachmann kann leicht weitere Stapel aus Halb leiter-Epitaxialschichten konstruieren, die für spezielle optische Anwendungen geeignet sind. - Das Wachstumssubstrat
16 ist aus einem kristallinen Material hergestellt, das für ein Epitaxialwachstum des ausgewählten Stapels14 aus Halbleiterschichten geeignet ist. Für die Epitaxie von Gruppe III-Nitriden ist das Wachstumssubstrat vorteilhaft Siliciumcarbid (SiC; z. B. leitendes SiC, undotiertes 6H-SiC oder undotiertes 4N-SiC), Galliumnitrid oder Saphir. Für die Epitaxie von Gruppe III-Phosphid ist das Wachstumssubstrat vorteilhaft Galliumarsenid oder Indiumphosphid. Diese Beispiel sind nicht erschöpfend, statt dessen kann ein Fachmann leicht ein Wachstumssubstrat auswählen, das eine geeignete Oberflächengitterkonstante, eine großflächige ebene Oberfläche und geeignete thermische und chemische Charakteristiken besitzt, um ein hochwertiges vorzugsweise gitterangepasstes Epitaxialwachtum des ausgewählten Stapels14 aus Halbleiterschichten zu unterstützen. Das Wachstumssubstrat16 ist wahlweise relativ zu einer Hauptkristallrichtung angeschnitten. Zum Beispiel stehen 4N-SiC-Substrate, die achsenparallel (d. h. kein Anschnitt) oder unter einem Winkel von 4° oder 8° angeschnitten sind, von Cree Materials (Durham, North Carolina) zu Verfügung. - Eine Epitaxialablagerung des Stapels
14 aus Halbleiterschichten auf dem ausgewählten Wachstumssubstrat erfolgt vorzugsweise durch metallorganisches chemisches Bedampfen (MOCVD, in der Technik auch als organometallische Dampfphasen-Epitaxie, OMVPE und mit ähnlichen Bezeichnungen bekannt), Molekularstrahl-Epitaxie (MBE), Flüssigphasen-Epitaxie (LPE) oder andere geeignete Techniken des Epitaxialwachstums. Wie bei dem Wachstumssubstrat16 erfolgt die Wahl der Technik des Epitaxialwachstums anhand des Typs des Stapels14 aus Epitaxialschichten, der gezogen werden soll. - Die Epitaxialablagerung erfolgt über einem Wafer mit großflächigem Substrat. Es stehen z. B. Siliciumcarbid-Wafer als im Allgemeinen scheibenförmige Wafer mit einem Durchmesser von etwa 5 bis 8 cm zur Verfügung. Galliumarsenid und Saphir sind als scheibenförmige Wafer mit größerem Durchmesser verfügbar. Der Wafer mit großflächigem Substrat mit dem darauf aufgebrachten Stapel
14 aus Epitaxialschichten wird hier nachfolgend als Epitaxialwafer bezeichnet. Der Epitaxialwafer wird unter Verwendung eines geeigneten Herstellungsprozesses, der Unterprozesse enthält, wie etwa Wafer-Reinigungsprozesse, Lithographieprozesse, Ätzprozesse, Prozesses der dielektrischen Ablagerung, Metallisierungspro zesse und dergleichen, bearbeitet, um auf dem Wafer mehrere Leuchtdioden-Bauelemente zu definieren. In einem typischen Lösungsansatz enthält der Herstellungsprozess die anfängliche Waferreinigung, die lithographische Definition und das Ätzen von Bauelementflächen und die lithographische Definition und das Ausbilden von n- und p-Elektroden. - Weiterhin in
1A sind die Leuchtdioden-Bauelementchips10 Bauelemente mit seitlicher Stromflussgeometrie und enthalten eine p-Elektrode20 , die an der Bauelementfläche angeordnet ist, und eine n-Elektrode22 , die in einem Feldbereich außerhalb der Bauelementfläche angeordnet ist. In dieser Ausführungsform sind beide Elektroden Vorderseitenelektroden. Die Elektroden20 ,22 sind vorzugsweise aus Gold hergestellt oder weisen eine Goldbeschichtung auf, um einen niederohmigen elektrischen Kontakt zu ermöglichen. - Der Träger
12 enthält eine erste Bondfläche26 , die für eine Verbindung mit der p-Elektrode20 angeordnet ist, und eine zweite Bondfläche28 , die für eine Verbindung mit der n-Elektrode22 angeordnet ist. Auf den Bondflächen26 ,28 sind mehrere Bondhöcker30 angeordnet. Die Leuchtdioden-Bauelementchips10 sind nach dem Flip-Chip-Verfahren an die Bondflächen26 ,28 des Trägers12 gebondet und sind insbesondere an die Bondhöcker30 gebondet. Das Flip-Chip-Bonden kann durch Löten erreicht werden, wobei die Bondhöcker30 in diesem Fall Lötmittelhöcker sind. Alternativ kann das Flip-Chip-Bonden kann durch Ultraschallbonden erreicht werden, wobei die Bondhöcker30 in diesem Fall vorzugsweise goldbeschichtete Kupferhöcker sind, die durch eine Kombination aus Erwärmen und Einleiten von Ultraschallenergie an das Gold der Elektroden20 ,22 gebondet werden. Weitere Bondverfahren können außerdem verwendet werden. - Weiterhin in
1A besitzen die nach dem Flip-Chip-Verfahren gebondeten Leuchtdiodenchips10 Substrate16 , die verhältnismäßig dick sind. Der Wachstumssubstrat-Wafer, der typischerweise einen Durchmesser von höchstens wenigen Zentimetern oder eine andere seitliche Abmessung besitzt, wird in Chips zerschnitten, um die einzelnen Leuchtdiodenchips10 herzustellen, die nach dem Flip-Chip-Verfahren an den Träger12 gebondet werden. Somit besitzen die Substrate16 von1A eine Dicke d, die der Dicke des ursprünglichen Wachstumssubstrat-Wafers entspricht. Scheibenförmige Siliciumcarbid-Normwafer für die Epitaxie von Gruppe III-Nitrid, die von Cree Materials (Durham, North Carolina) verfügbar sind, besitzen z. B. typische Waferdurchmesser von etwa 5,0 bis 7,6 cm und Waferdicken, die mit 254±25,4 μm festgelegt sind. - Darüber hinaus absorbiert Siliciumcarbid das ausgesendete ultraviolette und blaue Licht von typischen Leuchtdioden-Bauelementen mit einem Gruppe III-Nitrid. Bei der Flip-Chip-Bondanordnung erfolgt die Lichtauskopplung typischerweise durch die Substratseite und wird durch Substratabsorption gedämpft. In
1A ist ausgekoppeltes Licht schematisch durch sich verjüngende Pfeile34 angegeben. Eine rasche Verjüngung der Pfeile34 , wenn sie durch das verhältnismäßig dicke Licht absorbierende Substrat16 verlaufen, zeigt den Lichtverlust infolge der Lichtabsorption an. Obwohl die Beschreibung unter Bezugnahme auf ein Siliciumcarbid-Substrat erfolgt, wird anerkannt werden, dass andere Substrate, die von dem Stapel aus Halbleiterschichten ausgesendetes Licht absorbieren, in ähnlicher Weise Licht absorbieren und die Lichtabgabe des Bauelements nach außen verringern werden. - Weiter in
1A sowie in1B wird das Substrat16 , das in1A gezeigt ist, nach dem Flip-Chip-Bonden in der Dicke verringert, um die modifizierten Leuchtdiodenchips10' herzustellen, die Substrate16' mit verringerter Dicke aufweisen, wie in1B gezeigt ist. Das in der Dicke verringerte Substrat16' besitzt eine Dicke d', wie in1B angegeben ist, die wesentlich kleiner ist als die Dicke d des nicht in der Dicke verringerten Substrats16 . Die Dickenverringerung des Substrats kann durch mechanisches Läppen, mechanisches Polieren, mechanisches Schleifen oder dergleichen ausgeführt werden. In einem weiteren Lösungsansatz wird die Dickenverringerung des Wafers durch Nassätzen oder trockenes chemisches Ätzen oder Plasmaätzen unter Verwendung eines geeigneten Ätzmittels ausgeführt. In einem weiteren Lösungsansatz wird Laserabschmelzen verwendet, um die Dicke des Substrats zu verringern. Die geringere Dicke d' des Substrats16' mit verringerter Dicke ermöglicht, dass mehr Licht aus den Leuchtdiodenchips10' austritt, wie durch sich in geringem Maße verjüngende, d. h. breitere Pfeile34' in1B gezeigt ist. - Ein bevorzugter Betrag der Dickenverringerung, d. h. eine bevorzugte Enddicke d' wird anhand von mehreren Faktoren bestimmt. Wenn ein Licht absorbierendes Substrat in der Dicke verringert wird, wird es im Allgemeinen stärker lichtdurchlässig. Somit unterstützt eine geringere Dicke d' typischerweise die Lichtauskopplung. Eine geringere Enddicke d' bedeutet jedoch eine kleinere Toleranz in dem Prozess der Dickenverringerung. Mit anderen Worten, für eine geringere Enddicke d' sollte der Prozess zur Dickenverringerung des Substrats genauer gesteuert werden um zu vermeiden, dass einerseits zu viel Substratmaterial verbleibt, oder dass andererseits zu viel Material entfernt und möglicherweise der darunter liegende Stapel
14 aus Epitaxialschichten beschädigt wird. - In
2 sind berechnete Werte der Lichtauskopplung für eine typische Bauelementstruktur mit einem Gruppe III-Nitrid auf Siliciumcarbid-Substraten mit unterschiedlichen Dicken und Absorptionscharakteristiken gezeigt. In der Darstellung von2 ist die Abszisse die Substratdicke in Mikrometern und die Ordinate ist der Anteil der Lichtauskopplung. Die gezeigten Berechnungen reichen von einer typischen Dicke eines Siliciumcarbid-Wachstumswafers von 254 μm bis zu einer stark verringerten Dicke von 25,4 μm. Es sind mehrere Kurven gezeigt, wovon jede einem anderen Substrat-Absorptionskoeffizienten ⎕ entspricht, der von ⎕ = 0,0 cm–1 bis ⎕ = 20,0 cm–1 reicht. Ein Fachmann wird anerkennen, dass der Absorptionskoeffizient wellenlängenabhängig ist und im Fall von Siliciumcarbid außerdem von der Polymorphie, der Dotierung und anderen Charakteristiken des Siliciumcarbid-Materials abhängt. Der Bereich der Absorptionskoeffizienten, die in2 dargestellt ist, ist für Substrat-Absorptionscharakteristiken für typische Emissionswellenlängen von Leuchtdioden-Bauelementen mit einem Gruppe III-Nitrid repräsentativ. - Weiter in
2 bewirkt eine Verringerung von einer Substratdicke von 254 μm auf eine Substratdicke von 50,8 μm für α = 5,0 cm–1 eine relative Verbesserung der Lichtauskopplung von etwa 10,2 % (von einer Anteil der Lichtauskopplung von 0,2224 auf eine Lichtauskopplung von 0,2451). Für ein stärker absorbierendes Substrat ist die Verbesserung größer. Für α = 20,0 cm–1 beträgt der Anteil der Lichtauskopplung 0,1212 bei einem Substrat der Dicke 254 μm und erhöht sich auf 0,1918 bei einem Substrat der Dicke 25,4 μm. Somit bewirkt bei α = 20,0 cm–1 die Verringerung der Dicke von 254 μm auf 25,4 μm eine relative Verbesserung der Lichtauskopplung von etwa 58,3 %. - Wieder in den
1A und1B kann eine Dickenverringerung des Substrats16 nach dem Flip-Chip-Bonden anstatt vor dem Zerschneiden in Chips, was typischerweise in der Vergangenheit erfolgte, Probleme der mechanischen Stabilität bewirken, insbesondere bei in der Dicke verringerten Substraten16' mit Dicken d' von etwa 50 μm und darunter. Spannungen, die durch das Bonden oder durch den Prozess der Dickenverringerung des Substrats eingeführt werden, können zur Folge haben, dass einige, die meisten oder alle Leuchtdioden-Bauelemente10' funktionsmäßig verschlechtert oder nicht betriebsfähig sind. Zum Beispiel können einige, die meisten oder alle Leuchtdioden-Bauelemente10' während des Prozesses der Dickenverringerung infolge von Spannungen, die an diskreten Bondbereichen, die den Bondhöckern30 entsprechen, eingeleitet werden, brechen. Derartige Spannungen können durch den Leuchtdiodenchip10 auf Grund seines dicken Substrats16 und der entsprechenden mechanischen Robustheit aufgenommen werden, sie können jedoch von dem Leuchtdiodenchip10' wegen der Zerbrechlichkeit seines in der Dicke verringerten Substrats16' nicht aufgenommen werden. - Um die Leuchtdioden-Bauelemente während und nach der Dickenverringerung mechanisch zu unterstützen und zu stabilisieren, wird vor der Dickenverringerung des Substrats vorzugsweise ein Unterfüllungsmaterial
38 zwischen dem Leuchtdioden-Bauelement10 und dem Träger12 angeordnet. Das Unterfüllungsmaterial38 schafft eine Klebeverbindung zwischen dem Leuchtdioden-Bauelement10 und dem Träger12 , die die Befestigung der Bauelemente10 ,10' unterstützt. Das Unterfüllungsmaterial38 schafft außerdem eine mechanische Unterstützung für das in der Dicke verringerte Leuchtdioden-Bauelement10' , um die Wahrscheinlichkeit des Brechens oder anderer spannungsbezogener Beschädigungen zu verringern. Die durch das Unterfüllungsmaterial38 geschaffene Unterstützung wird über die Fläche des Leuchtdioden-Bauelements10 ,10' verteilt, um eine Unterstützung an lokalen Spannungsbereichen oder in deren Nähe zu schaffen, wie etwa an den Bondhöckern30 oder um diese herum. - Das Unterfüllungsmaterial
38 schafft vorzugsweise weitere Vorteile, wie etwa den Schutz und die Einkapselung des Stapels14 aus Halbleiterschichten und der Elektroden20 ,22 . Wenn das Unterfüllungsmaterial38 wärmeleitend ist, bildet es einen zusätzlichen Wärmeableitungsweg. - Für die Dickenverringerung des Substrats bedeckt das Unterfüllungsmaterial
38 vorzugsweise im Wesentlichen das Substrat16 nicht, obwohl sich das Unterfüllungsmaterial38 wahlweise an den Seiten des Substrats16 teilweise nach oben erstrecken kann. In einigen betrachteten Ausführungsformen bedeckt das Unterfüllungsmaterial38 das Substrat16 und das überschüssige Material, das das Substrat16 bedeckt, wird während des Prozesses zur Dickenverringerung des Substrats entfernt. Das Unterfüllungsmaterial38 wird vorteilhaft als ein Fluid aufgebracht und dann vor oder nach dem Bonden gehärtet oder getrocknet. Das Unterfüllungsmaterial38 ist vorteilhaft ein Epoxy, Silicon, Photoresist oder ein anderes Material, das in einer flüssigen oder fließfähigen Form aufgebracht und anschließend gehärtet oder getrocknet werden kann. Obwohl die Verwendung des Unterfüllungsmaterials38 bevorzugt ist, wird das Unterfüllungsmaterial38 wahlweise weggelassen, wenn die Dicke d' des in der Dicke verringerten Substrats über etwa 50 μm liegt oder wenn der Stapel14 aus Epitaxialschichten ausreichend mechanisch fest ist, um Beschädigungen auf Grund von Spannungen zu widerstehen. - Bei Leuchtdioden-Bauelementen mit einem Gruppe III-Nitrid, die blaues oder ultraviolettes Licht aussenden, kann ein Leuchtstoff zur Wellenlängenumsetzung in dem Unterfüllungsmaterial
38 enthalten sein, um das blaue oder ultraviolette Licht in weißes Licht oder in Licht mit anderen ausgewählten Spektralcharakteristiken umzusetzen. Ein derartiger Leuchtstoffzusatz ist in Bauelementen sehr nützlich, die eine seitliche Stromflussgeometrie verwenden, wie etwa der Leuchtdioden-Bauelementchip10 ,10' , da bei dieser Geometrie eine bedeutende Menge Licht durch die Seitenwände des geätzten Körpers zum Träger12 durchgelassen wird. - In
3 kann das Substrat16 anstelle der Verringerung der Dicke des Substrats16 von1A vollständig entfernt werden, wie in3 gezeigt ist, um den modifizierten Flip-Chip-Leuchtdiodenchip10'' herzustellen. Bei einem durchlässigen Substrat, wie etwa ein Saphirsubstrat, das bei der Epitaxie mit einem Gruppe III-Nitrid verwendet wird, erfolgen Lichtverluste, die dem Substrat zuzuordnen sind, infolge von Reflexionsverlusten anstelle von Absorptionsverlusten. Deswegen sollte der Saphir vollständig entfernt werden, um die Lichtverluste durch Reflexion zu vermeiden. In einer geeigneten Ausführungsform wird ein chemisches Ätzen verwendet, das das Substratmaterial selektiv über dem Material der angrenzenden Epitaxialschicht entfernt. In diesem Fall dient die Epitaxialschicht des Stapels14 aus Epitaxialschichten, die an das Substrat16 angrenzt, als eine Ätzbarriere und das chemische Ätzen endet vorteilhaft oder verlangsamt sich stark, wenn es die Schicht der Ätzbarriere erreicht. - Das vollständige Entfernen des Substrats
16 schafft typischerweise einen besseren Wirkungsgrad der Lichtauskopplung bei Beibehaltung des in der Dicke verringerten Substrats16' . Wenn das Substrat16' jedoch einen günstigen Brechungsin dex aufweist, der mit der äußeren Umgebung übereinstimmt, kann das in der Dicke verringerte Substrat16' einen besseren Wirkungsgrad der Lichtauskopplung als bei der vollständigen Substratentfernung schaffen. Darüber hinaus hinterlässt die vollständige Substratentfernung eine Schicht des Stapels14 aus Epitaxialschichten, die der Umgebung ausgesetzt ist. Das kann in bestimmten Fällen unerwünscht sein. Wenn z. B. in einem Bauelement aus einem Gruppe III-Arsenid, das auf einem Galliumarsenid-Substrat gezogen wurde, die freiliegende Epitaxialschicht einen hohen Aluminiumgehalt aufweist, ist sie auf Oxidation anfällig. Es kann somit in einem solchen Fall vorzuziehen sein, einen dünnen Abschnitt des Galliumarsenid-Substrats zu behalten, um die Epitaxialschicht mit hohem Aluminiumgehalt einzukapseln. Beim Fehlen einer Ätzbarrierenschicht oder einer dicken Epitaxialschicht mit nicht kritischer Basis erfordert das vollständige Entfernen des Substrats16 ferner eine sehr genaue Steuerung des Ätzprozesses, um ein Ätzen in den dünnen Stapel14 aus Epitaxialschichten und seine Beschädigung zu vermeiden. - Beim Entfernen oder bei einer wesentlichen Verringerung der Dicke des Substrats
16 kann das resultierende Leuchtdioden-Bauelement10' ,10'' so zerbrechlich sein, dass es keine frei stehende Komponente sein kann. Das heißt, bei einer extremen Verringerung der Dicke oder beim Entfernen des Substrats16 verhindert das Unterfüllungsmaterial38 vorteilhaft ein Zerbrechen des Leuchtdioden-Bauelements10' ,10'' . Ob das modifizierte Leuchtdioden-Bauelement10' ,10'' so zerbrechlich ist, dass das Unterfüllungsmaterial38 sein Zerbrechen verhindert, anstatt lediglich eine zusätzliche mechanische Unterstützung zu schaffen, hängt von der Dicke des Stapels14 aus Epitaxialschichten, von der Dicke d' des in der Dicke verringerten Substrats16' bei der unvollständigen Substratentfernung und von den mechanischen Eigenschaften der Materialien ab, die das Leuchtdioden-Bauelement10' ,10'' bilden. - Weiterhin in
3 kann ein Material zur Indexanpassung, eine Epoxy-Linse, eine diskrete Mikrolinse oder ein anderes optisches Element42 nach dem Entfernen des Substrats16 auf den Stapel14 aus Epitaxialschichten aufgebracht werden. Bei einer Epoxy-Linse42 wird das Epoxy typischerweise in flüssiger oder fließfähiger Form aufgebracht und anschließend getrocknet oder gehärtet. Obwohl nicht gezeigt, wird jedoch anerkannt werden, dass derartige optische Elemente außerdem auf dem in der Dicke verringerten Substrat16' von1B angeordnet sein können. - In
4A ist eine Ausführungsform, die Bauelemente mit einer vertikalen Stromflussgeometrie verwendet, beschrieben. Leuchtdiodenchips100 sind in4A gezeigt, die nach dem Flip-Chip-Verfahren an einen Träger112 gebondet sind. Die Leuchtdiodenchips100 weisen einen Stapel114 aus Epitaxialschichten mit Halbleiterbauelementen auf, der auf einem Substrat116 angeordnet ist. Eine erste Elektrode120 ist auf dem Stapel114 aus Bauelementschichten gebildet. Im Unterschied zu der seitlichen Stromflussgeometrie der1A ,1B und3 ist auf dem Stapel114 aus Epitaxialschichten lediglich eine einzelne Vorderseitenelektrode120 gebildet. Die erste Elektrode120 ist über Bondhöcker130 nach dem Flip-Chip-Verfahren an eine erste Bondfläche126 gebondet. Eine zweite Bondfläche128 ist nicht durch Flip-Chip-Bonden mit dem Leuchtdiodenchip100 verbunden. Somit sind die Leuchtdiodenchips100 zu dem Herstellungszeitpunkt, der in4A gezeigt ist, nicht betriebsfähig, da keine zweite Elektrode oder kein elektrischer Eingang vorhanden ist, um das Diodenbauelement anzusteuern. - Weiterhin in
4A und ferner in4B ist ein Unterfüllungsmaterial138 vorzugsweise zwischen dem Leuchtdioden-Bauelementchip100 und dem Träger112 angeordnet, um eine mechanische Unterstützung, eine bessere Befestigung des Bauelementchips100 an dem Träger112 und wahlweise eine Einkapselung und eine bessere Wärmeableitung zu schaffen. Das Substrat116 , das in4A gezeigt ist, wird durch mechanisches Schleifen, Laserabschmelzen, chemisches Nassätzen, Trockenätzen oder dergleichen in der Dicke verringert, um das in der Dicke verringerte Substrat116' herzustellen. Eine zweite Elektrode122 , die eine Rückseitenelektrode ist, wird auf dem in der Dicke verringerten Substrat116' gebildet, das ein elektrisch leitendes Substrat ist. In der erläuterten Ausführungsform ist die zweite Elektrode122 eine Ringelektrode, die eine mittige Lichtöffnung140 jedes modifizierten Leuchtdiodenchips100' definiert. Die zweite Elektrode122 ist mit der zweiten Bondfläche128 , die eine Drahtbondfläche ist, durch einen Bonddraht142 elektrisch verbunden. Bei Anregung über die Elektroden120 ,122 sendet der modifizierte Leuchtdiodenchip100' Licht134 aus, das durch das in der Dicke verringerte Substrat116' in der Lichtöffnung140 hindurchgeht. - In der beispielhaften Ausführungsform von
4B ist das in der Dicke verringerte Substrat116' elektrisch leitend, um eine Konfiguration mit vertikalem Stromfluss zu ermöglichen. Wenn das Substrat jedoch elektrisch isolierend ist, z. B. ein Sa phirsubstrat eines Leuchtdiodenchips mit einem Gruppe III-Nitrid, kann das Substrat analog zu der Ausführungsform von3 vollständig entfernt werden, woraufhin die Bildung des Rückseitenkontakts auf einer Schicht des Stapels114 aus Halbleiterschichten, die durch das Entfernen des Substrats116 freiliegt, folgt. - Durch das Entfernen des Substrats nach dem Flip-Chip-Bonden werden mehrere Vorteile gegenüber früheren Herstellungsverfahren realisiert, bei denen eine Dickenverringerung des Wafers vor dem Flip-Chip-Bonden ausgeführt wurde. Herstellungsprozesse zum Herstellen des einzelnen Leuchtdioden-Bauelementchips werden an einem Epitaxialwafer ausgeführt, der einen Wafer mit dickem Substrat enthält. Das verhindert Beschädigungen während der Handhabung von Bauelementen mit dünnem Wafer und verbessert die Ausbeute an Bauelementen. Bei einer Substratentfernung durch isotropes Ätzen mit einer Ätzbarriere ermöglicht darüber hinaus das isotrope Ätzen nach dem Zerschneiden in Chips und dem Flip-Chip-Bonden, dass der isotrope Ätzvorgang gleichzeitig Material sowohl von der Rückseite als auch von den Seiten des Substratwafers
16 ,116 entfernt. Das kann eine schnellere Substratentfernung bewirken, insbesondere bei kleinflächigen Bauelementen. Die Verwendung eines unterstützenden Unterfüllungsmaterials38 ,138 schafft darüber hinaus eine bessere strukturelle Festigkeit während und nach dem Prozess der Dickenverringerung oder der Entfernung des Substrats, wodurch wiederum die Ausbeute verbessert wird. In bestimmten Ausführungsformen verhindert das unterstützende Unterfüllungsmaterial38 ,138 einen mechanischen Ausfall und ermöglicht die Dickenverringerung oder die Entfernung des Substrats, um Bauelemente herzustellen, die nicht als frei stehende Komponenten erzeugt werden können. - Die Erfindung wurde unter Bezugnahme auf bevorzugte Ausführungsformen beschrieben. Anderen Personen werden beim Lesen und Verstehen der vorhergehenden genauen Beschreibung offensichtlich Modifikationen und Veränderungen erscheinen. Die Erfindung soll so betrachtet werden, dass sie alle derartigen Modifikationen und Veränderungen einschließt, soweit sie im Umfang der beigefügten Ansprüche oder von deren Entsprechungen liegen.
Claims (12)
- Verfahren zum Herstellen eines Flip-Chip-Leuchtdioden-Bauelements, wobei das Verfahren umfasst: Ablagern von Epitaxialschichten auf einem Wachstumssubstrat, um einen Epitaxialwafer herzustellen; Herstellen von mehreren Leuchtdioden-Bauelementen auf dem Epitaxialwafer; Zerschneiden des Epitaxialwafers in Chips, um einen Bauelementchip herzustellen; Flip-Chip-Bonden des Bauelementchips an einen Träger, wobei das Flip-Chip-Bonden das Befestigen des Bauelementchips an dem Träger enthält, indem wenigstens eine Elektrode des Bauelementchips an wenigstens eine Bondfläche des Trägers gebondet wird; und nach dem Flip-Chip-Bonden Verringern der Dicke des Wachstumssubstrats des Bauelementchips.
- Verfahren nach Anspruch 1, bei dem das Verringern der Dicke des Wachstumssubstrats nach dem Flip-Chip-Bonden umfasst: Verringern der Dicke oder Entfernen des Wachstumssubstrats nach dem Flip-Chip-Bonden.
- Verfahren nach Anspruch 1 oder 2, das ferner umfasst: Anordnen eines Unterfüllungsmaterials wenigstens zwischen dem Träger und dem nach dem Flip-Chip-Verfahren gebondeten Bauelementchip.
- Verfahren nach Anspruch 3, bei dem das Anordnen des Unterfüllungsmaterials umfasst: Anordnen des Unterfüllungsmaterials auf dem Träger vor dem Flip-Chip-Bonden.
- Verfahren nach Anspruch 3 oder 4, ferner umfassend: Anordnen eines Leuchtstoffs in dem Unterfüllungsmaterial.
- Verfahren nach Anspruch 1, bei dem das Verringern der Dicke des Wachstumssubstrats das Verringern der Dicke oder das Entfernen des Wachstumssubstrats umfasst, wobei das Verfahren ferner umfasst: nach dem Verringern der Dicke oder dem Entfernen des Wachstumssubstrats Bilden einer Rückseitenelektrode an dem Wachstumssubstrat mit verringerter Dicke oder an einer Epitaxialschicht, die durch das Entfernen des Wachstumssubstrats freiliegt.
- Verfahren nach Anspruch 1, bei dem das Verringern der Dicke des Wachstumssubstrats umfasst: chemisches Ätzen des Wachstumssubstrats unter Verwendung eines chemischen Ätzmittels oder mechanisches Abschleifen wenigstens eines Abschnitts des Wachstumssubstrats oder Verringern der Dicke oder Entfernen des Wachstumssubstrats durch Laserabschmelzen.
- Verfahren nach Anspruch 7, bei dem das chemische Ätzen umfasst: Auswählen eines chemischen Ätzmittels, das das Wachstumssubstrat vorzugsweise über einer Ätzbarrieren-Epitaxialschicht der aufgebrachten Epitaxialschichten ätzt, wodurch das chemische Ätzen im Wesentlichen an der Ätzbarrieren-Epitaxialschicht endet.
- Verfahren nach Anspruch 8, bei dem das chemische Ätzmittel ein im Wesentlichen isotropes chemisches Ätzen erzeugt, das gleichzeitig Material von einer Oberseite und den Seiten des Wachstumssubstrats entfernt.
- Verfahren nach Anspruch 9, das ferner umfasst: nach dem Flip-Chip-Bonden und vor dem chemischen Ätzen Anordnen eines Unterfüllungsmaterials, um die Epitaxialschichten einzukapseln, während die Oberseite und die Seiten des Wachstumssubstrats ungekapselt bleiben, wobei das im Wesentlichen isotrope chemische Ätzen für das Ätzen des einkapselnden Unterfüllungsmaterials unwirksam ist.
- Verfahren zum Verbessern der Lichtemission eines nach dem Flip-Chip-Verfahren gebondeten Leuchtdioden-Bauelements, das nach dem Flip-Chip-Verfahren an einen Träger gebondet ist, wobei das Verfahren umfasst: Verringern der Dicke oder Entfernen eines Wachstumssubstrats des Leuchtdioden-Bauelements, wobei das Wachstumssubstrat des nach dem Flip-Chip-Verfahren gebondeten Leuchtdioden-Bauelements entfernt vom Träger angeordnet ist, wobei das Verringern der Dicke oder das Entfernen ausgeführt wird, während die Epitaxialschichten des Leuchtdioden-Bauele ments nach dem Flip-Chip-Verfahren auf den Träger gebondet sind, wobei das Flip-Chip-Bonden ein Befestigen des Leuchtdioden-Bauelements an dem Träger während des Verringerns der Dicke oder des Entfernens bewirkt.
- Flip-Chip-Leuchtdioden-Bauelement, das umfasst: einen Träger mit Bondhöckern; einen Leuchtdioden-Bauelementchip mit einem Stapel aus Bauelementschichten, der nach dem Flip-Chip-Verfahren an die Bondhöcker des Trägers gebondet ist; und ein Unterfüllungsmaterial, das zwischen dem Leuchtdioden-Bauelementchip und dem Träger angeordnet ist, wobei das Unterfüllungsmaterial den Leuchtdioden-Bauelementchip unterstützt und ein Zerbrechen des Leuchtdioden-Bauelementchips verhindert.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US49076103P | 2003-07-29 | 2003-07-29 | |
US60/490,761 | 2003-07-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
DE102004036295A1 true DE102004036295A1 (de) | 2005-03-03 |
Family
ID=34115434
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102004036295A Withdrawn DE102004036295A1 (de) | 2003-07-29 | 2004-07-27 | Flip-Chip-Leuchtdioden-Bauelemente mit Substraten, deren Dicke verringert wurde oder die entfernt wurden |
Country Status (3)
Country | Link |
---|---|
US (1) | US7456035B2 (de) |
JP (1) | JP2005051255A (de) |
DE (1) | DE102004036295A1 (de) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102007043877A1 (de) * | 2007-06-29 | 2009-01-08 | Osram Opto Semiconductors Gmbh | Verfahren zur Herstellung von optoelektronischen Bauelementen und optoelektronisches Bauelement |
US7625778B2 (en) | 2005-06-08 | 2009-12-01 | Chunghwa Picture Tubes, Ltd. | Method of manufacturing a substrate-free flip chip light emitting diode |
US8212262B2 (en) | 2007-02-09 | 2012-07-03 | Cree, Inc. | Transparent LED chip |
WO2022266580A1 (en) * | 2021-06-17 | 2022-12-22 | Wolfspeed, Inc. | Reduced optical absorption for silicon carbide crystalline materials |
Families Citing this family (71)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8999736B2 (en) * | 2003-07-04 | 2015-04-07 | Epistar Corporation | Optoelectronic system |
US7427805B2 (en) * | 2003-10-14 | 2008-09-23 | Shen Ming-Tung | Light-emitting diode chip package body and packaging method thereof |
CN1918691A (zh) * | 2003-12-24 | 2007-02-21 | 吉尔科有限公司 | 从氮化物倒装芯片激光去除蓝宝石 |
US7339198B2 (en) * | 2004-01-16 | 2008-03-04 | Yu-Nung Shen | Light-emitting diode chip package body and packaging method thereof |
US7462861B2 (en) * | 2004-04-28 | 2008-12-09 | Cree, Inc. | LED bonding structures and methods of fabricating LED bonding structures |
JP4281678B2 (ja) * | 2004-11-29 | 2009-06-17 | セイコーエプソン株式会社 | 電気光学装置の製造方法及び画像形成装置 |
WO2006098545A2 (en) * | 2004-12-14 | 2006-09-21 | Seoul Opto Device Co., Ltd. | Light emitting device having a plurality of light emitting cells and package mounting the same |
NL1029688C2 (nl) * | 2005-08-05 | 2007-02-06 | Lemnis Lighting Ip Gmbh | Werkwijze voor het vervaardigen van een elektrische schakeling voorzien van een veelvoud van LED's. |
US7125734B2 (en) * | 2005-03-09 | 2006-10-24 | Gelcore, Llc | Increased light extraction from a nitride LED |
WO2006095949A1 (en) | 2005-03-11 | 2006-09-14 | Seoul Semiconductor Co., Ltd. | Led package having an array of light emitting cells coupled in series |
US7364945B2 (en) | 2005-03-31 | 2008-04-29 | Stats Chippac Ltd. | Method of mounting an integrated circuit package in an encapsulant cavity |
US7736945B2 (en) * | 2005-06-09 | 2010-06-15 | Philips Lumileds Lighting Company, Llc | LED assembly having maximum metal support for laser lift-off of growth substrate |
US7754507B2 (en) * | 2005-06-09 | 2010-07-13 | Philips Lumileds Lighting Company, Llc | Method of removing the growth substrate of a semiconductor light emitting device |
KR100599012B1 (ko) * | 2005-06-29 | 2006-07-12 | 서울옵토디바이스주식회사 | 열전도성 기판을 갖는 발광 다이오드 및 그것을 제조하는방법 |
KR100665302B1 (ko) | 2005-06-30 | 2007-01-04 | 서울옵토디바이스주식회사 | 다수의 발광셀이 어레이된 플립칩형 발광소자 |
US20070015300A1 (en) * | 2005-07-15 | 2007-01-18 | Yu-Chuan Liu | Method for fabricating a light-emitting device |
US20070018182A1 (en) * | 2005-07-20 | 2007-01-25 | Goldeneye, Inc. | Light emitting diodes with improved light extraction and reflectivity |
US7718449B2 (en) * | 2005-10-28 | 2010-05-18 | Lumination Llc | Wafer level package for very small footprint and low profile white LED devices |
TWM292164U (en) * | 2005-12-23 | 2006-06-11 | Inpaq Technology Co Ltd | Miniature electronic circuit protection element |
CN100356599C (zh) * | 2005-12-28 | 2007-12-19 | 华东师范大学 | Led倒装芯片的制作方法 |
US7723146B2 (en) * | 2006-01-04 | 2010-05-25 | Stats Chippac Ltd. | Integrated circuit package system with image sensor system |
US8704349B2 (en) | 2006-02-14 | 2014-04-22 | Stats Chippac Ltd. | Integrated circuit package system with exposed interconnects |
US20080009095A1 (en) * | 2006-06-01 | 2008-01-10 | The Johns Hopkins University | Advanced Thin Flexible Microelectronic Assemblies and Methods for Making Same |
US20080121902A1 (en) * | 2006-09-07 | 2008-05-29 | Gelcore Llc | Small footprint high power light emitting package with plurality of light emitting diode chips |
JP4905009B2 (ja) * | 2006-09-12 | 2012-03-28 | 豊田合成株式会社 | 発光装置の製造方法 |
TWI375083B (en) * | 2006-09-12 | 2012-10-21 | Mutual Tek Ind Co Ltd | Light emitting apparatus and method for the same |
US7843074B2 (en) * | 2006-09-12 | 2010-11-30 | Lumination Llc | Underfill for light emitting device |
DE102007021009A1 (de) * | 2006-09-27 | 2008-04-10 | Osram Opto Semiconductors Gmbh | Leuchtdiodenanordnung und Verfahren zur Herstellung einer solchen |
US9111950B2 (en) * | 2006-09-28 | 2015-08-18 | Philips Lumileds Lighting Company, Llc | Process for preparing a semiconductor structure for mounting |
DE102007004302A1 (de) * | 2006-09-29 | 2008-04-03 | Osram Opto Semiconductors Gmbh | Halbleiterchip und Verfahren zur Herstellung eines Halbleiterchips |
US7687810B2 (en) * | 2007-10-22 | 2010-03-30 | Philips Lumileds Lighting Company, Llc | Robust LED structure for substrate lift-off |
JP2011505699A (ja) * | 2007-11-30 | 2011-02-24 | ザ リージェンツ オブ ザ ユニバーシティ オブ カリフォルニア | 光出力が高められた窒化ガリウム系薄型発光ダイオード |
DE102008021402B4 (de) * | 2008-04-29 | 2023-08-10 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Oberflächenmontierbares Leuchtdioden-Modul und Verfahren zur Herstellung eines oberflächenmontierbaren Leuchtdioden-Moduls |
US8779445B2 (en) * | 2008-07-02 | 2014-07-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stress-alleviation layer for LED structures |
US9293656B2 (en) * | 2012-11-02 | 2016-03-22 | Epistar Corporation | Light emitting device |
US8716723B2 (en) | 2008-08-18 | 2014-05-06 | Tsmc Solid State Lighting Ltd. | Reflective layer between light-emitting diodes |
DE102008045653B4 (de) * | 2008-09-03 | 2020-03-26 | Osram Opto Semiconductors Gmbh | Optoelektronisches Bauteil |
US8202741B2 (en) | 2009-03-04 | 2012-06-19 | Koninklijke Philips Electronics N.V. | Method of bonding a semiconductor device using a compliant bonding structure |
TWI407596B (zh) * | 2009-03-06 | 2013-09-01 | Advanced Optoelectronic Tech | 側邊散熱型發光二極體及其製程 |
CN101859827A (zh) * | 2009-04-07 | 2010-10-13 | 裕星企业有限公司 | 发光二极管 |
US8507304B2 (en) | 2009-07-17 | 2013-08-13 | Applied Materials, Inc. | Method of forming a group III-nitride crystalline film on a patterned substrate by hydride vapor phase epitaxy (HVPE) |
US20110027973A1 (en) * | 2009-07-31 | 2011-02-03 | Applied Materials, Inc. | Method of forming led structures |
US8148241B2 (en) * | 2009-07-31 | 2012-04-03 | Applied Materials, Inc. | Indium surfactant assisted HVPE of high quality gallium nitride and gallium nitride alloy films |
US9196805B2 (en) | 2010-02-09 | 2015-11-24 | Nichia Corporation | Light emitting device and method for manufacturing light emitting device |
EP2583317A4 (de) | 2010-06-18 | 2016-06-15 | Glo Ab | Nanodraht-led-struktur und verfahren zu ihrer herstellung |
US9070851B2 (en) | 2010-09-24 | 2015-06-30 | Seoul Semiconductor Co., Ltd. | Wafer-level light emitting diode package and method of fabricating the same |
DE102011012298A1 (de) * | 2010-12-28 | 2012-06-28 | Osram Opto Semiconductors Gmbh | Verbundsubstrat, Halbleiterchip mit Verbundsubstrat und Verfahren zur Herstellung von Verbundsubstraten und Halbleiterchips |
JP2012175069A (ja) * | 2011-02-24 | 2012-09-10 | Nitto Denko Corp | 発光ダイオード装置の製造方法 |
TWI434405B (zh) * | 2011-06-07 | 2014-04-11 | Univ Nat Chiao Tung | 具有積體電路與發光二極體之異質整合結構及其製作方法 |
US8350251B1 (en) | 2011-09-26 | 2013-01-08 | Glo Ab | Nanowire sized opto-electronic structure and method for manufacturing the same |
KR101260000B1 (ko) * | 2011-11-08 | 2013-05-06 | 서울옵토디바이스주식회사 | 플립칩 구조의 발광 소자 및 이의 제조 방법 |
US11160148B2 (en) | 2017-06-13 | 2021-10-26 | Ideal Industries Lighting Llc | Adaptive area lamp |
US11792898B2 (en) | 2012-07-01 | 2023-10-17 | Ideal Industries Lighting Llc | Enhanced fixtures for area lighting |
US9478528B2 (en) * | 2012-11-14 | 2016-10-25 | Qualcomm Incorporated | Devices, systems and methods using through silicon optical interconnects |
US10283681B2 (en) * | 2013-09-12 | 2019-05-07 | Cree, Inc. | Phosphor-converted light emitting device |
EP2854186A1 (de) * | 2013-09-26 | 2015-04-01 | Seoul Semiconductor Co., Ltd. | Lichtquellenmodul, Herstellungsverfahren dafür und Rückbeleuchtungseinheit damit |
WO2015127386A1 (en) | 2014-02-21 | 2015-08-27 | Terahertz Device Corporation | Front-side emitting mid-infrared light emitting diode |
US10026882B2 (en) * | 2014-10-07 | 2018-07-17 | Epistar Corporation | Using MEMS fabrication incorporating into LED device mounting and assembly |
JP2016081562A (ja) * | 2014-10-09 | 2016-05-16 | ソニー株式会社 | 表示装置、表示装置の製造方法および電子機器 |
US20190355886A9 (en) * | 2015-03-31 | 2019-11-21 | Cree, Inc. | Light emitting diodes and methods |
US20160307880A1 (en) * | 2015-04-17 | 2016-10-20 | Genesis Photonics Inc. | Light-emitting device and light-emitting module using the same |
CN205944139U (zh) | 2016-03-30 | 2017-02-08 | 首尔伟傲世有限公司 | 紫外线发光二极管封装件以及包含此的发光二极管模块 |
US10529696B2 (en) | 2016-04-12 | 2020-01-07 | Cree, Inc. | High density pixelated LED and devices and methods thereof |
US10593657B2 (en) * | 2016-11-01 | 2020-03-17 | Innolux Corporation | Display devices and methods for forming the same |
US10651357B2 (en) | 2017-08-03 | 2020-05-12 | Cree, Inc. | High density pixelated-led chips and chip array devices |
US10734363B2 (en) | 2017-08-03 | 2020-08-04 | Cree, Inc. | High density pixelated-LED chips and chip array devices |
US10903265B2 (en) | 2018-12-21 | 2021-01-26 | Cree, Inc. | Pixelated-LED chips and chip array devices, and fabrication methods |
US20210066547A1 (en) | 2019-08-28 | 2021-03-04 | Tslc Corporation | Semiconductor Components And Semiconductor Structures And Methods Of Fabrication |
WO2021087109A1 (en) | 2019-10-29 | 2021-05-06 | Cree, Inc. | Texturing for high density pixelated-led chips |
US11437548B2 (en) | 2020-10-23 | 2022-09-06 | Creeled, Inc. | Pixelated-LED chips with inter-pixel underfill materials, and fabrication methods |
CN113889560B (zh) * | 2021-09-14 | 2024-03-08 | 深圳市洲明科技股份有限公司 | Led芯片及其制备方法和封装方法 |
Family Cites Families (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5286335A (en) | 1992-04-08 | 1994-02-15 | Georgia Tech Research Corporation | Processes for lift-off and deposition of thin film materials |
US5244818A (en) | 1992-04-08 | 1993-09-14 | Georgia Tech Research Corporation | Processes for lift-off of thin film materials and for the fabrication of three dimensional integrated circuits |
US5376580A (en) | 1993-03-19 | 1994-12-27 | Hewlett-Packard Company | Wafer bonding of light emitting diode layers |
US5940683A (en) | 1996-01-18 | 1999-08-17 | Motorola, Inc. | LED display packaging with substrate removal and method of fabrication |
DE19640594B4 (de) | 1996-10-01 | 2016-08-04 | Osram Gmbh | Bauelement |
JPH11177138A (ja) * | 1997-12-11 | 1999-07-02 | Stanley Electric Co Ltd | 面実装型装置およびこれを用いた発光装置または受光装置 |
US6071795A (en) | 1998-01-23 | 2000-06-06 | The Regents Of The University Of California | Separation of thin films from transparent substrates by selective optical processing |
JPH11263284A (ja) | 1998-03-18 | 1999-09-28 | Sumitomo Heavy Ind Ltd | 船底作業用足場装置 |
US6320206B1 (en) | 1999-02-05 | 2001-11-20 | Lumileds Lighting, U.S., Llc | Light emitting devices having wafer bonded aluminum gallium indium nitride structures and mirror stacks |
US6280523B1 (en) | 1999-02-05 | 2001-08-28 | Lumileds Lighting, U.S., Llc | Thickness tailoring of wafer bonded AlxGayInzN structures by laser melting |
US6133589A (en) | 1999-06-08 | 2000-10-17 | Lumileds Lighting, U.S., Llc | AlGaInN-based LED having thick epitaxial layer for improved light extraction |
US6248600B1 (en) | 1999-09-30 | 2001-06-19 | Advanced Micro Devices | Led in substrate with back side monitoring |
JP2001127343A (ja) * | 1999-10-27 | 2001-05-11 | Matsushita Electronics Industry Corp | 複合発光素子及びその製造方法 |
JP4045710B2 (ja) * | 1999-12-16 | 2008-02-13 | 松下電器産業株式会社 | 半導体発光装置の製造方法 |
US6514782B1 (en) | 1999-12-22 | 2003-02-04 | Lumileds Lighting, U.S., Llc | Method of making a III-nitride light-emitting device with increased light generating capability |
US6486499B1 (en) | 1999-12-22 | 2002-11-26 | Lumileds Lighting U.S., Llc | III-nitride light-emitting device with increased light generating capability |
JP2003521120A (ja) | 2000-01-26 | 2003-07-08 | トル−シ・テクノロジーズ・インコーポレイテッド | ドライエッチングを用いた半導体ウェーハのシンニング及びダイシング、並びに半導体チップの底部のエッジ及び角を丸める方法 |
JP5231701B2 (ja) | 2000-02-15 | 2013-07-10 | オスラム オプト セミコンダクターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング | 放射線を発する半導体デバイス及びその製造方法 |
DE10006738C2 (de) | 2000-02-15 | 2002-01-17 | Osram Opto Semiconductors Gmbh | Lichtemittierendes Bauelement mit verbesserter Lichtauskopplung und Verfahren zu seiner Herstellung |
ATE533229T1 (de) | 2000-02-15 | 2011-11-15 | Nxp Bv | Elektronische vorrichtung |
US6335263B1 (en) | 2000-03-22 | 2002-01-01 | The Regents Of The University Of California | Method of forming a low temperature metal bond for use in the transfer of bulk and thin film materials |
US6582281B2 (en) | 2000-03-23 | 2003-06-24 | Micron Technology, Inc. | Semiconductor processing methods of removing conductive material |
EP1148544A1 (de) | 2000-04-19 | 2001-10-24 | Infineon Technologies AG | Verfahren zum Dünnen eines Substrats |
EP1277241B1 (de) * | 2000-04-26 | 2017-12-13 | OSRAM Opto Semiconductors GmbH | Lumineszenzdiodenchip auf der basis von gan |
JP3768069B2 (ja) | 2000-05-16 | 2006-04-19 | 信越半導体株式会社 | 半導体ウエーハの薄型化方法 |
TWI292227B (en) * | 2000-05-26 | 2008-01-01 | Osram Opto Semiconductors Gmbh | Light-emitting-dioed-chip with a light-emitting-epitaxy-layer-series based on gan |
JP2001358370A (ja) * | 2000-06-13 | 2001-12-26 | Matsushita Electric Ind Co Ltd | 波長変換ペースト材料と半導体発光装置及びその製造方法 |
US6746889B1 (en) | 2001-03-27 | 2004-06-08 | Emcore Corporation | Optoelectronic device with improved light extraction |
JP3727587B2 (ja) * | 2001-12-28 | 2005-12-14 | シャープ株式会社 | 半導体装置の実装方法 |
TW200302685A (en) * | 2002-01-23 | 2003-08-01 | Matsushita Electric Ind Co Ltd | Circuit component built-in module and method of manufacturing the same |
US7033858B2 (en) * | 2003-03-18 | 2006-04-25 | Crystal Photonics, Incorporated | Method for making Group III nitride devices and devices produced thereby |
US7141828B2 (en) * | 2003-03-19 | 2006-11-28 | Gelcore, Llc | Flip-chip light emitting diode with a thermally stable multiple layer reflective p-type contact |
US20040188696A1 (en) * | 2003-03-28 | 2004-09-30 | Gelcore, Llc | LED power package |
US6831302B2 (en) | 2003-04-15 | 2004-12-14 | Luminus Devices, Inc. | Light emitting devices with improved extraction efficiency |
US7256483B2 (en) * | 2004-10-28 | 2007-08-14 | Philips Lumileds Lighting Company, Llc | Package-integrated thin film LED |
US7125734B2 (en) * | 2005-03-09 | 2006-10-24 | Gelcore, Llc | Increased light extraction from a nitride LED |
-
2004
- 2004-07-27 US US10/899,864 patent/US7456035B2/en active Active
- 2004-07-27 DE DE102004036295A patent/DE102004036295A1/de not_active Withdrawn
- 2004-07-29 JP JP2004245982A patent/JP2005051255A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7625778B2 (en) | 2005-06-08 | 2009-12-01 | Chunghwa Picture Tubes, Ltd. | Method of manufacturing a substrate-free flip chip light emitting diode |
US8212262B2 (en) | 2007-02-09 | 2012-07-03 | Cree, Inc. | Transparent LED chip |
DE102007043877A1 (de) * | 2007-06-29 | 2009-01-08 | Osram Opto Semiconductors Gmbh | Verfahren zur Herstellung von optoelektronischen Bauelementen und optoelektronisches Bauelement |
WO2022266580A1 (en) * | 2021-06-17 | 2022-12-22 | Wolfspeed, Inc. | Reduced optical absorption for silicon carbide crystalline materials |
Also Published As
Publication number | Publication date |
---|---|
US20050023550A1 (en) | 2005-02-03 |
JP2005051255A (ja) | 2005-02-24 |
US7456035B2 (en) | 2008-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102004036295A1 (de) | Flip-Chip-Leuchtdioden-Bauelemente mit Substraten, deren Dicke verringert wurde oder die entfernt wurden | |
DE10118447C2 (de) | Leuchtdiode mit transparentem Substrat und Verfahren zum Herstellen einer solchen | |
DE10204386B4 (de) | Leuchtdiode und Verfahren zu ihrer Herstellung | |
DE102012109460B4 (de) | Verfahren zur Herstellung eines Leuchtdioden-Displays und Leuchtdioden-Display | |
EP1774599B1 (de) | Verfahren zur herstellung von halbleiterchips in dünnfilmtechnik und halbleiterchip in dünnfilmtechnik | |
DE102005053274A1 (de) | Verfahren zum Herstellen einer Mehrzahl von Halbleiterchips und Halbleiterbauelement | |
DE102009018603A1 (de) | Leuchtvorrichtungen, dieselben enthaltende Pakete und Systeme und Herstellungsverfahren derselben | |
DE102007019776A1 (de) | Optoelektronisches Bauelement und Verfahren zur Herstellung einer Mehrzahl optoelektronischer Bauelemente | |
EP2612372B1 (de) | Leuchtdiodenchip | |
DE10118448A1 (de) | Leuchtdiode und Verfahren zum Herstellen derselben | |
DE102012217533A1 (de) | Verfahren zur Herstellung eines optoelektronischen Bauelements | |
WO2014060355A2 (de) | Verfahren zur herstellung einer vielzahl von optoelektronischen halbleiterbauteilen | |
DE112005003476T5 (de) | Substratentfernungsprozess für LEDs mit hoher Lichtausbeute | |
DE102007030129A1 (de) | Verfahren zur Herstellung einer Mehrzahl optoelektronischer Bauelemente und optoelektronisches Bauelement | |
DE102005041095A1 (de) | Lichtemissionsvorrichtung und Lichtemissionselement | |
DE102007043877A1 (de) | Verfahren zur Herstellung von optoelektronischen Bauelementen und optoelektronisches Bauelement | |
DE19953588A1 (de) | Waferverbundene Al¶x¶Ga¶y¶In¶z¶N-Strukturen | |
DE112015006061T5 (de) | Lichtemittierende Vorrichtung | |
DE202014011202U1 (de) | Lichtemittierende Halbleitervorrichtung mit metallisierten Seitenwänden | |
DE102013111496A1 (de) | Verfahren zum Herstellen von optoelektronischen Halbleiterbauelementen und optoelektronisches Halbleiterbauelement | |
WO2015181072A1 (de) | Halbleiterbauelement und beleuchtungsvorrichtung | |
DE112007000372T5 (de) | Halbleiter-Lichtemissionsvorrichtung eines Nitrids der Gruppe III und Verfahren zur Herstellung derselben | |
DE102005061346A1 (de) | Optoelektronischer Halbleiterchip | |
DE102006035485B4 (de) | Verfahren zur Herstellung einer Halbleitervorrichtung | |
WO2013131729A1 (de) | Verfahren zur herstellung eines optoelektronischen halbleiterchips |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8128 | New person/name/address of the agent |
Representative=s name: MEISSNER, BOLTE & PARTNER GBR, 80538 MUENCHEN |
|
8139 | Disposal/non-payment of the annual fee |