CN205910451U - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN205910451U
CN205910451U CN201620704016.5U CN201620704016U CN205910451U CN 205910451 U CN205910451 U CN 205910451U CN 201620704016 U CN201620704016 U CN 201620704016U CN 205910451 U CN205910451 U CN 205910451U
Authority
CN
China
Prior art keywords
circuit
voltage
substrate
connection wiring
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201620704016.5U
Other languages
English (en)
Inventor
山岸康彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Original Assignee
Japan Display Central Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Central Inc filed Critical Japan Display Central Inc
Priority to CN201720067315.7U priority Critical patent/CN206863387U/zh
Application granted granted Critical
Publication of CN205910451U publication Critical patent/CN205910451U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

根据一实施方式,提供一种能够抑制在分割显示区域间产生亮度差或显示不均匀的显示装置。该显示装置包括:显示面板,在显示区域显示图像,所述显示区域具有多个分割显示区域且被非显示区域包围;多个信号线驱动器,向每个分割显示区域供给对应的数据信号;多个电路基板,包括主基板,将用于生成数据信号的灰度电压供给到信号线驱动器;电源电路,配置在每个电路基板;灰度电压生成电路,配置在每个电路基板,与电源电路连接;以及至少一个连接配线,相互连接每个电路基板彼此,所有的灰度电压生成电路根据从配置在主基板的一个电源电路供给的基准电压,生成灰度电压。该显示装置能够抑制在分割显示区域间产生亮度差或显示不均匀。

Description

显示装置
相关申请的引证
本申请基于并要求2015年7月6日提交的日本专利申请No.2015-135273的优先权的权益,其全部内容结合于此作为参照。
技术领域
本实用新型的实施方式涉及显示装置。
背景技术
显示装置通过高精细化从而逐渐缩短向各像素的影像信号的写入时间。为了充分地确保上述写入时间,高精度的显示装置例如通过每个分割显示区域对应的驱动器单独地同时驱动的分割驱动方式显示图像。
分割驱动方式的显示装置,如果在各信号线驱动器间生成的作为灰度电压的基准的基准电压存在电位差,则有可能在分割显示区域间产生亮度差或显示不均匀。
实用新型内容
本实用新型目的在于提供一种能够抑制在分割显示区域间产生亮度差或显示不均匀的显示装置。
(1)一种显示装置,包括:显示面板,在显示区域显示图像,所述显示区域具有多个分割显示区域且非被显示区域所包围;多个信号线驱动器,向每个所述分割显示区域供给对应的数据信号;多个电路基板,包括主基板,将用于生成所述数据信号的灰度电压供给到所述信号线驱动器;电源电路,配置在每个所述电路基板;灰度电压生成电路,配置在每个所述电路基板,与所述电源电路连接;以及至少一个连接配线,相互连接每个电路基板彼此,其中,所有的所述灰度电压生成电路根据从配置在所述主基板的一个所述电源电路供给的基准电压,生成灰度电压。
根据(1)所述的显示装置,其中,每个所述电路基板包括:第一节点,存在于连接在所述连接配线的电路上;输出开关电路,控制从配置在连接所述电源电路和所述第一节点的电路上的所述电源电路向所述第一节点供给电压;以及第二节点,存在于连接所述输出开关电路和所述连接配线的电路上,连接所述灰度电压生成电路,每个所述电源电路的输出稳定后,配置在所述主基板的所述输出开关电路变为接通状态,配置在所述主基板之外的所述电路基板的所述输出开关电路变为断开状态,从所述主基板中的所述电源电路输出的所述基准电压通过所述主基板中的所述输出开关电路以及所述连接配线,供给到所有的所述灰度电压生成电路。
(3)根据(2)所述的显示装置,其中,每个所述电路基板包括连接所述第一节点和所述灰度电压生成电路的至少一个输入开关电路,所述输入开关电路互相并联连接,配置在所述主基板的所述输出开关电路变为接通状态,配置在所述主基板之外的所述电路基板的所述输出开关电路变为断开状态,然后,每个所述电路基板中,一个所述输入开关电路变为接通状态,所述基准电压通过为接通状态的所述输入开关电路,被供给到每个所述灰度电压生成电路。
(4)根据(3)所述的显示装置,其中,每个所述电路基板包括输入侧电阻器,所述输入侧电阻器与所述输入开关电路串联连接,具有和所述连接配线的配线电阻同等的电阻值,向每个所述灰度电压生成电路供给的供给电压通过所述输入侧电阻器的电压下降而变得相等。
(5)根据(5)所述的显示装置,其中,每个所述连接配线包括第一系统连接配线和第二系统连接配线,所述电源电路的所述基准电压通过所述输出开关电路后,经由输出侧电阻器分为连接所述第一系统连接配线的电路和连接所述第二系统连接配线的电路,通过连接所述第一系统连接配线或所述第二系统连接配线的任一方的所述输入开关电路,供给到所述灰度电压生成电路。
(6)根据(2)所述的显示装置,其中,每个所述电路基板包括二极管,所述二极管从并联连接于所述输出开关电路的所述电源电路向所述灰度电压生成电路正向连接。
(7)根据(6)所述的显示装置,其中,将所述二极管的阈值电压设为VF,将所述电源电路的误差电压设为±dV时,VF>2dV。
(8)根据(1)所述的显示装置,其中,每个所述电路基板包括:第一节点,存在于连接在所述连接配线的电路上,二极管,配置在连接所述电源电路和所述第一节点的电路上,从所述电源电路向所述第一节点正向连接;以及第二节点,存在于连接所述二极管和所述连接配线的电路上,连接所述灰度电压生成电路,通过所述主基板中的所述二极管供给所述基准电压。
(9)根据(1)所述的显示装置,其中,每个所述连接配线以及所述电路基板交替连接,所述主基板上连接两个所述连接配线。
(10)根据(1)所述的显示装置,其中,所有的所述电路基板具备相同的电路构成。
(11)一种显示装置,包括:显示面板,在显示区域显示图像,所述显示区域具有多个分割显示区域且被非显示区域包围;多个信号线驱动器,包括配置在所述非显示区域的主驱动器,向每个所述分割显示区域供给对应的数据信号;多个灰度电压生成电路,配置于每个所述信号线驱动器;多个电源电路,与每个所述灰度电压生成电路的一端连接;多个节点,分别配置在连接每个所述电源电路和每个所述一端的电路上;以及连接配线,相互连接每个所述节点,其中,配置在所述主驱动器的一个所述电源电路向所有的所述一端供给基准电压,所述灰度电压生成电路根据所述基准电压,生成灰度电压。
(12)根据(11)所述的显示装置,其中,所述显示面板包括:多个信号线,连接于所述信号线驱动器,在所述显示区域并列配置;以及多个扫描线,在所述显示区域并列配置,与所述信号线交叉,所述连接配线在与所述信号线或所述扫描线的同层以相同材料形成。
(13)根据(11)所述的显示装置,其中,每个所述信号线驱动器包括输出开关电路,所述输出开关电路配置在连接所述电源电路和所述节点的电路上,控制从所述电源电路向所述节点的电压供给;每个所述电源电路的输出稳定后,配置在所述主驱动器的所述输出开关电路由断开状态成为接通状态;通过所述输出开关电路向所述主驱动器的所述一端供给的所述基准电压通过所述连接配线向所有的所述一端供给。
(14)根据(13)所述的显示装置,其中,每个所述信号线驱动器包括连接于所述输出开关电路和所述一端的至少一个输入开关电路,所述输入开关电路互相并联连接,配置在所述主驱动器的所述输出开关电路变为接通状态后,每个所述信号线驱动器中一个所述输入开关电路变为接通状态,所述基准电压通过变为接通状态的所述输入开关电路,被供给到每个所述一端。
(15)根据(14)所述的显示装置,其中,每个所述信号线驱动器包括串联连接于所述输入开关电路、具有和所述连接配线相同电阻值的电阻器,向每个所述一端供给的电压通过所述电阻器的电压下降而变得相等。
(16)根据(13)所述的显示装置,其中,每个所述信号线驱动器包括并联连接于所述输出开关电路的、从所述电源电路向所述一端正向连接的二极管。
(17)根据(11)所述的显示装置,其中,每个所述信号线驱动器包括配置在连接所述电源电路和所述节点的电路上的、从所述电源电路向所述节点正向连接的二极管。
(18)根据(11)所述的显示装置,其中,所有的所述信号线驱动器具备相同的电路构成。
(19)根据(1)或(11)所述的显示装置,其中,所述显示面板的驱动频率为120Hz以上。
(20)根据(1)或(11)所述的显示装置,其中,所述显示面板包括:像素电极,配置于各像素;以及共通电极,跨多个所述像素电极相对,在多个所述分割显示区域供给等电位的共通电压。
根据本实用新型的显示装置,能够抑制在分割显示区域间产生亮度差或显示不均匀。
附图说明
图1是示出显示装置的驱动系统的概要的框图。
图2A是示出灰度电压生成电路的构成例的图。
图2B是示出灰度电压生成电路的构成例的图。
图3是示出显示装置的等效电路的图。
图4是示出具有第一实施方式的四分割后的显示区域的分割驱动方式的显示装置的一例的框图。
图5是示出第一实施方式的显示装置的电路基板和该电路构成例的图。
图6是为了说明第一实施方式的显示装置的动作例示出的时序图。
图7是示出各电路基板具备的电源电路间的电压误差的例的图。
图8是示出第一变形例的显示装置的电路基板和该电路构成例的图。
图9是示出第二变形例的显示装置的电路基板和该电路构成例的图。
图10是示出第三变形例的显示装置的电路基板和该电路构成例的图。
图11是示出具有第二实施方式的二分割后的显示区域的分割驱动方式显示装置的概要的图。
图12是示出第二实施方式的显示装置的电路基板和该电路构成例的图。
图13是示出第四变形例的显示装置的电路基板和该电路构成例的图。
图14是示出第五变形例的显示装置的电路基板和该电路构成例的图。
图15是示出第六变形例的显示装置的电路基板和该电路构成例的图。
具体实施方式
下面,参照附图说明本实施方式。此外,公开仅为一例,本领域技术人员中容易想到的关于保持实用新型的主旨的适当变更当然包括于本实用新型的范围内。另外,附图为了更明确地说明,与实际的方式相比,存在示意性表示各部分的宽度、厚度、形状等的情况,但仅为一例而不限定本实用新型的解释。另外,在本说明书和各图中,关于已出现过的图中和上述发挥相同或相似的功能的构成要素赋予相同的参照符号,适当地省略重复的详细说明。
图1是示出显示装置的驱动系统的概要的框图。
显示装置DSP包括:主装置HOS、电路基板(PCB)100、扫描线驱动器GD、信号线驱动器SD以及显示面板PNL。主装置HOS包括控制模块CM以及直流电压(DC)供给模块SM,电路基板100包括显示控制电路84以及电源电路85。显示面板PNL例如是在显示图像的显示区域DA具备呈矩阵状并列的像素PX的液晶显示面板。在图示的例子中,显示面板PNL在像素PX包括扫描线G、信号线D、像素开关元件PSW、像素电极PE、液晶层LQ以及共通电极CE等。此外,如在图4后述那样,显示装置DSP也可以包括多个扫描线驱动器GD、多个信号线驱动器SD。扫描线驱动器GD以及信号线驱动器SD例如配置在显示面板PNL上。
此外,显示面板PNL不限定于液晶显示面板,可以是例如通过微电机系统(MEMS)快门控制各像素的亮度的机械式显示面板等,也可以是例如使用有机发光二极管(OLED)的自发光型的显示面板。此外,液晶显示面板的显示模式也没有特别的限定,可以是利用横电场的显示模式,也可以是利用纵电场的显示模式。
控制模块CM向显示控制电路84供给输入信号SIN。输入信号SIN包括图像的显示数据、时钟信号、垂直同步信号、水平同步信号或者显示定时信号等。显示控制电路84进行显示数据的交流化或定时调整等,将显示数据转换为向显示面板PNL的供给中适合的数据形式。显示控制电路84将该转换后的显示数据伴随同步信号供给扫描线驱动器GD以及信号线驱动器SD。DC供给模块SM将输入电压VIN供给到电源电路85。电源电路85将输入电压VIN转换为各种的电压,并供给到扫描线驱动器GD、信号线驱动器SD、显示控制电路84等。扫描线驱动器GD基于所供给的显示数据或电压生成扫描信号,经由扫描线G,向各像素PX供给扫描信号。信号线驱动器SD也同样地,经由信号线D,向各像素PX供给数据信号。
图2A以及图2B是示出灰度电压生成电路的构成例的图。在此,图示出生成n个灰度电压的灰度电压生成电路23。
灰度电压生成电路23例如配置在电源电路85,并将用于生成数据信号的灰度电压供给到信号线驱动器SD。灰度电压生成电路23也可以配置在信号线驱动器SD内。此外,图2A示出的灰度电压生成电路23是经由I2C(内部集成电路)或SPI(串行外设接口)等的串行总线根据显示控制电路84供给的数字信号,整体性控制各灰度电压的电位的数字型。相对,图2B图示的灰度电压生成电路23不进行通过显示控制电路84的电位整体的控制,是通过在电源电路85生成的基准电压VREF和梯形电阻93的电阻比,自动确定灰度电压的电位的模拟型。
图2A图示的灰度电压生成电路23包括缓冲电路90、数字/模拟(D/A)转换电路91以及缓冲放大器92。缓冲放大器92包括输出电压的灰度级灰度对应的数的、作为电压增幅器发挥功能的运算放大器(operational amplifier)。缓冲电路90临时性存储自显示控制电路84输入的数字数据。自缓冲电路90输出的数字数据输入D/A转换电路91,并转换为模拟的灰度电压。自D/A转换电路91输出的灰度电压被供给到缓冲放大器92,通过彼此不同的运算放大器被缓冲。缓冲放大器92作为n个彼此不同的输出电压V1~Vn输出灰度电压。省略了图示,但D/A转换电路91从电源电路85供给基准电压VREF。例如,D/A转换电路91的分辨率为10bit(1024)的情况下,输出电压Vn能以Vn=(Dn×VREF)/1024的式子表示。此外,Dn是输出电压Vn对应的D/A转换电路91的数字设定数据。
图2B示出的灰度电压生成电路23包括梯形电阻93以及缓冲放大器92。梯形电阻93的一端93a连接电源电路85,梯形电阻93的另一端93b连接地面。梯形电阻93包括串联连接的多个电阻器,以及存在于一端93a以及各电阻器之间的多个节点。配置在缓冲放大器92的每个运算放大器的输入每个连接不同的节点,从梯形电阻93供给灰度电压。在各运算放大器被缓冲后的灰度电压作为n个彼此不同的输出电压V1~Vn输出。
图3是示出显示装置的等效电路的图。在图示的例子中,显示装置DSP为液晶显示装置。此外,图中的第一方向X为与第二方向Y交叉的方向。
信号线驱动器SD与在第一方向X延伸并在第二方向Y并列配置的i根信号线D(D1~Di)连接。扫描线驱动器GD与在第二方向Y延伸并在第一方向X并列配置的j根扫描线G(G1~Gj)连接。信号线D以及扫面线G在彼此交叉的位置连接像素开关元件PSW。像素电极PE连接于像素开关元件PSW,在与共通电极CE之间形成液晶容量CLQ。另外,在像素电极PE以及共通电极CE之间也形成保持容量CST。所有的共通电极CE彼此电连接,并连接于共通电源VCOM。
扫描线驱动器GD从第一扫描线G1到第j扫描线Gj依次选择,在1水平扫描时间的期间,向每个扫描线G供给扫描电压。作为正或负的偏压电压的扫描电压被供给到连接于第一扫描线G1的像素开关元件PSW的控制电极,控制经由像素开关元件PSW的信号线D和像素电极PE的电连接(接通状态-断开状态)。信号线驱动器SD在第一扫描线G1的水平扫描时间中,经由信号线D,向连接于第一扫描线G1的像素开关元件PSW供给数据信号。在该像素开关元件PSW为接通状态的情况下,作为灰度信号的数据信号经由对应的像素开关元件PSW,写入像素电极PE,通过液晶容量CLQ以及保持容量CST保持。同样地,信号线驱动器SD在第二扫描线G2~第j扫描线Gj的各水平扫描时间中,将数据信号写入对应的像素电极PE。这样形成的共通电极CE和像素电极PE的电位差控制液晶层LQ中液晶分子的定向。
然而,显示装置DSP具备多个信号线驱动器SD的情况下,由于向各信号线驱动器SD供给灰度电压的电源电路85的性能误差,有可能在每个信号线驱动器SD生成的数据信号的电位电平产生误差。在这种情况下,数据信号的电位误差对应的容量误差产生于各液晶容量CLQ,有可能形成显示装置DSP的显示不均匀。在此,本发明者们,作为能抑制显示不均匀的显示装置DSP,找到了以下的第一实施方式以及第二实施方式。利用图4至图10说明该第一实施方式。另外,利用图11至图15说明该第二实施方式。
图4是示出具有第一实施方式的四分割后的显示区域的分割驱动方式的显示装置DSP的一例的框图。
显示面板PNL在显示区域DA具有第一分割显示区域DA1、第二分割显示区域DA2、第三分割显示区域DA3以及第四分割显示区域DA4。在图示的例子中,显示区域DA为矩形形状,各分割显示区域也为矩形形状。第一分割显示区域DA1位于第三分割显示区域DA3的对角,第二分割显示区域DA2位于第四分割显示区域DA4的对角。第一分割显示区域DA1以及第三分割显示区域DA3共同与第二分割显示区域DA2以及第四分割显示区域DA4邻接。第一分割显示区域DA1、第二分割显示区域DA2、第三分割显示区域DA3以及第四分割显示区域DA4例如协同显示一个图像。
显示面板PNL在非显示区域NDA包括第一信号线驱动器SD1、第二信号线驱动器SD2、第三信号线驱动器SD3、第四信号线驱动器SD4、第一扫描线驱动器GD1、第二扫描线驱动器GD2、第三扫描线驱动器GD3以及第四扫描线驱动器GD4。显示装置DSP包括第一电路基板1、第二电路基板2、第三电路基板3以及第四电路基板4。第一信号线驱动器SD1以及第一扫描线驱动器GD1位于第一分割显示区域DA1的附近,连接于第一电路基板1。同样地,第二信号线驱动器SD2至第四信号线驱动器SD4以及第二扫描线驱动器GD2至第四扫描线驱动器GD4分别位于第二分割显示区域DA2至第四分割显示区域DA4的附近,分别连接第二电路基板2至第四电路基板4。
第一分割显示区域DA1从第一信号线驱动器SD1被供给数据信号,从第一扫描线驱动器GD1被供给扫描信号。同样地,各分割显示区域对应的数据信号以及扫描信号从第二信号线驱动器SD2以及第二扫描线驱动器GD2被供给到第二分割显示区域DA2,从第三信号线驱动器SD3以及第三扫描线驱动器GD3被供给到第三分割显示区域DA3,从第四信号线驱动器SD4以及第四扫描线驱动器GD4被供给到第四分割显示区域DA4。
第一信号线驱动器SD1以及第一扫描线驱动器GD1从第一电路基板1被供给显示数据或灰度电压等。同样地,各驱动器对应的显示数据或灰度电压从第二电路基板2被供给到第二信号线驱动器SD2以及第二扫描线驱动器GD2,从第三电路基板3被供给到第三信号线驱动器SD3以及第三扫描线驱动器GD3,从第四电路基板4被供给到第四信号线驱动器SD4以及第四扫描线驱动器GD4。
如上,显示装置DSP包括:显示面板PNL,在具有多个分割显示区域的显示区域DA显示图像;多个信号线驱动器,向每个分割显示区域供给对应的数据信号;以及多个电路基板,将用于生成数据信号的灰度电压供给到每个信号线驱动器。
图5是示出第一实施方式的显示装置的电路基板和该电路构成例的图。此外,图5图示出第一电路基板1至第四电路基板4中生成灰度电压的状态。在以下的说明中,每个显示控制电路184、284、384、484相当于图1图示的显示控制电路84。另外,每个电源电路121、221、321、421相当于图1图示的电源电路85。显示控制电路184至484可以是彼此独立的每个单独的电路,也可以形成为同一电路。电源电路121至421可以是彼此独立的每个单独的电路,也可以形成为同一电路。
显示装置DSP包括第一连接部51、第二连接部52以及第三连接部53。第一连接部51连接第一电路基板1和第二电路基板2。第二连接部52连接第二电路基板2和第三电路基板3。第三连接部53连接第三电路基板3和第四电路基板4。各连接部例如为FFC(扁平柔性电缆)电缆或FPC(柔性印刷电路)电缆,连接部件不受限定。第一连接部51包括第一连接配线511,第二连接部52包括第二连接配线521,第三连接部53包括第三连接配线531。即,每个连接配线以及电路基板交替连接。在该例子中,第二电路基板2担当作为主基板2。
第一电路基板1包括电源电路(DC/DC)121、灰度电压生成电路(GVG)123、输出开关电路(SW1)140、输入开关电路(SW2)141、二极管122、第一节点N11、第二节点N12、第三节点N13以及第四节点N14。并且,包括省略图示的显示控制电路184。
第一节点N11存在于连接在第一连接配线511的电路上。输出开关电路140配置在连接电源电路121和第一节点N11的电路上,控制从电源电路121向第一节点N11供给电压。第二节点N12存在于连接输出开关电路140和第一连接配线511的电路上,经由输入开关电路141连接于灰度电压生成电路123。输入开关电路141控制从第二节点N12向灰度电压生成电路123供给电压。第三节点N13存在于连接电源电路121和输出开关电路140的电路上。第四节点N14存在于连接输入开关电路141和灰度电压生成电路123的电路上。二极管122配置在连接第三节点N13和第四节点N14的电路上,对于输出开关电路140以及输入开关电路141并联连接。并且,二极管122从电源电路121朝向灰度电压生成电路123正向连接。显示控制电路184通过供给控制信号VDS 1控制输出开关电路140的断开状态和接通状态,通过供给控制信号VRS 1控制输入开关电路141的断开状态和接通状态。各开关电路在断开状态下遮断电流,在接通状态下使电流通过。
第二电路基板2和第一电路基板1同样地,包括电源电路221、灰度电压生成电路223、输出开关电路240、输入开关电路241、二极管222、第一节点N21、第二节点N22、第三节点N23以及第四节点N24。此外,第二电路基板2中,第一节点N21存在于连接在第一连接配线511以及第二连接配线521的电路上。第二节点N22存在于连接输出开关电路240、第一连接配线511以及第二连接配线521的电路上,经由输入开关电路241连接于灰度电压生成电路223。另外,省略图示的显示控制电路284向输出开关电路240供给控制信号VDS 2,向输入开关电路241供给控制信号VRS 2。
第三电路基板3也同样地,包括电源电路321、灰度电压生成电路323、输出开关电路340、输入开关电路341、二极管322、第一节点N31、第二节点N32、第三节点N33以及第四节点N34。此外,第三电路基板3中,第一节点N31存在于连接在第二连接配线521以及第三连接配线531的电路上。第二节点N32存在于连接输出开关电路340、第二连接配线521以及第三连接配线531的电路上,经由输入开关电路341连接于灰度电压生成电路323。另外,省略图示的显示控制电路384向输出开关电路340供给控制信号VDS 3,向输入开关电路341供给控制信号VRS 3。
第四电路基板4也同样地,包括电源电路421、灰度电压生成电路423、输出开关电路440、输入开关电路441、二极管422、第一节点N41、第二节点N42、第三节点N43以及第四节点N44。此外,第四电路基板4中,第一节点N41存在于连接在第三连接配线531的电路上。第二节点N42存在于连接输出开关电路440和第三连接配线531的电路上,经由输入开关电路441连接于灰度电压生成电路423。另外,省略图示的显示控制电路484向输出开关电路440供给控制信号VDS 4,向输入开关电路441供给控制信号VRS 4。
每个电路基板1至4虽然连接的连接配线以及生成的灰度电压的供给处不同,但具备相同的电路构成。此外,主基板2的控制信号VDS 2和后述的基准电压VREF同样地,被传送到所有的电路基板1至4。在每个电路基板1至4中,每个控制信号VRS 1至VRS 4将控制信号VDS 2作为基准,在从控制信号VDS 2迟延一定时间的同一定时被供给。
第一电路基板1至第四电路基板4根据配置预先分配基板地址(PCB_ADD=0,1,2,3),通过各自的显示控制电路184、284、384及484,确定主基板和副基板。显示控制电路184至484能控制每个对应的第一电路基板1至第四电路基板4的动作状态。主基板是从自身的电源电路向所有的电路基板供给基准电压VREF的电路基板。副基板是对应从配置在主基板的电源电路所供给的基准电压VREF生成灰度电压的电路基板。在图示的例子中,指定第一电路基板1为PCB_ADD=0,第二电路基板2为PCB_ADD=1,第三电路基板3为PCB_ADD=2,第四电路基板4为PCB_ADD=3。并且,在图示的例子中,指定为PCB_ADD=1的第二电路基板2为主基板,PCB_ADD=0,2,3的第一电路基板1、第三电路基板3以及第四电路基板4为副基板。并且,由于基准电压VREF降低通过各连接配线接收的配线电阻,主基板优选指定到两末端的电路基板的电源路径比其他电路基板短的电路基板。即,主基板优选不指定末端的电路基板,并优选两个连接配线连接。在图示的例子中,优选第二电路基板2或者第三电路基板3被指定为主基板。也可以将从主基板的电源电路向所有的电路基板供给基准电压的系统称为基准电压供给系统。
在全部的电路基板生成灰度电压时,从DC供给模块SM向电源电路121、221、321以及421输入输入电压VIN。在主基板2中,输出开关电路240以及输入开关电路241为接通状态。在副基板1中,输出开关电路140为断开状态,输入开关电路141为接通状态。副基板3以及副基板4为和副基板1同样的状态。
从配置在主基板2的电源电路221输出的电源电压VDD 2通过输出开关电路240,作为基准电压VREF,供给到第一节点N21。基准电压VREF通过第二节点N22以及输入开关电路241,作为供给电压VS2,供给到灰度电压生成电路223。灰度电压生成电路223根据供给电压VS2生成灰度电压GV2。此外,由于第四节点N24的电位等于第三节点N23的电位,不进行从通过二极管222的第三节点N23向第四节点N24的电压的供给。
在副基板1中,主基板2所生成的基准电压VREF通过第一连接配线511,供给第一节点N11。该基准电压VREF通过第二节点N12以及接通状态的输入开关电路141,作为供给电压VS1,供给到灰度电压生成电路123。灰度电压生成电路123对应供给电压VS1生成灰度电压GV1。此外,从电源电路121供给到输出开关电路140的电源电压VDD 1被断开状态的输出开关电路140遮断。另外,在该例中,由于第四节点N14和第三节点N13的电位差VDD 1-VS1比二极管122的阈值电压(电压下降)VF小,不进行从通过二极管122的第三节点N13向第四节点N24的电压的供给。
在副基板3中,也和主基板1同样地,基准电压VREF从主基板2通过第二连接配线521,供给到第一节点N31。然后,和副基板1同样地,供给供给电压VS3的灰度电压生成电路323生成灰度电压GV3。在副基板4中,也和主基板1同样地,基准电压VREF从主基板2通过第二连接配线521、副基板3的内部电路以及第三连接配线531,供给到第一节点N41。然后,和副基板1同样地,供给供给电压VS4的灰度电压生成电路423生成灰度电压GV4。
接下来,利用时序图说明各电路基板中电源接通的顺序。
图6是为了说明第一实施方式的显示装置的动作例而示出的时序图。
首先,在时间点t1输入自DC供给模块SM的输入电压VIN。此时,各控制信号低,所有的输出开关电路以及输入开关电路为断开状态。
接下来,在供给输入电压VIN的主基板2中,电源电路221例如在时间点t3开始电源电压VDD 2的上升。在各副基板中,电源电路121也开始电源电压VDD 1的上升,电源电路321开始电源电压VDD 3的上升,电源电路421开始电源电压VDD 4的上升。此时,在各电源电压的上升开始定时,存在误差产生的情况。在图示的例子中,主基板2的电源电压VDD 2从输入电压VIN的输入时间点t1经过TD01后(时间点t3),开始上升。各副基板的电源电压VDD 1、VDD 3以及VDD 4中,一部分从时间点t1经过TD01之前开始上升(时间点t2),一部分从时间点t1经过TD01后开始上升(时间点t4)。
此外,在图6中,主基板2中各部分的电压以及控制信号作为电压VDD 2、控制信号VDS 2、VRS 2示出。但是,关于副基板1、3及4,将各部分的电压作为VDD x、VDD y、VS x、VSy,将控制信号作为VDS x、VDS y、VRS x、VRS y概括。
此时,主基板2中,供给到灰度电压生成电路223的供给电压VS2是从电源电路221,通过二极管222,供给到第四节点N24的辅助电压。该辅助电压的电位是从电源电路221的电源电压VDD 2减去二极管222的电压下降VF的VDD 2-VF。同样地,副基板1中,作为供给电压VS1供给辅助电压(VDD 1-VF),副基板3中,作为供给电压VS3供给辅助电压(VDD 3-VF),副基板4中,作为供给电压VS4供给辅助电压(VDD 4-VF)。
在从电源电压VDD 2的上升时间点t3经过TD1的时间点t5,所有的电路基板中,电源电压变高,各电源电路的输出稳定。此时,主基板2的控制信号VDS 2由低切换为高,输出开关电路240为接通状态。副基板1的控制信号VDS 1维持低状态不变化,输出开关电路140维持断开状态。在副基板3以及副基板4中,输出开关电路340以及输入开关电路440也维持断开状态。
从电源电压VDD 2的上升开始时间点t3,经过TD2的时间点t6,所有灰度电压生成电路中,每个辅助电压稳定。并且,TD2比TD1长。在该时间点t6,所有的电路基板中,控制信号VRS 1、VRS 2、VRS 3以及VRS 4同时由低切换为高,输入开关电路141、241、341、441同时进入接通状态。由此,在主基板2的电源电路221生成的基准电压VREF通过每个电路基板的输入开关电路,同时被供给到所有的电路基板的灰度电压生成电路。即,在时间点t6,每个供给电压VS1、VS2、VS3以及VS4的电位从各辅助电压上升VF。
图7是示出各电路基板具备的电源电路间的电压误差的例的图。
与由于性能的不稳定而在开始电源电压的输出定时产生误差同样地,每个电源电路在输出的电源电压的电位也可能产生误差。例如,电源电压VDD 1、VDD 2、VDD 3以及VDD4的误差电压为±dV。因此,主基板的电源电压VDD 2和各副基板的电源电压VDD 1、VDD 3或VDD 4的最大电位差为2dV。所有的电路基板生成对应基准电压VREF的灰度电压,需要在灰度电压生成时停止通过二极管向灰度电压生成电路的电压供给。即,在各副基板中,第四节点和第三节点的电位差需要小于二极管的阈值电压VF。打开主基板的输出开关电路(SW1),关闭副基板的输出开关电路(SW1),在所有的输入开关电路(SW2)为打接通状态下,由于主基板和副基板的电源电压的误差产生的副基板中第四节点和第三节点的最大电位差成为2dV,因此,在本实施方式中,优选每个二极管以及电源电路为VF>2dV。
此外,在本实施方式中,显示装置DSP包括输入开关电路141、241、341以及441,但也可不具备这些输入开关电路。换言之,从主基板2输出的基准电压VREF可以直接供给灰度电压生成电路123、223、323以及423。在这种显示装置DSP中,例如,通过配置在每个电路基板的输出开关电路,能控制基准电压VREF的供给定时。即,显示装置DSP在仅配置在主基板2的输出开关电路240为接通状态的定时,可以同时向所有的供给电压VS1、VS2、VS3以及VS4供给基准电压VREF。此时,配置在副基板1、3及4的输出开关电路140、340及440维持断开状态。
如上,在第一实施方式中,从配置在主基板2的一个电源电路221输出的基准电压VREF作为供给电压VS1、VS2、VS3及VS4,供给所有的灰度电压生成电路123、223、323及423,生成各灰度电压GV1、GV2、GV3及GV4。因此,根据本实施方式,能抑制从各电源电路输出的电源电压的电位误差导致的灰度电压的偏差,并能抑制在各分割显示区域间的亮度差或显示不均匀的产生。并且,显示装置DSP通过输入开关电路141、241、341及441,能控制向基准电压VREF的各灰度电压生成电路123、223、323及423的供给定时。因此,根据本实施方式,能使每个灰度电压GV1、GV2、GV3及GV4的输出定时一致,从而能抑制各分割显示区域间的显示图像的混乱。即,根据本实施方式,能提供能够改善显示规格的高精细的显示装置DSP。
然而,信号线驱动器SD在规格上作为驱动条件需要同时输入灰度电压和驱动用电压。在第一实施方式中,在开始基准电压VREF的供给之前,对于每个灰度电压生成电路123、223、323及423,经由二极管122、222、322及422,作为辅助电压(VDD 1-VF、VDD 2-VF、VDD 3-VF、VDD 4-VF)供给电源电压VDD 1至VDD 4。这样,在投入电源后的非同步定时,利用辅助电压。在通过该辅助电压的非同步定时,信号线驱动器SD已满足驱动条件。接下来,在各电路基板1至4同步输出灰度电压GV1至GV4的同步定时,作为驱动用电源,如在图6、图7说明的那样,VDD x稳定化。这样,灰度电压生成电路的输出稳定之前的、可能流动过电流的过渡期和上述的非同步定时重合。然后,在同步定时,由于灰度电压生成电路的输出的稳定,能抑制闩锁的产生。
接下来,利用图8至图10依次说明第一实施方式的变形例。此外,在以下的变形例中,显示装置DSP能得到和第一实施方式同样的效果。
图8是示出第一变形例的显示装置的电路基板和该电路构成例的图。本变形例在每个电路基板中,连接于第一节点和灰度电压生成电路之间,在具备彼此并列连接的多个输入开关电路这一点,和第一实施方式不同。另外,本变形例在每个电路基板中,串联连接于输入开关电路,在具备具有和连接配线的配线电阻相同的电阻值的输入侧电阻器这一点,和第一实施方式不同。
在第一电路基板1中,连接第一节点N11和第四节点N14的电路分为4个路径。在第一路径的电路上包括第一输入开关电路(SW3)142以及第一输入侧电阻器151。在第二路径的电路上包括第二输入开关电路(SW4)143以及第二输入侧电阻器152。在第三路径的电路上包括第三输入开关电路(SW5)144以及第三输入侧电阻器153。在第四路径的电路上包括第四输入开关电路(SW6)145。第一输入开关电路142通过控制信号VRS1A1控制,第二输入开关电路143通过控制信号VRS1A2控制,第三输入开关电路144通过控制信号VRS 1B1控制,第四输入开关电路145通过控制信号VRS 1B2控制。
第一连接配线511的电阻值是R51。第二连接配线521的电阻值是R52。第三连接配线531的电阻值是R53,和R51相等。第一输入侧电阻器151的电阻值R1和R51+2×R52相等。第二输入侧电阻器152的电阻值R2和2×R52相等。第三输入侧电阻器153的电阻值R3和R51相等。
第二电路基板2包括和第一电路基板1相同的电路构成。即,包括第一输入开关电路242、电阻值R1的第一输入侧电阻器251、第二输入开关电路243、电阻值R2的第二输入侧电阻器252、第三输入开关电路244、电阻值R3的第三输入侧电阻器253以及第四输入开关电路245。第三电路基板3也同样地,包括第一输入开关电路342、电阻值R1的第一输入侧电阻器351、第二输入开关电路343、电阻值R2的第二输入侧电阻器352、第三输入开关电路344、电阻值R3的第三输入侧电阻器353以及第四输入开关电路345。第四电路基板4也同样地,包括第一输入开关电路442、电阻值R1的第一输入侧电阻器451、第二输入开关电路443、电阻值R2的第二输入侧电阻器452、第三输入开关电路444、电阻值R3的第四输入侧电阻器453以及第四输入开关电路445。
和第一实施方式同样地,在本变形例中,第二电路基板2作为主基板发挥功能,第一电路基板1、第三电路基板3以及第四电路基板4作为副基板发挥功能。
灰度电压的生成时,在副基板1中,第二输入开关电路143为接通状态,第一输入开关电路140、第一输入开关电路142、第三输入开关电路144及第四输入开关电路145为断开状态。此时,自主基板2通过第一连接配线511所供给的基准电压VREF通过第二路径的第二输入开关电路143及第二输入侧电阻器152,成为供给电压VS1。在主基板2中,第一输出开关电路240、第一输入开关电路242为接通状态,第二输入开关电路243、第三输入开关电路244及第四输入开关电路245为断开状态。此时,基准电压VREF通过第一路径的第一输入开关电路242及第一输入侧电阻器251,成为供给电压VS2。在副基板3中,第三输入开关电路344为接通状态,第一输出开关电路340、第一输入开关电路342、第二输入开关电路343及第四输入开关电路345为断开状态。此时,自主基板2通过第二连接配线521所供给的基准电压VREF通过第三路径的第三输入开关电路344及第三输入侧电阻器353,成为供给电压VS3。在副基板4中,第四输入开关电路445为接通状态,第一输出开关电路440、第一输入开关电路442、第二输入开关电路443及第三输入开关电路444为断开状态。此时,自主基板2通过第二连接配线521以及第三连接配线531所供给的基准电压VREF通过第四路径的第四输入开关电路445,成为供给电压VS4。由于主基板2中基准电压VREF和电源电压VDD 2相等,通过各连接配线以及输入侧电阻器中电压下降,各供给电压VS1、VS2、VS3及VS4如下相等。此外,每个灰度电压生成电路中消费电流为I。各电阻器以及连接配线流动的电流在第一输入侧电阻器251为I,在第一连接配线511为I,在第二输入侧电阻器152为I,在第二连接配线521为2I,在第三输入侧电阻器353为I,在第三连接配线531为I。
VS1=VDD 2-I×R51-I×R2=VDD 2-I×R51-2×I×R52。
VS2=VDD 2-I×R1=VDD 2-I×R51-2×I×R52。
VS3=VDD 2-2I×R52-I×R3=VDD 2-I×R51-2×I×R52
VS4=VDD 2-2I×R52-I×R53=VDD2-I×R51-2×I×R52
这样,各电阻器的电阻值根据各连接配线的阻抗,以向各灰度电压生成电路的供给电压大致相等的方式被选择。
根据以上这种变形例,显示装置DSP能抑制第一连接配线511、第二连接配线521以及第三连接配线531中的基准电压VREF的电压下降的各供给电压VS1、VS2、VS3及VS4的电压误差,因此能抑制各灰度电压GV1、GV2、GV3及GV4的偏差。因此,根据本变形例,显示装置DSP能进一步提高显示规格。
图9是示出第二变形例的显示装置的电路基板和该电路构成例的图。本变形例在第一连接部51还包括第四连接配线512,第二连接部52还包括第五连接配线522,第三连接部53还包括第六连接配线532这一点,和第一变形例不同。此外,第一连接配线511、第二连接配线521及第三连接配线531相当于第一系统连接配线,第四连接配线512、第五连接配线522及第六连接配线532相当于第二系统连接配线。另外,第一系统连接配线和输出开关电路经由输出侧电阻器连接。即,通过输出侧电阻器的电压下降,供给到第一系统连接配线的第一基准电压VREFA的电位与供给到第二系统连接配线的第二基准电压VREFB的电位不同。
第一电路基板1在连接输出开关电路140和第一系统连接配线的电路上具备输出侧电阻器154。第一路径及第二路径连接于第一连接配线511。第三路径及第四路径连接于第四连接配线512。另外,在第一路径的电路上包括与第一输入开关电路142串联的第四输入侧电阻器155。在第三路径的电路上包括与第三输入开关电路144串联的第五输入侧电阻器156。
第一连接配线511及第四连接配线512的电阻值为R51。第二连接配线521及第五连接配线522的电阻值为R52。第三连接配线531及第六连接配线532的电阻值是R53,和R51相等。输出侧电阻器154的电阻值R4和R52相等。第四输入侧电阻器155的电阻值R5和R51相等。第五输入侧电阻器156的电阻值R6和R51相等。
第二电路基板2包括和第一电路基板1相同的电路构成。即,包括电阻值R4的输出侧电阻器254、与第一输入开关电路242串联连接的电阻值R5的第四输入侧电阻器255、以及与第三输入开关电路244串联连接的电阻值R6的第五输入侧电阻器256。第三电路基板3也同样地,包括电阻值R4的输出侧电阻器354、与第一输入开关电路342串联连接的电阻值R5的第四输入侧电阻器355、以及与第三输入开关电路344串联连接的电阻值R6的第五输入侧电阻器356。第四电路基板4也同样地,包括电阻值R4的输出侧电阻器454、与第一输入开关电路442串联连接的电阻值R5的第四输入侧电阻器455、以及与第三输入开关电路444串联连接的电阻值R6的第五输入侧电阻器456。
在本变形例中,第二电路基板2作为主基板发挥功能,第一电路基板1、第三电路基板3以及第四电路基板4作为副基板发挥功能。
灰度电压的生成时,在副基板1中,第二输入开关电路143为接通状态,第一输出开关电路140、第一输入开关电路142、第三输入开关电路144及第四输入开关电路145为断开状态。此时,自主基板2通过第一连接配线511所供给的第一基准电压VREFA通过第二路径的第二输入开关电路143,成为供给电压VS1。在主基板2中,第一输出开关电路240、第一输入开关电路242为接通状态,第二输入开关电路243、第三输入开关电路244及第四输入开关电路245为断开状态。此时,第一基准电压VREFA通过第一路径的第一输入开关电路242及第四输入侧电阻器255,成为供给电压VS2。在副基板3中,第三输入开关电路344为接通状态,第一输出开关电路340、第一输入开关电路342、第二输入开关电路343及第四输入开关电路345为断开状态。此时,自主基板2通过第五连接配线522所供给的基准电压VREFB通过第三路径的第三输入开关电路344及第五输入侧电阻器356,成为供给电压VS3。在副基板4中,第四输入开关电路445为接通状态,第一输出开关电路440、第一输入开关电路442、第二输入开关电路443及第三输入开关电路444为断开状态。此时,自主基板2通过第五连接配线522以及第六连接配线532所供给的基准电压VREFB通过第四路径的第四输入开关电路445,成为供给电压VS4。通过各连接配线、输出侧电阻器以及输入侧电阻器的电压下降,各供给电压VS1、VS2、VS3及VS4如下那样相等。此外,每个灰度电压生成电路中消费电流为I。各电阻器以及连接配线流动的电流在输出侧电阻器254为2I,在第四输入侧电阻器255为I,在第一连接配线511为I,在第五连接配线522为2I,在第五输入侧电阻器356为I,在第六连接配线532为I。
VS1=VDD2-2I×R4-I×R51=VDD2-I×R51-2×I×R52
VS2=VDD2-2I×R4-I×R5=VDD2-I×R51-2×I×R52
VS3=VDD2-2I×R52-I×R6=VDD2-I×R51-2×I×R52
VS4=VDD2-2I×R52-I×R53=VDD2-I×R51-2×I×R52
例如VDD2=12[V],R4=R52=1[Ω],R5=R6=R51=R53=0.3[Ω],I=0.02[A]的情况下,每个供给电压如下。
VS1=VS2=VS3=VS4=12-0.02×0.3-2×0.02×1=11.954[V]
根据以上这种变形例,显示装置DSP能使每个输出侧电阻器以及输入侧电阻器的电阻值变小。
图10是示出第三变形例的显示装置的电路基板和该电路构成例的图。本变形例在第一电路基板1中,在电源电路121和第一节点N11连接的电路上,不是输出开关电路,具备从电源电路121向第一节点N11正向连接的二极管124这一点,和第一实施方式不同。并且,在本变形例中,第二节点N12和灰度电压生成电路123不经由输入开关电路而连接。第二电路基板2、第三电路基板3及第四电路基板4具备和第一电路基板1相同的电路构成。因此,第二电路基板2也包括从电源电路221朝向第一节点N21正向连接的二极管224。第三电路基板3也包括从电源电路321朝向第一节点N31正向连接的二极管224。第四电路基板4也包括从电源电路421朝向第一节点N41正向连接的二极管224。
每个电源电路121、221、321及421,如图7所示,由于性能不稳定而在输出的电源电压产生误差。电源电压VDD 1、VDD 2、VDD 3及VDD 4中,具备输出最高电位的电源电压的电源电路的电路基板作为主基板发挥功能,其他的电路基板作为副基板动作。即,如第一实施方式、第一变形例及第二变形例那样,不是根据在各电路基板分配的偏压(PCB_ADD=0,1,2,3)选择主基板,而是根据电源电压的大小,自动确定主基板。
在图示的例子中,主基板是第三电路基板3。在主基板3中,从电源电路321输出的电源电压VDD 3通过二极管324,作为基准电压VREF,供给到第一节点N31。此外,基准电压VREF的电位成为从电源电压VDD 3减去二极管324的电压下降VFA的VDD 3-VFA。基准电压VREF通过第三节点N32,供给到灰度电压生成电路323。基准电压VREF也供给到配置在各副基板的灰度电压生成电路123、223及423。
此外,此时,例如在副基板4作成灰度电压GV4时,通过二极管424的电源电压VDD 4的供给被遮断。即,二极管424施加比逆偏压或者顺偏压且电压下降VFA小的电压差。
在上述这样的变形例中,显示装置DSP削减各电路基板的部件,能降低制造成本。
接下来,利用图11至图12说明第二实施方式。
图11是示出具有第二实施方式的二分割后的显示区域的分割驱动方式的显示装置DSP的概要的图。
显示面板PNL和主装置HOS相对,主装置HOS和电池BAT相对。主装置HOS位于显示面板PNL的背面,位于显示面板PNL和电池BAT之间。此外,显示面板PNL中,将显示区域DA所在的侧作为表面,将表面的相反侧作为背面。虽省略了图示,但电池BAT连接于主装置HOS,供给驱动电压。
显示面板PNL例如为长方形状。显示面板在非显示区域NDA包括第一扫描线驱动器GD1、第二扫描线驱动器GD2、第一信号线驱动器SD1以及第二信号线驱动器SD2。在图示的例子中,第一扫描线驱动器GD1以及第二扫描线驱动器GD2沿着显示面板PNL的长边配置,夹着显示区域DA相对。并且,第一信号线驱动器SD1以及第二信号线驱动器SD2沿着显示面板PNL的短边配置,夹着显示区域DA相对。显示面板PNL例如在配置第一信号线驱动器SD1的短边,经由第一柔性印刷基板FPC 1连接于主装置HOS。并且,显示面板PNL在配置第二信号线驱动器SD2的短边,经由第二柔性印刷基板FPC2连接于主装置HOS。
长方形状的显示区域DA具有第一分割显示区域DA1以及第二分割显示区域DA2。第一分割显示区域DA1和第二分割显示区域DA2的边界在长边方向二等分显示区域DA。第一分割显示区域DA1邻接于第一扫描线驱动器GD1、第二扫描线驱动器GD2以及第一信号线驱动器SD1。第二分割显示区域DA2邻接于第一扫描线驱动器GD1、第二扫描线驱动器GD2以及第二信号线驱动器SD2。第一分割显示区域DA1从第一信号线驱动器SD1被供给数据信号。第二分割显示区域DA2从第二信号线驱动器SD2被供给数据信号。
图12是示出第二实施方式的显示装置的电路基板和该电路构成例的图。
第一信号线驱动器SD1例如兼备第一实施方式图示的电路基板的功能的至少一部分。在图示的例子中,第一信号线驱动器SD1包括电源电路(DC/DC)160和灰度电压生成电路170。电源电路160经由第一输出开关电路(SW1)163连接于灰度电压生成电路170的一端170a。并且,电源电路160经由第二输出开关电路(SW2)164连接于灰度电压生成电路170的另一端170b。第一节点161存在于第一输出开关电路163和一端170a连接的电路上,第二节点162存在于第二输出开关电路164和另一端170b连接的电路上。第一连接配线55从第一节点161延伸出,第二连接配线56从第二节点162延伸出。灰度电压生成电路170例如为梯形电阻,从一端170a开始包括9个电阻器171至179。
第一输出开关电路163根据从第一信号线驱动器SD1的外部供给的控制信号SEL11,控制从电源电路160向一端170a的电压的供给。第二输出开关电路164根据从第一信号线驱动器SD1的外部供给的控制信号SEL12,控制从电源电路160向另一端170b的电压的供给。例如从图11图示的主装置HOS经由第一柔性印刷基板FPC 1供给控制信号SEL 11以及控制信号SEL 12。
此外,说明了电源电路(DC/DC)160、灰度电压生成电路170以及各输出开关电路(SW1)163、(SW2)164与信号线驱动器SD1一体地构成,但这些当然也可以设置在其他电路基板上。
第二信号线驱动器SD2具备和第一信号线驱动器SD1相同的电路构成。即,电源电路260经由第一输出开关电路(SW1)263连接于灰度电压生成电路270的一端270a,电源电路260经由第二输出开关电路(SW2)264连接于灰度电压生成电路270的另一端270b,第一节点261存在于连接第一输出开关电路263和一端270a的电路上,第二节点262存在于连接第二输出开关电路264和另一端270b的电路上,第一连接配线55从第一节点261延伸出,第二连接配线56从第二节点262延伸出。灰度电压生成电路270例如为梯形电阻,从一端270a开始包括9个电阻器271至279。图11图示的例如从主装置HOS经由第二柔性印刷基板FPC2,向第一输出开关电路263供给控制信号SEL 21,向第二输出开关电路264供给控制信号SEL 22。
第一连接配线55设置在显示面板PNL,连接第一节点161和第一节点261。第一连接配线55配置在第一扫描线驱动器GD1的外侧的非显示区域NDA并延伸。第二连接配线56设置在显示面板PNL,连接第二节点162和第二节点262。第二连接配线56配置在第二扫描线驱动器GD2的外侧的非显示区域NDA并延伸。第一连接配线55以及第二连接配线56例如在和扫描线G或信号线D同层,并以相同的材料形成。
接下来,说明灰度电压生成时的第一信号线驱动器SD1以及第二信号线驱动器SD2的动作。第一信号线驱动器SD1作为主驱动器发挥功能,第二信号线驱动器SD2作为副驱动器发挥功能。此外,第一信号线驱动器SD1以及第二信号线驱动器SD2例如具备未图示的模式端子,通过从模式端子输入的选定信号,选择主驱动器。模式端子连接于主装置HOS,通过从主装置HOS输出的选定信号适当地选择主驱动器。另外,也可以预先确定主驱动器。
配置在主驱动器SD1的第一输出开关电路163以及第二输出开关电路164为接通状态,配置在副驱动器SD2的第一输出开关电路263以及第二输出开关电路264为断开状态。配置在主驱动器SD1的电源电路160输出第一基准电压VHIN 1以及第二基准电压VLIN 1。第一基准电压VHIN 1通过第一输出开关电路163,供给到一端170a。另外,通过第一输出开关电路163的第一基准电压VHIN 1通过第一连接配线55,也向配置在副驱动器SD2的灰度电压生成电路270的一端270a供给。第二基准电压VLIN1通过第二输出开关电路164,供给到另一端170b。另外,通过第二输出开关电路164的第二基准电压VLIN1通过第二连接配线56,也向配置在副驱动器SD2的灰度电压生成电路270的另一端270b供给。从配置在副驱动器SD2的电源电路260输出的第一基准电压VHIN 2以及第二基准电压VLIN 2被第一输出开关电路263以及第二输出开关电路264遮断。
在灰度电压生成电路170中,从一端170a和电阻器171之间输出电位VH的输出电压。从各电阻器172至179之间输出电位V1至V8的输出电压。从电阻器179和另一端170b之间输出电位VH的输出电压。在灰度电压生成电路270中,供给到一端270a的电压与供给到灰度电压生成电路170的一端170a的电压相等,供给到另一端270b的电压与供给到灰度电压生成电路170的另一端170b的电压相等。另外,配置在灰度电压生成电路270的各电阻器271至279的电阻值与配置在灰度电压生成电路170的各电阻器171至179的电阻值相等。因此,从灰度电压生成电路270也输出电位VH、VL及V1至V8的输出电压。在此,输出电压的电位由于为VH>V1>V8>VL,像素电极PE的驱动电压的振动幅度在VH至VL的范围内能切换。
根据本实施方式,从配置在主驱动器SD1的一个电源电路160,向所有的一端170a、270a供给第一基准电压VHIN 1,向所有的另一端170b、270b供给第二基准电压VLIN 1。由此,由于第一分割显示区域DA1以及第二分割显示区域DA2中驱动振幅的电位为同电平,因此,显示装置DSP能抑制亮度差或显示不均匀。即,根据本实施方式,能提供能够改善显示规格的高精细的显示装置DSP。
接下来,利用图13至图15说明第二实施方式的变形例。此外,在以下的第四变形例至第六变形例中,能得到和第二实施方式同样的效果。图13是示出第四变形例的显示装置的电路基板和该电路构成例的图。本变形例在第一信号线驱动器SD1中,具备第一输入开关电路(SW3)191、第二输入开关电路(SW4)194、第一二极管165以及第二二极管166这一点,和第二实施方式不同。该第四变形例着眼于在灰度电压的生成开始时,消除从灰度电压生成电路170和灰度电压生成电路270分别输出的灰度电压的输出定时的偏差这一点。
第一输入开关电路191配置在连接第一节点161和一端170a的电路上。第二输入开关电路194配置在连接第二节点162和另一端170b的电路上。第一二极管165并联连接于第一输出开关电路163以及第一输入开关电路191,从电源电路160向一端170a正向连接。第二二极管166并联连接于第二输出开关电路164以及第二输入开关电路194,从电源电路160向另一端170b正向连接。
第二信号线驱动器SD2也包括和第一信号线驱动器SD1同样的电路构成。即,第二信号线驱动器SD2具备第一输入开关电路(SW3)291、第二输入开关电路(SW4)294、第一二极管265以及第二二极管266。
在灰度电压生成之前,第一信号线驱动器(作为主驱动器)SD1中,从电源电路160通过第一二极管165,向一端170a供给辅助电压。并且,从电源电路160通过第二二极管166,向另一端170b供给辅助电压。由于在第一二极管165以及第二二极管166的电压下降的影响,每个辅助电压的电位低于第一基准电压VHIN 1以及第二基准电压VLIN 1。在第二信号线驱动器(作为副驱动器)SD2中,从电源电路260通过第一二极管265向一端270a供给辅助电压,从电源电路260通过第二二极管266向另一端270b供给辅助电压。在副驱动器SD2中,每个辅助电压的电位低于第一基准电压VHIN 2以及第二基准电压VLIN 2。此外,配置在所有的信号线驱动器的输出开关电路以及输入开关电路为断开状态。
电源电路160以及260的输出稳定并且灰度电压的输出稳定后,主驱动器SD1的第一输出开关电路163以及第二输出开关电路164成为接通状态。接着,第一输入开关电路191、291以及第二输入开关电路194、294同时为接通状态。例如,第一输入开关电路以及第二输入开关电路的切换,以主驱动器的控制信号SEL 11或控制信号SEL 12为基准,在从控制信号SEL 11或控制信号SEL 12迟延一定时间的定时实施。由此,同时向灰度电压生成电路170和灰度电压生成电路270供给第一基准电压VHIN 1以及第二基准电压VLIN 2。即,开始灰度电压的生成。
此外,在主驱动器SD1中,如果通过第一输入开关电路191以及第二输入开关电路194,开始向第一基准电压VHIN 1以及第二基准电压VLIN 1的灰度电压生成电路170的供给,则第一二极管165以及第二二极管166的输出端和输入端的电位差低于第一二极管165以及第二二极管166的阈值电压。因此,通过第一二极管165以及第二二极管166的向辅助电压的灰度电压生成电路170的供给被遮断。在副驱动器SD2中,如果开始第一基准电压VHIN1以及第二基准电压VLIN 1的灰度电压生成电路270的供给,则通过第一二极管265以及第二二极管266的辅助电压的灰度电压生成电路270的供给被遮断。
如上,本变形例通过第一输入开关电路191及291,能控制向第一基准电压VHIN 1的灰度电压生成电路170及270的供给定时。关于第二基准电压VLIN 1的供给定时也相同。因此,根据本变形例,能使从每个灰度电压生成电路170及270的灰度电压的输出定时一致,从而能抑制第一分割显示区域DA1和第二分割显示区域DA2间的显示图像的混乱。另外,通过在灰度电压的生成开始前供给辅助电压,由于灰度电压生成电路的输出稳定,能抑制闩锁的产生。
图14是示出第五变形例的显示装置的电路基板和其电路构成的图。本变形例在第一信号线驱动器SD1中,具备第一输入开关电路(SW5)192、第一电阻器193、第二输入开关电路(SW6)195以及第二电阻器196这一点,和第四变形例不同。该变形例考虑到降低第一连接配线55以及第二连接配线56的配线电阻的影响。
第一输入开关电路192与第一输出开关电路163和一端170a连接,并联连接于第一输入开关电路191。第一电阻器193串联连接第一输入开关电路192,具有和第一连接配线55相同的电阻值。第二输入开关电路195与第二输出开关电路164和另一端170b连接,并联连接于第二输入开关电路194。第二电阻器196串联连接第二输入开关电路195,具有和第二连接配线56相同的电阻值。
第二信号线驱动器SD2也包括和第一信号线驱动器SD1同样的电路构成。即,包括与第一输入开关电路291并联连接的第一输入开关(SW5)电路292、与第一输入开关电路292串联连接的第一电阻器293、与第二输入开关电路294并联连接的第二输入开关电路(SW6)295以及与第二输入开关电路295串联连接的第二电阻器296。
灰度电压的生成时,第一信号线驱动器(作为主驱动器)SD1中第一输出开关电路163以及第二输出开关电路164为接通状态,第二信号线驱动器(作为副驱动器)SD2中第一输出开关电路263以及第二输出开关电路264维持断开状态。第一输入开关电路191、292为断开状态,第一输入开关电路192、291为接通状态。第二输入开关电路194、295为断开状态,第二输入开关电路195、294为接通状态。即,从配置在主驱动器SD1的电源电路160输出的第一基准电压VHIN 1依次通过第一输出开关电路163、第一输入开关电路192以及第一电阻器193,供给到配置在主驱动器SD1的灰度电压生成电路170的一端170a。从电源电路160输出的第一基准电压VHIN 1依次通过第一输出开关电路163、第一连接配线55以及第一输入开关电路291,供给到配置在副驱动器SD2的灰度电压生成电路270的一端270a。由于第一电阻器193、293具有的电阻值R1与第一连接配线55的配线电阻相等,第一基准电压VHIN 1接受与向一端170a供给的路径和向一端270a供给的路径同等的电压下降。这样,各电阻器的电阻值根据各连接配线的阻抗,以向各灰度电压生成电路的供给电压大致相等的方式被选择。
同样地,从配置在主驱动器SD1的电源电路160输出的第二基准电压VLIN 1依次通过第二输出开关电路164、第二输入开关电路195以及第二电阻器196,供给到配置在主驱动器SD1的灰度电压生成电路170的另一端170b。从电源电路160输出的第二基准电压VLIN 1依次通过第二输出开关电路164、第二连接配线56以及第二输入开关电路294,供给到配置在副驱动器SD2的灰度电压生成电路270的另一端270b。由于第二电阻器196、296具有的电阻值R2与第二连接配线56的配线电阻相等,第二基准电压VLIN 1接受与向另一端170b供给的路径和向另一端270b供给的路径同等的电压下降。
根据以上那种变形例,显示装置DSP能抑制第一连接配线55以及第二连接配线56的配线电阻导致的、在主驱动器SD1和副驱动器SD2之间的灰度电压的电位电平的偏差。即,根据本变形例,显示装置DSP能进一步提高显示规格。
图15是示出第六变形例的显示装置的电路基板和该电路构成例的图。根据本变形例,在第一信号线驱动器SD1中,代替第一输出开关电路163具备第三二极管167,代替第二输出开关电路164具备第四二极管168这一点,和第二实施方式不同。另外,第三二极管167从电源电路160朝向第一节点161正向连接。第四二极管168从电源电路160朝向第二节点162正向连接。第二信号线驱动器SD2也包括和第一信号线驱动器SD1同样的电路构成。即,第二信号线驱动器SD2包括从电源电路260朝向第一节点261正向连接的第三二极管267,以及从电源电路260向第二节点262正向连接的第四二极管268。
第一基准电压VHIN 1以及第一基准电压VHIN 2,如图7所图示,由于电源电路的性能不稳定而具有电位误差。同样地,第二基准电压VLIN 1以及第二基准电压VLIN 2也具有电位误差。第一基准电压VHIN 1以及第一基准电压VHIN 2中,电位高的一方供给一端170a以及一端270a双方。第二基准电压VLIN 1以及第二基准电压VLIN 2中,电位高的一方供给另一端170b以及另一端270b双方。即,主驱动器不是事先选择,而是自动确定。
在上述这样的变形例中,显示装置DSP削减各信号线驱动器的部件,能降低制造成本。
此外,在所有实施方式及其变形例中,由于能抑制每个灰度电压的偏差,即便向配置在每个分割显示区域的共通电极不供给不同的共通电压,也能抑制显示装置DSP的亮度差或显示不均匀。即,显示装置DSP也可包括跨多个分割显示区域而成的共通电极CE。这样的共通电极CE跨多个像素电极相对,在多个分割显示区域供给等电位的共通电压。这样的显示装置DSP原样维持显示规格,而能简化构造,抑制制造成本。
显示装置DSP高精细化越发展,分割显示区域进行驱动的分割驱动的必要性越高,优选适用本申请的实用新型。并且,显示装置DSP驱动速度越快,分割驱动的必要性越高,优选适用本申请的实用新型。例如,画面分辨率超过FHD(1920×1080)的情况下,作为帧频率进行倍速驱动的情况下,优选使用第一实施方式或第二实施方式的显示装置DSP。
此外,在本申请实用新型中,分割显示区域的个数没有特别的限定。因此,显示区域分割为2个以上的区域进行驱动的情况下,优选使用第一实施方式或者第二实施方式的显示装置DSP。另外,在图13、图14中,图面上示出显示装置为横长,但使用时,可以在90度旋转的状态下使用。并且,该显示装置可以构成为显示区域为纵长的方式。
根据实施方式,包括各种要点,能如下记述。
(1)一种显示装置,具备:显示面板PNL,在具有多个分割显示区域DA1、DA2、DA3、DA4且被非显示区域NDA包围的显示区域DA显示图像;多个信号线驱动器SD1、SD2、SD3、SD4,向所述多个分割显示区域分别供给对应的数据信号;多个电路基板1、2、3、4,向所述多个信号线驱动器分别供给用于生成所述数据信号的灰度电压GV1、GV2、GV3、GV4;多个电源电路121、221、321、421,分别配置在所述多个电路基板;多个灰度电压生成电路123、223、323、423,分别配置在所述多个所述电路基板,连接于对应的所述电源电路;一个主基板2,从所述多个电路基板中选择;以及基准电压供给系统511、521、531,用于从配置在所述主基板的一个所述电源电路221,向所有的所述电路基板内的所述灰度电压生成电路供给基准电压VREF。
(2)根据(1)所述的显示装置,所述显示装置还包括分别连接于所述多个灰度电压生成电路123、223、323、423的基准电压输入部的多个开关电路SW2,在所述多个电源电路121、221、321、421的输出开始上升后,同时接通所述多个开关电路SW2。
(3)根据(1)所述的显示装置,每个所述电路基板1、2、3、4中,在所述灰度电压生成电路123、223、323、423的基准电压输入部和所述主基板2内的所述电源电路221之间构成多个总线,每个所述总线电阻值不同,每个所述总线包括开关电路SW3、SW4、SW5、SW6,根据所述灰度电压生成电路和所述主基板的所述电源电路之间的所述基准电压供给系统511、521、531的阻抗,仅对被选择的一个总线的开关电路SW2进行接通控制。
(4)根据(1)所述的显示装置,所述基准电压供给系统包括第一和第二基准电压VREFA、VREFB的供给系统,在所述主基板2内来自所述电源电路221的基准电压分为电阻值不同的所述第一基准电压供给系统511、521、531和所述第二基准电压供给系统512、522、532,使用自所述主基板在远的电路基板内来自电阻值低的基准电压供给系统512、522、532的基准电压VREFB。
(5)根据(1)所述的显示装置,所述多个电路基板分别具备的多个电源电路121、221、321、421分别经由在正向的二极管124、224、324、424,连接于所述基准电压供给系统。
(6)根据(1)所述的显示装置,所述多个电路基板分别具备的多个电源电路121、221、321、421分别经由开关电路SW1,连接于所述基准电压供给系统。
(7)一种显示装置,分别包括:在具有第一和第二分割显示区域DA1、DA2且被非显示区域NDA包围的显示区域DA显示图像的显示面板PNL、灰度电压生成电路170、270以及电源电路160、260,根据从所述灰度电压生成电路输出的灰度电压,生成用于分别向所述第一和所述第二分割显示区域供给的数据信号,在所述电源电路和所述灰度电压生成电路之间具备开关电路(SW1)163、263的、第一和第二电路SD1、SD2,所述第一电路的所述灰度电压生成电路170的电压供给端子170a,以及所述第二电路的所述灰度电压生成电路的电压供给端子270a经由基准电压供给系统55连接,所述第一电路成为主电路,第二电路成为副电路,所述主电路的所述开关电路163打开,所述副电路的所述开关电路263关闭,所述第一电路的所述电源电路160输出的电源电压VHIN 1用于所述第一电路以及所述第二电路的所述灰度电压生成电路的灰度电压生成用。
(8)根据(7)所述的显示装置,所述显示装置还包括分别连接于所述第一及第二灰度电压生成电路的所述基准电压供给端子170a、270a的开关电路SW3,在所述第一及第二电源电路的输出开始后,同时打开所述开关电路SW3。
(9)根据(7)所述的显示装置,所述显示装置还包括分别连接于所述第一及第二灰度电压生成电路的所述基准电压供给端子170a、270a,在所述第一及第二电路中,对于所述第一开关电路SW3,构成第一总线,对于所述第二开关电路SW5,构成与所述第一总线电阻值不同的第二总线,所述第二总线的所述电阻值根据所述第一电路的所述电源电路160和所述第二电路之间的所述连接配线55的阻抗,进行选择。
(10)根据(7)所述的显示装置,所述基准电压供给系统55包括第一和第二基准电压供给系统,在所述第一电路SD1内从所述电源电路160输出的基准电压VHIN 1分为电阻值不同的所述第一基准电压供给系统和所述第二基准电压供给系统,使用在所述第二电路SD2内来自电阻值低的基准电压供给系统的基准电压。
(11)根据(8)所述的显示装置,包括:对于分别配置在所述第一及第二电路的所述开关电路SW3,分别并联连接的第一二极管165以及第二二极管166。
(12)根据(7)所述的显示装置,所述第一及第二电路分别具备的第一及第二电源电路160、260分别经由开关电路SW1,连接于所述基准电压供给系统55。
如以上说明,根据本实施方式,能提供能够改善显示规格的高精细的显示装置。
尽管对特定实施方式进行了说明,但这些实施方式仅作为实例呈现,并非用于限制本实用新型的范围。实际上,本文中描述的新型实施方式可体现为各种其他形式;此外,在不偏离本实用新型的精神的条件下,可对本文中描述的实施方式的形式进行各种省略、替代和改变。所附权利要求及其等同物旨在覆盖将落在本实用新型的范围和精神内的这些形式或变形。

Claims (20)

1.一种显示装置,包括:
显示面板,在显示区域显示图像,所述显示区域具有多个分割显示区域且被非显示区域包围;
多个信号线驱动器,向每个所述分割显示区域供给对应的数据信号;
多个电路基板,包括主基板,将用于生成所述数据信号的灰度电压供给所述信号线驱动器;
电源电路,配置在每个所述电路基板;
灰度电压生成电路,配置在每个所述电路基板,与所述电源电路连接;以及
至少一个连接配线,互相连接每个所述电路基板彼此,
所有的所述灰度电压生成电路根据从配置在所述主基板的一个所述电源电路供给的基准电压,生成灰度电压。
2.根据权利要求1所述的显示装置,其中,
每个所述电路基板包括:
第一节点,存在于连接在所述连接配线的电路上;
输出开关电路,控制从配置在连接所述电源电路和所述第一节点的电路上的所述电源电路向所述第一节点供给电压;以及
第二节点,存在于连接所述输出开关电路和所述连接配线的电路上,连接所述灰度电压生成电路,
每个所述电源电路的输出稳定后,配置在所述主基板的所述输出开关电路变为接通状态,配置在所述主基板之外的所述电路基板的所述输出开关电路变为断开状态,
从所述主基板中的所述电源电路输出的所述基准电压通过所述主基板中的所述输出开关电路以及所述连接配线,供给到所有的所述灰度电压生成电路。
3.根据权利要求2所述的显示装置,其中,
每个所述电路基板包括连接所述第一节点和所述灰度电压生成电路的至少一个输入开关电路,
所述输入开关电路互相并联连接,
配置在所述主基板的所述输出开关电路变为接通状态,配置在所述主基板之外的所述电路基板的所述输出开关电路变为断开状态,然后,每个所述电路基板中,一个所述输入开关电路变为接通状态,
所述基准电压通过为接通状态的所述输入开关电路,被供给到每个所述灰度电压生成电路。
4.根据权利要求3所述的显示装置,其中,
每个所述电路基板包括输入侧电阻器,所述输入侧电阻器与所述输入开关电路串联连接,具有和所述连接配线的配线电阻同等的电阻值,
向每个所述灰度电压生成电路供给的供给电压通过所述输入侧电阻器的电压下降而变得相等。
5.根据权利要求4所述的显示装置,其中,
每个所述连接配线包括第一系统连接配线和第二系统连接配线,
所述电源电路的所述基准电压通过所述输出开关电路后,
经由输出侧电阻器分为连接所述第一系统连接配线的电路和连接所述第二系统连接配线的电路,
通过连接所述第一系统连接配线或所述第二系统连接配线的任一方的所述输入开关电路,供给到所述灰度电压生成电路。
6.根据权利要求2所述的显示装置,其中,
每个所述电路基板包括二极管,所述二极管从并联连接于所述输出开关电路的所述电源电路向所述灰度电压生成电路正向连接。
7.根据权利要求6所述的显示装置,其中,
将所述二极管的阈值电压设为VF,将所述电源电路的误差电压设为±dV时,VF>2dV。
8.根据权利要求1所述的显示装置,其中,
每个所述电路基板包括:
第一节点,存在于连接在所述连接配线的电路上,
二极管,配置在连接所述电源电路和所述第一节点的电路上,从所述电源电路向所述第一节点正向连接;以及
第二节点,存在于连接所述二极管和所述连接配线的电路上,连接所述灰度电压生成电路,
通过所述主基板中的所述二极管供给所述基准电压。
9.根据权利要求1所述的显示装置,其中,
每个所述连接配线以及所述电路基板交替连接,所述主基板上连接两个所述连接配线。
10.根据权利要求1所述的显示装置,其中,
所有的所述电路基板具备相同的电路构成。
11.一种显示装置,包括:
显示面板,在显示区域显示图像,所述显示区域具有多个分割显示区域且被非显示区域包围,
多个信号线驱动器,包括配置在所述非显示区域的主驱动器,向每个所述分割显示区域供给对应的数据信号;
多个灰度电压生成电路,配置于每个所述信号线驱动器,
多个电源电路,连接于每个所述灰度电压生成电路的一端,
多个节点,分别配置在连接每个所述电源电路和每个所述一端的电路上;以及
连接配线,互相连接每个所述节点,
配置在所述主驱动器的一个所述电源电路向所有的所述一端供给基准电压,
所述灰度电压生成电路生成相应于所述基准电压的灰度电压。
12.根据权利要求11所述的显示装置,其中,
所述显示面板包括:
多个信号线,连接于所述信号线驱动器,在所述显示区域并列配置;以及
多个扫描线,在所述显示区域并列配置,与所述信号线交叉,
所述连接配线在与所述信号线或所述扫描线的同层以相同材料形成。
13.根据权利要求11所述的显示装置,其中,
每个所述信号线驱动器包括输出开关电路,所述输出开关电路配置在连接所述电源电路和所述节点的电路上,控制从所述电源电路向所述节点的电压供给;
每个所述电源电路的输出稳定后,配置在所述主驱动器的所述输出开关电路由断开状态成为接通状态;
通过所述输出开关电路向所述主驱动器的所述一端供给的所述基准电压通过所述连接配线向所有的所述一端供给。
14.根据权利要求13所述的显示装置,其中,
每个所述信号线驱动器包括连接于所述输出开关电路和所述一端的至少一个输入开关电路,
所述输入开关电路互相并联连接,
配置在所述主驱动器的所述输出开关电路变为接通状态后,
每个所述信号线驱动器中一个所述输入开关电路变为接通状态,
所述基准电压通过变为接通状态的所述输入开关电路,被供给到每个所述一端。
15.根据权利要求14所述的显示装置,其中,
每个所述信号线驱动器包括串联连接于所述输入开关电路、具有和所述连接配线相同电阻值的电阻器,
向每个所述一端供给的电压通过所述电阻器的电压下降而变得相等。
16.根据权利要求13所述的显示装置,其中,
每个所述信号线驱动器包括并联连接于所述输出开关电路的、从所述电源电路向所述一端正向连接的二极管。
17.根据权利要求11所述的显示装置,其中,
每个所述信号线驱动器包括配置在连接所述电源电路和所述节点的电路上的、从所述电源电路向所述节点正向连接的二极管。
18.根据权利要求11所述的显示装置,其中,
所有的所述信号线驱动器具备相同的电路构成。
19.根据权利要求1或11所述的显示装置,其中,
所述显示面板的驱动频率为120Hz以上。
20.根据权利要求1或11所述的显示装置,其中,
所述显示面板包括:
像素电极,配置于各像素;以及
共通电极,跨多个所述像素电极相对,在多个所述分割显示区域供给等电位的共通电压。
CN201620704016.5U 2015-07-06 2016-07-05 显示装置 Expired - Fee Related CN205910451U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201720067315.7U CN206863387U (zh) 2015-07-06 2016-07-05 显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-135273 2015-07-06
JP2015135273A JP6543522B2 (ja) 2015-07-06 2015-07-06 表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201720067315.7U Division CN206863387U (zh) 2015-07-06 2016-07-05 显示装置

Publications (1)

Publication Number Publication Date
CN205910451U true CN205910451U (zh) 2017-01-25

Family

ID=57731272

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201620704016.5U Expired - Fee Related CN205910451U (zh) 2015-07-06 2016-07-05 显示装置
CN201720067315.7U Expired - Fee Related CN206863387U (zh) 2015-07-06 2016-07-05 显示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201720067315.7U Expired - Fee Related CN206863387U (zh) 2015-07-06 2016-07-05 显示装置

Country Status (3)

Country Link
US (3) US10497332B2 (zh)
JP (1) JP6543522B2 (zh)
CN (2) CN205910451U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110085140A (zh) * 2019-05-13 2019-08-02 京东方科技集团股份有限公司 显示模组及其制作方法、和显示装置
CN111868808A (zh) * 2018-03-22 2020-10-30 夏普株式会社 显示装置
WO2021046757A1 (zh) * 2019-09-11 2021-03-18 京东方科技集团股份有限公司 显示装置及其驱动方法
CN112634835A (zh) * 2019-09-24 2021-04-09 拉碧斯半导体株式会社 电平电压生成电路、数据驱动器及显示装置

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017151197A (ja) * 2016-02-23 2017-08-31 ソニー株式会社 ソースドライバ、表示装置、及び、電子機器
CN109716428A (zh) * 2016-09-27 2019-05-03 夏普株式会社 显示装置
KR102488284B1 (ko) * 2017-12-29 2023-01-12 엘지디스플레이 주식회사 투 패널 표시 장치
KR102476183B1 (ko) * 2018-02-19 2022-12-09 삼성디스플레이 주식회사 표시 장치
KR20210085343A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 표시 장치
KR20220092016A (ko) * 2020-12-24 2022-07-01 엘지디스플레이 주식회사 듀얼 데이터배선을 포함하는 표시장치

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5598180A (en) * 1992-03-05 1997-01-28 Kabushiki Kaisha Toshiba Active matrix type display apparatus
JP3110339B2 (ja) 1997-02-28 2000-11-20 松下電器産業株式会社 液晶表示装置の駆動電源線の配線方法
JP3895186B2 (ja) * 2002-01-25 2007-03-22 シャープ株式会社 表示装置用駆動装置および表示装置の駆動方法
TW200509037A (en) * 2003-08-22 2005-03-01 Ind Tech Res Inst A gate driver for a display
TWM256198U (en) 2004-03-10 2005-02-01 Mou-Tsan Tsai Hand-clamping prevention structure for folding waist-stretching chair
JP2005338421A (ja) * 2004-05-27 2005-12-08 Renesas Technology Corp 液晶表示駆動装置および液晶表示システム
KR100621020B1 (ko) * 2004-12-08 2006-09-19 엘지전자 주식회사 휴대단말기의 표시부 제어장치 및 방법
JP4915841B2 (ja) 2006-04-20 2012-04-11 ルネサスエレクトロニクス株式会社 階調電圧発生回路、ドライバic、及び液晶表示装置
JP2008292926A (ja) * 2007-05-28 2008-12-04 Seiko Epson Corp 集積回路装置、表示装置および電子機器
KR101410955B1 (ko) * 2007-07-20 2014-07-03 삼성디스플레이 주식회사 표시장치 및 표시장치의 구동방법
US8487864B2 (en) * 2007-08-10 2013-07-16 Sharp Kabushiki Kaisha Display device, control device of display device, driving method of display device, liquid crystal display device, and television receiver
KR101332798B1 (ko) * 2007-08-29 2013-11-26 삼성디스플레이 주식회사 전원 생성 모듈 및 이를 구비하는 액정 표시 장치
CN101809646B (zh) * 2007-11-07 2012-09-26 夏普株式会社 显示装置、液晶显示装置、电视接收机
JP5114326B2 (ja) * 2008-07-17 2013-01-09 株式会社ジャパンディスプレイイースト 表示装置
WO2010041649A1 (ja) * 2008-10-10 2010-04-15 シャープ株式会社 表示装置及びその駆動方法
US9070323B2 (en) * 2009-02-17 2015-06-30 Global Oled Technology Llc Chiplet display with multiple passive-matrix controllers
KR101762247B1 (ko) * 2010-12-02 2017-07-31 삼성디스플레이 주식회사 표시 패널 및 이를 구비한 표시 장치
WO2012157651A1 (ja) * 2011-05-18 2012-11-22 シャープ株式会社 液晶表示装置、液晶表示装置の駆動方法、及びテレビジョン受像機
WO2012157728A1 (ja) * 2011-05-18 2012-11-22 シャープ株式会社 表示装置
JP5961508B2 (ja) * 2012-09-27 2016-08-02 ラピスセミコンダクタ株式会社 ソースドライバicチップ
US9129902B2 (en) * 2013-05-01 2015-09-08 Lam Research Corporation Continuous plasma ETCH process
KR102141885B1 (ko) * 2013-12-31 2020-08-06 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR102160814B1 (ko) * 2014-02-24 2020-09-29 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102255866B1 (ko) * 2014-02-27 2021-05-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102224080B1 (ko) * 2014-06-02 2021-03-10 삼성디스플레이 주식회사 표시장치
KR20160011293A (ko) * 2014-07-21 2016-02-01 삼성디스플레이 주식회사 표시 장치
KR20160082401A (ko) * 2014-12-26 2016-07-08 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111868808A (zh) * 2018-03-22 2020-10-30 夏普株式会社 显示装置
CN111868808B (zh) * 2018-03-22 2021-11-09 夏普株式会社 显示装置
CN110085140A (zh) * 2019-05-13 2019-08-02 京东方科技集团股份有限公司 显示模组及其制作方法、和显示装置
WO2021046757A1 (zh) * 2019-09-11 2021-03-18 京东方科技集团股份有限公司 显示装置及其驱动方法
CN113168797A (zh) * 2019-09-11 2021-07-23 京东方科技集团股份有限公司 显示装置及其驱动方法
US11798510B2 (en) 2019-09-11 2023-10-24 Beijing Boe Optoelectronics Technology Co., Ltd. Display apparatus and driving method thereof
CN112634835A (zh) * 2019-09-24 2021-04-09 拉碧斯半导体株式会社 电平电压生成电路、数据驱动器及显示装置

Also Published As

Publication number Publication date
US20200051521A1 (en) 2020-02-13
US11373617B2 (en) 2022-06-28
JP2017016059A (ja) 2017-01-19
JP6543522B2 (ja) 2019-07-10
US20170011702A1 (en) 2017-01-12
US10497332B2 (en) 2019-12-03
US10839768B2 (en) 2020-11-17
CN206863387U (zh) 2018-01-09
US20210012744A1 (en) 2021-01-14

Similar Documents

Publication Publication Date Title
CN205910451U (zh) 显示装置
CN107742502B (zh) 一种显示面板、显示方法及显示装置
CN105528997B (zh) 一种像素电路、驱动方法以及显示面板
CN105741735B (zh) 数据控制电路和包含该数据控制电路的平板显示装置
CN100504973C (zh) 驱动电路及光电装置
CN104808862B (zh) 阵列基板、触控显示面板和阵列基板的驱动方法
CN100423060C (zh) 电子装置、电子装置的驱动方法和电子仪器
CN110021264A (zh) 像素电路及其驱动方法、显示面板
CN106409202A (zh) 半导体装置、半导体器件模块、显示面板驱动器以及显示模块
CN106710560B (zh) 用于显示面板的驱动电路及显示装置
US20050012700A1 (en) Gamma correction circuit, liquid crystal driving circuit, display and power supply circuit
CN106981270A (zh) 有机发光显示设备及其驱动方法
US10460694B2 (en) Display device
CN104777936B (zh) 触控驱动单元和电路、显示面板及显示装置
CN103700352A (zh) 源极驱动器ic芯片、视频显示面板驱动装置及视频显示装置
CN102855841A (zh) Led显示系统
CN1455383A (zh) 显示装置及其驱动方法和便携式终端装置
CN109062428A (zh) 驱动器集成电路及包括该驱动器集成电路的显示设备
JP4932365B2 (ja) 表示装置の駆動装置及びこれを含む表示装置
CN108492763A (zh) 一种移位寄存器、驱动电路及驱动方法、显示装置
KR20030065286A (ko) 디스플레이 패널 구동 회로 및 플라즈마 디스플레이
JP2007334276A (ja) グレイスケール電圧源のための出力バッファー
KR101598077B1 (ko) 소스 드라이버 및 이를 포함하는 표시 장치
CN106991946A (zh) 显示装置及其数据驱动器
CN109935207A (zh) 像素驱动电路、像素电路和显示装置及其驱动方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170125