CN1866340B - 有源矩阵显示器件及其驱动方法和电子设备 - Google Patents

有源矩阵显示器件及其驱动方法和电子设备 Download PDF

Info

Publication number
CN1866340B
CN1866340B CN2006100824416A CN200610082441A CN1866340B CN 1866340 B CN1866340 B CN 1866340B CN 2006100824416 A CN2006100824416 A CN 2006100824416A CN 200610082441 A CN200610082441 A CN 200610082441A CN 1866340 B CN1866340 B CN 1866340B
Authority
CN
China
Prior art keywords
signal
pixel
pixel column
circuit
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2006100824416A
Other languages
English (en)
Other versions
CN1866340A (zh
Inventor
木村肇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN1866340A publication Critical patent/CN1866340A/zh
Application granted granted Critical
Publication of CN1866340B publication Critical patent/CN1866340B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/399Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明的一个目的是提供一种能够减少对像素实施信号写入的次数和功耗的显示器件。本发明可以提供一种能够减少对像素实施信号写入的次数和功耗的显示器件。根据本发明的有源矩阵显示器件,在将被写入到像素行的信号与存储在该像素行中的信号相同时,该扫描线驱动器电路不对与该像素行相应的扫描线输出选择脉冲,该信号线驱动器电路将该信号线置于浮动状态或者保持而不从先前的状态中改变信号线的状态。

Description

有源矩阵显示器件及其驱动方法和电子设备
技术领域
本发明涉及具有通过晶体管控制输送到负载的电流的功能的半导体器件和包括形成有其亮度通过信号改变的电流驱动的显示元件的像素、形成有其亮度通过电压改变的电压驱动的显示元件的像素及其信号线驱动器电路和扫描线驱动器电路的显示器件。本发明也涉及它们的驱动方法。本发明进一步涉及在显示部分中包括该显示器件的电子设备。
背景技术
近年来,所谓的自发光显示器件已经引起人们的高度关注,其使用由例如发光二极管(LED)的显示元件形成像素。作为用于这样的自发光显示器件的显示元件,有机发光二极管(也称为OLED、有机EL元件、电致发光(EL)元件等)已经引起了人们的注意,它们已经被用于EL显示器等。由于比如OLED的显示元件是自发光的,因此,相对于液晶显示器其具有许多优点,例如较高的像素可见度、不要求背光、更高的响应速度。注意,显示元件的亮度受流入该显示元件的电流值控制。
作为驱动这样的显示器件以表达灰度的方法,具有数字灰度法和模拟灰度法。模拟灰度法包括以模拟的方式控制显示元件的发光强度的方法和以模拟的方式控制显示元件的发光时间的方法。作为模拟灰度法,经常使用以模拟方式控制显示元件的发光强度的方法。然而,以模拟方式控制发光强度的方法容易受到每个像素的薄膜晶体管(下文也称为TFT)的特性变化的影响,TFT的特性变化也造成每个像素的亮度的变化。另一方面,在数字灰度法中,通过以数字方式控制显示元件接通/切断来表达灰度。在数字灰度法的情况下,每个像素的亮度均匀性非常好。然而,只有两种状态,即发光状态和不发光状态,因此仅仅可以表达两个灰度级。因此,通过组合使用另一方法来试图实现多级灰度显示。作为多级灰度显示的技术,已经有了其中加权并选择像素的发光面积以执行灰度显示的面积灰度法和其中加权并选择发光时间以执行灰度显示的时间灰度法。在数字灰度法的情况下,通常使用也适合于获得更高清晰度的时间灰度法。
〔专利参考文献1〕日本专利公开No.784615
在此,通过使用数字灰度法中的时间灰度法可以实现清晰度的改善。然而,随着清晰度的提高,像素的数量增加。因此,被写入信号的像素数量也增加。
此外,子帧的数量需要增加以执行高级灰度显示。因此,将信号写到像素中的次数增加。
因此,随着清晰度和灰度显示级的提高,实施充电和放电的次数(其与信号写入操作相关)也增加。功耗增加成为问题。
发明内容
基于上述考虑,本发明的一个目的是提供一种能够减少将信号写入到像素的次数和功耗的显示器件。
本发明的显示器件包括在将被写入到像素的信号与已经写入到该像素的信号相同时停止对该像素的信号输入的装置。
换句话说,在对用于将被执行写入的像素行之像素的信号与已经写入到该像素行的信号相同时不选择该像素行。换句话说,不选择像素的信号继续输入到与该像素行相连接的扫描线,或者将该扫描线置于浮动状态。
本发明的显示器件包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的信号的信号线驱动器电路和选择将被写入信号的像素的扫描线驱动器电路,其中每个像素包括存储写入到其中的信号的装置,扫描线驱动器电路包括在将被写入到像素的信号与存储在该像素中的信号相同时停止对该像素的信号写入的装置。
本发明的显示器件包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的信号的信号线驱动器电路和选择将被写入信号的像素的扫描线驱动器电路,其中每个像素包括存储写入到其中的信号的装置,扫描线驱动器电路包括在将被写入到像素的信号与存储在该像素中的信号相同时停止选择该像素的装置。
本发明的显示器件包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的信号的信号线驱动器电路和选择将被写入信号的像素行的扫描线驱动器电路,其中每个像素包括存储写入到其中的信号的装置,扫描线驱动器电路包括在将被写入到像素行的信号与存储在该像素行中的信号相同时停止对该像素行的信号写入的装置。
本发明的显示器件包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的信号的信号线驱动器电路和选择将被写入信号的像素行的扫描线驱动器电路,其中每个像素包括存储写入到其中的信号的装置,扫描线驱动器电路包括在将被写入到像素行的信号与存储在该像素行中的信号相同时停止选择该像素行的装置。
本发明的显示器件包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的视频信号的信号线驱动器电路和选择将被写入视频信号的像素行的扫描线驱动器电路,其中每个像素包括存储写入到其中的视频信号的装置,扫描线驱动器电路包括在将被写入到像素行的视频信号与存储在该像素行中的视频信号相同时停止对该像素行的视频信号写入的装置。
本发明的显示器件包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的视频信号的信号线驱动器电路和选择将被写入视频信号的像素行的扫描线驱动器电路,其中每个像素包括存储写入到其中的视频信号的装置,扫描线驱动器电路包括在将被写入到像素行的视频信号与存储在该像素行中的视频信号相同时停止选择该像素行的装置。
本发明的显示器件包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的视频信号的信号线驱动器电路、选择将被写入视频信号的像素行的扫描线驱动器电路和将信号输送给信号线驱动器电路和扫描线驱动器电路的控制器,其中每个像素包括存储写入到其中的视频信号的装置,扫描线驱动器电路包括在将被写入到像素行的视频信号与存储在该像素行中的视频信号相同时停止对该像素行的视频信号写入的装置,控制器包括在要写入到该像素行的视频信号与在像素行中存储的视频信号相同时停止对信号线驱动器电路输入视频信号的装置。
本发明的显示器件是一种通过将一个帧期间分为多个子帧期间来表达灰度的显示器件,包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的数字视频信号的信号线驱动器电路和选择将被写入数字视频信号的像素行的扫描线驱动器电路,其中每个像素包括存储写入到其中的数字视频信号的装置,扫描线驱动器电路包括将在某一子帧期间被写入到像素行的数字视频信号与在先子帧期间该像素行的数字视频信号相同时停止对该像素行的数字视频信号写入的装置。
本发明的显示器件是一种通过将一个帧期间分为多个子帧期间来表达灰度的显示器件,包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的数字视频信号的信号线驱动器电路和选择将被写入数字视频信号的像素行的扫描线驱动器电路,其中每个像素包括存储写入到其中的数字视频信号的装置,扫描线驱动器电路包括将在某一子帧期间被写入到像素行的数字视频信号与在先子帧期间该像素行的数字视频信号相同时停止选择该像素行的装置。
本发明的显示器件是一种通过将一个帧期间分为多个子帧期间来表达灰度的显示器件,包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的数字视频信号的信号线驱动器电路、选择将被写入数字视频信号的像素行的扫描线驱动器电路和将信号输送给信号线驱动器电路和扫描线驱动器电路的控制器,其中每个像素包括存储写入到其中的数字视频信号的装置,扫描线驱动器电路包括将在某一子帧期间被写入到像素行的数字视频信号与在先子帧期间该像素行的数字视频信号相同时停止对该像素行的数字视频信号写入的装置,控制器包括在将被写入到像素行的数字视频信号与存储在该像素行中的数字视频信号相同时停止对信号线驱动器电路输入数字视频信号的装置。
本发明的显示器件包括扫描线驱动器电路、信号线驱动器电路、沿行方向从扫描线驱动器电路延伸的多个扫描线、沿列方向从信号线驱动器电路延伸的多个信号线和其中多个像素相对于多个扫描线和多个信号线以矩阵方式排列的像素部分,其中每个像素包括存储写入到其中的信号的装置,扫描线驱动器电路包括输出控制电路,该输出控制电路在将被写入到像素行的信号与存储在该像素行中的信号相同时给连接到该像素行的扫描线输入用于取消选择该像素行的信号。
本发明的显示器件包括扫描线驱动器电路、信号线驱动器电路、沿行方向从扫描线驱动器电路延伸的多个扫描线、沿列方向从信号线驱动器电路延伸的多个信号线和其中多个像素相对于多个扫描线和多个信号线以矩阵方式排列的像素部分,其中每个像素包括存储写入到其中的信号的装置,扫描线驱动器电路包括输出控制电路,该输出控制电路在将被写入到像素行的信号与存储在该像素行中的信号相同时将连接到该像素行的扫描线置于浮动状态。
本发明的显示器件包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的视频信号的信号线驱动器电路和选择将被写入视频信号的像素行的扫描线驱动器电路,其中每个像素包括存储写入到其中的视频信号的装置,扫描线驱动器电路包括脉冲输出电路和输出控制电路,该脉冲输出电路输入为输出控制电路输入用于确定选择像素行的定时的脉冲,输出控制电路控制脉冲是否被输出至连接到该像素行的扫描线。
本发明的显示器件包括其中多个像素相对于行方向和列方向以矩阵方式排列的像素部分、对信号线输入控制像素发光和不发光的视频信号的信号线驱动器电路和选择将被写入视频信号的像素行的扫描线驱动器电路,其中每个像素包括存储写入到其中的视频信号的装置,扫描线驱动器电路包括脉冲输出电路和脉冲输出控制电路,信号线驱动器电路包括信号输出控制电路,该脉冲输出电路对输出控制电路输入用于确定选择像素行的定时的脉冲,脉冲输出控制电路控制脉冲是否输出至连接到该像素行的扫描线,信号输出控制电路在脉冲未被输出时将信号线置于浮动状态。
此外,下文描述驱动本发明显示器件的方法的具体结构。
第一种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与已经写入其中的像素行的像素的数据相同的情况下该显示器件为扫描线输入用于防止扫描线驱动器电路在水平期间中选择该像素行的信号。
第二种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与已经写入其中的像素行的像素的数据相同的情况下该显示器件在水平期间中将像素行的扫描线置于浮动状态。
第三种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与已经写入其中的像素行的像素的数据相同的情况下该显示器件输入用于防止扫描线驱动器电路在水平期间中选择该像素行的信号并在该像素行的写入时间中为所有的信号线设定固定的电位。
第四种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与已经写入其中的像素行的像素的数据相同的情况下该显示器件在水平期间中将像素行的扫描线置于浮动状态并在该像素行的写入时间中给所有的信号线设定固定的电位。
第五种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与已经写入其中的像素行的像素的数据相同的情况下该显示器件输入用于防止扫描线驱动器电路在水平期间中选择该像素行的信号并在该像素行的写入时间中将所有的信号线置于浮动状态。
第六种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与已经写入其中的像素行的像素的数据相同的情况下该显示器件在水平期间中将像素行的扫描线置于浮动状态并在该像素行的写入时间中将所有的信号线置于浮动状态。
第七种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与在最后子帧期间中用于像素行的像素的数据相同的情况下该显示器件输入用于防止扫描线驱动器电路在水平期间中选择该像素行的信号。
第八种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与最后子帧期间中用于像素行的视频信号的数据相同的情况下该显示器件在水平期间中将像素行的扫描线置于浮动状态。
第九种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与最后子帧期间中用于像素行的视频信号的数据相同的情况下该显示器件输入用于防止扫描线驱动器电路在水平期间中选择该像素行的信号并在像素行的写入时间中给所有的信号线设定固定的电位。
第十种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与最后子帧期间中用于像素行的视频信号的数据相同的情况下该显示器件在水平期间中将像素行的扫描线置于浮动状态并在像素行的写入时间中为所有的信号线设定固定的电位。
第十一种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与最后子帧期间中用于像素行的视频信号的数据相同的情况下该显示器件输入用于防止扫描线驱动器电路在水平期间中选择该像素行的信号并在像素行的写入期间中将所有的信号线置于浮动状态。
第十二种结构是这样的显示器件,在一个帧期间的某一子帧期间中将被执行对像素的信号写入的像素行的视频信号的数据与最后子帧期间中用于单个行的视频信号的数据相同的情况下该显示器件在水平期间中将像素行的扫描线置于浮动状态并在像素行的写入时间中将所有的信号线置于浮动状态。
注意,在本说明书中要描述的开关可以是各种类型的,一个实例是电开关、机械开关等。换句话说,可以使用能够控制电流的任何开关,对其没有特别的限制。可以使用各种开关。例如,开关可以是晶体管、二极管(比如PN二极管、PIN二极管、肖特基二极管或二极管方式连接的晶体管),或者其组合的逻辑电路。在使用晶体管作为开关的情况下,晶体管仅仅作为开关使用。因此,对晶体管的极性(导电型)没有特别的限制。然而,在希望低截止电流的情况下,理想的是使用具有低截止电流的极性的晶体管。作为具有低截止电流的晶体管,具有LDD区的晶体管、具有多栅极结构的晶体管等都可以使用。此外,在作为开关操作的晶体管在其源极端子的电位接近低电位侧电源(比如Vss、GND或0V)的状态下操作时,理想的是使用n沟道晶体管,然而在其源极端子的电位接近高电位侧电源(比如Vdd)的状态下操作时,理想的是使用p沟道晶体管。这是因为可以增加栅源电压的绝对值,因此晶体管容易作为开关操作。注意,开关可以是使用n沟道晶体管和p沟道晶体管两者的CMOS型。如果开关是CMOS型,则即使在条件改变例如通过开关输出的电压(换句话说,开关的输入电压)高于或低于输出电压时它仍然可以正确地操作。
注意,在本发明中,术语“连接”意指电连接的情况和直接连接的情况。因此,在本发明公开的结构中,能够实现电连接的其它元件(比如开关、晶体管、电容器、电感器、电阻器或二极管)都可以以预定的连接插入。可替换地,可以在该配置中直接连接部件而不必在其间插入其它元件。注意,仅仅在其中直接连接部件而在其间未插入实现电连接的其它元件的情况(不包括电连接的情况)被称为“直接连接”。还应该注意,术语“电连接”意指部件电连接的情况和部件直接连接的两种情况。
注意,在像素中设置的显示元件不限于特定的一种。作为在像素中设置的显示元件的实例,可以使用其中对比度通过电磁作用改变的显示媒体,比如EL元件(有机EL元件、无机EL元件或包含有机材料和无机材料的EL元件)、电子发射元件、液晶元件、电子墨、光学衍射元件、放电元件、数字微镜器件(DMD)、压电元件或碳纳米管。注意,使用上述显示元件的显示器件的实例如下:EL显示器,作为使用EL元件的EL板显示器件;场发射显示器(FED)或SED平板显示器(SED:表面导电电子发射体显示器),作为使用电子发射元件的显示器件;液晶显示器,作为使用液晶元件的液晶平板显示器件;电子纸,作为使用电子墨的数字纸显示器件;栅光阀(GLV)显示器,作为使用光学衍射元件的显示器件;等离子体显示器,作为使用放电元件的PDP(等离子体显示板)显示器;数字光处理(DLP)显示器件,作为使用数字微镜器件的DMD板显示器件;压电陶瓷显示器,作为使用压电元件的显示器件;纳米发射显示器(NED),作为使用碳纳米管的显示器件;等等。注意,本发明的显示元件适合于使用时间灰度法或者包括具有记忆特征的像素(在像素中包括SRAM、DRAM等或者包括记忆元件(能够存储信号的元件))的显示器件。
注意,作为晶体管,在本发明中可应用各种类型的晶体管。因此,对可适用的晶体管的种类没有限制。因此,可以使用如下的晶体管:使用以非晶硅膜或多晶硅膜为代表的非单晶半导体膜的薄膜晶体管(TFT)、使用半导体衬底或SOI衬底形成的MOS晶体管、结型晶体管、双极型晶体管、使用化合物半导体(比如ZnO或InGaZnO)的晶体管、使用有机半导体或碳纳米管的晶体管或其它晶体管。注意,非单晶半导体膜可以包含氢或卤素。此外,晶体管可以位于各种衬底上,对衬底的类型不限于特定的一种。因此,晶体管可以位于例如单晶衬底、SOI衬底、玻璃衬底、石英衬底、塑料衬底、纸质衬底、玻璃纸衬底、石头衬底等上。此外,晶体管可以被形成在某一衬底上,随后可以转移并位于另一衬底上。
注意,可以使用各种类型的晶体管的结构,它不限于特定的一种。例如,可以使用具有两个或更多个栅极的多栅结构。在使用多栅结构时,可以降低截止电流,晶体管的耐压能力可以被增加以改善可靠性,并且在晶体管在饱和区中工作时可以抑制特性变化,因为即使在漏极-源极电压改变时漏极-源极电流也不会改变太大。可替换地,栅电极可以提供在沟道之上和之下。其中栅电极被提供在沟道之上和之下的结构允许增加沟道区;因此,电流值可以增加并且容易形成耗散层以增加S值。此外,栅电极可以被提供在沟道之上或者沟道之下。交错结构或者反向交错结构都可以采用。沟道区可以被划分为多个区,这些区都并行或串行地连接。源极电极或漏极电极可以与沟道(或它的一部分)重叠。其中源极电极或漏极电极与沟道(或它的一部分)重叠的结构可以防止电荷累积在沟道的一部分上,这种电荷累积可能造成不稳定的操作。此外,可以提供LDD区。在提供了LDD区时,可以减小截止电流,可以增加晶体管的耐压能力以改善可靠性,并且在晶体管工作在饱和区时可以抑制特性的变化,因为即使在漏极-源极电压变化时漏极-源极电流仍然变化不大。
注意,如上文所述,本发明的晶体管可以是任何类型并且可以形成在任何类型的衬底上。因此,所有的电路都可以形成在玻璃衬底、塑料衬底、单晶衬底、SOI衬底或任何其它的衬底上。可替换地,一部分电路可以形成在一个衬底上,另一部分电路可以形成在另一衬底上。换句话说,所有的电路不必形成在同一衬底。例如,一部分电路形成在使用TFT的玻璃衬底上,而另一部分电路可以作为IC芯片形成在单晶衬底上,并且IC芯片可以通过COG(玻璃上芯片)连接到玻璃衬底上。可替换地,IC芯片可以通过TAB(自动载带焊)或使用印刷电路板连接到玻璃衬底。
注意,晶体管可以是具有至少三个端子(包括栅极、漏极和源极)的元件。栅极意指全部或部分的栅电极和栅极配线(也称为栅极线、栅极信号线等)。栅电极意指覆盖其中形成了沟道区、LDD(轻掺杂的漏极)区等的半导体的一部分导电膜,并在其间插入有栅极绝缘膜。栅极配线意指连接像素的栅电极或将栅电极连接到另一配线的配线。
然而,还存在起栅电极和栅极配线两种作用的部分。这种部分可以被称为栅电极或栅极配线。这就是说,在某些区域中在栅电极和栅极配线之间没有清晰的界限。例如,在沟道区与延伸的栅极配线重叠的情况下,该区域起栅极配线和栅电极两种作用。因此,这种区域可以被称为栅电极或栅极配线。
此外,由与栅电极相同的材料形成的并连接到栅电极的区域也可以被称为栅电极。类似地,由与栅极配线相同的材料形成的并连接到栅极配线的区域也可以被称为栅极配线。严格意义上讲,可能存在这样的一种情况:其中这种区域与沟道区不重叠或者不具有将一个栅电极连接到另一栅电极的功能。然而,一些区域由与栅电极或者栅极配线相同的材料形成并且根据制造余量等连接到栅电极或者栅极配线。因此,这种区域可以被称为栅电极或栅极配线。
例如,在多栅极晶体管中,一个晶体管的栅电极通常通过以与栅电极相同的材料形成的导电膜连接到另一晶体管的栅电极。这种区域可以被称为栅极配线,因为它将栅电极彼此连接,或者它可以被称为栅电极,因为多栅极晶体管可以被看作是一个晶体管。换句话说,由与栅电极或栅极配线相同的材料形成的并连接到其中的区域可以被称为栅电极或栅极配线。此外,例如连接栅电极和栅极配线的导电膜其一部分可以被称为栅电极或栅极配线。
注意,栅极端子意指栅电极区的一部分或电连接到栅电极的区域的一部分。
注意,源极意指全部或部分的源极区、源极电极和源极配线(也被称为源极线、源极信号线等)。源极区意指包含高浓度的p-型杂质(比如硼和镓)或n-型杂质(比如磷和砷)的半导体区。因此,源极区不包括包含低浓度的p-型杂质或n-型杂质的区域,即所谓的LDD(轻掺杂的漏极)区。源极电极意指由与源极区的材料不同的材料形成的并电连接到源极区的导电层的一部分。在某些情况下源极电极包括源极区。源极配线意指连接像素的源极电极或将源极电极连接到另一配线的配线。
然而,还存在起源极电极和源极配线两种作用的部分。这种部分被称为源极电极或源极配线。这就是说,在某些区域中在源极电极和源极配线之间没有清晰的界限。例如,在源极区与延伸的源极配线重叠时,该区域起源极配线和源极电极两种作用。因此,这种区域可以被称为源极电极或源极配线。
此外,由与源极电极相同的材料形成的并连接到源极电极的区域或者将源极电极彼此连接的部分也可以被称为源极电极。此外,与源极区重叠的部分也可以被称为源极电极。类似地,由与源极配线相同的材料形成的并连接到源极配线的区域也可以被称为源极配线。严格意义上讲,可能存在这样的一种情况:其中这种区域不具有将一个源极电极连接到另一源极电极的功能。然而,一些区域由与源极电极或者源极配线相同的材料形成并且根据制造余量等连接到源极电极或者源极配线。因此,这种区域可以被称为源极电极或源极配线。
此外,例如,连接源极电极和源极配线的导电膜部分可以被称为源极电极或源极配线。
注意,源极端子意指一部分的源极区、源极电极或电连接到源极电极的区域。
对源极的描述适用于漏极。
在本发明中,术语“之上(on)”比如短语“形成在某物之上”并不限于与某物直接接触的情况,而包括不直接接触的情况,即其中插入另一物的情况。因此,短语“层B被形成在层A之上”包括层B直接形成在层A之上的情况和其中另一层(比如层C和层D)直接形成在层A之上并且层B直接形成在该另一层之上的情况。相同的情况应用于术语“上方(over)”,该术语并不限于直接与某物接触的情况,还包括另一物插入其中的情况。因此,短语“层B被形成在层A上方”包括层B直接形成在层A之上的情况和其中另一层(比如层C和层D)直接形成在层A之上并且层B直接形成在该另一层之上的情况。注意,相同的情况适用于术语“之下(under)”或者术语“下方(below)”,这些术语包括与某物直接接触的情况和不直接接触的情况。
在本发明中,一个像素意指能够控制亮度的一个元件。作为实例,一个像素意指一种彩色元素(彩色元件),它表达亮度。因此,在包括(R(红)、G(绿)和B(蓝)彩色元素的彩色显示器件的情况下,图像的最小单位由三个像素构成:R像素、G像素和B像素。注意,彩色元素的数量并不限于三,可以使用更多的彩色元素。例如,可以采用RGBW(W:白色)、向其中增加黄色、青色或品红色的RGB等。作为另一实例,在使用多个区域控制一个彩色元素的亮度时,这些区域中的一个被称为一个像素。在执行面积灰度的情况下(在这种情况中使用多个区域控制每个彩色元素的亮度,并且灰度通过所有的区域表达),一个像素意指用于控制亮度的多个区域中的一个。在这种情况下,一个彩色元素由多个像素构成。此外,在这种情况下,每个像素可以具有不同的尺寸面积,这对显示器有贡献。此外,轻微不同的信号可以输送给控制一个彩色元素之亮度的多个区域,即构成一个彩色元素的多个像素,由此增大了视角。
在本发明中,像素可以以矩阵形式排列(阵列)。短语“像素以矩阵形式排列(阵列)”包括像素以条状栅格图案排列的情况。它也包括其中三种彩色元素(例如,RGB)被用于全色显示并且三种彩色元素的点以δ图案或拜朵(Bayer)图案排列的情况。对于彩色元素的每个点,发光区的尺寸可以都不同。
注意,在本说明书中的术语“半导体器件”意指包括含半导体元件(晶体管或二极管)的电路的器件。
可以提供一种能够减少对像素实施信号写入的次数和功耗的显示器件。
换句话说,通过在对像素的信号写入的过程中减少充电和放电次数,本发明的显示器件可以降低功耗。
附图说明
附图1是解释本发明的显示器件的附图。
附图2是解释本发明的显示器件的主要结构的附图。
附图3是解释本发明的显示器件的附图。
附图4是解释本发明的显示器件的附图。
附图5A至5C是解释可适用于本发明显示器件的扫描线驱动器电路的附图。
附图6A和6B是解释可适用于本发明显示器件的扫描线驱动器电路的附图。
附图7A和7B是解释可适用于本发明显示器件的扫描线驱动器电路的附图。
附图8A和8B是解释可适用于本发明显示器件的信号线驱动器电路的附图。
附图9A和9B是解释可适用于本发明显示器件的信号线驱动器电路的附图。
附图10是解释可适用于本发明显示器件的像素结构的附图。
附图11A至11D是解释可适用于本发明显示器件的扫描线驱动器电路的附图。
附图12A和12B是解释用于驱动本发明的显示器件的方法的附图。
附图13是解释可适用于本发明显示器件的像素结构的附图。
附图14是解释用于驱动本发明的显示器件的方法的附图。
附图15是解释可适用于本发明显示器件的像素结构的附图。
附图16是解释可适用于本发明显示器件的像素结构的附图。
附图17是解释可适用于本发明显示器件的像素结构的附图。
附图18是解释可适用于本发明显示器件的像素结构的附图。
附图19是解释可适用于本发明显示器件的像素结构的附图。
附图20A和20B是解释用于驱动本发明的显示器件的方法的附图。
附图21是解释可适用于本发明显示器件的像素结构的附图。
附图22A和22B是解释用于驱动本发明的显示器件的方法的附图。
附图23是解释本发明的显示器件的主要结构的附图。
附图24是解释本发明的显示器件的附图。
附图25是解释本发明的显示器件的主要结构的附图。
附图26A至26H是解释可应用本发明显示器件的电子设备的附图。
附图27是解释用于驱动本发明的显示器件的方法的附图。
附图28是解释用于驱动本发明的显示器件的方法的附图。
附图29是解释用于驱动本发明的显示器件的方法的附图。
附图30A和30B是解释用于驱动本发明的显示器件的方法的附图。
附图31A至31C是解释用于驱动本发明的显示器件的方法的附图。
附图32是解释用于驱动本发明的显示器件的方法的附图。
附图33是解释可适用于本发明显示器件的扫描线驱动器电路的操作的附图。
附图34是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图35A和35B是解释可适用于本发明显示器件的扫描线驱动器电路的附图。
附图36A和36B是解释本发明的显示板的附图。
附图37是解释用于驱动本发明的显示器件的方法的附图。
附图38是显示确定电路的实例的附图。
附图39是解释确定电路的操作的附图。
附图40是解释确定电路的操作的附图。
附图41A和41B是解释本发明的显示板的附图。
附图42A和42B是解释本发明的显示板的附图。
附图43A和43B是解释本发明的显示板的附图。
附图44A和44B是解释可适用于本发明显示器件的发光元件的附图。
附图45A至45C是解释本发明的显示板的附图。
附图46是解释本发明的显示板的附图。
附图47是解释可适用于本发明显示器件的像素结构的附图。
附图48是解释可应用本发明显示器件的电子设备的附图。
附图49是解释可应用本发明显示器件的电子设备的附图。
附图50是解释可应用本发明显示器件的电子设备的附图。
附图51是解释可适用于本发明显示器件的扫描线驱动器电路的附图。
附图52是解释可适用于本发明显示器件的信号线驱动器电路的附图。
附图53是解释可适用于本发明显示器件的像素结构的附图。
附图54是解释可适用于本发明显示器件的像素结构的附图。
附图55是解释本发明的显示器件的附图。
附图56是解释本发明的显示器件的附图。
附图57是解释可适用于本发明显示器件的像素结构的附图。
附图58A和58B是解释可适用于本发明显示器件的像素结构的操作的附图。
附图59是解释可适用于本发明显示器件的像素结构的操作的附图。
附图60是解释可适用于本发明显示器件的像素结构的附图。
附图61是解释可适用于本发明显示器件的像素结构的附图。
附图62是解释可适用于本发明显示器件的像素结构的操作的附图。
附图63A至63D是解释可适用于本发明显示器件的像素结构的操作的附图。
附图64是解释本发明的显示器件的附图。
附图65A和65B是解释用于驱动本发明的显示器件的方法的附图。
附图66A和66B是解释用于驱动本发明的显示器件的方法的附图。
附图67是解释可适用于本发明显示器件的像素结构的附图。
附图68是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图69是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图70是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图71是解释本发明的显示器件的附图。
附图72是解释本发明的显示器件的附图。
附图73是显示确定电路的实例的附图。
附图74是解释本发明的显示器件的附图。
附图75是解释本发明的显示器件的附图。
附图76A至76C是解释于本发明的显示方法的附图。
附图77A和77B是解释可适用于本发明显示器件的信号线驱动器电路的附图。
附图78A和78B是解释可适用于本发明显示器件的信号线驱动器电路的附图。
附图79是解释本发明的显示器件的附图。
附图80是解释本发明的显示板的附图。
附图81是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图82是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图83是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图84是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图85是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图86是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图87是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图88是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图89是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图90是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图91是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图92是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图93是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图94是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图95是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图96是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图97是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图98是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图99是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图100是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图101是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图102是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图103是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
附图104是解释可适用于本发明显示器件的信号线驱动器电路的操作的附图。
具体实施方式
此后,参考附图解释本发明的实施例模式。然而,本发明并不限于如下的描述。正如本领域普通技术人员容易理解,在不脱离本发明的精神和范围的前提下可以对本发明的模式和细节进行各种改变。因此,本发明并不应被解释为限制于下述实施例模式的描述。
本发明的显示器件包括扫描线驱动器电路、信号线驱动器电路和其中多个像素以矩阵方式相对于扫描线和信号线排列的像素部分,每个像素包括存储写入其中的信号的装置。
扫描线驱动器电路将选择将被写入信号的像素行的信号输入到扫描线中。该信号线驱动器电路将将被写入到像素中的信号输入到信号线。
下文解释本发明的显示器件的操作。在写入期间(寻址期间)中,扫描线驱动器电路选择连接到这样的扫描线的像素行:即选择像素的信号被输入到该扫描线中。信号从每列的信号线被写入到所选择的像素行的每个像素中。然后,每个像素存储写入其中的信号。这样,在发光期间(维持期间)中像素维持通过写入到其中的信号控制的状态(发光状态、不发光状态等)。
通过重复这个操作,可以重写移动图像显示和静态图像显示。
此外,本发明的显示器件包括:在将有信号写入其中的像素的信号的数据与已经写入其中的像素的数据(换句话说,存储在该像素中的数据)相同时不给该像素输入信号的装置。
注意,多个像素连接到一个扫描线。然后,在通过该扫描线选择这些像素时,信号可以被写入到该像素中。因此,本发明的显示器件包括在与扫描线相连的将被写入到像素行的信号的数据与已经写入到该像素行的信号的数据相同时不将信号输入到像素行的装置。换句话说,该显示器件包括通过连接到一个扫描线的多个像素确定要执行写入的像素的信号的数据是否与已经写入到该像素中的信号的数据匹配的装置,如果它们匹配,则停止对该像素的信号写入。
此外,扫描线驱动器电路包括在信号要被写入其中的像素行的信号的数据与已经写入到该像素行的信号的数据相同时不将选择该像素行的信号输入到与该像素行相连接的扫描线的装置。
本发明的显示器件的基本结构在附图71中示出。本发明的显示器件包括信号线驱动器电路7101、扫描线驱动器电路7102和像素部分7103。在像素部分7103中,像素7104相对于扫描线G1至Gm和信号线S1至Sn以矩阵方式排列。注意,每个像素7104包括存储写入到其中的信号的装置。
扫描线驱动器电路7102通过将信号输入到扫描线G1至Gm中的任何一个扫描线Gi来选择将有信号写入到其中的像素。换句话说,选择与被输入用于选择像素的信号的扫描线Gi(扫描线G1至Gm中的任何一个)相连的像素行。
视频信号(Video Data)被输入到信号线驱动器电路7101。然后,信号线驱动器电路7101将对应于相应列的像素的视频信号输入到信号线S1至Sn。注意,从信号线驱动器电路7101输入到信号线S1至Sn的信号不限于视频信号。例如,迫使所有列的像素都处于不发光状态的信号(擦除信号)可以被输入到该像素中。
下文解释显示器件的操作。
在对像素的信号写入操作的时间内,通过扫描线驱动器电路7102选择将有信号被写入的像素行。然后,通过信号线S1至Sn从信号线驱动器电路7101将该信号写入到所选择像素行中的每列的像素7104。注意,在该信号被写入到像素7104中时,每个像素存储写入其中的信号。
以类似的方式,顺序地选择像素7104,并将该信号写入到像素7104。在信号被写入到像素部分7103中的所有的像素7104时,完成像素7104的写入期间。
像素7104存储写入到其中的信号一定的期间。因此,在像素的发光操作的时间内,可以维持取决于写入到该像素的信号的每个像素的状态(发光或不发光)。
通过重复写入操作和发光操作可以显示移动图像。也是在显示静态图像的情况下,在每次重写图像时执行写入操作和发光操作。
在此,在将有信号写入到其中的像素的信号的数据(即:将写入到像素的信号的数据)与已经写入到该像素的信号的数据匹配的情况下,本发明的显示器件停止对该像素的信号写入。换句话说,在给像素行的信号写入操作的时间内不选择该像素行时,该显示器件继续将不选择该像素行的信号输入到像素行的扫描线或者将像素行的扫描线置于浮动状态。因此,停止了对该像素行的信号写入。换句话说,仅仅在写入到与一个扫描线相连的像素的信号的数据都与要写入到该像素的信号的数据匹配时停止对该像素的信号写入。因此,在任何一个像素的信号的数据不相同的情况下,该信号被写入到与该扫描线相连的所有的像素。这是因为,在选择该像素的信号被输入到扫描线时,迫使该信号线的电位输入到该像素。然后,重写像素的数据。因此,仅仅在所有的信号的数据都匹配的情况下防止选择该扫描线。
在此,在选择像素的信号被输入到扫描线时,以扫描线的配线交叉电容或者连接到该扫描线的晶体管的栅极电容为代表的负载电容通过电荷充电或放电。因此,与本发明的显示器件类似,在与扫描线相连的将被写入到像素行的信号的数据与已经写入到该像素行的信号的数据相同时,防止用于选择该像素行的信号被输入到与该像素行相连接的扫描线。然后,可以减少实施充电和放电的次数,因此可以降低功耗。
在与扫描线相连的将被写入到像素行的信号的数据与已经写入到该像素行的信号的数据相同的情况下,通过在对该像素行的信号写入操作的时间内将像素行的信号线置于浮动状态可以进一步极大地降低功耗。这是因为可以省去与连接到一个扫描线的像素相同数量的信号线的配线交叉电容的充电和放电。注意,可以保持信号线先前的状态而不用将该信号线置于浮动状态。这是因为配线交叉电容的充电和放电已经完成并且信号线不消耗大量的功率。如果功率消耗可以被抑制,则可以设定另一电位。例如,可以输入几乎不使被写入到该像素的信号造成泄漏的这种电位。
此外,在与扫描线相连的将有视频信号被输入的像素行的视频信号的数据与已经写入到该像素行的信号的数据相同时,可以停止视频信号对信号线驱动器电路的输入。即使没有输入视频信号,相同的视频信号已经被存储在像素行中并且不需要被重写。因此,信号线驱动器电路可以没有问题地工作。这可以进一步降低功耗。如果视频信号作为串行数据被输入到信号线驱动器电路7101,则具有高频的视频信号被输入到传输视频信号的视频信号线中;因此,功耗变高。因此,通过降低视频信号的输入操作,可以进一步降低功耗。
具体地,本发明适合于具有VGA(640×480)或更高的分辨率(垂直×水平)的显示器件。这是因为,随着分辨率增加,像素的数量增加并且扫描线的数量和像素行的数量也因此增加。换句话说,在640个像素连接到一个扫描线时,除了扫描线的配线交叉电容之外,例如640个晶体管的栅极电容以电荷按序进行充电和放电以选择像素。此外,在一个像素包括R(红色)、G(绿色)和B(蓝色)的彩色元素时,需要对1920(640×3)个晶体管的栅极电容进行充电和放电。此外,信号线的数量是640(在单个像素包括RGB的彩色元素的情况下是1920)。
如果减少实施扫描线的充电和放电的次数,则功耗可以极大地降低。这时,通过将信号线置于浮动状态或者输入已被输入到在先行的信号可以进一步极大地降低功耗。
VGA或更高的分辨率(垂直×水平)的实例如下:SVGA(800×600),XGA(1024×768),准-VGA(1380×960),SXGA(1280×1024),SXGA+(1400×1050),UXGA(1600×1200),QXGA(2048×1536),QUXGA(3200×2400),QUXGA宽(3840×2400),等等。注意,在此所描述的分辨率都是举例,本发明并不限于此。
注意,在像素部分中具有在行方向和列方向上以矩阵方式排列的像素的显示器件其包括用于选择像素以将信号输入到单个行的像素中的多个扫描线的情况下,将在该单行像素中连接到每个扫描线的像素的数据彼此进行比较。例如,包括选择像素以将信号输入到单行像素的两个扫描线的情况在附图79中示出。显示器件包括信号线驱动器电路7901、第一扫描线驱动器电路7902、第二扫描线驱动器电路7906和像素部分,该像素部分包括第一像素区7903和第二像素区7907。信号线S1至Sn和信号线S’1至S’n从信号线驱动器电路7901延伸到像素部分。扫描线G1至Gm从第一扫描线驱动器电路7902延伸到第一像素区7903。扫描线G’1至G’m从第二扫描线驱动器电路7906延伸到第二像素区7907。换句话说,在第一像素区7903中,通过从第一扫描线驱动器电路7902将选择像素的信号输入给扫描线G1至Gm中的任何一个来选择第一像素区7903的像素行。这时,从信号线驱动器电路7901输入到信号线S1至Sn的信号被写入到每个像素7904。在第二像素区7907中,通过从第二扫描线驱动器电路7906将选择像素的信号输入到扫描线G’1至G’m中的任何一个来选择第二像素区7907的像素行。这时,从信号线驱动器电路7901输入到信号线S’1至S’n的信号被写入到每个像素7904。在这种结构的情况下,在每个像素区中比较将被写入到像素行的数据是否与已经输入到像素行的数据相同。如果该数据相同,则停止对像素行的信号写入。
换句话说,在要写入到第一像素区7903的像素行的信号与已经写入到该像素行的数据相同时,本发明的显示器件停止对该像素行的信号输入。此外,在要写入到第二像素区7907的像素行的信号的数据与已经写入到该像素行的数据相同时,该显示器件停止对该像素行的信号输入。因此,在像素部分的单行像素中,将要输入到第一像素区7903的像素行或者第二像素区7907的像素行的信号的数据与已经写入到每个像素行的数据进行比较。当仅在第一像素区7903的像素行中的将被写入的信号的数据与已经写入的信号的数据相同时,不选择第一像素区7903的像素行,而选择第二像素区7907的像素行。相反,当仅在第二像素区7907的像素行中的要被写入的信号的数据与已经写入的信号的数据相同时,不选择第二像素区7907的像素行,而选择第一像素区7903的像素行。
注意,在第一像素区中的扫描线G1至Gm的数量不必与在第二像素区中的扫描线G’1至G’m的数量相同。此外,信号线S1至Sn的数量也不必与信号线S’1至S’n的数量相同。此外,像素部分不限于包括两个像素区的情况。换句话说,像素部分可以包括三个或更多的像素区。
如上文所述,在要输入到与一扫描线相连的像素行的信号的数据与已经输入到该像素行的信号的数据相同时,本发明的显示器件停止对该像素行的信号输入。
因此,在使用选择像素以将信号写入到单行像素的两个扫描线时,停止信号输入的频率变高。这是因为,像素的数量减小了,其中已经输入到其中的数据与要输入到其中的数据进行比较以发现它们是否相同。因为,数量较小,因此数据容易变得相同。因此,容易降低功耗。
(实施例模式1)
在本实施例模式中,在将本发明应用于时间灰度法的情况下详细解释显示器件及其操作。
在附图1中的显示器件包括信号线驱动器电路101、扫描线驱动器电路102和像素部分103。此外,多个像素104在像素部分103中相对于沿列方向从信号线驱动器电路101延伸的信号线S1至Sn和沿行方向从扫描线驱动器电路102延伸的扫描线G1至Gm以矩阵方式排列。此外,扫描线驱动器电路102包括输出控制电路105。
信号比如时钟信号(G_CLK)、反相时钟信号(G_CLKB)、起始脉冲信号(G_SP)和输出控制信号(G_ENABLE)都被输入到扫描线驱动器电路102。
时钟信号(G_CLK)是以规则的间隔在H(高)和L(低)之间交替的信号,反相时钟信号(G_CLKB)是具有与时钟信号(G_CLK)的反相极性的信号。根据这些信号,使扫描线驱动器电路102同步并控制处理执行的定时(时序)。因此,在起始脉冲信号(G_SP)输入到扫描线驱动器电路102中时,根据时钟信号(G_CLK)和反相时钟信号(G_CLKB)在连接到像素行的每个扫描线G1至Gm中产生选择每个像素行的扫描信号。换句话说,扫描信号是通过连接到扫描线驱动器电路102的扫描线顺序地逐一地选择像素行的信号。
信号比如时钟信号(G_CLK)、反相时钟信号(G_CLKB)、起始脉冲信号(G_SP)和视频信号(Video Data)输入到信号线驱动器电路101。
时钟信号(S_CLK)是以规则的间隔在H(高)和L(低)之间交替的信号,反相时钟信号(S_CLKB)是具有与时钟信号(S_CLK)的反相极性的信号。根据这些信号,使信号线驱动器电路101同步并控制处理执行的定时。因此,在起始脉冲信号(S_SP)输入到信号线驱动器电路101中时,根据时钟信号(S_CLK)和反相时钟信号(S_CLKB)产生对应于像素的列的采样脉冲。换句话说,采样脉冲是在视频信号输入到信号线驱动器电路101中时控制该定时以将要写入到该像素的视频信号转换为一列像素的数据的信号。因此,根据这个采样脉冲,将作为串行数据输入到信号线驱动器电路101中的视频信号(Video Data)转换为并行数据。注意,在行顺序显示器件的情况下,视频信号的这个并行数据存储在信号线驱动器电路101中并同时输入到每个信号线S1至Sn中。此外,在点顺序显示器件的情况下,视频信号的串行数据被转换为视频信号的并行数据,并根据采样脉冲的定时输入到每个信号线S1至Sn。这样,信号线驱动器电路101将对应于每列像素的视频信号输入到每个信号线S1至Sn中。
因此,通常在通过扫描线驱动器电路102产生的扫描信号的时间内选择将有信号被写入的像素行。然后,从信号线驱动器电路101输入到信号线S1至Sn的视频信号被写入到所选择像素行的每列像素104中。每个像素104将写入到其中的视频信号的数据存储一定的期间。
顺序地选择像素行,并在对应于每个像素104的视频信号被写入到所有的像素104中时完成对该像素的信号写入。注意,每个像素104可以通过将写入到其中的信号的数据保持一定的期间可以维持发光或不发光状态。
通过写入到每个像素104的视频信号的数据控制每个像素104发光和不发光,以根据发光时间的长度表达灰度。注意,完全显示一个显示区(一帧)的图像的期间被称为一个帧期间,本实施例模式的显示器件在一个帧期间中包括多个子帧期间。在一个帧期间中的子帧期间的长度可以大致彼此相等或者可以不等。换句话说,根据一个子帧期间的每个子帧期间控制每个像素104发光和不发光,以表达每个像素104的总发光时间不同的灰度。
如上文所述,通过连接到扫描线驱动器电路102的扫描线G1至Gm正常地选择连接到相应的扫描线的所有的像素行。然而,在要写入到某一像素的信号与已经写入到该像素的信号相同时,本发明的显示器件不选择连接到该扫描线的像素。换句话说,在一帧期间中的某一子帧期间中,在将被执行对像素的信号写入的像素行的信号的数据与已经写入到其中的单个像素行的信号的数据相同时,信号不输入到该像素行。即使不输入信号,仍然没有问题,因为该信号与已经写入的信号相同。
然后,输出控制信号(G_ENABLE)被输入到扫描线驱动器电路102,该信号显示了在一个帧期间某一子帧期间中将被执行对像素的信号写入的单个像素行的信号的数据是否与已经写入到该像素行的单个行的信号的数据匹配。在显示匹配的输出控制信号(G_ENABLE)输入到扫描线驱动器电路102中时,防止信号输入到像素行中。因此,防止扫描线驱动器电路102将选择像素行的信号输入到与该像素行相连接的扫描线。换句话说,将不选择像素行的L信号输入到像素行的扫描线,或者将该像素行的扫描线置于浮动状态。结果,信号不输入到连接该扫描线的像素。
此外,在一个帧期间中的子帧期间中在将被执行对像素的信号写入的单个像素行的信号的数据与已经写入到该像素行的信号的数据相同时,优选视频信号(Video Data)不输入到信号线驱动器电路。这可以进一步降低功耗。这是因为,视频信号作为串行数据通过视频信号线输入到信号线驱动器电路101中,因此高频信号输入到视频信号线中。因此,功耗变高。因此,通过减少这个视频信号的输入可以进一步降低功耗。注意,视频信号等通常通过FPC等被输送给信号线驱动器电路。在此,本发明的显示器件的显示板的结构的实例在附图72中示出。信号线驱动器电路7201、扫描线驱动器电路7202和像素部分7203都形成在衬底7200上,像素7204相对于扫描线和信号线在像素部分7203中以矩阵方式排列。此外,FPC 7205连接到显示板。换句话说,从FPC 7205中,时钟信号(G_CLK)、反相时钟信号(G_CLKB)、起始脉冲信号(G_SP)等输入到显示板的扫描线驱动器电路7202中,时钟信号(S_CLK)、反相时钟信号(S_CLKB)、起始脉冲信号(S_SP)、视频信号(Video Data)等输入到信号线驱动器电路7201中。换句话说,通过防止没有信号写入的像素行的视频信号的数据从FPC 7205输入到信号线驱动器电路7201,可以降低功耗。
在此,可适用于本实施例模式中的显示器件的扫描线驱动器电路102的扫描线驱动器电路的实例在附图6A中示出。
首先,在附图6A中所示的扫描线驱动器电路包括脉冲输出电路601、输出控制电路602和缓冲电路603。时钟信号(G_CLK)、反相时钟信号(G_CLKB)、起始脉冲信号(G_SP)等输入到脉冲输出电路601。然后,扫描信号(SC.1至SC.m)根据这些信号的定时输入到输出控制电路602中。
在此,将输出控制信号(G_ENABLE)输入到输出控制电路602中。然后,输出控制信号(G_ENABLE)执行控制以便停止选择将要停止信号写入的像素行。从输出控制电路602输出的扫描信号(SC.1至SC.m)通过缓冲电路603被转换为具有高电流输送能力的像素选择信号(G.1至G.m)并将其输入到扫描线G1至Gm。
随后,附图6A的更详细的结构实例在附图6B中示出。此外,使用附图33的定时图解释这个扫描线驱动器电路的操作。
脉冲输出电路611包括多级触发电路(FF)614和AND门615,AND门615的两个输入端子分别连接到相邻的触发电路(FF)614的输出端子。换句话说,在每级中提供相对于AND门615的一个冗余的触发电路(FF)614,并将来自相邻触发电路(FF)614的输出输入到与扫描线G1至Gm相关地提供的每级的AND门615。
时钟信号(G_CLK)和反相时钟信号(G_CLKB)输入到每个触发电路(FF)614,起始脉冲信号(G_SP)输入到第一级的触发电路614。在附图33中脉冲3301是起始脉冲信号。在输入到下一级的触发电路614中时,使脉冲3301延迟时钟信号的一个脉冲。因此,将被输入第一级的冗余的触发电路614和下一级的触发电路614的输出的第一级的AND门615的输出被延迟时钟脉冲的一个脉冲比如脉冲3302。脉冲3302作为扫描信号SC.1输入到对应于第一级的输出控制电路612的AND门615的一个输入端子。类似地,第i行的AND门615的输出和第m行的AND门615的输出分别作为扫描信号SC.i和SC.m(比如脉冲3303和3304)输入到输出控制电路612的每级的AND门615的相应一个输入端子。
此外,输出控制信号(G_ENABLE)输入到输出控制电路612中每级的AND门616的其它输入端子中。根据输出控制信号控制在扫描信号SC.1至SC.m输入到相应级的AND门616时是否选择像素。换句话说,在输入到AND门616的扫描信号SC.1至SC.m的时间内选择像素的情况下,通过每一级缓冲电路613的缓冲电路617将扫描信号SC.1至SC.m转换为具有高电流输送能力的像素选择信号G.1至G.m。然后,将像素选择信号G.1至G.m输入到相应的扫描线G1至Gm。
另一方面,在不输出用于输入到AND门616的扫描信号SC.1至SC.m的情况下,在第i行的扫描信号SC.i被输出的同时将脉冲3308输入到输出控制信号(G_ENABLE),并不输出用于选择第i行像素的像素选择信号G.i的脉冲,如附图33所示。注意,脉冲3308是L电平信号,并且是在一个帧期间的某一子帧期间中有信号写入到其像素的第i行像素的信号的数据与已经写入到第i行中像素的信号的数据相同的情况下被输入的信号。因此,像素选择信号G.i的脉冲不被输入至与第i行中的像素相连的扫描线,而且不选择在第i行中的像素。
注意,适合于本实施例模式的扫描线驱动器电路102的结构不限于在附图6A和6B中的结构。它可以是这样的结构:其中在未选择连接至某一扫描线的像素时将该扫描线置于浮动状态。
注意,在将选择像素的信号输入到扫描线时,以连接到扫描线的晶体管的栅极电容或扫描线的配线交叉电容为代表的负载电容以电荷进行充电和放电。因此,如在本实施例模式中描述的显示器件一样,在与扫描线相连的将被写入到像素行的信号的数据与已经写入到该像素行的信号的数据相同时,防止用于选择像素行的信号输入到与该像素行相连接的扫描线。因此,可以减少实施充电和放电的次数,因此可以降低功耗。
在本发明的显示器件中,优选信号线驱动器电路101也包括输出控制电路。此外,用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的信号的数据与已经写入到该像素行的信号的数据相同的情况下,优选也防止信号线驱动器电路101的输出控制电路输出视频信号。在这时信号线驱动器电路101的输出可以是将像素置于发光状态的信号或者是将像素置于不发光状态的信号。也可以输入与之前的一行信号相同的信号。由于在相同信号的情况下不执行充电和放电,因此不消耗功率。可以将消耗尽可能少的功率的信号输入到信号线中。此外,可以将信号线S1至Sn置于浮动状态。这是因为信号未被输入到像素中,因此信号线的电位可以是任何值。因此,具有最低功耗的这种状态比较优选。
因此,通过将像素行的信号线置于浮动状态可以进一步极大地降低功耗。这是因为,与连接到信号线的像素相同数量的信号线其配线交叉电容的充电和放电可以被省去。注意,可以直接输出正好在之前输入到该信号线的信号而不置于浮动状态。由于已经完成了配线交叉电容的充电和放电,因此信号线不消耗很大的功率。
注意,本发明的显示器件可以利用如下的两种方法:其中视频信号从信号线驱动器电路被输入到每列信号线并将信号逐一地写入到每个像素的点序方法,或者其中将信号同时写入到所选择像素行中的所有像素的行序方法。
注意,在执行部分显示的情况下也可以使用在本实施例模式中解释的驱动方法。附图76A显示了在整个显示屏上执行显示的情况,附图76B显示了在上部部分执行显示而在下部部分不执行显示的情况,附图76C显示了在上部部分和下部部分中都不执行显示但在中部部分执行显示的情况。一旦用于不显示的信号被写入到非显示区中的像素,如果在将信号重复地写入到显示区中的像素的情况下不选择非显示区中的像素,则可以降低功耗。注意,作为刷新操作,在将信号写入到显示区中的像素多次之后,不显示的信号可以被写入到非显示区中的像素中。
(实施例模式2)
在本实施例模式中,解释本发明的行顺序显示器件及其操作。
附图3所示为行顺序显示器件的示意图。信号线驱动器电路301对应于附图1中的显示器件的信号线驱动器电路101。其它共同的部件通过与附图1中附图标记相同的附图标记表示,因此省去对它们的解释。
信号线驱动器电路301包括脉冲输出电路302、第一锁存电路303、第二锁存电路304和输出控制电路305。
时钟信号(S_CLK)、反相时钟信号(S_CLKB)、起始脉冲信号(S_SP)等都被输入到脉冲输出电路302。然后,根据这些信号的定时输出采样脉冲。
从脉冲输出电路302输出的采样脉冲被输入到第一锁存电路303。视频信号(Video Data)被输入到第一锁存电路303,并根据用于输入采样脉冲的定时将视频信号的数据保持在第一锁存电路303的每级中。
在视频信号的数据保持完成到第一锁存电路303中的最后一级时,在水平回扫期间中将锁存脉冲信号(Latch Pulse)输入到第二锁存电路304中,在第一锁存电路303中保持的视频信号的数据同时被传递至第二锁存电路304。此后,在第二锁存电路304中保持的用于单个像素行的视频信号的数据同时被输出至输出控制电路305。
输出控制信号(S_ENABLE)被输入到输出控制电路305。然后,根据输出控制信号的电平确定输出控制电路305是否输出视频信号。换句话说,确定视频信号是否被输入给信号线S1至Sn。注意,即使本实施例模式的显示器件在信号线驱动器电路中不包括输出控制电路305,它仍然可以降低功耗。然而,在显示器件包括输出控制电路305时可以进一步降低功耗。在输出控制电路305不输出视频信号的情况下,可以将信号线S1至Sn置于浮动状态,可以将固定的电位输出至信号线S1至Sn,或者与被输入到在先行中的像素的信号相同的信号可以被保持继续输出。换句话说,可以输出用于降低功耗的这种电位。为了降低功耗,优选不通过电荷进行充电和放电。由于在改变电位时才执行通过电荷的充电和放电,因此优选不改变电位。
在此,附图18A显示了可适合于在本实施例模式中的行顺序显示器件的信号线驱动器电路301的信号线驱动器电路的实例。
在附图18A中所示的信号线驱动器电路包括脉冲输出电路801、第一锁存电路802、第二锁存电路803和输出控制电路804。时钟信号(S_CLK)、反相时钟信号(S_CLKB)和起始脉冲信号(S_SP)都被输入到脉冲输出电路801中。根据这些信号顺序地输出采样脉冲。
从脉冲输出电路801中输出的采样脉冲被输入到第一锁存电路802中,视频信号(Video Data)根据该信号的定时被保持在第一锁存电路802中。
在视频信号的数据保持完成到第一锁存电路802中的最后一级时,在水平回扫期间中将锁存脉冲(Latch Pulse)输入到第二锁存电路803中,在第一锁存电路802中保持的视频信号同时被传递至第二锁存电路803。
传递至第二锁存电路803的视频信号被输入到输出控制电路804。此外,输出控制信号(S_ENABLE)被输入到输出控制电路804,这个信号控制视频信号是否被输出到信号线S1至Sn。
注意,在输出控制电路804不输出视频信号时,可以将信号线S1至Sn置于浮动状态或者可以设定固定的电位。作为固定的电位,可以设定用于降低功耗的这种电位。
注意,用于单个像素行并且将在一个帧期间的子帧期间中被写入到其中像素的视频信号的数据与最后子帧期间中用于单个行的视频信号的数据相同时,输出控制信号(S_ENABLE)处于L电平,而在该单个行的数据的任何一部分不相同时输出控制信号处于H电平。
换句话说,在输出控制信号(S_ENABLE)处于L电平时不从输出控制电路804输出视频信号,而在输出控制信号(S_ENABLE)处于H电平时从输出控制电路804输出视频信号。
附图8B示出了信号线驱动器电路的更详细的结构。此外,使用
附图34的定时图解释信号线驱动器电路的操作。
使用多级触发电路(FF)815等形成脉冲输出电路811,时钟信号(S_CLK)、反相时钟信号(S_CLKB)和起始脉冲信号(S_SP)都输入到其中。
注意,在附图34中的TGi-1、TGi、TGi+1和TGi+2分别表示在某一子帧期间中输入到第(i-1)行、第i行、第(i+1)行和第(i+2)行中的像素的视频信号被锁存在信号线驱动器电路的第一锁存电路812中的期间。换句话说,这些期间对应于一个栅极选择期间。然后,视频信号的数据3404、视频信号的数据3405和视频信号的数据3406分别在TGi-1、TGi和TGi+1中被输入到第一锁存电路812。
首先,解释TGi-1的操作。时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到每个触发电路(FF)815,起始脉冲信号(S_SP)被输入到第一级的触发电路815。在附图34中,脉冲3401对应于TGi-1的起始脉冲信号。
在输入到下一级的触发电路815中时,使脉冲3401延迟时钟信号的一个脉冲。这个脉冲3402作为采样脉冲Samp.1被输入到对应于在第一锁存电路812中的第一列的像素的LAT1。类似地,第n级的触发电路815的输出作为采样脉冲Samp.n输入到与第一锁存电路812中的第n列的像素相对应的LAT1。
在TGi-1期间,视频信号的数据3404被输入第一锁存电路812中,并根据用于输入采样脉冲的定时将视频信号保持在对应于每列的像素的每一级LAT1。注意,输入采样脉冲的定时意味着采样脉冲从H电平下落到L电平的定时。这时,输入到第一锁存电路812中的视频信号保持在第一锁存电路812的每级中。
在完成视频信号保持直到第一锁存电路812中的最后级时,在水平回扫期间中将锁存脉冲(Latch Pulse)3407输入到第二锁存电路813中,在第一锁存电路812中保持的视频信号同时被传递至第二锁存电路813.此后,在第二锁存电路813中保持的用于单个像素行的视频信号同时被输入给输出控制电路814。
注意,输出控制信号(S_ENABLE)被输入到输出控制电路814,通过输出控制信号的电平控制视频信号是否被输出到信号线S1至Sn。
注意,用于单个像素行并且将在一个帧期间中的子帧期间中被写入到其中像素的视频信号的数据与最后子帧期间中用于单个行的视频信号的数据相同时,输出控制信号(S_ENABLE)处于L电平,而在该单个行的数据的任何一部分不相同时输出控制信号处于H电平。
换句话说,在输出控制信号(S_ENABLE)处于L电平时不从输出控制电路814输出视频信号,因为在输出控制电路814的每级中提供的模拟开关被截断,而在输出控制信号(S_ENABLE)处于H电平时从输出控制电路814输出视频信号,因为在每级中提供的模拟开关被接通。
随后,操作进行到TGi。由于输出控制信号(S_ENABLE)处于H电平,因此在第二锁存电路813中保持的视频信号的数据3404通过输出控制电路814被输出到信号线S1至Sn。然后,起始脉冲信号(S_SP)被再次输入到第一级的触发电路815。脉冲3408是TGi的起始脉冲信号。此后,再次输出采样脉冲。根据采样脉冲的定时,视频信号的数据3405被保持在第一锁存电路812的每级中。在输入锁存脉冲3409时,将视频信号的数据3405同时传递至第二锁存电路813。单个像素行的视频信号的数据3405同时被输入到输出控制电路814中。
随后,操作进行到TGi+1。由于输出控制信号(S_ENABLE)处于L电平,因此在第二锁存电路813中保持的视频信号的数据3405不从输出控制电路814中输出。换句话说,将信号线S1至Sn置于浮动状态。然后,起始脉冲信号(S_SP)被再次输入到第一级的触发电路815中。脉冲3410是TGi+1的起始脉冲信号。此后,再次输出采样脉冲。根据采样脉冲的定时,视频信号的数据3406被保持在第一锁存电路812的每级中。在输入锁存脉冲3412时,视频信号的数据3406同时被传递至第二锁存电路813。单个像素行的视频信号的数据3406同时被输入给输出控制电路814。
随后,操作进行到TGi+2.由于输出控制信号(S_ENABLE)处于H电平,因此在第二锁存电路813中保持的视频信号3406通过输出控制电路814被输出到信号线S1至Sn。然后,起始脉冲信号(S_SP)被再次输入到第一级的触发电路815。脉冲3413是TGi+2的起始脉冲信号。
在写入期间中,重复上述的操作以处理子帧的视频信号。此外,通过对子帧的重复处理可以显示一帧的图像。
注意,在对第i行像素的信号写入期间中(换句话说,在TGi+1中)将信号线S1至Sn置于浮动状态,因为要写到第i行中的像素的视频信号的数据与已经写入到第i行中的像素的数据相同。因此,可以省去对该信号线的充电和放电,因此可以降低功耗。
在其中停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。换句话说,在如附图68所示的TGi中不输入起始脉冲信号(S_SP)的脉冲。由于相应地不从脉冲输出电路811输出采样脉冲,因此视频信号的数据3405不被保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。因此,可以进一步降低功耗。因为其它的信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以停止视频信号到信号线驱动器电路的输入。换句话说,在TGi期间可以防止视频信号(Video Data)被输入到信号线驱动器电路中,如附图69所示。这是因为,在TGi期间保持的视频信号不输出至信号线S1至Sn,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去通过电荷对视频线的充电和放电,因此可以降低功耗。在TGi期间,可以对视频线输入用于降低功耗的这种电位。可替换地,可以将视频信号置于浮动状态。由于其它的信号类似于附图34中的信号,因此省去对它们的解释。注意,在从外部将信号输入到其中的连接端子和信号线驱动器电路都形成有插入在其间的像素部分时这种情况是特别有效的。这种结构在附图80中示出。在附图80中,信号线驱动器电路8001、扫描线驱动器电路8002、像素部分8003和连接端子部分8005都提供在衬底8000上。在像素部分8003上,相反电极8004被形成为覆盖像素部分8003。相反电极8004通过接触孔8008连接到比从连接端子8007伸出的多个连接端子8007的焊盘更宽的配线,在连接端子部分中形成的相反电极的低电源端子被输入到连接端子8007中。被输入视频信号的连接端子8006通过视频线8009连接到信号线驱动器电路8001。在使用这种结构的情况下,电源线至相反电极8004的电阻(比如连接端子8007和FPC端子的接触电阻或者在相反电极8004和连接端子8007之间的配线电阻)都可以被减小。因此,在电源线中的电压降可以被降低,并且相反电极的电位可以被设定为正常。即使引线变得象视频线8009那样长,仍然可以减少对视频信号8009的充电和放电。这样可以降低功耗。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以停止输入时钟信号(S_CLK)、反相时钟信号(S_CLKB)等。换句话说,如附图70中所示,在TGi期间可以防止时钟信号(S_CLK)或者反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个处于H电平,另一处于L电平)之间被反相的固定的电位。这是因为,在输入固定的电位的情况下不通过电荷进行充电和放电,因此可以降低功耗。因为其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以停止输入自锁存脉冲。换句话说,在如附图104所示的TGi中,可以防止锁存脉冲(Latch Pulse)被输入到信号线驱动器电路中。在这种情况下由于信号不从第一锁存电路812传递至第二锁存电路813,则可以省去以电荷进行充电和放电。这样可以降低功耗。因为其它的信号类似于在附图34的信号,因此省去了对它们的描述。
在用于将被停止信号写入的像素行的视频信号被从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,可以停止对信号线驱动器电路输入视频信号。换句话说,在TGi期间不输入起始脉冲信号(S_SP)的脉冲,如附图82所示。由于相应地从脉冲输出电路811中不输出采样脉冲,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。此外,视频信号(VideoData)不输入到信号线驱动器电路中。这是因为在TGi期间所保持的视频信号不输出到信号线S1至Sn,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,可以停止输入时钟信号(S_CLK)、反相时钟信号(S_CLKB)等。换句话说,如附图83所示,在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于相应地从脉冲输出电路811中不输出采样脉冲,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。这样可以降低功耗。此外,时钟信号(S_CLK)和反相时钟信号(S_CLKB)不输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。换句话说,如附图84所示,在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于相应地从脉冲输出电路811中不输出采样脉冲,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。此外,锁存脉冲(Latch Pulse)不输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。因此,可以进一步降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以停止对信号线驱动器电路输入视频信号。此外,可以停止输入时钟信号(S_CLK)、反相时钟信号(S_CLKB)等。换句话说,如附图85所示,在TGi期间可以防止输入视频信号(VideoData)输入到信号线驱动器电路。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间可以将用于降低功耗的这种电位输入到视频线。此外,在TGi期间时钟信号(S_CLK)和反相时钟信号(S_CLKB)不输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个在H电平,另一个在L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以停止对信号线驱动器电路输入视频信号。此外,可以停止锁存脉冲的输入。换句话说,如附图86所示,在TGi期间可以防止视频信号(Video Data)被输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。此外,在TGi期间锁存脉冲(Latch Pulse)不输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以停止输入时钟信号(S_CLK)、反相时钟信号(S_CLKB)等。此外,可以停止锁存脉冲的输入。换句话说,如附图87所示,在TGi期间可以防止时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电。此外,在TGi期间可以防止锁存脉冲(Latch Pulse)被输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,可以停止对信号线驱动器电路输入视频信号。此外,可以停止输入时钟信号(S_CLK)、反相时钟信号(S_CLKB)等。换句话说,如附图88所示,在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。此外,视频信号(Video Data)不输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。这样可以降低功耗。此外,在TGi期间可以防止时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,可以防止时钟信号(S_CLK)、反相时钟信号(S_CLKB)被输入。此外,可以停止锁存脉冲的输入。换句话说,如附图89所示,在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。这样可以降低功耗。此外,时钟信号(S_CLK)和反相时钟信号(S_CLKB)不被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电,所以可以降低功耗。此外,在TGi期间可以防止锁存脉冲(Latch Pulse)被输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以停止将视频信号输入到信号线驱动器电路。此外,可以停止输入时钟信号(S_CLK)、反相时钟信号(S_CLKB)等。此外,可以停止锁存脉冲的输入。换句话说,如附图90所示,在TGi期间可以防止视频信号(Video Data)被输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。此外,在TGi期间时钟信号(S_CLK)和反相时钟信号(S_CLKB)不被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电。这样可以降低功耗。此外,在TGi期间可以防止锁存脉冲(LatchPulse)被输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,可以停止将视频信号输入到信号线驱动器电路。此外,可以停止输入时钟信号(S_CLK)、反相时钟信号(S_CLKB)等。此外,可以停止锁存脉冲的输入。换句话说,如附图91所示,在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。此外,视频信号(Video Data)不输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。这样可以降低功耗。此外,在TGi期间可以防止时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电,所以可以降低功耗。此外,在TGi期间可以防止锁存脉冲(Latch Pulse)被输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
注意,可适用于本发明显示器件的信号线驱动器电路并不限于这些。换句话说,用于单个像素行之像素的并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与已经写入到该像素行的信号的数据相同的情况下,在未选择该像素行时不将信号写入到该像素行。因此,可以使用这样的结构,其中可以将被输入到在先行中的像素的信号保持继续输入到该信号线或者将用于降低功耗的这种电位保持继续输入到该信号线。
因此,不必提供输出控制电路814。然而,由于通过输出被输入到在先行中的像素的信号可以进一步降低功耗,因此理想的是在第一锁存电路812中锁存用于将被停止信号写入的像素行的视频信号的期间中停止锁存脉冲的输入或者防止用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲的输入。
换句话说,在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,停止锁存脉冲的输入。换句话说,如附图92所示,在TGi期间可以防止锁存脉冲(Latch Pulse)被输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于在TGi期间不输入锁存脉冲,因此视频信号的数据3405不从第一锁存电路812传递至第二锁存电路813中。因此,将视频信号的数据3404继续保持在第二锁存电路813中。然后,在TGi+1期间该信号也被输出到信号线S1至Sn。相应地由于不需要再次执行信号线S1至Sn的充电和放电,因此可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,停止锁存脉冲的输入。此外,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。换句话说,如附图93所示,在TGi期间可以防止将锁存脉冲(Latch Pulse)输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于在TGi期间不输入锁存脉冲,因此视频信号的数据3405不从第一锁存电路812传递至第二锁存电路813中。因此,将视频信号的数据3404继续保持在第二锁存电路813中。然后,在TGi+1期间该信号也被输出到信号线S1至Sn。相应地由于不需要再次执行信号线S1至Sn的充电和放电,因此可以降低功耗。由于在TGi期间信号不从第一锁存电路812传递到第二锁存电路813,因此在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
换句话说,在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,停止锁存脉冲的输入。此外,可以停止对信号线驱动器电路输入视频信号。换句话说,如附图94所示,在TGi期间不将锁存脉冲(Latch Pulse)输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于在TGi期间不输入锁存脉冲,因此视频信号的数据3405不从第一锁存电路812传递至第二锁存电路813中。因此,将视频信号的数据3404继续保持在第二锁存电路813中。然后,在TGi+1期间该信号也被输出到信号线S1至Sn。相应地由于不需要再次执行信号线S1至Sn的充电和放电,因此可以降低功耗。在TGi期间,可以防止视频信号(VideoData)被输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
换句话说,在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,停止锁存脉冲的输入。此外,停止时钟信号(S_CLK)、反相时钟信号(S_CLKB)等的输入。换句话说,如附图95所示,在TGi期间防止锁存脉冲(Latch Pulse)输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于在TGi期间不输入锁存脉冲,因此视频信号的数据3405不从第一锁存电路812传递至第二锁存电路813中。因此,将视频信号的数据3404继续保持在第二锁存电路813中。然后,在TGi+1期间该信号也被输出到信号线S1至Sn。相应地由于不需要再次执行信号线S1至Sn的充电和放电,因此可以降低功耗。在TGi期间,可以防止时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电,所以可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,停止锁存脉冲的输入。此外,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,停止对信号线驱动器电路输入视频信号。换句话说,如附图96所示,在TGi期间可以防止锁存脉冲(Latch Pulse)输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于在TGi期间不输入锁存脉冲,因此视频信号的数据3405不从第一锁存电路812传递至第二锁存电路813中。因此,将视频信号的数据3404继续保持在第二锁存电路813中。然后,在TGi+1期间该信号也被输出到信号线S1至Sn。相应地由于不需要再次执行信号线S1至Sn的充电和放电,因此可以降低功耗。在TGi期间信号不从第一锁存电路812传递到第二锁存电路813,因此在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。在TGi期间可以防止视频信号(Video Data)被输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,停止锁存脉冲的输入。此外,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,停止时钟信号(S_CLK)、时钟信号(S_CLK)等的输入。换句话说,如附图97所示,在TGi期间可以防止锁存脉冲(Latch Pulse)输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于在TGi期间不输入锁存脉冲,因此视频信号的数据3405不从第一锁存电路812传递至第二锁存电路813中。因此,将视频信号的数据3404继续保持在第二锁存电路813中。然后,在TGi+1期间该信号也被输出到信号线S1至Sn。相应地由于不需要再次执行信号线S1至Sn的充电和放电,因此可以降低功耗。由于在TGi期间信号不从第一锁存电路812传递到第二锁存电路813,因此在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。在TGi期间,可以防止时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电,所以可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
换句话说,在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,停止锁存脉冲的输入。此外,可以停止对信号线驱动器电路输入视频信号。此外,停止时钟信号(S_CLK)、时钟信号(S_CLK)等的输入。换句话说,如附图98所示,在TGi期间不将锁存脉冲(Latch Pulse)输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于在TGi期间不输入锁存脉冲,因此视频信号的数据3405不从第一锁存电路812传递至第二锁存电路813中。因此,将视频信号的数据3404继续保持在第二锁存电路813中。然后,在TGi+1期间该信号也被输出到信号线S1至Sn。相应地由于不需要再次执行信号线S1至Sn的充电和放电,因此可以降低功耗。在TGi期间可以防止视频信号(Video Data)被输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。在TGi期间,可以防止时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电,所以可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,停止锁存脉冲的输入。此外,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,可以停止对信号线驱动器电路输入视频信号。此外,停止时钟信号(S_CLK)、时钟信号(S_CLK)等的输入。换句话说,如附图99所示,在TGi期间可以防止锁存脉冲(Latch Pulse)输入到信号线驱动器电路中。由于在这种情况下信号不从第一锁存电路812传递至第二锁存电路813中,因此可以省去以电荷进行充电和放电。这样可以降低功耗。由于在TGi期间不输入锁存脉冲,因此视频信号的数据3405不从第一锁存电路812传递至第二锁存电路813中。因此,将视频信号的数据3404继续保持在第二锁存电路813中。然后,在TGi+1期间该信号也被输出到信号线S1至Sn。相应地由于不需要再次执行信号线S1至Sn的充电和放电,因此可以降低功耗。由于在TGi期间信号不从第一锁存电路812传递到第二锁存电路813,因此在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。在TGi期间,可以防止视频信号(Video Data)被输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。在TGi期间,可以防止时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电,所以可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。换句话说,如附图100所示,在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。由于传递到第二锁存电路813的信号的数据与最初保持在第二锁存电路813中的数据相同,因此在输入锁存脉冲3409时几乎不执行第二锁存电路813的充电和放电。此外,由于在TGi+1期间输出到信号线S1至Sn中的信号的数据是在TGi期间输出到信号线S1至Sn中的视频信号的数据3404,因此几乎不执行以电荷对信号线S1至Sn的充电和放电。这样可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,停止对信号线驱动器电路输入视频信号。换句话说,如附图101所示,在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。由于传递到第二锁存电路813的信号的数据与最初保持在第二锁存电路813中的数据相同,因此在输入锁存脉冲3409时几乎不执行第二锁存电路813的充电和放电。此外,由于在TGi+1期间输出到信号线S1至Sn中的信号的数据是输出到信号线S1至Sn中的视频信号的数据3404,因此几乎不执行以电荷对信号线S1至Sn的充电和放电。这样可以降低功耗。在TGi期间,可以防止视频信号(Video Data)被输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,停止时钟信号(S_CLK)、反相时钟信号(S_CLKB)等的输入。换句话说,如附图102所示,在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。由于传递到第二锁存电路813的信号的数据与最初保持在第二锁存电路813中的数据相同,因此在输入锁存脉冲3409时几乎不执行第二锁存电路813的充电和放电。此外,由于在TGi+1期间输出到信号线S1至Sn中的信号的数据是输出到信号线S1至Sn中的视频信号的数据3404,因此几乎不执行信号线S1至Sn的充电和放电。这样可以降低功耗。在TGi期间,可以防止时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电,所以可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
在用于将被停止信号写入的像素行的视频信号从串行转换为并行的期间中,可以防止输入用于触发开始保持信号数据的起始脉冲信号(S_SP)的脉冲。此外,停止对信号线驱动器电路输入视频信号。此外,停止时钟信号(S_CLK)、反相时钟信号(S_CLKB)等的输入。换句话说,如附图103示,在TGi期间不输入起始脉冲信号(S_SP)的脉冲。由于采样脉冲相应地不从脉冲输出电路811输出,因此视频信号的数据3405不保持在第一锁存电路812中。这样可以省去以电荷对第一锁存电路812进行充电和放电。由于传递到第二锁存电路813的信号的数据与最初保持在第二锁存电路813中的数据相同,因此在输入锁存脉冲3409时几乎不执行第二锁存电路813的充电和放电。此外,由于在TGi+1期间输出到信号线S1至Sn中的信号的数据是输出到信号线S1至Sn中的视频信号的数据3404,因此几乎不执行以电荷对信号线S1至Sn的充电和放电。这样可以降低功耗。在TGi期间,可以防止视频信号(Video Data)被输入到信号线驱动器电路中。这是因为,在TGi期间保持的视频信号不输出到信号线S1至Sn中,因此最初不需要输入视频信号。由于通过停止视频信号的输入可以省去以电荷对视频线进行充电和放电,因此可以降低功耗。在TGi期间,可以将用于降低功耗的这种电位输入到视频线中。在TGi期间,可以防止时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到信号线驱动器电路中。例如,可以输入在时钟信号(S_CLK)和反相时钟信号(S_CLKB)(一个是H电平,另一个是L电平)之间反相的固定电位。这是因为,在输入固定电位的情况下不通过电荷进行充电和放电,所以可以降低功耗。由于其它信号类似于附图34中的信号,因此省去对它们的解释。
(实施例模式3)
随后,附图4所示为点顺序显示器件的示意图。信号线驱动器电路401对应于附图1中的显示器件的信号线驱动器电路101。其它相同的部件通过与在附图1中附图标记相同的附图标记表示,因此省去对它们的解释。
信号线驱动器电路401包括脉冲输出电路402、开关组403和输出控制电路404。
时钟信号(S_CLK)、反相时钟信号(S_CLKB)、起始脉冲信号(S_SP)等都被输入到脉冲输出电路402。然后,根据这些信号的定时输出采样脉冲。
从脉冲输出电路402输出的采样脉冲被输入到开关组403中。视频信号(Video Data)被输入到在开关组403中的各开关的相应的一个端子中,相应的其它端子通过输出控制电路404连接到信号线S1至Sn中的相应的一个中。在开关组403中,相应级的开关根据输入采样脉冲的定时顺序地接通。
输出控制信号(S_ENABLE)被输入到输出控制电路404中。然后,根据输出控制信号的电平确定输出控制电路404是否输出视频信号。在未将视频信号从输出控制电路404输出到信号线S1至Sn的情况下,可以将信号线S1至Sn置于浮动状态,预定的电位可以被输出到信号线S1至Sn,或者可以输入与被输入到在先行中像素的信号相同的信号。换句话说,可以设定降低功耗的电位。为了降低功耗,优选不执行以电荷对信号线进行的充电和放电。因为在改变电位时执行以电荷进行充电和放电,因此优选不改变电位。
注意,用于单个像素行并且将在一个帧期间的子帧期间中被写入到其中像素的视频信号的数据与已经写入到该像素行的视频信号的数据相同时,输出控制信号是不输出视频信号的处于L电平的信号,而在该像素行的数据的任何一部分不相同时输出控制信号是输出视频信号的处于H电平的信号。
可替换地,可以利用其中不提供输出控制电路404的结构。在这种情况下,用于单个像素行并且将在一个帧期间的子帧期间中被写入到其中像素的视频信号的数据与已经写入到该像素行的视频信号的数据相同的情况下,防止被输入以输出顺序地选择采样开关的信号的起始脉冲信号(S_SP)被输入到开关组403中。然后,采样脉冲不从脉冲输出电路402输出。因此,开关组403不被接通并且在所有级中都处于切断状态。因此,可以将信号线S1至Sn置于浮动状态。这样,可以省去用于接通开关组403中每级开关所需的充电和放电,因此可以降低功耗。此外,这时,优选防止用于该像素行的视频信号的数据被输入到开关组403中,因为这样可以降低功耗。
在此,附图9A显示了可适用于在本实施例模式中点顺序显示器件的信号线驱动器电路401的信号线驱动器电路的实例。
在附图9A中所示的信号线驱动器电路包括脉冲输出电路901、开关组902和输出控制电路903。时钟信号(S_CLK)、反相时钟信号(S_CLKB)和起始脉冲信号(S_SP)被输入到脉冲输出电路901。根据这些信号顺序地输出采样脉冲。
从脉冲输出电路901输出的采样脉冲输入到开关组902,视频信号(Video Data)根据该信号的定时输入到输出控制电路903。
此外,输出控制信号(S_ENABLE)被输入到输出控制电路903,这个信号控制视频信号是否被输出到信号线S1至Sn。
注意,在输出控制电路903不输出视频信号时,可以将信号线S1至Sn置于浮动状态或者可以设定固定电位。作为固定电位,可以设定用于降低功耗的这种电位。
注意,用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与最后子帧期间中用于该像素行的视频信号的数据相同时,输出控制信号(S_ENABLE)是处于L电平,而在单个行的数据的任何一部分不相同时该输出控制信号是处于H电平。
换句话说,在输出控制信号(S_ENABLE)处于L电平时不从输出控制电路803输出视频信号,而在输出控制信号(S_ENABLE)处于H电平时从输出控制电路903输出视频信号。
附图9B示出了信号线驱动器电路的更详细的结构。此外,使用附图81的定时图解释信号线驱动器电路的操作。
脉冲输出电路911包括多级触发电路(FF)914和AND门915,AND门915的两个输入端子连接到相邻的触发电路(FF)914的输出端子。换句话说,在每级中提供相对于AND门915的一个冗余的触发电路(FF)914,并将来自相邻触发电路(FF)914的输出输入到与信号线S1至Sn相关地提供的每级的AND门915。
注意,在附图81中,TGi-1、TGi和TGi+1分别表示在某一子帧期间将视频信号输入到第(i-1)行、第i行和第(i+1)行中的像素的期间。然后,视频信号的数据8106、视频信号的数据8105和视频信号的数据8104分别在TGi-1、TGi和TGi+1中被输入到信号线驱动器电路。
首先,解释TGi+1的操作。时钟信号(S_CLK)和反相时钟信号(S_CLKB)被输入到每个触发电路(FF)914,起始脉冲信号(S_SP)被输入到第一级的触发电路914。在附图81中,脉冲8101对应于TGi+1的起始脉冲信号。
在输入到下一级的触发电路8914中时,使脉冲8101延迟时钟信号的一个脉冲。因此,第一级的冗余触发电路(FF)914和下一级的触发电路(FF)914的输出输出到其中的第一级的AND门915的输出是时钟脉冲(比如脉冲8102)的频率。作为采样脉冲Samp.1,脉冲8102控制开关组912中对应于第一列中像素的开关接通或切断。类似地,第n列的AND门915的输出作为采样脉冲Samp.n(比如脉冲8103)控制开关组912中对应于第n列像素的开关接通或切断。
在TGi+1中,视频信号的数据8104被输入开关组912中,对应于每列像素的每级开关根据输入采样脉冲的定时接通。
注意,输出控制信号(S_ENABLE)被输入到输出控制电路913,视频信号是否被输出到信号线S1至Sn是通过输出控制信号的电平来控制的。
注意,用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与最后子帧期间中用于该像素行的视频信号的数据相同时,输出控制信号(S_ENABLE)是处于L电平,而在单个行的数据的任何一部分不相同时该输出控制信号是处于H电平。
换句话说,在输出控制信号(S_ENABLE)处于L电平时不从输出控制电路913输出视频信号,因为在输出控制电路913的每级中提供的模拟开关被切断,而在输出控制信号(S_ENABLE)处于H电平时可以从输出控制电路903输出视频信号,因为在每级中提供的模拟开关被接通。
在TGi+1中,输出控制信号(S_ENABLE)是处于H电平的信号,因此,在输出控制电路的每级中的模拟开关处于接通状态。相应地每列像素的视频信号被输入到对应于其中开关组912被接通的那一级的信号线中。
注意在附图81中,象在TGi+1一样,在TGi-1期间起始脉冲信号(S_SP)也被输入到第一级的触发电路914中。在附图81中,脉冲8108是TGi-1的起始脉冲信号。然后,从输出控制电路913中输出视频信号的数据8106。
然而,在附图81中在TGi期间不输入起始脉冲信号。因此,不产生采样脉冲,切断开关组912的每级中的开关,不接通它们。因此,视频信号的数据8105不输入到输出控制电路913中。
此外,输出控制信号(S_ENABLE)处于L电平。因此,在输出控制电路913的每级中提供的模拟开关被切断。因此,信号线S1至Sn被置于浮动状态。
换句话说,由于输入到第i行像素的信号的数据与该视频信号的数据8105相同,因此,停止对第i行像素的信号写入。省去对信号线等的充电和放电以降低功耗。
注意,不必提供输出控制电路913。这是因为在TGi期间不输入起始脉冲信号(S_SP),因此开关组912中的每级的开关都不接通,并被置于浮动状态。
此外,可以停止将用于将被停止信号写入的像素行的视频信号输入到信号线驱动器电路中。换句话说,如附图82所示,在TGi期间可以防止将视频信号(Video Data)输入到信号线驱动器电路中。此外,在TGi期间可以输入用于降低功耗的这种电位。由于其它的信号类似于附图81中的信号,因此省去对它们的解释。
此外,用于将被停止信号写入的像素行的视频信号可以停止时钟信号等到信号线驱动器电路的输入。换句话说,如附图83所示,在TGi期间可以防止将时钟信号(S_CLK)和反相时钟信号(S_CLKB)输入到信号线驱动器电路中。由于其它的信号类似于附图81中的信号,因此省去对它们的解释。
此外,用于将被停止信号写入的像素行的视频信号可以停止将视频信号、时钟信号等输入到信号线驱动器电路。换句话说,如附图84所示,在TGi期间可以防止将时钟信号(S_CLK)、反相时钟信号(S_CLKB)和视频信号(Video Data)输入到信号线驱动器电路中。由于其它的信号类似于附图81中的信号,因此省去对它们的解释。
注意,可适用于本发明显示器件的信号线驱动器电路并不限于这些。换句话说,用于像素行之像素的并且将在一个帧期间的某一子帧期间中写入到所述像素的视频信号的数据与已经写入到该像素行的信号的数据相同的情况下,在未选择该像素行时不执行对该像素行的信号写入。因此,可以使用这样的结构,其中可以将被输入到在先行中的像素的信号保持继续输入到该信号线或者将用于降低功耗的这种电位保持继续输入到该信号线。
(实施例模式4)
在本实施例模式中,描述可适用于实施例模式1至3中所描述的显示器件的外围驱动器电路(比如扫描线驱动器电路或信号线驱动器电路)的另一结构。
可适合于本发明的显示器件的扫描线驱动器电路的结构在附图5A中示出。
首先,在附图5A中所示的扫描线驱动器电路包括脉冲输出电路501和缓冲电路502。时钟信号(G_CLK)、反相时钟信号(G_CLKB)、起始脉冲信号(G_SP)等输入到脉冲输出电路501中。然后,扫描信号(SC.1至SC.m)根据这些信号的定时被输入到缓冲电路502中。扫描信号通过缓冲电路502转换为具有高电流供应能力的像素选择信号(G.1至G.m)并被输入到扫描线G1至Gm。在此,输出控制信号(G_ENABLE)被输入到缓冲电路502中。然后,输出控制信号(G_ENABLE)执行控制以便停止对将被停止信号写入的像素行的扫描线输入在像素选择信号G.1至G.m中的信号。
更详细的结构实例在附图5B中示出。
脉冲输出电路511包括多级触发电路(FF)513和AND门514,AND门514的两个输入端子连接到相邻的触发电路(FF)513的输出端子。换句话说,在每级中提供相对于AND门514的一个冗余的触发电路(FF)513,并将来自相邻触发电路(FF)513的输出输入到与扫描线G1至Gm相关地提供的相应级的AND门514。
时钟信号(G_CLK)和反相时钟信号(G_CLKB)输入到每个触发电路(FF)513,起始脉冲信号(G_SP)输入到第一级的触发电路513。在输入到下一级的触发电路513中时,使起始脉冲信号延迟时钟信号的一个脉冲。因此,将被输入第一级的冗余触发电路513和下一级的触发电路513的输出的第一行的AND门514其输出的脉冲是时钟信号的一个脉冲。该脉冲作为扫描信号SC.1输入到与第一级的输出控制电路512相对应的缓冲电路515的输入端子。类似地,第i行的AND门514的输出和第m行的AND门514的输出作为扫描信号分别输入到输出控制电路512的每级的缓冲电路515的相应一个输入端子。
此外,输出控制电路512的每级的缓冲电路515包括将输出控制信号(G_ENABLE)输入到其中的输出控制端子。输出控制信号通过输出控制电路512转换为具有高电流供应能力的像素选择信号(G.1至G.m),这些信号被输入到扫描线G1至Gm中。在此,输出控制信号(G_ENABLE)被输入到输出控制电路512的每级中。然后,根据输出控制信号确定通过提高扫描信号(SC.1至SC.m)的电流供应能力产生的像素选择信号(G.1至G.m)是否输出到输出控制电路512的每级中。
注意,具有输出控制电路的缓冲电路的实例在附图5C中示出。p沟道晶体管521和p沟道晶体管522和n沟道晶体管523和n沟道晶体管524串联连接。高电源电位Vdd被设定能够到p沟道晶体管521的源极端,低电源电位Vss被设定到n沟道晶体管524的源极端。输出控制信号(G_ENABLE)输入到n沟道晶体管524的栅极端,通过反相器525产生的输出控制信号(G_ENABLE)之反相信号输入到p沟道晶体管521的栅极端。此外,p沟道晶体管522和n沟道晶体管523的栅极端彼此连接,并将扫描信号(SC.1至SC.m中的任何一种信号)输入到其中。在此,由于在输出控制信号(G_ENABLE)处于H电平时n沟道晶体管524和p沟道晶体管521被接通,因此扫描信号(SC.1至SC.m中的任何一种信号)的反相信号从p沟道晶体管522或n沟道晶体管523中任一个输出。另一方面,由于在输出控制信号(G_ENABLE)处于L电平时n沟道晶体管524和p沟道晶体管521被切断,信号不从缓冲电路中输出,并且连接到缓冲电路的扫描线被置于浮动状态。注意,在附图5C的情况下扫描信号(SC.1至SC.m)和像素选择信号(G.1至G.m)的电平被反相。因此,在每级中可以附加地提供奇数个反相器比如一个反相器。在这种情况下,附加地提供的反相器可以位于附图5C中所示的缓冲电路的输入侧上。这是因为,在位于附图5C中所示的缓冲电路的输出侧上时,在附加地提供的反相器的输入被置于浮动状态时,对扫描线的输出变得不稳定。
此外,解释可适用于本发明显示器件的另一扫描线驱动器电路的结构实例。
首先,在附图7A中所示的扫描线驱动器电路包括脉冲输出电路701、缓冲电路702和输出控制电路703。时钟信号(G_CLK)、反相时钟信号(G_CLKB)、起始脉冲信号(G_SP)等输入到脉冲输出电路701。然后,扫描信号(SC.1至SC.m)根据这些信号的定时输入到缓冲电路702中。扫描信号(SC.1至SC.m)通过缓冲电路702转换为具有电流供应能力的像素选择信号(G.1至G.m),这些信号被输入到输出控制电路703。在此,输出控制信号(G_ENABLE)输入到输出控制电路703。然后,输出控制信号(G_ENABLE)执行控制以便停止对将被停止信号写入的像素行的扫描线输出像素选择信号G.1至G.m之中的信号。
更详细的结构在附图7B中示出。脉冲输出电路711包括多级触发电路(FF)714和AND门715,AND门715的两个输入端子连接到相邻的触发电路(FF)714的输出端子。换句话说,在每级中提供相对于AND门715的一个冗余的触发电路(FF)714,并将来自相邻触发电路(FF)714的输出输入到与扫描线G1至Gm相关地提供的每级的AND门715。
时钟信号(G_CLK)和反相时钟信号(G_CLKB)输入到每个触发电路(FF)714,起始脉冲信号(G_SP)输入到第一级的触发电路714。在输入到下一级的触发电路714中时,使起始脉冲信号延迟时钟信号的一个脉冲。因此,将被输入第一级的冗余的触发电路714和下一级的触发电路714的输出的第一行的AND门715其输出的脉冲是时钟信号的一个脉冲。该脉冲作为扫描信号SC.1输入到对应于第一级输出控制电路712的缓冲电路(Buf.)716的输入端子。类似地,第i行的AND门714的输出和第m行的AND门715的输出作为扫描信号分别输入到缓冲电路712的每级的缓冲电路716的相应一个输入端子。
在缓冲电路712中的相应级的缓冲电路716和与其对应的扫描线G1至Gm通过在输出控制电路713中的相应级的开关717彼此连接。每个开关717包括控制端子,输出控制信号(G_ENABLE)输入到该控制端子。然后,根据输出控制信号(G_ENABLE)确定通过提高扫描信号(SC.1至SC.m)的电流供应能力而产生的像素选择信号(G.1至G.m)是否被输出到相应级的缓冲器712中。在此,例如,在像素选择信号G.1的脉冲从第一级的缓冲电路716输出时输出控制信号(G_ENABLE)处于L电平的情况下,第一级开关717被切断。因此,连接到第一级开关的扫描线G1被置于浮动状态。另一方面,在像素选择信号(G.1至G.m)的脉冲从所有级的缓冲电路716输出时输出控制信号(G_ENABLE)处于H电平的情况下,在一个垂直期间中接通所有级的开关717。因此,将像素选择信号(G.1至G.m)顺序地输入到扫描线G1至Gm。
可替换地,在附图35A中所示的结构可用作扫描线驱动器电路。
扫描线选择数据被输入到解码器电路3501,对应于通过该数据选择的像素行的脉冲信号被输出。然后,通过缓冲电路3502提高了电流供应能力的信号作为像素选择信号被输出到G1至Gm中的任何一个。
更详细的结构在附图35B中示出。在此,根据四项扫描线选择数据描述选择十六条扫描线的情况的实例。
解码器电路3511包括对应于选择像素行的扫描线G1至G16而提供的AND门3513。此外,四项扫描线选择数据(Input 1至4)输入到解码器电路3511中。每个AND门3513选择由Input 1或其反相数据、Input 2或其反相数据、Input 3或其反相数据以及Input 4或其反相数据组成的不同组合。这样,根据四个输入可以任意地选择十六条扫描线G1至G16。
注意,本发明的显示器件的扫描线驱动器电路并不限于上述的结构。例如,它可以包括电平移位器。注意,电平移位器移动信号的电平。
例如,在附图11A的结构中,来自脉冲输出电路501的输出被输入到电平移位器1101,电平移位器1101的输出被输入到缓冲电路502,选择像素的信号从缓冲电路502顺序地输入到扫描线G1至Gm。这种结构是通过将电平移位器1101增加到附图5A的结构中而得到的结构。为了详细解释,参考附图5A进行解释。
此外,在附图11B的结构中,来自脉冲输出电路601的输出被输入到输出控制电路602,输出控制电路602的输出被输入到电平移位器1102,电平移位器1102的输出被输入到缓冲电路603,选择像素的信号从缓冲电路603顺序地输入到扫描线G1至Gm。这种结构是通过将电平移位器1102增加到附图6A的结构中而得到的结构。为了详细解释,参考附图6A进行解释。
此外,在附图11C的结构中,来自脉冲输出电路701的输出被输入到电平移位器1103,电平移位器1103的输出被输入到缓冲电路702,缓冲电路702的输出被输入到输出控制电路703,选择像素的信号从输出控制电路703顺序地输入到扫描线G1至Gm。这种结构是通过将电平移位器1103增加到附图7A的结构中而得到的结构。为了详细解释,参考附图7A进行解释。
此外,在附图11D的结构中,来自解码器电路3501的输出被输入到电平移位器1104,电平移位器1104的输出被输入到缓冲电路3502,选择像素的信号从缓冲电路3502顺序地输入到扫描线G1至Gm。这种结构是通过将电平移位器1104增加到附图35A的结构中而得到的结构。为了详细解释,参考附图35A进行解释。
如上文所述,各种结构的扫描线驱动器电路可应用于本发明的显示器件中。换句话说,扫描线驱动器电路可以具有任何结构,只要在将输入到像素行的信号与已经输入到该像素行的信号相同时不选择连接到一条扫描线的像素行即可。换句话说,输入到与像素行连接的扫描线的信号可以是用于不选择像素的处于L电平的信号,或者可以将扫描线置于浮动状态。
此外,附图77A和77B显示了具有与实施例模式2所描述的附图8结构不同的结构的信号线驱动器电路,这种信号线驱动器电路可适合于本发明的行顺序显示器件。
在附图77A中显示的信号线驱动器电路包括脉冲输出电路7701、输出控制电路7702、第一锁存电路7703和第二锁存电路7704。时钟信号(S_CLK)、反相时钟信号(S_CLKB)和起始脉冲信号(S_SP)输入到脉冲输出电路7701。根据这些信号顺序地输出采样脉冲。
从脉冲输出电路7701输出的采样脉冲输入到输出控制电路7702。此外,输出控制信号(S_ENABLE)被输入到输出控制电路7702,这个信号控制是否将采样脉冲输入到第一锁存电路7703。
在此,当用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与最后子帧期间中用于该像素行的视频信号的数据相同时,输出控制信号(S_ENABLE)处于L电平,而在单个行的数据的任何一部分不相同时输出控制信号处于H电平。
然后,当被输入到输出控制电路7702的输出控制信号(S_ENABLE)处于H电平时,输出采样脉冲。因此,采样脉冲被输入到第一锁存电路7703,根据该信号的定时将视频信号(Video Data)保持在第一锁存电路7703中。在视频信号的保持完成到第一锁存电路7703中的最后一级时,在水平回扫期间中将锁存脉冲(Latch Pulse)输入到第二锁存电路7704中,同时将在第一锁存电路7703中保持的视频信号传递至第二锁存电路7704。
另一方面,在输出控制信号(S_ENABLE)处于L电平时采样脉冲不从输出控制电路7702输出,并且该视频信号不锁存在第一锁存电路7703中。这样可以降低功耗。
此后,输入到第二锁存电路7704的信号被输入到信号线S1至Sn。
注意,在输出控制信号(S_ENABLE)处于L电平时视频信号不锁存在第一锁存电路7703中。此后,仍然保持输入用于在先行的视频信号。因此,在第二锁存电路7704保持的数据也与用于在先行的视频信号相同。然而,这时信号未被写入到像素中,因为扫描线驱动器电路没有选择该像素。这样可以降低功耗。此外,由于每个信号线已经被充电和放电,因此从第二锁存电路7704中输入到信号线S1至Sn的信号不消耗很大的功率。
附图77B显示了信号线驱动器电路的更详细的结构。
脉冲输出电路7711通过使用多级触发电路(FF)7715等形成,并将时钟信号(S_CLK)、反相时钟信号(S_CLKB)和起始脉冲信号(S_SP)输入到其中。根据这些信号的定时顺序地输出采样脉冲。注意,在附图77B的结构中,以具有这样结构的触发电路7715形成脉冲输出电路7711:其中在每次输入到下一级的触发电路时使起始脉冲信号(S_SP)延迟一个脉冲;然而,可以使用上述的结构比如在附图52中的脉冲输出电路5211的结构。
从脉冲输出电路7711输出的采样脉冲被输入到输出控制电路7712。此外,输出控制信号(S_ENABLE)被输入到输出控制电路7712,这个信号控制是否将采样脉冲输入到第一锁存电路7713。
在此,当用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与最后子帧期间中用于该像素行的视频信号的数据相同时,输出控制信号(S_ENABLE)处于L电平,而在单个行的数据的任何一部分不相同时输出控制信号处于H电平。
然后,在被输入到输出控制电路7712的输出控制信号(S_ENABLE)处于H电平时,输出采样脉冲。因此,采样脉冲被输入到第一锁存电路7713的每级的LAT 1中,根据该信号的定时将视频信号(Video Data)保持在第一锁存电路7713中。在视频信号的保持完成到第一锁存电路7713中的最后一级时,在水平回扫期间中将锁存脉冲(Latch Pulse)输入到第二锁存电路7714中,同时将在第一锁存电路7713中保持的视频信号传递至第二锁存电路7714。
另一方面,在输出控制信号(S_ENABLE)处于L电平时采样脉冲不从输出控制电路7712输出,并且该视频信号不锁存在第一锁存电路7713中。这样可以降低功耗。
此后,输入到第二锁存电路7714的信号被输入到信号线S1至Sn。
注意,在输出控制信号(S_ENABLE)处于L电平时视频信号不锁存在第一锁存电路7713中。此后,仍然保持输入用于在先行的视频信号。因此,第二锁存电路7714保持的数据也与用于在先行的视频信号相同。然而,这时信号未被写入到像素中,因为扫描线驱动器电路没有选择该像素。这样可以降低功耗。此外,由于每个信号线已经被充电和放电,因此从第二锁存电路7714中输入到信号线S1至Sn的信号不消耗很大的功率。
此外,附图78A和78B显示具有不同于实施例模式3中描述的附图9的结构的信号线驱动器电路,这种信号线驱动器电路可适合于本发明的点顺序显示器件。
在附图78A中显示的信号线驱动器电路包括脉冲输出电路7801、输出控制电路7802和开关组7803。时钟信号(S_CLK)、反相时钟信号(S_CLKB)和起始脉冲信号(S_SP)输入到脉冲输出电路7801。根据这些信号顺序地输出采样脉冲。
从脉冲输出电路7801输出的采样脉冲输入到输出控制电路7802。此外,输出控制信号(S_ENABLE)被输入到输出控制电路7802,这个信号控制是否将采样脉冲输入到开关组7803。
在此,当用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与最后子帧期间中用于单个行的视频信号的数据相同时,输出控制信号(S_ENABLE)处于L电平,而在单个行的数据的任何一部分不相同时输出控制信号处于H电平。
然后,当被输入到输出控制电路7802的输出控制信号(S_ENABLE)处于H电平时,输出采样脉冲。因此,采样脉冲被输入到开关组7803,根据该信号的定时,接通开关组7803的每级的开关。在接通直到最后一级的开关组7803的开关时,单个像素行的视频信号被输出到信号线S1至Sn。
另一方面,在输出控制信号(S_ENABLE)处于L电平时采样脉冲不从输出控制电路7802输出,并且开关组7803的每级的开关仍然保持切断而不接通。因此将信号线S1至Sn置于浮动状态,而不对其进行充电和放电。这样可以降低功耗。
附图78B显示了信号线驱动器电路的更详细的结构。
脉冲输出电路7811通过使用多级触发电路(FF)7814等而形成,并将时钟信号(S_CLK)、反相时钟信号(S_CLKB)和起始脉冲信号(S_SP)输入到其中。根据这些信号的定时顺序地输出采样脉冲。注意,在附图78B的结构中,以具有这样结构的触发电路7814形成脉冲输出电路7811:其中在每次输入到下一级的触发电路时使起始脉冲信号(S_SP)延迟一个脉冲;然而,可以使用上述的结构比如在附图52中的脉冲输出电路5211的结构。
从脉冲输出电路7811输出的采样脉冲被输入到输出控制电路7812。此外,输出控制信号(S_ENABLE)被输入到输出控制电路7812,这个信号控制是否将采样脉冲输入到开关组7813。
在此,当用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与最后子帧期间中用于该像素行的视频信号的数据相同时,输出控制信号(S_ENABLE)处于L电平,而在单个行的数据的任何一部分不相同时输出控制信号处于H电平。
然后,在被输入到输出控制电路7812的输出控制信号(S_ENABLE)处于H电平时,输出采样脉冲。因此,采样脉冲接通开关组7813的每级的开关。在直到开关组7813的最后级的开关都被接通时,将单个像素行的视频信号输出到信号线S1至Sn。
另一方面,在输出控制信号(S_ENABLE)处于L电平时采样脉冲不从输出控制电路7812输出,并且开关组7813的每一级的开关仍然保持切断而不接通。因此,将信号线S1至Sn置于浮动状态,而不对其进行充电和放电。这样可以降低功耗。
(实施例模式5)
在本实施例模式中,解释可适用于实施例模式1中描述的显示器件的像素及其驱动方法。换句话说,解释使用时间灰度法的显示器件的像素及其驱动方法。
下文解释可适用于实施例模式1的显示器件的像素结构。注意,自发光的显示元件比如EL元件适合于作为在附图10,13,15,16,17,18,19,21,47,53和67中所示的像素的显示元件。注意,它们中的每个都仅仅显示了单个像素,但是在显示器件的像素部分中有多个像素在行方向和列方向上以矩阵方式排列。
在附图10中所示的像素包括驱动器晶体管1001、开关晶体管1002、电容器元件1003、显示元件1004、扫描线1005、信号线1006和电源线1007。开关晶体管1002的栅极端子连接到扫描线1005,其第一端子(源极端子和漏极端子中的一个)连接到信号线1006,其第二端子(源极端子和漏极端子中的另一个)连接到驱动器晶体管1001的栅极端子。此外,开关晶体管1002的第二端子通过电容器元件1003连接到电源线1007。此外,驱动器晶体管1001的第一端子(源极端子和漏极端子中的一个)连接到电源线1007,其第二端子(源极端子和漏极端子中的另一个)连接到显示元件1004的第一电极。低电源电位被设定到显示元件1004的第二电极1008。注意,基于被设定到电源线1007的高电源电位,低电源电位是满足低电源电位<高电源电位的关系的电位,例如GND,0V等都可以被设定为低电源电位。由于通过将高电源电位和低电源电位之间的电位差应用到显示元件1004并使电流流到显示元件1004而使显示元件1004发射光,因此每个电位被设定成使高电压电位和低电源电位之间的电位差等于或大于显示元件1004的正向阈值电压。注意,通过驱动器晶体管1001的栅极电容作为替代,可以省去电容器元件1003。驱动器晶体管1001的栅极电容可以形成在其中源极区、漏极区和LDD区等与栅电极重叠的区域中或者可以形成在沟道区和栅电极之间。
在通过扫描线1005选择像素时,即在开关晶体管1002处于接通状态时,视频信号从信号线1006输入到该像素。然后,对应于视频信号的电压的电荷累积在电容器元件1003中,电容器元件1003保持该电压。这个电压是在驱动器晶体管1001的栅极端子和第一端子之间的电压,它对应于驱动器晶体管1001的栅源电压Vgs。
一般地,将晶体管的工作区划分为线性区和饱和区。边界是何时满足(Vgs-Vth)=Vds,这里Vds表示漏源电压,Vgs表示栅源电压,Vth表示阈值电压。在满足(Vgs-Vth)>Vds的情况下,晶体管工作在线性区,其电流值取决于Vds和Vgs的幅值。另一方面,在满足(Vgs-Vth)<Vds的情况下,晶体管工作在饱和区中,理想地,即使在Vds变化时其电流值也几乎不变。换句话说,电流值取决于Vgs的幅值。
在此,在电压输入电压驱动方法的情况下,将视频信号输入到驱动器晶体管1001的栅极端子以使驱动器晶体管1001被置于充分地接通和切断的两种状态中的任一种。换句话说,驱动器晶体管1001工作在线性区。
因此,在视频信号是接通驱动器晶体管1001的信号时,被设定到电源线1007的电源电位Vdd被理想地设定到显示元件1004的第一电极,而不作任何改变。
换句话说,理想地,使施加到显示元件1004的电压恒定,因此使从显示元件1004获得的亮度恒定。然后,在一个帧期间中提供多个子帧期间,在每个子帧期间中将视频信号写入到像素以在每个子帧期间控制像素发光和不发光,因此根据其中像素发光的子帧期间的总和表达灰度。
随后,解释附图13的像素结构。在附图13中所示的像素包括驱动器晶体管1301、开关晶体管1302、电流控制晶体管1309、电容器元件1303、显示元件1304、扫描线1305、信号线1306、电源线1307和配线1310。开关晶体管1302的栅极端子连接到扫描线1305,其第一端子(源极端子和漏极端子中的一个)连接到信号线1306,其第二端子(源极端子和漏极端子中的另一个)连接到驱动器晶体管1301的栅极端子。此外,开关晶体管1302的第二端子通过电容器元件1303连接到电源线1307。此外,驱动器晶体管1301的第一端子(源极端子和漏极端子中的一个)也连接到电源线1307,其第二端子(源极端子和漏极端子中的另一个)连接到电流控制晶体管1309的第一端子(源极端子和漏极端子中的一个)。电流控制晶体管1309的第二端子(源极端子和漏极端子中的另一个)连接到显示元件1304的第一电极,其栅极端子连接到配线1310。换句话说,驱动器晶体管1301和电流控制晶体管1309都串联连接。注意,低电源电位被设定到显示元件1304的第二电极1308。注意,基于被设定到电源线1307的高电源电位,低电源电位是满足低电源电位<高电源电位的关系的电位,例如GND,0V等都可以被设定为低电源电位。
在这种像素结构中,电流控制晶体管1309工作在饱和区中以在像素发光时将恒定的电流输送给显示元件1304。换句话说,配线1310、电源线1307和第二电极1308的电位都被设定为使栅源电压Vgs和漏源电压Vds满足(Vgs-Vth)<Vds。注意,Vth表示电流控制晶体管1309的阈值电压。因此,理想地,即使在Vds变化时其电流值几乎不变。换句话说,电流值仅仅取决于Vgs的幅值;因此,电流值由被设定到电源线1307和配线1310的电位确定。注意,通过驱动器晶体管1301的栅极电容来替代,可以删除电容器元件1303。
在通过扫描线1305选择像素时,即在开关晶体管1302处于接通状态时,视频信号从信号线1306输入到该像素。然后,对应于视频信号的电压的电荷累积在电容器元件1303中,电容器元件1303保持该电压。这个电压是在驱动器晶体管1301的栅极端子和第一端子之间的电压,它对应于驱动器晶体管1301的栅源电压Vgs。
然后,输入视频信号以使驱动器晶体管1301的Vgs被置于充分地接通和切断的两种状态中的任一种。换句话说,驱动器晶体管1301工作在线性区。
因此,在视频信号是接通驱动器晶体管1301的信号时,被设定到电源线1307的电源电位Vdd被理想地设定到电流控制晶体管1309的第一端子,而不作任何改变。这时,电流控制晶体管1309的第一端子是源极端子,输送到显示元件1304的电流由通过配线1310和电源线1307设定的电流控制晶体管1309的栅源电压确定。
换句话说,理想地,使施加到显示元件1304的电流恒定,因此使从显示元件1304获得的亮度恒定。然后,在一个帧期间中提供多个子帧期间,在每个子帧期间中将视频信号写入到像素以在每个子帧期间控制像素发光和不发光,因此根据其中像素发光的子帧期间的总和表达灰度。
随后解释附图15的像素结构。在附图15中所示的像素包括驱动器晶体管1501、开关晶体管1502、电容器元件1503、显示元件1504、第一扫描线1505、信号线1506和电源线1507、整流器元件1509和第二扫描线1510。开关晶体管1502的栅极端子连接到第一扫描线1505,其第一端子(源极端子和漏极端子中的一个)连接到信号线1506,其第二端子(源极端子和漏极端子中的另一个)连接到驱动器晶体管1501的栅极端子。此外,驱动器晶体管1501的栅极端子通过整流器元件1509连接到第二扫描线1510。此外,开关晶体管1502的第二端子通过电容器元件1503连接到电源线1507。此外,驱动器晶体管1501的第一端子(源极端子和漏极端子中的一个)连接到电源线1507,其第二端子(源极端子和漏极端子中的另一个)连接到显示元件1504的第一电极。低电源电位被设定到显示元件1504的第二电极1508。注意,基于被设定到电源线1507的高电源电位,低电源电位是满足低电源电位<高电源电位的关系的电位,例如GND,0V等都可以被设定为低电源电位。由于通过将高电源电位和低电源电位之间的电位差应用到显示元件1504并使电流流到显示元件1504而使显示元件1504发射光,因此每个电位被设定成使高电压电位和低电源电位之间的电位差等于或大于显示元件1504的正向阈值电压。注意,通过驱动器晶体管1501的栅极电容作为替代,可以删除电容器元件1503。
这个像素结构是在附图10的像素中增加整流器元件1509和第二扫描线1510获得的结构。因此,驱动器晶体管1501、开关晶体管1502、电容器元件1503、显示元件1504、第一扫描线1505、信号线1506和电源线1507分别对应于附图10中的像素的驱动器晶体管1001、开关晶体管1002、电容器元件1003、显示元件1004、扫描线1005、信号线1006和电源线1007。由于写入操作和发光操作类似,因此省去对它们的解释。
下文解释擦除操作。在擦除操作时,将H电平信号输入到第二扫描线1510。然后,电流流到整流器元件1509,并将通过电容器元件1503保持的驱动器晶体管1501之栅极电位设定到某一电位。换句话说,驱动器晶体管1501的栅极端子的电位可以被设定到某一电位,迫使驱动器晶体管1501切断,而与写入到该像素的视频信号无关。
注意,二极管方式连接的晶体管可被用作整流器元件1509。此外,可以使用PN-结或PIN-结二极管、肖特基二极管、以碳纳米管形成的二极管等替代二极管方式连接的晶体管。应用二极管方式连接的n沟道的晶体管的情况在附图16中示出。二极管方式连接的晶体管1601的第一端子(源极端子和漏极端子中的一个)连接到驱动器晶体管1501的栅极端子,二极管方式连接的晶体管1601的第二端子(源极端子和漏极端子中的另一个)连接到栅极端子和第二扫描线1510。然后,在第二扫描线1510处于L电平时,电流不流动,因为二极管方式连接的晶体管1601的栅极端子和源极端子相连接,而在H电平的信号输入到第二扫描线1510时,电流流动到二极管方式连接的晶体管1601,这是因为二极管方式连接的晶体管1601的第二端子是漏极端子。因此,二极管方式连接的晶体管1601发挥整流作用。
此外,应用二极管方式连接的p沟道晶体管的情况在附图17中示出。二极管方式连接的晶体管1701的第一端子(源极端子和漏极端子中的一个)连接到第二扫描线1510。此外,二极管方式连接的晶体管1701的第二端子(源极端子和漏极端子中的另一个)连接到其栅极端子和驱动器晶体管1501的栅极端子。然后,在第二扫描线1510处于L电平时,电流不流动,因为二极管方式连接的晶体管1701的栅极端子和源极端子相连接,而在H电平的信号输入到第二扫描线1510时,电流流动,这是因为二极管方式连接的晶体管1701的第二端子是漏极端子。因此,二极管方式连接的晶体管1701发挥整流作用。注意,在将用于不发光的视频信号写入到像素时,要输入到第二扫描线1510的L电平的信号被设定为具有不允许电流流到整流器元件1509、二极管方式连接的晶体管1601和二极管方式连接的晶体管1701的电位。此外,要输入到第二扫描线1510的H电平的信号被设定为这样的电位:切断驱动器晶体管1501的电位可以被设定到栅极端子而与被写入到该像素的视频信号无关。
此外,可以提供擦除晶体管以擦除被写入到像素的信号。在附图18中所示的像素具有通过将擦除晶体管1809和第二扫描线1810添加到附图10的像素中而得到的结构。因此,驱动器晶体管1801、开关晶体管1802、电容器元件1803、显示元件1804、第一扫描线1805、信号线1806和电源线1807分别对应于附图10中的像素的驱动器晶体管1001、开关晶体管1002、电容器元件1003、显示元件1004、扫描线1005、信号线1006和电源线1007。由于写入操作和发光操作类似,因此省去对它们的解释。
下文解释擦除操作。在擦除操作时,将H电平信号输入到第二扫描线1810。然后,接通擦除晶体管1809,可以使驱动器晶体管1801的栅极端子和第一端子的电位均等。换句话说,驱动器晶体管1801的栅源电压可以是0V。注意,理想的是,第二扫描线1810的H电平的电位比电源线1807的电位高擦除晶体管1809的阈值电压Vth或更大。这样,可以迫使驱动器晶体管切断。
此外,整流器元件和擦除晶体管可以应用于如附图13所示的像素结构。作为实例,其中整流器元件被添加到附图13的像素中的结构在附图19中示出。在附图19的结构中,驱动器晶体管1301的栅极端子通过整流器元件1901连接到第二扫描线1902。由于写入操作和发光操作类似于附图13的解释,因此在此省去对其描述。
下文解释擦除操作。在擦除操作时,将H电平信号输入到第二扫描线1902。然后,电流流到整流器元件1901,并将通过电容器元件1303保持的驱动器晶体管1301的栅极电位设定到某一电位。换句话说,驱动器晶体管1301的栅极端子的电位可以被设定到某一电位,迫使驱动器晶体管1301切断,而与写入到该像素的视频信号无关。这样,迫使该像素处于不发光状态。注意,二极管方式连接的n沟道晶体管或二极管方式连接的p沟道晶体管都可被用作整流器元件1901。
在通过提供第二扫描线并选择第二扫描线将使得像素置于不发光状态的信号输入到驱动器晶体管的栅极端子的情况下,如附图15至19所示,可以使用例如在附图74中所示的显示器件的结构。
该显示器件包括信号线驱动器电路7401、第一扫描线驱动器电路7402、第二扫描线驱动器电路7405和像素部分7403。此外,多个像素7404相对于在列方向从信号线驱动器电路7401延伸的信号线S1至Sn和在行方向分别从第一扫描线驱动器电路7402和第二扫描线驱动器电路7405延伸的第一扫描线G1至Gm和第二扫描线R1至Rm在像素部分7403中以矩阵方式提供。
信号比如时钟信号(G_CLK)、反相时钟信号(G_CLKB)和起始脉冲信号(G_SP)被输入到第一扫描线驱动器电路7402中。根据这些信号,一个信号被输出到在选择的像素行中的第一扫描线Gi(第一扫描线G1至Gm中的任何一个)。然后,选择其中要执行信号写入的像素行。
此外,信号比如时钟信号(R_CLK)、反相时钟信号(R_CLKB)和起始脉冲信号(R_SP)被输入到第二扫描线驱动器电路7405中。根据这些信号,一个信号被输出到在选择的像素行中的第二扫描线Ri(第二扫描线R1至Rm中的任何一个)。然后,选择其中要执行信号擦除的像素行。
此外,信号比如时钟信号(S_CLK)、反相时钟信号(S_CLKB)、起始脉冲信号(S_SP)和视频信号(Digital Video Data)被输入到信号线驱动器电路7401中。根据这些信号,将对应于每列的像素的视频信号输出到信号线S1至Sn中的每个中。
因此,输入到信号线S1至Sn的视频信号被写入到在通过输入到第一扫描线Gi(第一扫描线G1至Gm中的任何一个)的信号而选择的像素行中每列的像素7404中。每个像素行通过第一扫描线G1至Gm中的每条扫描线选择,对应于每个像素7404的视频信号被写入到所有的像素7404中。每个像素7404保持写入到其中的视频信号的数据一定的期间。然后,每个像素7404可以通过保持视频信号的数据一定的期间来维持发光或不发光状态。
在此,本实施例模式的显示器件是使用时间灰度法的显示器件,在这种方法中每个像素7404的发光和不发光通过写入到每个像素7404的信号数据控制,并且灰度以发光时间的长度控制。注意,用于完整地显示一个显示区之图像的期间被称为一个帧期间,本发明的显示器件在一个帧期间中包括多个子帧期间。在这样的一个帧期间中的每个子帧期间的长度可以大致相同或不同。换句话说,在一个帧期间的每个子帧期间中控制每个像素7404的发光和不发光,灰度通过每个像素7404的发光时间的总时间的差异来控制。
此外,本实施例模式的显示器件包括在信号线驱动器电路7401、第一扫描线驱动器电路7402和第二扫描线驱动器电路7405中的输出控制电路。换句话说,当用于将在一个帧期间的某一子帧期间中对像素执行信号写入或擦除的单个像素行的视频信号的数据与已经写入到该像素行的单个行的视频信号的数据相同时,第一扫描线驱动器电路7402或第二扫描线驱动器电路7405的输出控制电路不输出用于选择该像素行的信号。换句话说,用于不选择像素行的L信号被输入到该像素行的扫描线中,或者将该像素行的扫描线置于浮动状态。此外,信号线驱动器电路7401的输出控制电路也不输出视频信号。信号线驱动器电路7401的输出可以是将像素置于发光状态的信号或者可以是将像素置于不发光状态的信号。可以输入这种消耗尽可能少的功率的信号。可替换地,可以将信号线S1至Sn置于浮动状态。
因此,根据本实施例模式的显示器件,集中到(针对)某一像素行,在已经输入到该像素行的信号与要输入的信号相同时,可以防止将该信号输入到该像素行。因此,可以减少对扫描线和信号线实施充电和放电的次数,因此可以降低功耗。
在附图21的像素结构的情况下,迫使该像素处于不发光状态而不提供整流器元件。例如,在附图13的像素结构中,提供第二扫描线2101替代配线1310,电流控制晶体管1309的栅极端子连接到第二扫描线2101。为了使像素处于不发光状态而与写入到该像素的视频信号无关,将H电平的信号输入到第二扫描线2101。然后,电流控制晶体管1309被切断;因此,可以将像素置于不发光状态而与写入到该像素的视频信号无关。注意,恒定的电位被设定到第二扫描线2101,并使流到电流控制晶体管1309的电流恒定,但除了在使像素处于不发光状态时之外。
随后,解释附图47的像素。附图47的像素包括电流源电路4701、开关4702、显示元件4703、信号保持装置4704和电源线4705。
显示元件4703的像素电极通过开关4702和电流源电路4701连接到电源线4705。
注意,控制像素发光和不发光的信号被输入到保持信号的信号保持装置4704。然后,由这个信号控制开关4702接通或切断。
此外,设定被设置到显示元件4703的相反电极4706和电源线4705的电位以便能够正常地在电流源电路4701中供应具有经编程的电流值的电流。
根据这种像素结构,通过在电流源电路4701中对恒定电流值进行编程可以将恒定电流连续地输送给显示元件4703。因此,可以改善每个像素的发光的变化。此外,即使显示元件4703的电流-电压特性由于温度变化而改变,仍然可以输送恒定的电流。因此,可以抑制与温度变化相关的显示元件4703的亮度变化。
此外,显示元件4703随着时间劣化,并且电流-电压特性变化。然而,由于在这种像素结构中可以被输送恒定电流,因此可以抑制与随着时间劣化相关的显示元件4703的亮度的变化。此外,如果随着时间的劣化继续发生,则电流-亮度特性变化。换句话说,即使在使具有相同电流值的电流流过时,劣化的显示元件4703的亮度低于未劣化的显示元件4703的亮度。因此,在这个像素中,与随着时间变劣相关联的亮度降低可以通过根据随着时间的变化对显示元件4703中的电流值进行编程来抑制。
附图47中像素的基本结构的实例在附图53中示出。该像素包括驱动器晶体管5301、开关晶体管5302、电容器元件5303、显示元件5304、扫描线5305、信号线5306、电源线5307和电流源电路5309。
开关晶体管5302的栅极端子连接到扫描线5305,其第一端子(源极端子和漏极端子中的一个)连接到信号线5306,其第二端子(源极端子和漏极端子中的另一个)连接到驱动器晶体管5301的栅极端子。此外,开关晶体管5302的第二端子(源极端子和漏极端子中的另一个)通过电容器元件5303连接到电源线5307。此外,驱动器晶体管5301的第一端子(源极端子和漏极端子中的一个)通过电流源电路5309连接到电源线5307,其第二端子(源极端子和漏极端子中的另一个)连接到显示元件5304的第一电极。低电源电位被设定到显示元件5304的第二电极5308。注意,基于被设定到电源线5307的高电源电位,低电源电位是满足低电源电位<高电源电位的关系的电位,例如GND,0V等都可以被设定为低电源电位。将能够使电流源电路5309中具有经编程的电流值以便正常流动的电流的电位设定为高电源电位和低电源电位。注意,通过驱动器晶体管5301的栅极电容作为替代,可以省去电容器元件5303。驱动器晶体管5301的栅极电容可以形成在其中源极区、漏极区和LDD区等与栅电极重叠的区域中或者可以形成在沟道区和栅电极之间。
下文解释这种像素结构的操作。在通过扫描线5305选择该像素时,即在开关晶体管5302处于接通状态时,视频信号从信号线5306输入到该像素。然后,电荷累积在电容器元件5303中,电容器元件5303保持驱动器晶体管5301的栅极电压。
一般地,将晶体管的工作区划分为线性区和饱和区。边界是何时满足(Vgs-Vth)=Vds,这里Vds表示漏源电压,Vgs表示栅源电压,Vth表示阈值电压。在满足(Vgs-Vth)>Vds的情况下,晶体管工作在线性区,其电流值取决于Vds和Vgs的幅值。另一方面,在满足(Vgs-Vth)<Vds的情况下,晶体管工作在饱和区中,理想地,即使在Vds变化时其电流值也几乎不变。换句话说,电流值仅取决于Vgs的幅值。
在此,在这种结构的情况下,驱动器晶体管5301工作在线性区。视频信号被输入到驱动器晶体管5301的栅极端子以使驱动器晶体管5301被置于充分接通和切断的两种状态在中的任一种。
因此,在视频信号是接通驱动器晶体管5301的信号时,将电流源电路5309中具有经编程的电流值的电流不进行任何改变地设定到显示元件5304的第一电极。
换句话说,使施加到显示元件5304的电流恒定,因此使从显示元件5304获得的亮度恒定。然后,在一个帧期间中提供多个子帧期间,在每个子帧期间中将视频信号写入到像素以在每个子帧期间控制像素发光和不发光,因此根据其中像素发光的子帧期间的总和表达灰度。
此外,详细的结构实例在附图67中示出。该结构包括驱动器晶体管6701、开关晶体管6702、第一电容器元件6703、显示元件6704、扫描线6705、信号线6706、电源线6707、电流源晶体管6712、第二电容器元件6713、第一开关6714和第二开关6715。
开关晶体管6702的栅极端子连接到扫描线6705,其第一端子(源极端子和漏极端子中的一个)连接到信号线6706,其第二端子(源极端子和漏极端子中的另一个)连接到驱动器晶体管6701的栅极端子。此外,开关晶体管6702的第二端子(源极端子和漏极端子中的另一个)通过第一电容器元件6703连接到电源线6707。此外,驱动器晶体管6701的第一端子(源极端子和漏极端子中的一个)连接到电源晶体管6712的第一端子(源极端子和漏极端子中的一个)。然后,电流源晶体管6712的第二端子(源极端子和漏极端子中的另一个)连接到电源线6707。此外,电流源晶体管6712的第一端子通过第二开关6715连接到电源线6711。电流源晶体管6712的第二端子通过第一开关6714连接到其栅极端子。第二电容器元件6713连接在电流源晶体管6712的栅极端子和第一端子之间。此外,电源线6711通过电流源6710连接到配线6716。
在这种结构中,包括电流源晶体管6712、第二电容器元件6713、第一开关6714和第二开关6715的电流源电路6709对应于附图53中的像素的电流源电路5309。由于对像素的信号写入操作和发光操作相同,因此省去对其描述。因此,在此解释对电流源电路6709的编程。
在将电流编程到电流源电路6709时,第一开关6714和第二开关6715被接通。然后,流入电流源6710的电流瞬时地传播以流到第二电容器元件6713和电流源晶体管6712。在稳定状态下,流入电流源6710的电流流到电流源晶体管6712。然后,使电流流动的在电流源晶体管6712的栅极端子和第一端子之间的电压(换句话说,在栅极端子和源极端子之间的电压Vgs)的电荷累积在电容器元件6713中。
在这种状态下,第一开关6714和第二开关6715被切断。这样,在电流源晶体管6712的栅极端子和源极端子之间的电压Vgs通过电容器元件6713保持。然后,完成对电流源电路6709的编程。换句话说,在驱动器晶体管6701接通时使大致等于流动电流源6710的电流的电流流到显示元件6704中。
注意,各种不同的像素都可以应用到本实施例模式的显示器件中,并且本发明不限于上述的像素。
随后,解释可适用于实施例模式1中描述的显示器件的驱动方法。
首先,参考附图14解释使得对像素的信号写入期间(寻址期间)和发光期间(维持期间)分开的驱动方法。在此,作为实例解释4-位数字时间灰度的情况。
注意,用于完整地显示一个显示区之图像的期间被称为一个帧期间。一个帧期间包括多个子帧期间,一个子帧期间包括寻址期间和维持期间。寻址期间Ta1至Ta4表示将信号写入到所有行中的像素所需的时间,期间Tb1至Tb4表示将信号写入到单个行的像素(或单个像素)所需的时间。此外,维持期间Ts1至Ts4表示根据写入到像素的视频信号维持发光或不发光状态的时间,其长度比率被设定为满足Ts1∶Ts2∶Ts3∶Ts4=23∶22∶21∶20=8∶4∶2∶1。灰度根据所执行的维持期间发光表达。
下文解释操作。首先,在寻址期间Ta1中,从第一行将像素选择信号顺序地输入到扫描线以选择像素。然后,在选择像素时从信号线将视频信号输入该像素。在将视频信号写入到该像素时,像素保持该信号直到再次输入信号。根据写入的视频信号,控制每个像素在维持期间Ts1中的发光和不发光。以类似的方式,在寻址期间Ta2,Ta3和Ta4将视频信号输入到像素,并根据该视频信号控制每个像素在维持期间Ts2,Ts3和Ts4中的发光和不发光。在每个子帧期间中,在寻址期间中像素不发光,在寻址期间结束之后维持期间开始,使得写入发光信号的像素发光。
在此,在本发明的显示器件中,在单个行的像素中在在先子帧期间的寻址期间中输入的视频信号与在随后的子帧期间中输入的视频信号相同的情况下,在随后的子帧期间中停止对单个行的像素的信号写入。
注意,比较在一个帧期间的第一子帧期间中的信号数据与在之前一个帧期间中的最后子帧期间中的同一行像素的数据。在该行中的像素的信号的数据相同时,在一个帧期间的第一子帧期间中不将该信号写入到该行的像素中。
因此,可以减少以电荷进行充电和放电,因此可以降低功耗。
例如,通过在随后的帧期间中防止用于选择像素的信号被输入到扫描线中,可以省去以连接到该行中像素的扫描线的配线交叉电容和连接到该扫描线的晶体管的栅极电容通过电荷进行充电和放电。因此,可以保持将不选择像素的信号继续输入到该扫描线中,或者将该扫描线置于浮动状态中。
此外,在随后的子帧期间中,在对该行像素的信号写入期间中通过将信号线置于浮动状态或者将用于减少以电荷进行充电和放电的这种电位输入到信号线中可以降低功耗。作为减少以电荷进行充电和放电的这种电位,可以将正好之前写入到单个行的像素的信号不作任何改变地输入到该信号线中。
注意,在此解释表达4-位灰度的情况,但位数和灰度级并不限于此。此外,发光的顺序不需要是Ts1,Ts2,Ts3和Ts4,该顺序可以是随机的或者通过分割成多个期间的维持期间来执行发光。
注意,这种驱动方法可用于例如包括附图10中所示的像素或者附图13中所示的像素的显示器件。在寻址期间Ta1至Ta4中,显示元件1004的第二电极1008或者显示元件1304的第二电极1308的电位可以被设定为比在维持期间中的电位更高,并且可以设定为等于或低于显示元件1004或者显示元件1304的正向阈值电压。可替换地,可以将显示元件1304的第二电极1308置于浮动状态。
下文解释其中使像素的信号写入期间(寻址期间)和发光期间(维持期间)不分开的驱动方法。换句话说,其中完成了视频信号的写入操作的行中的像素保持该信号直到执行对该像素的下一信号写入(或擦除)。从对像素的写入操作到下一信号写入操作的期间被称为数据保持时间。然后,在数据保持时间中,根据写入到像素的视频信号将像素置于发光或不发光状态。执行相同的操作直到最后一行,然后,寻址期间结束。然后,操作从其中数据保持时间结束的行开始顺序地进行到下一子帧期间中的信号写入操作。
在其中正好在完成了信号写入操作并且数据保持时间开始之后根据写入到像素中的视频信号将像素置于发光和不发光期间的驱动方法的情况下,不能同时将信号输入到两行中,并且需要防止寻址期间重叠。因此,即使试图使数据保持时间比寻址期间更短,仍然不能使数据保持时间更短。结果,变得难以执行高级的灰度显示。
因此,通过提供擦除期间将数据保持时间设定得比寻址期间更短。使用附图20A解释在通过提供擦除期间将数据保持时间设定得比寻址期间更短的情况下的驱动方法。
在寻址期间Ta1中,从第一行对扫描线顺序地输入扫描信号以选择像素。然后,在选择像素时,从信号线将视频信号输入到该像素。在将视频信号输入到该像素时,像素保持该信号直到再次输入信号。根据写入的视频信号,控制每个像素在维持期间Ts1的发光和不发光。换句话说,在完成了视频信号的写入操作的行中,根据写入的视频信号立即将该像素置于发光或不发光状态。执行相同的操作直到最后一行,寻址期间Ta1结束。然后,从其中数据保持时间结束的行开始,所述操作顺序地进行到下一子帧期间的信号写入操作。以类似的方式,在寻址期间Ta2,Ta3和Ta4中将视频信号输入到像素,并根据该视频信号控制每个像素在维持期间Ts2,Ts3和Ts4的发光和不发光。然后,通过擦除操作的开始来设定维持期间Ts4的终止。这是因为,在每行的擦除时间Te中擦除写入到像素的信号,迫使像素处于不发光状态直到对下一像素执行信号写入,而与寻址期间中写入到像素的视频信号无关。换句话说,从擦除时间Te开始的行中的像素开始数据保持时间结束。
因此,可以提供具有比寻址期间更短的数据保持时间、高等级灰度级和高占空比(发光期间与一个帧期间的比率)的显示器件,而不用将寻址期间和维持期间分开。此外,可以改善显示元件的可靠性,因为瞬时亮度可以被降低。
在此,在本发明的显示器件中,当用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与已经写入到该像素行的视频信号的数据相同时,停止对该单个行之像素的信号写入。换句话说,在执行高级灰度显示时这种驱动方法比较适合。在执行高级灰度显示时,增加对像素实施信号写入的次数。因此,与本发明的显示器件的情况一样,通过降低实施充电和放电的次数可以降低功耗。
注意,在此解释表达4-位灰度的情况,但位数和灰度级并不限于此。此外,发光的顺序不需要是Ts1,Ts2,Ts3和Ts4,该顺序可以是随机的或者通过分割成多个期间的维持期间来执行发光。
通过将信号输入到附图15至17的结构中的第二扫描线1510、附图18的结构中的第二扫描线1810或者附图19的结构中的第二扫描线1902通过选择像素可以执行用于开始上述擦除时间的擦除操作。
具有这种像素的显示器件的实例在附图74中示出。该显示器件包括信号线驱动器电路7401、第一扫描线驱动器电路7402、第二扫描线驱动器电路7405和像素部分7403,在像素部分7403中,像素7404相对于第一扫描线G1至Gm、第二扫描线R1至Rm和信号线S1至Sn以矩阵形式排列。
注意,第一扫描线Gi(第一扫描线G1至Gm中的任何一个)对应于附图15、16或17的第一扫描线1505、附图18的第一扫描线1805或者附图19的第一扫描线1305。第二扫描线Ri(第二扫描线R1至Rm中的任何一个)对应于附图15、16或17的第二扫描线1510、附图18的第二扫描线1810或者附图19的第二扫描线1902。信号线Sj(信号线S1至Sn中的任何一个)对应于附图15、16或17的第一扫描线1506、附图18的信号线1806或者附图19的信号线1306。
信号比如时钟信号(G_CLK)、反相时钟信号(G_CLKB)、起始脉冲信号(G_SP)和输出控制信号(G_ENABLE)被输入到第一扫描线驱动器电路7402中。根据这些信号,一个信号被输出到将被选择的像素行的第一扫描线Gi(第一扫描线G1至Gm中的任何一个)。
此外,信号比如时钟信号(R_CLK)、反相时钟信号(R_CLKB)、起始脉冲信号(R_SP)和输出控制信号(R_ENABLE)被输入到第二扫描线驱动器电路7405中。根据这些信号,一个信号被输出到将被选择的像素行的第二扫描线Ri(第二扫描线R1至Rm中的任何一个)。
此外,信号比如时钟信号(S_CLK)、反相时钟信号(S_CLKB)、起始脉冲信号(S_SP)、视频信号(Digital Video Data)和输出控制信号(R_ENABLE)被输入到信号线驱动器电路7401中。根据这些信号,将对应于每列的像素的视频信号输出到信号线S1至Sn中的每个中。
因此,输入到信号线S1至Sn的视频信号被写入到在通过输入到第一扫描线Gi(第一扫描线G1至Gm中的任何一个)的信号而选择的在像素行的每列中的像素7404中。然后,每个像素行通过第一扫描线G1至Gm中的每个来选择,对应于各个像素7404的视频信号被写入到所有的像素7404中。每个像素7404保持写入到其中的视频信号的数据一定的期间。每个像素7404可以通过保持视频信号的数据一定的期间来维持发光或不发光状态。
此外,将像素置于不发光状态的信号(也称为擦除信号)被写入到通过输入到第二扫描线Ri(第二扫描线R1至Rm中的任何一个)的信号而选择的在像素行的每列中的像素7404中。然后,通过第二扫描线R1至Rm中每个选择每个像素行可以设定不发光状态。例如,在附图20中,擦除时间Te是在第二扫描线Ri中的一个选通选择期间(一个水平期间)。
此外,本发明的显示器件包括位于信号线驱动器电路7401、第一扫描线驱动器电路7402和第二扫描线驱动器电路7405中的输出控制电路。
换句话说,显示用于单个像素行并且将在一个帧期间的某一子帧期间被写入到其中像素的视频信号的数据是否与已经写入到该像素行的信号(视频信号或者擦除信号)的数据相同的信息,通过输出控制信号(G_ENABLE)被发送给第一扫描线驱动器电路7402并通过输出控制信号(S_ENABLE)发送给信号线驱动器电路7401。这种擦除信号将通过在先子帧期间的第二扫描线驱动器电路选择的单个行的像素置于不发光状态。在数据相同时,第一扫描线驱动器电路7402的输出控制电路不输出用于选择该像素行的信号。换句话说,不选择该像素行的L信号被输入到该像素行的第一扫描线中,或者该像素行的第一扫描线被置于浮动状态。此外,信号线驱动器电路7401的输出控制电路也不输出视频信号。信号线驱动器电路7401的输出可以是用于将像素置于发光状态的信号或者可以是将像素置于不发光状态的信号。可以输入这种消耗尽可能小的功率的信号。此外,可以将信号线S1至Sn置于浮动状态。
当已经写入到将在一个帧期间的某一子帧期间中被擦除信号的单个像素行的像素的信号的数据是用于不发光的情况下,通过输出控制信号(G_ENABLE)将该信息发送给第二扫描线驱动器电路7405。然后,防止第二扫描线驱动器电路7405的输出控制电路输出用于选择该像素行的信号。换句话说,将用于不选择该像素行的L信号输入到该像素行的第二扫描线中,或者将该像素行的第二扫描线置于浮动状态。也防止了信号线驱动器电路7401的输出控制电路输出视频信号。
因此,根据本发明的显示器件,集中到某一像素行,在已经输入到该像素行的信号与要输入的信号相同时,可以防止将该信号输入到该像素行。因此,可以减少对扫描线和信号线实施充电和放电的次数,因此可以降低功耗。
此外,通过如附图20B中所示的一个水平期间中提供用于写入操作的写入时间和用于擦除操作的擦除时间,在如附图20A中数据保持时间短于寻址期间的情况下灰度级可以用附图10中的像素结构表达。例如,一个水平期间被分割成两个期间,如附图37所示。在此,假设前半是写入时间而后半是擦除时间的前提下进行解释。在被分割的水平期间中,选择每个扫描线1005,这时,将相应的信号输入到信号线1006。例如,在某一水平期间的前半中选择第i行,而在后半中选择第j行。然后,执行操作,似乎在一个水平期间中同时选择了两行一样。换句话说,使用作为每一个水平期间的前半的所述写入时间,在写入时间Tb1至Tb4中从信号线1006将视频信号写入到像素中。然后,这时在作为一个水平期间的后半的擦除时间中不选择像素。此外,使用作为另一水平期间的后半的所述擦除时间,在擦除时间Te中从信号线1006将擦除信号输入到像素中。这时在作为一个水平期间的前半的写入时间中,不选择像素。根据这种方式,可以提供具有较高的孔径比的显示器件并可以提高产量。
在此,在本发明的显示器件中,当用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与已经写入到该像素行的信号(视频信号或擦除信号)的数据相同时,停止对该单个行之像素的视频信号写入。在将对像素输入擦除信号的单个像素行的信号(视频信号或擦除信号)的数据是用于将该像素置于不发光状态的信号时,停止对该单个行的像素的擦除信号的输入。在执行高级灰度显示时,增加对像素实施信号写入或擦除的次数。然而,通过减少实施充电和放电的次数,本发明的显示器件可以降低功耗。换句话说,在执行高级灰度显示时这种驱动方法比较适合。
包括这种像素的显示器件的实例在附图75中示出。该显示器件包括信号线驱动器电路7501、第一扫描线驱动器电路7502、第二扫描线驱动器电路7505和像素部分7503,在像素部分7503中,像素7504相对于扫描线G1至Gm和信号线S1至Sn以矩阵形式排列。
第一扫描线驱动器电路7502包括脉冲输出电路7506、输出控制电路7507和开关组7510。
第二扫描线驱动器电路7505包括脉冲输出电路7509、输出控制电路7508和开关组7511。
注意,扫描信号Gi(扫描线G1至Gm中的任何一个)对应于附图10的扫描线1005,信号信号Sj(信号线S1至Sn中的任何一个)对应于附图10的信号线1006。
信号比如时钟信号(G_CLK)、反相时钟信号(G_CLKB)、起始脉冲信号(G_SP)、输出控制信号(G_ENABLE)和控制信号(WE)被输入到第一扫描线驱动器电路7502中。根据这些信号,用于选择像素的信号被输出到要选择的像素行中的第一扫描线Gi(第一扫描线G1至Gm中的任何一个)。注意,这时该信号是在如附图37的定时图中所显示的一个水平期间的前半中的脉冲输出。
此外,信号比如时钟信号(R_CLK)、反相时钟信号(R_CLKB)、起始脉冲信号(R_SP)、输出控制信号(R_ENABLE)、和控制信号(WE)被输入到第二扫描线驱动器电路7505中。根据这些信号,一个信号被输出到将被选择的像素行中的第二扫描线Ri(第二扫描线R1至Rm中的任何一个)。注意,这时该信号是在如附图37的定时图中所显示的一个水平期间的后半中的脉冲输出。
此外,信号比如时钟信号(S_CLK)、反相时钟信号(S_CLKB)、起始脉冲信号(S_SP)、视频信号(Digital Video Data)和输出控制信号(S_ENABLE)被输入到信号线驱动器电路7501中。根据这些信号,将对应于每列像素的视频信号输出到信号线S1至Sn中的每个中。
因此,输入到信号线S1至Sn的视频信号被写入到通过输入到第一扫描线Gi(第一扫描线G1至Gm中的任何一个)的信号而选择的在像素行的每列中的像素7504中。然后,每个像素行通过第一扫描线G1至Gm中的每个来选择,对应于各个像素7504的视频信号被写入到所有的像素7504中。每个像素7504保持写入到其中的视频信号的数据一定的期间。每个像素7504可以通过保持视频信号的数据一定的期间来维持发光或不发光状态。
此外,将像素置于不发光状态的信号(也称为擦除信号)从信号线S1至Sn中被写入到通过输入到扫描线Gi(扫描线G1至Gm中的任何一个)的信号而选择的像素行中每列的像素7504中。然后,通过每个扫描线G1至Gm选择每个像素行可以设定不发光状态。例如,在附图20中,其中第i行像素通过从第二扫描线驱动器电路7505输入到扫描线Gi中的信号选择的时间是擦除时间Te。
此外,本发明的显示器件包括位于信号线驱动器电路7501、第一扫描线驱动器电路7502和第二扫描线驱动器电路7505中的输出控制电路。换句话说,显示用于单个像素行并且将在一个帧期间的某一子帧期间被写入到其中像素的视频信号的数据是否与已经写入到该像素行的信号(视频信号或者擦除信号)的数据相同的信号,通过输出控制信号(G_ENABLE)被输入给第一扫描线驱动器电路7502,通过输出控制信号(R_ENABLE)输入给第二扫描线驱动器电路7505,以及通过输出控制信号(S_ENABLE)输入给信号线驱动器电路7501。在数据相同时,防止第一扫描线驱动器电路7502和第二扫描线驱动器电路7505的输出控制电路输出用于选择该像素行的信号。换句话说,不选择该像素行的L信号被输入到该像素行的扫描线中,或者该像素行的扫描线被置于浮动状态。此外,也防止信号线驱动器电路7501的输出控制电路输出视频信号。信号线驱动器电路7501的输出可以是用于将像素置于发光状态的信号或者可以是将像素置于不发光状态的信号。可以输入这种消耗尽可能小的功率的信号。此外,可以将信号线S1至Sn置于浮动状态。
因此,根据本发明的显示器件,集中到某一像素行,在已经输入到该像素行的信号与要输入的信号相同时,可以防止将该信号输入到该像素行。因此,可以减少对扫描线和信号线实施充电和放电的次数,因此可以降低功耗。
注意,本发明的显示器件的像素结构不限于上述的结构,还可以应用各种各样的像素结构。此外,本发明的驱动方法也不限于上文描述的驱动方法,还可以应用各种各样的驱动方法。
注意,根据本发明的显示器件,在将被写入单个像素行的信号的数据与已经写入到该像素行的单行的信号的数据相同时,停止对该单个行之像素的信号写入。因此,可以减少实施充电和放电的次数,因此可以降低功耗。
具体地,在子帧的数量增加以执行高级灰度显示时可以进一步降低功耗。
注意,附图51的结构可应用于本实施例模式的显示器件的扫描线驱动器电路。
在附图51中所示的扫描线驱动器电路包括脉冲输出电路5101、输出控制电路5102、缓冲电路5103和开关组5104。脉冲输出电路5101包括多级触发电路(FF)5105和AND门5106,AND门5106的两个输入端子连接到相邻的触发电路(FF)5105的输出端子。换句话说,在每级中提供相对于AND门5106的一个冗余的触发电路(FF)5105,并将来自相邻触发电路(FF)5105的输出输入到与扫描线G1至Gm相关地提供的每级的AND门5106。
时钟信号(G_CLK)和反相时钟信号(G_CLKB)输入到每个触发电路(FF)5105,起始脉冲信号(G_SP)输入到第一级的触发电路5105。在输入到下一级的触发电路5105中时,起始脉冲信号(G_SP)被延迟时钟信号的一个脉冲。因此,将被输入第一级的冗余的触发电路5105和下一级的触发电路5105的输出的第一行的AND门5106其输出的脉冲是时钟信号的一个脉冲。这个脉冲作为扫描信号SC.1输入到对应于输出控制电路5102的第一级的AND门5107的一个输入端子。类似地,第i行的AND门5106的输出和第m行的AND门5106的输出分别作为扫描信号输入到输出控制电路5102的相应级的AND门5107的相应一个输入端子。输出控制信号(G_ENABLE)被输入到输出控制电路5102的AND门5106的另一输入端子。根据输出控制信号(G_ENABLE),确定是否输出扫描信号。在此,例如,在从第一级中的AND门5106输出扫描信号的脉冲时输出控制信号(G_ENABLE)处于L电平的情况下,第一级的AND门5107的输出处于L电平。另一方面,在从所有级中的AND门5106输出扫描信号的脉冲时输出控制信号(G_ENABLE)处于H电平的情况下,从输出控制电路5102中顺序地输出扫描信号的脉冲。
从输出控制电路5102输出的扫描信号被输入到缓冲电路5103的每级的缓冲器5108中,并作为具有高电流供应能力的像素选择信号输出。
从缓冲电路5103输出的像素选择信号在一个水平期间的前半或后半期间中通过开关组5104被输送给扫描线G1至Gm。换句话说,开关组5104的每级的开关5109在一个水平期间的前半或后半期间中被接通。
(实施例模式6)
在本实施例模式中,解释本发明显示器件的主要结构。首先,参考附图2的方块图进行解释。这种结构是当用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与最后子帧期间中用于该像素行的视频信号的数据相同时停止对该像素的信号写入的显示器件。
在模拟视频信号(Analog Video Data)被输入到模数转换器电路201时,它被转换为数字视频信号(Digital Video Data),并将该数字视频信号从模数转换器电路201输入到存储器写选择电路202中。
在存储器写选择电路202中,一帧的数字视频信号被分割成用于每个子帧的数据,并根据从显示控制器207输入的信号将其写入到帧存储器A 203中或者帧存储器B 204中。注意,在附图2中,SF1,SF2和SF3作为在帧存储器A 203和帧存储器B 204的每个中的子帧显示,但子帧的数量并不限于此。
此外,确定电路205根据从显示控制器207中输入的信号在帧存储器A 203和帧存储器B 204的每个中比较输入到对应于具有用于对像素写入视频信号的在先和在后定时的子帧期间的单个行的像素中的视频信号的数据。然后,显示输入到单行像素中的视频信号的数据是否匹配的写控制信号被输入到存储器读选择电路206和显示控制器207中。
根据来自显示控制器207的信号,存储器读选择电路206读取被写入到帧存储器A 203或帧存储器B 204的一帧数字视频信号并将该视频信号输入到显示控制器207中。在此,在显示输入到与具有用于为像素写入视频信号的在先和在后定时的子帧期间对应的单行像素中的视频信号的数据匹配的信号被输入到存储器读选择电路206中的情况下,在随后的子帧期间中该存储器读选择电路206在被写入到帧存储器A 203或帧存储器B 204中的一帧数字视频信号中停止对单行像素的视频信号的读取,而与来自显示控制器207的信号无关。
此外,显示控制器207将起始脉冲信号(G_SP,S_SP)、时钟信号(G_CLK,S_CLK)、输出控制信号(G_ENABLE,S_ENABLE)、驱动电压、视频信号(Digital Video Data)等输入到显示器208中。
换句话说,用于像素行并且将在一个帧期间的某一子帧期间中被写入其中像素的视频信号的数据与最后子帧期间中用于该像素行的视频信号的数据相同的情况下,防止显示控制器207输出对应于该像素行的起始脉冲信号(S_SP),以便防止输出用于将该像素行的视频信号从串行数据转换为并行数据的采样脉冲。此外,显示控制器207将用于控制来自扫描线驱动器电路的扫描信号和来自信号线驱动器电路的视频信号是否被输出的输出控制信号(G_ENABLE,S_ENABLE)输入到显示器208中。
注意,在附图2的显示器208对应于其中这样的显示板:其中像素以矩阵方式排列的像素部分和该像素部分的外围驱动器电路(比如扫描线驱动器电路和信号线驱动器电路)都被形成在衬底上。注意,在显示板中,外围驱动器电路可以被形成在IC芯片上并通过COG(玻璃上芯片)等安装在衬底上,或者外围驱动器电路与衬底上的像素部分集成在一起。注意,IC芯片意味着这样的芯片:其中电子电路形成有包括在半导体衬底或绝缘衬底的表面上或者在半导体衬底内部的半导体元件的元件。注意,通过对硅晶片上的电路图形烘焙而制造的IC芯片也被称为半导体芯片。
接着,解释另一显示器件的主要结构。参考附图23中所示的方块图进行解释。
在模拟视频信号(Analog Video Data)被输入到模数转换器电路2301中时,它被转换为数字视频信号(Digital Video Data),并将该数字视频信号从模数转换器电路2301输入到存储器写选择电路2302中。
在存储器写选择电路2302中,一帧的数字视频信号被分割成用于每个子帧的数据,并根据从显示控制器2307输入的信号将其写入到帧存储器A 2303中或者帧存储器B 2304中。注意,在附图23中,SF1,SF2和SF3作为在帧存储器A 2303和帧存储器B 2304的每个中的子帧示出,但子帧的数量并不限于此。
根据来自显示控制器2307的信号,存储器读选择电路2306读取被写入到帧存储器A 2303或帧存储器B 2304的一帧数字视频信号并将该视频信号输入到行存储器2309中。
用于显示帧存储器A 2303或帧存储器B 2304的哪个像素行和哪个子帧的数据被输入到行存储器2309的信号从显示控制器2307被输入到确定电路2305中。根据这个信号,将单个行的像素数据与在先子帧的相同行中的像素的数据进行比较。然后,用于显示被输入到单个行的像素的视频信号的数据是否匹配的写入控制信号被输入到行存储器2309和显示控制器2307中。
被输入到单个行的像素的视频信号的数据从行存储器2309被输入到显示控制器2307中。在此,在用于显示被输入到行存储器2309的像素行的数据与被写入到在先子帧的像素行的数据匹配的信号通过确定电路2305被输入到行存储器2309的情况下,行存储器2309不将单个行的像素的视频信号输入到显示控制器2307中。
此外,显示控制器2307将起始脉冲信号(G_SP,S_SP)、时钟信号(G_CLK,S_CLK)、输出控制信号(G_ENABLE,S_ENABLE)、驱动电压、视频信号(Digital Video Data)等输入到显示器2308中。
换句话说,用于单个像素行并且将在一个帧期间的某一子帧期间中写入其中像素的视频信号的数据与最后子帧期间中用于该像素行的视频信号的数据相同的情况下,防止显示控制器2307输出对应于该像素行的起始脉冲信号(S_SP),以便防止输出将该像素行的视频信号从串行数据转换为并行数据的采样脉冲。此外,显示控制器2307将用于控制来自扫描线驱动器电路的扫描信号和来自信号线驱动器电路的视频信号是否被输出的输出控制信号(G_ENABLE,S_ENABLE)输入到显示器2308中。当视频信号的数据与最后子帧期间中用于单个行的视频信号的数据相同时,该视频信号的数据不被输入到显示器2308中。
注意,显示本发明的显示器件的主要结构的方块图不限于附图2和23中所示的结构。在要输入到像素的信号与已经输入到该像素的信号相同时停止将该信号输入到该像素的任何结构都可以被采用。因此,输入到该像素的信号在此不限于视频信号,它可以是使像素处于不发光状态的信号(擦除信号)。
(实施例模式7)
在本实施例模式中,解释可适用于实施例模式6中描述的附图2的确定电路205和附图23的确定电路2305的电路结构。
确定电路的实例在附图38中示出。与像素列相同数量的开关4006都串联连接。L电平电位(在此为GND)被设定到串联连接的开关4006的一端,另一端连接到输出端子4009。此外,被设定为H电平电位(在此为电源电位Vdd)的配线4008通过上拉电阻4007连接在串联连接的开关4006的另一端和输出端子4009之间。因此,在所有串联连接的开关4006都接通时,从输出端子4009输出的输出控制信号(ENABLE)是L电平信号。另一方面,在任何串联连接的开关4006切断时,从输出端子4009输出的输出控制信号(ENABLE)是H电平信号。
在先和在后的子帧中用于相同像素行和相同像素列的视频信号数据都被输入到每个NOR门4003。此外,在先和在后的子帧中用于相同像素行和相同像素列的视频信号的数据都也被输入到每个AND门4004中。然后,NOR门4003和AND门4004的每个输出都被输入到OR门4005。根据OR门4005的输出,控制所述开关4006为接通或切断。
换句话说,通过对应于第j列中像素的开关4006是否被接通或切断来确定SFx-1的第i行中的像素数据4001和SFx的第i行中的像素数据4002之中的第j列像素数据的比较结果。换句话说,在对应于第j列中的像素的开关4006被接通时,SFx-1的第i行中的像素数据4001和SFx的第i行中的像素数据4002之中的第j列像素数据匹配。然后,在不匹配的情况下,对应于第j列中的像素的开关4006被切断。换句话说,仅在SFx-1的第i行中的像素数据4001和SFx的第i行中的像素数据4002中的所有像素列的数据匹配的情况下输出控制信号(ENABLE)处于L电平,而在任何像素列的数据不匹配的情况下输出控制信号(ENABLE)处于H电平。
更详细地解释确定电路的操作。首先,在SFx-1的第i行中的像素数据4001和SFx的第i行中的像素数据4002在所有列中都匹配的情况下进行解释。在附图39中,假设SFx-1的第i行中的像素数据4001和SFx的第i行中的像素数据4002分别在第一列中处于H电平和H电平;在第二列中处于L电平和L电平;在第三列中处于H电平和H电平;...;在第(n-1)列中处于H电平和H电平;和在第n列中处于L电平和L电平。换句话说,SFx-1的第i行中的像素数据4001和SFx的第i行中的像素数据4002在所有的列中均匹配。
像素数据在第一列中都处于H电平;因此,H电平被输入到NOR门4003和AND门4004的两输入端子中。然后,NOR门4003的输出处于L电平,AND门4004的输出处于H电平。因此,H电平的信号和L电平的信号被输入到OR门4005的输入端子中,因此OR门4005的输出处于H电平。然后,第一列中的开关4006通过从OR门输出的H电平的信号接通。此外,像素数据在第二列中都处于L电平;因此,L电平被输入到NOR门4003和AND门4004的两输入端子。然后,NOR门4003的输出处于H电平,AND门4004的输出处于L电平。因此,H电平的信号和L电平的信号被输入到OR门4005的输入端子中,因此OR门的输出处于H电平。然后,第二列中的开关4006通过从OR门输出的H电平的信号接通。类似地,所有列中的开关4006都被接通,输出端子4009的输出控制信号(ENABLE)都处于L电平。
随后,解释在SFx-1的第i行中的像素数据4001和SFx的第i行中的像素数据4002在任一列中不匹配的情况。在附图40中,假设SFx-1的第i行中的像素数据4001和SFx的第i行中的像素数据4002分别在第一列中处于H电平和H电平;在第二列中处于L电平和H电平;在第三列中处于H电平和L电平;...;在第(n-1)列中处于L电平和L电平;和在第n列中处于L电平和L电平。换句话说,SFx-1的第i行中的像素数据4001和SFx的第i行中的像素数据4002至少在第二列和第三列中的像素数据不匹配。
像素数据在第一列中都处于H电平;因此,H电平被输入到NOR门4003和AND门4004的两输入端子中。然后,NOR门4003的输出处于L电平,AND门4004的输出处于H电平。因此,H电平的信号和L电平的信号被输入到OR门4005的输入端子中,因此OR门的输出处于H电平。然后,在第一列中的开关4006通过从OR门4005输出的H电平的信号接通。另一方面,在第二列中在SFx-1的第i行中的像素数据处于L电平,而在SFx的第i行中的像素数据处于H电平;因此,L电平和H电平被输入到NOR门4003和AND门4004的输入端子。然后,NOR门4003的输出处于L电平,AND门4004的输出处于L电平。因此,L电平的信号被输入到OR门4005的两个输入端子中,因此OR门4005的输出处于L电平。然后,第二列中的开关4006通过从OR门输出的L电平的信号被切断。也是在第三列中,在SFx-1的第i行中的像素数据处于H电平,而在SFx的第i行中的像素数据处于L电平,因此OR门4005输出的L电平。因此第三列中的开关4006被从OR门4005输出的L电平的信号切断。因此至少在第二列和第三列中的开关4006被切断,输出端子4009的输出控制信号(ENABLE)处于H电平。
注意,附图38的结构仅仅是一个例子,确定电路的结构不限于此。
因此,确定电路可以具有如附图73所示的结构。
在先和在后子帧中用于相同像素行和相同像素列的视频信号的数据都被输入到与像素行相同数量的OR门7303的两个输入端子中。然后,OR门7303的输出每个都被输入到与OR门相同数量的AND门7304的输入端子中。根据AND门的输出,控制所述开关7305为接通或切断。
换句话说,通过对应于第j列中像素的OR门7303的输出来确定在SFx-1的第i行中的像素数据7301和SFx的第i行中的像素数据7302之中的第j列的像素数据的比较结果。换句话说,在对应于第i列中的像素的OR门7303的输出处于H电平时,在SFx-1的第i行中的像素数据7301和SFx的第i行中的像素数据7302之中的第i列像素数据匹配。然后,在不匹配的情况下,对应于第j列中像素的OR门7303的输出处于L电平。然后,仅仅在对应于各列所有像素的OR门7303的输出处于H电平时,AND门7304的输出处于H电平,开关7305被接通。换句话说,仅在SFx-1的第i行中的像素数据7301和SFx的第i行中的像素数据7302之中的所有像素列的数据匹配的情况下输出控制信号(ENABLE)处于L电平,而在任何像素列的数据不匹配的情况下输出控制信号(ENABLE)处于H电平。
注意,在本实施例模式中描述的确定电路仅仅是一个例子,本发明不限于此。
(实施例模式8)
在本实施例模式中,参考附图36A和36B解释用于显示器件的显示板的结构。
在本实施例模式中,参考附图36A和36B解释可适用于显示器件的显示板。注意,附图36A是说明显示板的顶视图,附图36B是沿着A-A’截取的附图36A的截面视图。该显示板包括以虚线指示的信号线驱动器电路3601、像素部分3602、第二扫描线驱动器电路3603和第一扫描线驱动器电路3606。它也包括密封衬底3604和密封剂3605,通过密封剂3605包围的部分是间隔3607。
注意,配线3608是用于发送要输入到第二扫描线驱动器电路3603、第一扫描线驱动器电路3606和信号线驱动器电路3601中的信号并通过用作外部输入端子的FPC(柔性印刷电路)3609接收视频信号、时钟信号、启动信号等的配线。IC芯片(具有存储器电路、缓冲电路等的半导体芯片)3619通过COG(玻璃上芯片)等安装在FPC3609和显示板的连接处。注意,仅仅示出了FPC,但是印刷布线板(PWB)也可附着到FPC。在本说明书中的显示器件不仅包括显示板本身,而且也包括附着有FPC或PWB附着到其中的显示板。此外,它也包括在其上安装了IC芯片等的显示板。
接着,参考附图36B解释横截面结构。像素部分3602和其外围驱动器电路(第二扫描线驱动器电路3603、第一扫描线驱动器电路3606和信号线驱动器电路3601)都形成在衬底3610上;在此,示出了信号线驱动器电路3601和像素部分3602。
注意,作为信号线驱动器电路3601,使用n沟道晶体管3620和p沟道晶体管3621形成CMOS电路。在本实施例模式中,描述其中将外围驱动器电路集成在衬底上的显示板;然而,本发明并不限于此。所有或部分的外围驱动器电路都可以形成在IC芯片等上并通过COG等安装。
像素部分3602包括多个电路,每个电路都形成包括开关TFT3611和驱动TFT 3612的一个像素。注意,驱动TFT 3612的源极电极连接到第一电极3613。绝缘体3614形成为覆盖第一电极3613的端部部分。在此,使用正型感光丙烯酸树脂膜。
绝缘体3614被形成为在其上端部部分或下端部部分具有带曲率的弯曲表面以便使其覆盖有利。例如,在使用正型感光丙烯酸(树脂)作为绝缘体3614的材料的情况下,绝缘体3614优选被形成为仅在上端部部分具有曲率半径(0.2微米至3微米)的弯曲的表面。通过光照射在蚀刻剂中变得不可溶的负型和通过光照射在蚀刻剂中变得可溶的正型都可用作绝缘体3614。
包含有机化合物的层3616和第二电极3617形成在第一电极3613上。在此,具有高功函数的材料优选被用作作为阳极的第一电极3613的材料。例如,第一电极3613可以使用如下的材料形成:单层膜比如氧化铟锡(ITO)膜、氧化铟锌(IZO)膜、氮化钛膜、铬膜、钨膜、Zn膜或Pt膜;氮化钛膜和包含铝作为主要成分的膜的叠层膜;由氮化钛膜、包含铝作为主要成分的膜和氮化钛膜组成的三层结构;等。在第一电极3613具有叠层结构时,可与配线一样具有低电阻,并形成了有利的欧姆接触。此外,第一电极可用作阳极。
此外,包含有机化合物的层3616通过使用蒸发掩模的蒸发法或喷墨法形成。属于周期表第4组的金属络合物可用作包含有机化合物的层3616的部分,此外,可组合使用的材料可以是低分子量的材料或高分子量的材料。此外,作为用于包含有机化合物的材料,通常一般使用有机化合物的单层或叠层。此外,本实施例也包括其中无机化合物被用于由有机化合物形成的膜的一部分的结构。此外,公知的三重态材料也可以使用。
作为用于形成在包含有机化合物的层3616上的第二电极(阴极)3617的材料,具有低功函数的材料(Al,Ag,Li,Ca或其合金比如MgAg,MgIn,AlLi,CaF2或Ca3N2)都可以使用。在所述包含有机化合物的层3616中产生的光通过第二电极3617透射的情况下,由厚度较薄的金属薄膜和透明导电膜(氧化铟锌(ITO),氧化铟和氧化锡的合金(In2O3-ZnO),氧化锡(ZnO)等)组成的叠层优选用作第二电极(阴极)3617。
通过密封剂3605将密封衬底3604连接到衬底3610上,获得了这样的结构,其中显示元件3618被提供在由衬底3610、密封衬底3604和密封剂3605包围的空间3607中。注意,还存在这样的情况:其中空间3607以密封剂3605以及惰性气体(比如氮气或氩气)填充。
注意,环氧基树脂优选被用作密封剂3605。这种材料最好允许尽可能少的湿气和氧发生渗透。除了玻璃衬底和石英衬底之外,还可以使用由FRP(玻璃纤维增强塑料)、PVF(聚氟乙烯)、Myler、聚酯、丙烯酸纤维等形成的塑料衬底作为密封衬底3604。
该显示板如上文所述地获得。
通过集成如附图36A和36B所示的信号线驱动器电路3601、像素部分3602、第二扫描线驱动器电路3603和第一扫描线驱动器电路3606,可以降低显示器件的成本。
注意,显示板的结构不限于如附图36A所示的信号线驱动器电路3601、像素部分3602、第二扫描线驱动器电路3603和第一扫描线驱动器电路3606集成在一起的结构,也可以利用这样的结构:其中对应于信号线驱动器电路3601的如附图42A中所示的信号线驱动器电路4201形成在IC芯片上并通过COG等安装在显示板上。注意,附图42A的衬底4200、像素部分4202、第二扫描线驱动器电路4203、第一扫描线驱动器电路4204、FPC 4205、IC芯片4206、IC芯片4207、密封衬底4208和密封剂4209对应于附图36A的衬底3610、像素部分3602、第二扫描线驱动器电路3603、第一扫描线驱动器电路3606、FPC3609、IC芯片3619、IC芯片3619、密封衬底3604和密封剂3605。
换句话说,仅仅是要求高速操作的信号线驱动器电路使用CMOS等形成在IC芯片上以降低功耗。此外,通过使用硅晶片的半导体芯片等作为IC芯片可以实现更高速的操作和更低的功耗。
此外,通过将第一扫描线驱动器电路4203和第二扫描线驱动器电路4204与像素部分4202集成在一起可以实现成本降低。
因此,可以降低高清晰度显示器件的成本。此外,通过将具有功能电路(存储器电路或缓冲电路)的IC芯片安装在FPC 3609和衬底3610的连接部分上可以有效地利用衬底面积。
此外,可以利用如下的结构:其中对应于附图36A中的信号线驱动器电路3601、第二扫描线驱动器电路3603和第一扫描线驱动器电路3606的附图42B中的信号线驱动器电路4211、第二扫描线驱动器电路4214和第一扫描线驱动器电路4213被形成在IC芯片上并通过COG等安装在显示板。在这种情况下,可以进一步降低高清晰度显示器件的功耗。因此,优选多晶硅应用于在像素部分中使用的晶体管的半导体层以提供消耗更低功率的显示器件。注意,附图42B的衬底4210、像素部分4212、FPC 4215、IC芯片4216、IC芯片4217、密封衬底4218和密封剂4219分别对应于附图36A的衬底3610、像素部分3602、FPC 3609、IC芯片3619、IC芯片3619、密封衬底3604和密封剂3605。
此外,通过使用非晶硅用于像素部分4212的晶体管的半导体层可以使成本降低。此外,可以制造大尺寸的显示板。
上文描述的显示板的结构在附图41A的示意图中示出。该显示板包括其中多个像素排列在衬底4101上的像素部分4102,也包括位于像素部分4102附近的第二扫描线驱动器电路4103、第一扫描线驱动器电路4104和信号线驱动器电路4105。
要输入到第二扫描线驱动器电路4103、第一扫描线驱动器电路4104和信号线驱动器电路4105的信号从外部通过柔性印刷电路(FPC)4106输送。
虽然没有示出,IC芯片可以通过COG(玻璃上芯片)、TAB(自动载带焊)等安装在FPC 4106上。换句话说,难以与像素部分4102集成在一起的第二扫描线驱动器电路4103、第一扫描线驱动器电路4104和信号线驱动器电路4105的存储器电路、缓冲电路等的一部分可以形成在IC芯片上并安装在显示器件上。
在此,在本发明的显示器件中,第二扫描线驱动器电路4103和第一扫描线驱动器电路4104可以被提供在像素部分4102的一侧上,如附图41B所示。注意,附图41B所示的显示器件与在附图41A中所示的显示器件不同之处仅仅在于第二扫描线驱动器电路4103的设置;因此可以使用相同的附图标记。此外,第二扫描线驱动器电路4103和第一扫描线驱动器电路4104可以执行与一个驱动器电路类似的功能,或者可以使用这两个扫描线驱动器电路之中的任一个。换句话说,根据像素结构或驱动方法可以适当地改变该结构。
此外,第一扫描线驱动器电路和第二扫描线驱动器电路和信号线驱动器电路不必分别提供在像素的行方向和列方向上。例如,形成在如附图43A所示的IC芯片上的外围驱动器电路4301可以具有如附图42B中所示的第二扫描线驱动器电路4214、第一扫描线驱动器电路4213和信号线驱动器电路4211的功能。注意,附图43A的衬底4300、像素部分4302、FPC 4304、IC芯片4305、IC芯片4306、密封衬底4307和密封剂4308分别对应于附图36A的衬底3610、像素部分3602、FPC 3609、IC芯片3619、IC芯片3619、密封衬底3604和密封剂3605。
注意,解释附图43A的显示器件的信号线的连接的示意图在附图43B中示出。该显示器件包括衬底4310、外围驱动器电路4311、像素部分4312、FPC 4313和FPC 4314。来自外部的信号和电源电位通过FPC 4313输入到外围驱动器电路4311。然后,外围驱动器电路4311的输出被输入到与像素部分4312所包括的像素相连的在行方向的扫描线和在列方向上的信号线中。
此外,可适用于显示元件3618的显示元件的实例在附图44A和44B中示出。换句话说,可参考附图44A和44B解释适用于实施例模式1的像素的显示元件的结构。
附图44A的显示元件具有这样的元件结构:其中阳极4402、由空穴注入材料形成的空穴注入层4403、由空穴传输材料形成的空穴传输层4404、发光层4405、由电子传输材料形成的电子传输层4406、由电子注入材料形成的电子注入层4407和阴极4408都被堆叠在衬底4401上。在此,发光层4405可仅由一种发光材料形成;然而,它可以由两种或更多种材料形成。此外,本发明的元件结构不限于这种结构。
除了图44A中所示的各个功能层的叠层结构以外,在元件结构方面还存在广范围的改变,诸如使用高分子量化合物的元件或其中发光层是使用从三重受激态下发射光线的三重态发光材料构成的高效元件。此外,本发明的元件结构还适用于通过用空穴阻挡层控制载流子复合区域以便于将发光区域分成为两个区域所获得的白光显示元件等。
在图44A中所示的本发明元件的制造方法中,在具有阳极4402(ITO)的衬底4401上按照以下顺序蒸发空穴注入材料、空穴传输材料和发光材料。之后,蒸发电子传输材料和电子注入材料,最后通过蒸发形成阴极4408。
下面将列出适合于空穴注入材料、空穴传输材料、电子传输材料、电子注入材料和发光材料的材料。
作为空穴注入材料,在有机化合物中,卟啉化合物、酞菁(在下文中称之为“H2Pc”)、铜酞菁(在下文中称之为“CuPc”)等是有效的。此外,具有比所使用的空穴传输材料更小电离电势值并且具有空穴传输功能的材料也可用作空穴注入材料。还存在化学掺杂导电高分子量化合物,其中包括掺杂有聚苯乙烯磺酸(在下文中称之为“PSS”)、聚苯胺等的聚(乙烯二氧基噻吩)(在下文中称之为“PEDOT”)。此外,绝缘高分子量化合物在阳极的平面化方面也是有效的,并且通常使用聚酰亚胺(在下文中称之为“PI”)。此外,还使用无机化合物,所述无机化合物包括氧化铝(在下文中称之为“氧化铝”)的超薄膜以及诸如金或铂等金属的薄膜。
最广泛用作空穴传输材料的材料是芳香族胺基化合物(换句话说是具有苯环-氮的键的化合物)。广泛使用的材料包括4,4-bis(二苯胺)-联苯(在下文中称之为“TAD”)、其衍生物诸如4,4-bis[N-(3-甲基苯基)-N-苯基-氨基]联苯(在下文中称之为“TPD”)或4,4-bis[N-(1-萘基)-N-苯基-氨基]联苯(在下文中称之为“α-NPD”),除此之外,还包括星爆式芳香族胺化合物,诸如4,4’,4”-三(N,N-二苯胺)-三苯胺(在下文中称之为“TDATA”)或4,4’,4”-三[N-(3-甲基苯基)-N-苯胺]-三苯胺(在下文中称之为“MTDATA”)。
作为电子传输材料,通常使用金属络合物,其中包括具有喹啉基干或苯并喹啉基干的金属络合物,诸如Alq、Balq、三(4-甲基-8-喹啉)铝(在下文中称之为“Almq”)或双(10-羟基苯并[H]-喹啉根)铍(在下文中称之为“BeBq”),除此之外,还包括具有唑基或噻唑基配合基的金属络合物,诸如双[2-(2-羟苯基)苯并噁唑]锌(在下文中称之为“Zn(BOX)2”)或双[2-(2-羟苯基)苯并噻唑]锌(在下文中称之为“Zn(BTZ)2”)。此外,除金属络合物以外,诸如2-(4-联苯)-5-(4-特-正丁基苯基)-1,3,4-噁二唑(在下文中称之为“PBD”)或OXD-7的噁二唑(oxadiazole)衍生物、诸如TAZ或3-(4-特-正丁基苯基)-4-(4-乙烷基苯基)-5-(4-联苯)-1,2,4-三唑(在下文中称之为“p-EtTAZ”)的三唑衍生物、以及诸如红菲绕啉(bathophenanthroline)(在下文中称之为“BPhen”)或BCP的菲绕啉衍生物也具有电子传输特性。
可使用上述电子传输材料作为电子注入材料。此外,通常使用绝缘体的超薄膜,诸如包含氟化钙、氟化锂、氟化铯等的金属卤化物或包含氧化锂的碱金属氧化物。此外,诸如乙酰丙酮锂(在下文中称之为“Li(acac)”)或8-喹啉-锂(在下文中称之为“Liq”)等碱金属络合物也是有效的。
作为发光材料,除诸如Alq、Almq、BeBq、BAlq、Zn(BOX)2或Zn(BTZ)2等上述金属络合物以外,各种荧光颜料也是有效的。所述荧光颜料包括:蓝色的4,4-bis(2,2-联苯-乙烯基)联苯、红橙色的4-二氰基乙撑-2-甲基-6-(p-二甲基氨-苯乙烯)-4H-吡喃等。此外,三重态发光材料也是可行的,所述三重态发光材料主要是以铂或铱为中心金属的络合物。作为三重态发光材料,三(2-苯基吡啶)铱、二(2-(4′-tryl)吡啶根合-N,C2′)乙酰丙酮铱(在下文中称之为“acacIr(tpy)2”)、2,3,7,8,12,13,17,18-八乙基-21H,23H-卟啉-铂等是已知的。
通过组合具有各个功能的上述材料,可制造出高可靠性的显示元件。
此外,通过改变具有实施例模式1中所述像素结构的驱动器晶体管的极性以便成为n沟道晶体管并使显示元件的相反电极的电位的幅值和设定到电源线的电位反相,也可使用具有按与图44A中相反的顺序堆叠的各层的显示元件。换句话说,在元件结构中,阴极4408、由电子注入材料形成的电子注入层4407、由电子传输材料形成的电子传输层4406、发光层4405、由空穴传输材料形成的空穴传输层4404、由空穴注入材料形成的空穴注入层4403以及阳极4402被顺序地堆叠在衬底4401上。
此外,为了提取显示元件的光线发射,阳极和阴极中的至少一个可为透明的。之后,TFT和显示元件被形成在衬底上。存在具有一种通过与衬底相反的表面提取光线发射的顶部发射结构的显示元件、具有一种通过衬底一侧上的表面提取光线发射的底部发射结构的显示元件以及具有一种通过与衬底相反的表面和衬底一侧上的表面两者提取光线发射的双发射结构的显示元件。本发明的像素配置能够应用于具有任何发射结构的显示元件。
下面将参照图45A描述具有顶部发射结构的显示元件。
在衬底4500上形成有驱动TFT 4501,在它们之间插入基膜4505,并且形成第一电极4502使其与驱动TFT 4501的源极电极相接触。在其上形成包含有机化合物的层4503和第二电极4504。
注意,第一电极4502是显示元件的阳极,而第二电极4504是显示元件的阴极。换句话说,在包含有机化合物的层4503被夹在第一电极4502与第二电极4504之间的区域中形成显示元件。
在此,优选地使用具有高功函数的材料形成用作阳极的第一电极4502。例如,可使用诸如氮化钛膜、铬膜、钨膜、Zn膜、或Pt膜的单层膜;由氮化钛膜和包含铝为其主要成分的膜形成的叠层;或由氮化钛膜、包含铝为其主要成分的膜和氮化钛膜形成的三层膜结构等。注意,在第一电极4502具有叠层结构时,可与配线一样具有低电阻、形成良好的欧姆接触、并用作阳极。通过使用光反射金属膜,可以形成不透光的阳极。
用作阴极的第二电极4504优选地使用如下结构形成:由具有低功函数的材料(Al、Ag、Li、Ca或其合金,诸如MgAg、MgIn、AlLi、CaF2或Ca3N2)形成的金属薄膜与透明导电膜(氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)等)的叠层。通过使用上述薄金属膜和透明导电膜,能够形成能透光的阴极。
因此,如图45A中的箭头所指示的,可从顶表面提取显示元件的光线。换句话说,在将显示元件应用于图36A和35B中所示的显示板的情况中,光线朝向衬底3610一侧发出。因此,当具有顶部发射结构的显示元件用于显示器件时,透光的衬底用作密封衬底3604。
此外,在提供光学膜的情况中,所述光学膜可设在密封衬底3604上。
注意,能够使用由具有低功函数的材料(诸如MgAg、MgIn或AlLi)制成的金属膜来形成第一电极4502以使其用作阴极。在这种情况中,可使用透明导电膜(诸如氧化铟锡(ITO)膜或氧化铟锌(IZO)膜)来形成第二电极4504。因此,通过这种结构,可提高顶部发射的透光率。
下面将参照图45B描述具有底部发射结构的显示元件。由于除其发射结构以外的结构都是与图45A相同的,因此使用与图45A中相同的附图标记进行描述。
优选地使用具有高功函数的材料形成用作阳极的第一电极4502。例如,可使用透明导电膜(诸如氧化铟锡(ITO)膜或氧化铟锌(IZO)膜)。通过使用透明导电膜,可以形成能透光的阳极。
可使用由具有低功函数的材料(Al、Ag、Li、Ca或其合金,诸如MgAg、MgIn、AlLi、CaF2或Ca3N2)制成的金属膜来形成用作阴极的第二电极4504。通过使用上述的光线反射金属膜,能够形成不透光的阴极。
因此,如图45B中的箭头所指示的,可从底表面提取显示元件的光线。换句话说,在将显示元件应用于图36A和36B中所示的显示板的情况中,光线朝向衬底3610一侧发出。因此,当具有底部发射结构的显示元件用于显示器件时,使用透光的衬底作为衬底3610。
此外,在提供光学膜的情况中,所述光学膜可设在衬底3610上。
下面将参照图45C描述具有双发射结构的显示元件。由于除其发射结构以外的结构都是与图45A相同的,因此使用与图45A中相同的附图标记进行描述。
优选地使用具有高功函数的材料来形成用作阳极的第一电极4502。例如,可使用透明导电膜(诸如氧化铟锡(ITO)膜或氧化铟锌(IZO)膜)。通过使用透明导电膜,可以形成透光的阳极。
优选地使用由具有低功函数的材料(Al、Ag、Li、Ca或其合金,诸如MgAg、MgIn、AlLi、CaF2或Ca3N2)制成的金属膜与透明导电膜(氧化铟锡(ITO)、氧化铟和氧化锌的合金(In2O3-ZnO)、氧化锌(ZnO)等)所形成的叠层来形成用作阴极的第二电极4504。通过使用上述薄金属膜和透明导电膜,可以形成可透光的阴极。
因此,如图45C中的箭头所指示的,可从两个表面提取显示元件的光线。换句话说,在将显示元件应用于图36A和36B中所示的显示板的情况中,光线朝向衬底3610一侧和密封衬底3604一侧发出。因此,当具有双发射结构的显示元件用于显示器件时,使用透光的衬底作为衬底3610和密封衬底3604两者。
此外,在提供光学膜的情况中,所述光学膜可设在衬底3610和密封衬底3604两者上。
此外,本发明可应用于通过使用白光发射元件和滤色器实现全色显示的显示器件。
如图46中所示的,在衬底4600上形成有基膜4602,驱动TFT4601形成在其上,并且形成第一电极4603使其与驱动TFT 4601的源极电极相接触。在其上形成包含有机化合物的层4604和第二电极4605。
注意,第一电极4603是显示元件的阳极,而第二电极4605是显示元件的阴极。换句话说,在包含有机化合物的层4604被夹在第一电极4603与第二电极4605之间的区域中形成显示元件。通过图46中所示的结构发出白光。分别将红色滤光器4606R、绿色滤光器4606G和蓝色滤光器4606B设在显示元件上方以实现全色显示。此外,提供了用于分隔这些彩色滤光器的黑色矩阵(也称之为“BM”)4607。
可组合使用显示元件的上述结构,并且可适当地将其应用于本发明的显示器件。此外,以上所述的显示板的结构以及显示元件仅是实例,其它结构自然都可以应用于本发明的显示器件。
(实施例模式9)
本发明可应用于各种电子设备。具体地,它可以应用于电子设备的显示部分。这种电子设备的实例如下:比如摄影机或数码相机的照相机、护目镜型显示器(头佩式显示器)、导航系统、音频再现设备(例如汽车音响或音响部件等)、计算机、游戏机、便携式信息终端(例如移动计算机、移动电话、便携式游戏机、或电子书)、具有存储介质读取部分的图像再现设备(具体地,一种用于再现例如数字通用盘(DVD)的存储介质并包括能够显示其图像的发光器件的设备)等。
图26A显示了发光器件,包括底座26001、支撑26002、显示部分26003、扬声器部分26004、视频输入端26005等。本发明的显示器件能够用于显示部分26003。注意,该发光器件在其类别上包括所有用于显示信息的发光器件,例如用于个人计算机、用于电视广播接收或用于显示广告的发光器件。使用本发明用作显示部分26003的发光器件可以降低功耗。
图26B是照相机,包括主体26101、显示部分26102、图像接收部分26103、操作键26104、外部连接端口26105、快门26106等。
使用本发明用作显示部分26102的照相机可以降低功耗。
图26C显示了计算机,包括主体26201、底座26202、显示部分26203、键盘26204、外部连接端口26205、指点鼠标26206等。使用本发明用作显示部分26203的计算机可以降低功耗。
图26D显示了移动计算机,包括主体26301、显示部分26302、开关26303、操作键26304、红外端口26305等。使用本发明用作显示部分26302的移动计算机可以降低功耗。
图26E显示了具有存储介质读取部分的便携式图像再现设备(具体地,例如DVD再现设备),它包括主体26401、底座26402、显示部分A 26403、显示部分B 26404、存储介质(DVD等)读取部分26405、操作键26406、扬声器部分26407等。显示部分A 26403主要显示图像信息,显示部分B 26404主要显示字符信息。使用本发明用作显示部分A 26403和显示部分B 26404的图像再现设备可以降低功耗。
图26F显示了护目镜型显示器,其包括主体26501、显示部分26502和臂部分26503等。使用本发明用作显示部分26502的护目镜型显示器可以降低功耗。
图26G显示了摄像机,其包括主体26601、显示部分26602、底座26603、外部连接端口26604、遥控接收部分26605、图像接收部分26606、电池26607、音频输入部分26608、操作键26609等。使用本发明用作显示部分26602的摄像机可以降低功耗。
图26H显示了移动电话,包括主体26701、底座26702、显示部分26703、音频输入部分26704、音频输出部分26705、操作键26706、外部连接端口26707、天线26708等。
近年来,移动电话具有游戏功能、照相机功能、电子货币功能等,并且对用于高附加值的移动电话的需求已经增加。虽然移动电话变成多功能的并且使用频率增加,但是仍然要求充电一次使用较长的时间。使用本发明用作显示部分26703的移动电话可以降低功耗。因此,长时间的使用成为可能。
如上文所述,本发明可应用于所有的电子设备。
(实施例模式10)
在本实施例模式中,解释其中将像素部分分割成多个区域并且在每个区域分别执行对像素的信号写入的显示器件。换句话说,可以从每个区域中的驱动器中执行信号写入。
附图24显示了其中将像素部分分割成两个区域并通过不同的驱动器电路执行信号写入的显示器件的实例。
附图24所示的显示器件包括第一像素区2405、第二像素区2406、选择第一像素区2405的像素行的扫描线驱动器电路2403、将视频信号输入到第一像素区2405的信号线驱动器电路2401、选择第二像素区2406的像素行的扫描线驱动器电路2404和将视频信号输入到第二像素区2406的信号线驱动器电路2402。
在第一像素区2405中,像素2407以矩阵方式相对于扫描线G1至Gm和信号线S1至Sn排列。在第二像素区2406中,像素2407以矩阵方式相对于扫描线G’1至G’m和信号线S’1至S’n排列。
时钟信号(G1_CLK)、反相时钟信号(G1_CLKB)、起始脉冲信号(G1_SP)、输出控制信号(G1_ENABLE)等输入到扫描线驱动器电路2403中以选择将被写入信号的像素行。然后,时钟信号(S1_CLK)、反相时钟信号(S1_CLKB)、起始脉冲信号(S1_SP)、输出控制信号(S1_ENABLE)、视频信号(Digital Video Data 1)等输入到信号线驱动器电路2401中以将视频信号输入到由扫描线驱动器电路2403选择的像素行中。注意,通过将扫描信号输入到扫描线G1至Gm中执行像素行的选择,通过将视频信号输入到信号线S1至Sn中的每个中来执行对像素行的视频信号输入。
注意,在单个行的像素中在在先子帧期间的寻址期间中输入的视频信号与将在随后子帧期间中输入的视频信号相同的情况下,防止在随后子帧期间中将该信号写入到所述单行像素中。因此,用于显示在单个行的像素中在在先子帧期间的寻址期间中输入的视频信号是否与在随后子帧期间中输入的视频信号相同的输出控制信号(G1_ENABLE,S1_ENABLE),分别被输入到扫描线驱动器电路2403和信号线驱动器电路2401中。
时钟信号(G2_CLK)、反相时钟信号(G2_CLKB)、起始脉冲信号(G2_SP)、输出控制信号(G2_ENABLE)等输入到扫描线驱动器电路2404中以选择将被写入信号的像素行。此外,时钟信号(S2_CLK)、反相时钟信号(S2_CLKB)、起始脉冲信号(S2_SP)、输出控制信号(S2_ENABLE)、视频信号(Digital Video Data 1)等输入到信号线驱动器电路2402中以将视频信号输入到由扫描线驱动器电路2404选择的像素行中。注意,通过将扫描信号输入到扫描线G’1至G’m中执行像素行的选择,通过将视频信号输入到信号线S’1至S’n的每个中执行对像素行的视频信号输入。
注意,在单个行的像素中在在先子帧期间的寻址期间中输入的视频信号与将在随后子帧期间中输入的视频信号相同的情况下,防止在随后子帧期间中将该信号写入到单个行的像素中。因此,显示在单个行的像素中在在先子帧期间的寻址期间中输入的视频信号是否与在随后子帧期间中输入的视频信号相同的输出控制信号(G2_ENABLE,S2_ENABLE)分别被输入到扫描线驱动器电路2404和信号线驱动器电路2402中。
虽然视频信号分别被写入到第一像素区2405和第二像素区2406中,但是第一像素区2405和第二像素区2406两者作为一个显示部分显示图像。换句话说,作为一个显示部分的图像的数据被分割成视频信号(Digital Video Data 1)和视频信号(Digital Video Data 2),它们被输入到相应的信号线驱动器电路中。
由于通过象这种结构一样地分割像素部分而缩短了信号写入期间,因此可以提供一种可提高到高清晰度并执行高级灰度显示的显示器件。
注意,与清晰度和显示灰度等级的提高相关,随着实施信号写入的次数的增加功耗增加。然而,在单个行的像素中在在先子帧期间的寻址期间中输入的视频信号与将在在后子帧期间中输入的视频信号相同的情况下,本发明的显示器件防止在在后子帧期间中给单个行的像素的信号写入。因此,本发明的显示器件可以降低功耗。
此外,本实施例模式的结构优选被应用于高显示容量的显示器件(具有大量的显示像素的显示器件),因为在每个像素区中可以分别对像素执行信号写入。换句话说,随着显示容量的增加,对所有的行的像素进行写入所要求的时间(增加)。然而,如果象本实施例模式的结构一样,在每个像素区中分别地执行信号写入,则随着分割的区域的数量的增加可以缩短对所有的像素进行写入所要求的时间。
(实施例1)
在本实施例中,参考附图12A和12B详细解释在实施例模式1中描述的显示器件,在这种显示器件中,用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号的数据与已经写入到该像素行的数据相同的情况下视频信号不被输入到像素中。附图12A显示了使用水平方向作为时间轴和垂直方向作为像素行轴在某一帧期间中的信号写入操作和信号擦除操作。
下文针对第i行的像素行进行解释。在第i行的像素行中,第一子帧期间中的信号写入时间表示为SF1a(i),第二、第三、第四、第五和第六子帧期间中的信号写入时间分别表示为SF2a(i)、SF3a(i)、SF4a(i)、SF5a(i)和SF6a(i)。此外,参考附图12B针对第i行中的像素解释发光期间和不发光期间。在集中注意第i行时,对像素的信号写入时间比数据保持期间短得多;因此在附图12B中省去信号写入时间。在SF1a(i)中写入信号时,操作进行到第一子帧期间中的数据保持期间SF1s(i)。然后,第二子帧期间中的信号写入时间SF2a(i)开始,数据保持期间SF1s(i)结束。在根据信号写入时间SF2a(i)给像素写入信号时,第二子帧期间中的数据保持期间SF2s(i)开始,数据保持期间SF2s(i)通过信号擦除操作结束。在第i行中的像素的信号通过擦除操作被擦除之后直到第三子帧期间中的信号写入时间SF3a(i)开始的这一段时间期间是不发光期间。以类似的方式,第三子帧期间中的数据保持期间SF3s(i)是从根据第三子帧期间中的信号写入时间SF3a(i)将信号写入到像素之后直到第四子帧期间中的信号写入时间SF4a(i)的时间期间。第四子帧期间中的数据保持期间SF4s(i)是从根据第四子帧期间中的信号写入时间SF4a(i)将信号写入到像素之后直到第五子帧期间中的信号写入时间SF5a(i)的时间期间。第五子帧期间中的数据保持期间SF5s(i)是从根据第五子帧期间中的信号写入时间SF5a(i)将信号写入到像素之后直到通过信号擦除操作擦除在第i行中的像素的信号的时间期间。第六子帧期间中的数据保持期间SF6s(i)是从根据第六子帧期间中的信号写入时间SF6a(i)将信号写入到像素之后直到下一帧期间中的第一子帧期间的信号写入时间SF1a(i)的时间期间。
在此,如果在SF1a(i)中用于单个行的所有像素的视频信号的数据与在SF2a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF2a(i)中停止对第i行中的像素的信号写入。此外,如果在SF3a(i)中用于单个行的所有像素的视频信号的数据是将该像素置于不发光状态的数据,则在SF3a(i)中停止对第i行中的像素的信号写入。类似地,如果在SF4a(i)中用于单个行的所有像素的视频信号的数据与在SF3a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF4a(i)中停止对第i行中的像素的信号写入。如果在SF5a(i)中用于单个行的所有像素的视频信号的数据与在SF4a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF5a(i)中停止对第i行中的像素的信号写入。如果在SF6a(i)中用于单个行的所有像素的视频信号的数据是将该像素置于不发光状态的数据,则在SF6a(i)中停止对第i行中的像素的信号写入。
如上文所述,在最后子帧中输入的信号(视频信号和擦除信号)与用于单个行的像素的视频信号的数据匹配的情况下,停止在该子帧期间中对像素行的信号写入。例如,防止用于选择该像素行的扫描线驱动器电路的信号输出。换句话说,将用于不选择该像素行的L信号输入到该像素行的扫描线,或者将该像素行的扫描线置于浮动状态。此外,也防止信号线驱动器电路输出视频信号。该信号线驱动器电路的输出可以是将像素置于发光状态的信号或者是将像素置于不发光状态的信号。可以输入这种消耗尽可能小功率的信号。可替换地,可以将信号线置于浮动状态。
这使得可以降低实施充电和放电的次数并降低功耗。
(实施例2)
在本实施例中,参考附图12A和12B详细解释在实施例模式1中描述的显示器件,在这种显示器件中,当用于将在一个帧期间的某一子帧期间中对像素执行信号擦除的单个像素行的视频信号的数据是将该像素置于不发光状态的数据时,不擦除该像素行的信号。附图12A显示了使用水平方向作为时间轴和垂直方向作为像素行轴在某一帧期间中的信号写入操作和信号擦除操作。
下文集中对第i行的像素行进行解释。在第i行的像素行中,第一子帧期间中的信号写入时间表示为SF1a(i),第二、第三、第四、第五和第六子帧期间中的信号写入时间分别表示为SF2a(i)、SF3a(i)、SF4a(i)、SF5a(i)和SF6a(i)。此外,第二子帧期间中的信号擦除时间表示为SF2e(i),第五子帧期间中的信号擦除时间表示为SF5e(i)。此外,参考附图12B针对i行中的像素解释发光期间和不发光期间。在集中注意第i行时,对像素的信号写入时间比数据保持期间短得多;因此在附图12B中省去信号写入时间。在SF1a(i)中写入信号时,操作进行到第一子帧期间中的数据保持期间SF1s(i)。然后,第二子帧期间中的信号写入时间SF2a(i)开始,数据保持期间SF1s(i)结束。在根据信号写入时间SF2a(i)给像素写入信号时,第二子帧期间中的数据保持期间SF2s(i)开始,数据保持期间SF2s(i)通过信号擦除操作结束。在第i行中的像素的信号通过擦除操作被擦除之后直到第三子帧期间中的信号写入时间SF3a(i)开始的这一段时间期间是不发光期间。以类似的方式,第三子帧期间中的数据保持期间SF3s(i)是从根据第三子帧期间中的信号写入时间SF3a(i)将信号写入到像素之后直到第四子帧期间中的信号写入时间SF4a(i)的时间期间。第四子帧期间中的数据保持期间SF4s(i)是从根据第四子帧期间中的信号写入时间SF4a(i)将信号写入到像素之后直到第五子帧期间中的信号写入时间SF5a(i)的时间期间。第五子帧期间中的数据保持期间SF5s(i)是从根据第五子帧期间中的信号写入时间SF5a(i)将信号写入到像素之后直到通过信号擦除操作擦除在第i行中的像素的信号的时间期间。第六子帧期间中的数据保持期间SF6s(i)是从根据第六子帧期间中的信号写入时间SF6a(i)将信号写入到像素之后直到下一帧期间中的第一子帧期间的信号写入时间SF1a(i)的时间期间。
在此,如果在SF2a(i)中用于单个行的所有像素的视频信号的数据是将该像素置于不发光状态的数据,则在SF2e(i)中停止对第i行中的像素的信号擦除。如果在SF5a(i)中用于单个行的所有像素的视频信号的数据是将该像素置于不发光状态的数据,则在SF5e(i)中停止对第i行中的像素的信号擦除。
在上文所述的擦除信号的情况下,在之前刚输入到单个行的像素中的视频信号的数据是将该像素置于不发光状态的数据时,停止该像素行的信号擦除。例如,防止输出用于选择该像素行的扫描线驱动器电路的信号。换句话说,将用于不选择该像素行的L信号输入到该像素行的扫描线中,或者将该像素行的扫描线置于浮动状态。从信号线驱动器电路中,可以保持该像素行的视频信号继续输入或者该视频信号可以是擦除信号。可以输入这种消耗尽可能小的功率的信号。可替换地,可以将信号线置于浮动状态。
这使得可以降低实施充电和放电的次数并降低功耗。
(实施例3)
在本实施例中,参考附图12A和12B详细解释在实施例模式1中描述的显示器件,在这种显示器件中,用于单个像素行并且将在一个帧期间的某一子帧期间中被写入到其中像素的视频信号数据与已经写入到该像素的像素行的数据相同的情况下视频信号不被输入到该像素,此外,在将被执行像素的信号擦除的单个像素行的视频信号的数据是将该像素置于不发光状态的数据的情况下不执行该像素行的信号擦除。
下文集中对第i行的像素行进行解释。在第i行的像素行中,第一子帧期间中的信号写入时间以SF1a(i)表示,第二、第三、第四、第五和第六子帧期间中的信号写入时间分别表示为SF2a(i)、SF3a(i)、SF4a(i)、SF5a(i)和SF6a(i)。此外,第二子帧期间中的信号擦除时间表示为SF2e(i),第五子帧期间中的信号擦除时间表示为SF5e(i)。此外,集中注意第i行,参考附图12B针对i行中的像素解释发光期间和不发光期间。在集中注意第i行时,对像素的信号写入时间比数据保持期间短得多;因此在附图12B中省去信号写入时间。在SF1a(i)中写入信号时,操作进行到第一子帧期间中的数据保持期间SF1s(i)。然后,第二子帧期间中的信号写入时间SF2a(i)开始,数据保持期间SF1s(i)结束。在根据信号写入时间SF2a(i)给像素写入信号时,第二子帧期间中的数据保持期间SF2s(i)开始,数据保持期间SF2s(i)通过信号擦除操作结束。在第i行中的像素的信号通过擦除操作被擦除之后直到第三子帧期间中的信号写入时间SF3a(i)开始的这一段时间期间是不发光期间。以类似的方式,第三子帧期间中的数据保持期间SF3s(i)是从根据第三子帧期间中的信号写入时间SF3a(i)将信号写入到像素之后直到第四子帧期间中的信号写入时间SF4a(i)的时间期间。第四子帧期间中的数据保持期间SF4s(i)是从根据第四子帧期间中的信号写入时间SF4a(i)将信号写入到像素之后直到第五子帧期间中的信号写入时间SF5a(i)的时间期间。第五子帧期间中的数据保持期间SF5s(i)是从根据第五子帧期间中的信号写入时间SF5a(i)将信号写入到像素之后直到通过信号擦除操作擦除在第i行中的像素的信号的时间期间。第六子帧期间中的数据保持期间SF6s(i)是从根据第六子帧期间中的信号写入时间SF6a(i)将信号写入到像素之后直到下一帧期间中的第一子帧期间的信号写入时间SF1a(i)的时间期间。
在此,如果在SF1a(i)中用于单个行的所有像素的视频信号的数据与在SF2a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF2a(i)中停止对第i行中的像素的信号写入。此外,如果在SF3a(i)中用于单个行的所有像素的视频信号的数据是将该像素置于不发光状态的数据,则在SF3a(i)中停止对第i行中的像素的信号写入。类似地,如果在SF4a(i)中用于单个行的所有像素的视频信号的数据与在SF3a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF4a(i)中停止对第i行中的像素的信号写入。如果在SF5a(i)中用于单个行的所有像素的视频信号的数据与在SF4a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF5a(i)中停止对第i行中的像素的信号写入。如果在SF6a(i)中用于单个行的所有像素的视频信号的数据是将像素置于不发光状态的数据,则在SF6a(i)中停止对第i行中的像素的信号写入。
在此,如果在SF2a(i)中用于单个行的所有像素的视频信号的数据是将该像素置于不发光状态的数据,则在SF2e(i)中停止对第i行中的像素的信号擦除。如果在SF5a(i)中用于单个行的所有像素的视频信号的数据是将该像素置于不发光状态的数据,则在SF5e(i)中停止对第i行中的像素的信号擦除。
如上文所述,在最后子帧中输入的信号(视频信号和擦除信号)与用于单个行的像素的视频信号的数据匹配的情况下,停止在该子帧期间中对像素行的信号写入。例如,防止用于选择该像素行的扫描线驱动器电路的信号被输出。换句话说,将用于不选择该像素行的L信号输入到该像素行的扫描线,或者将该像素行的扫描线置于浮动状态。此外,也防止信号线驱动器电路输出视频信号。该信号线驱动器电路的输出可以是将像素置于发光状态的信号或者是将像素置于不发光状态的信号。可以输入这种消耗尽可能小的功率的信号。可替换地,可以将信号线置于浮动状态。此外,在擦除信号的情况下,在之前刚输入到单个行的像素中的视频信号的数据是将该像素置于不发光状态的数据时,停止该像素行的信号擦除。例如,防止用于选择该像素行的扫描线驱动器电路的信号被输出。换句话说,将用于不选择该像素行的L信号输入到该像素行的扫描线中,或者将该像素行的扫描线置于浮动状态。从信号线驱动器电路中,可以保持该像素行的视频信号继续输入或者该视频信号可以是擦除信号。可以输入这种消耗尽可能小的功率的信号。可替换地,可以将信号线置于浮动状态。
这使得可以降低实施充电和放电的次数并降低功耗。
注意,在不发光状态继续的情况下,一旦将信号输入到像素则不再将该信号输入到该像素。因此,在这种情况下,在输入到像素的信号泄漏以造成错误显示之前有规律地输出信号。注意,理想的是保持对信号线输入用于将像素置于不发光状态的信号以便降低信号泄漏。在发光继续的情况下,在输入擦除信号时重写像素的信号;因此不存在问题。
(实施例4)
在本实施例中,解释实施例模式1中描述的显示器件的更适合的驱动方法。
本发明的显示器件适合于这样的使用时间灰度法的驱动方法:通过将一个帧期间分割成多个子帧期间并在每个子帧期间控制每个像素发光和不发光,通过每个像素的发光时间的总时间的差值来表达灰度;特别是适合于通过顺序地增加在每个子帧期间中实施发光次数来表达灰度的驱动方法。换句话说,随着灰度级的增加执行发光的子帧数也增加。因此,在低灰度级执行发光的子帧中,在高灰度级中也执行发光。这种灰度法被称为“重叠时间灰度法”。
参考附图22A和22B解释以重叠时间灰度法表达3-位灰度的情况。附图22A显示了使用水平方向作为时间轴和垂直方向作为像素行轴在某一帧期间中的信号写入操作。为了表达3-位灰度,将一个帧期间分割成七个子帧。
注意,下文针对第i行的像素行进行解释。在第i行的像素行中,第一子帧期间中的信号写入时间表示为SF1a(i),第二、第三、第四、第五、第六和第七子帧期间中的信号写入时间分别表示为SF2a(i)、SF3a(i)、SF4a(i)、SF5a(i)、SF6a(i)和SF7a(i)。
此外,参考附图22B针对i行中的像素解释发光期间。在集中注意第i行时,对像素的信号写入时间比数据保持期间短得多;因此在附图22B中省去信号写入时间。在SF1a(i)中写入信号时,操作进行到第一子帧期间中的数据保持期间SF1s(i)。然后,第二子帧期间中的信号写入时间SF2a(i)开始,数据保持期间SF1s(i)结束。类似地,在每一子帧期间执行信号写入时,数据保持期间开始,并且该数据保持期间通过在下一子帧中的信号写入而结束。这样,分别设定第二、第三、第四、第五、第六和第七子帧期间中的数据保持期间SF2s(i)、SF3s(i)、SF4s(i)、SF5s(i)、SF6s(i)和SF7s(i)。如上文所述的数据保持期间SF1s(i)、SF2s(i)、SF3s(i)、SF4s(i)、SF5s(i)、SF6s(i)和SF7s(i)每个都具有相等的时间长度。
在此,如果在SF1a(i)中用于单个行的所有像素的视频信号的数据与在SF2a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF2a(i)中停止对第i行中的像素的信号写入。此外,如果在SF3a(i)中用于单个行的所有像素的视频信号的数据是与在SF2a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF3a(i)中停止对第i行中的像素的信号写入。如果在SF4a(i)中用于单个行的所有像素的视频信号的数据与在SF3a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF4a(i)中停止对第i行中的像素的信号写入。如果在SF5a(i)中用于单个行的所有像素的视频信号的数据与在SF4a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF5a(i)中停止对第i行中的像素的信号写入。如果在SF6a(i)中用于单个行的所有像素的视频信号的数据与在SF5a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF6a(i)中停止对第i行中的像素的信号写入。如果在SF7a(i)中用于单个行的所有像素的视频信号的数据与在SF6a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF7a(i)中停止对笫i行中的像素的信号写入。
如上文所述,在最后子帧中输入的信号(视频信号)与用于单个行的像素的视频信号的数据匹配的情况下,停止在该子帧期间中对像素行的信号写入。例如,防止输出用于选择该像素行的扫描线驱动器电路之信号。换句话说,将用于不选择该像素行的L信号输入到该像素行的扫描线,或者将该像素行的扫描线置于浮动状态。此外,也防止信号线驱动器电路输出视频信号。该信号线驱动器电路的输出可以是将像素置于发光状态的信号或者是将像素置于不发光状态的信号。可以输入这种消耗尽可能小的功率的信号。可替换地,可以将信号线置于浮动状态。
这使得可以降低实施充电和放电的次数并降低功耗。
这是因为,特别是在应用重叠时间灰度法时,在任何灰度级连续地执行发光或不发光,在先和在后子帧中用于单个行的像素的视频信号的数据匹配的可能性急剧增加。
在此,附图27显示了解释在每个灰度级中每个子帧期间中的发光和不发光的附图。有圆圈标记(○)的子帧表示发光状态,有X-标记(×)的子帧表示不发光状态。然后,通过增加在每个灰度级执行发光的子帧来表达灰度。在灰度级0,在SF1至SF7中执行不发光。在灰度级1,仅在SF1中执行发光并在SF2至SF7中执行不发光。在灰度级2,在SF1和SF2中执行发光并在SF3至SF7中执行不发光。在灰度级3,在SF1至SF3中发光而在SF4至SF7中不发光。在灰度级4,在SF1至SF4中发光而在SF5至SF7中不发光。在灰度级5,在SF1至SF5中发光而在SF6至SF7中不发光。在灰度级6,在SF1至SF6中发光而在SF7中不发光。在灰度级7,在所有的SF1至SF7中执行发光。
因此发现:在高灰度级中在每个子帧期间中重复发光,在低灰度级中在每个子帧期间中重复不发光。因此,在整个显示屏如附图31A所示一样亮时,在整个显示屏如附图31B所示一样暗时,以及在显示屏如附图31C所示包括极亮显示和极暗显示时,本发明的显示器件都可以极大地降低功耗。
例如,在显示屏如附图31A所示整个亮着的情况下在某一像素行中的所有的像素都处于灰度级5至7时,在SF1至SF5中该像素行中的所有像素都处于发光状态。因此,在SF1中将信号写入到像素行中之后,是在SF6中再次将该信号写入到像素行中。换句话说,可以省去四次对该像素行的信号写入。
例如,在显示屏如附图31B所示整个是黑暗的情况下,某一像素行中的所有像素都处于灰度级0至2时,在SF3至SF7中该像素行中的所有像素都处于不发光状态。因此,在SF3中将信号写入到像素行中之后不需要再次将该信号写入到像素行中。换句话说,可以省去四次对该像素行的信号写入。
例如,在显示屏如附图31C所示包括极亮显示和极暗显示时在某一像素行中的所有的像素都处于灰度级0,1,6和7中时,在SF2至SF6中在像素行中的所有像素都处于发光状态或不发光状态。因此,在SF2中将信号写入到像素行中之后,是在SF7中再次将该信号写入到像素行中。换句话说,可以省去四次对该像素行的信号写入。
注意,附图31A显示了在个人计算机的显示屏上显示在晴天的白天天空的情况,但这仅仅是一个实例。因此,本发明并不限于此。
此外,附图31B显示了在个人计算机的显示屏上显示夜晚天空的情况,但这仅仅是一个实例。因此,本发明并不限于此。
此外,附图31C显示了在个人计算机的显示屏上显示字符的情况,但这仅仅是一个实例。因此,本发明并不限于此。
注意,在使用如附图27所示的重叠时间灰度法时,在一帧期间中仅对子帧期间中的发光和不发光切换一次;因此,甚至在中间灰度级处在在先和在后子帧期间中单个像素行的像素中的数据的匹配的可能性较高。因此,可以降低实施充电和放电的次数,因此可以降低功耗。
此外,通过使用这种驱动方法也可以减少伪轮廓。这是因为,在比某一灰度级更高的灰度级,在某一灰度级和更低灰度处使像素发光的每个子帧期间中该像素都发光。因此,即使在视轴移动时仍然可以防止眼睛在灰度级之间的过渡点上感知不精确的亮度。
此外,通过改变相对于灰度级选择的子帧的选择顺序可以将发光的加权中心设置在中心。其实例在附图32中示出。在灰度级0中,在SF1至SF7中执行不发光。在灰度级1中,仅在SF4中执行发光而在SF1至SF3和SF5至SF7中执行不发光。在灰度级2中,在SF3和SF4中执行发光而在SF1,SF2,SF5至SF7中执行不发光;在灰度级3中,在SF3至SF5中执行发光而在SF1,SF2,SF6和SF7中执行不发光;在灰度级4中,在SF2至SF5中执行发光并在SF1,SF6和SF7中执行不发光;在灰度级5中,在SF2至SF6中执行发光而在SF1和SF7中执行不发光;在灰度级6中,在SF1至SF6中执行发光而在SF7中执行不发光;在灰度级7中,在SF1至SF7中都执行发光。换句话说,在较低灰度级执行发光的子帧期间从一中间子帧期间开始,随着灰度级增加,选择靠近该中间子帧的子帧用于其中执行发光的子帧期间。通过选择上述的子帧,发光的加权中心可以位于该中心并可以执行清晰的显示。
如果均等地加权在所有的子帧期间中的发光时间,则子帧数需要增加以执行高级灰度显示。因此,为了执行高级灰度显示而不增加子帧数,将各位分成各区域比如高阶位、中阶位和低阶位,发光时间在每个区域中均等地加权。例如,在高阶位是2个位、中阶位是2个位并且低阶位是1个位的情况下,参考附图28进行解释。
高阶位、中阶位和低阶位的发光时间被加权为8∶2∶1。此外,高阶的2位的子帧数是三(SF1至SF3),它能够实现2位的表达,即四个灰度级。中阶的2位的子帧数是三(SF4至SF6),它能够实现2位的表达,即四个灰度级。此外,低阶的1位的子帧数是一(SF7),它能够实现1位的表达,即两个灰度级。因此,通过总共7个子帧(高阶位的三个子帧、中阶位的三个子帧和低阶位的一个子帧)可以表达5位,即32个灰度级。
还是如附图28所显示的,在最后子帧中输入的信号(视频信号)与用于单个行的像素的视频信号的数据匹配的情况下,停止在子帧期间中对该像素行的信号写入。在这种情况下,例如,在某一像素行中所有的像素都处于灰度级0至7、灰度级24至31或者灰度级0至7和24至31的情况下,在这个像素行中所有的像素仍然保持在发光状态或者不发光状态,并且在SF1至SF3中不变。因此,可以省去在SF2和SF3中对像素行的信号写入。因此,可以减少实施充电和放电的次数,可以降低功耗。此外,在所有的像素都处于灰度级0或1、灰度级30或31或者灰度级0或1和30或31的情况下,在这个像素行中所有的像素仍然保持在发光状态或者不发光状态,并且在SF1至SF6中不变。因此,可以省去在SF2和SF6中对像素行的信号写入。因此,可以极大地减少实施充电和放电的次数,可以降低功耗。换句话说,在整屏灰度级基本偏向于高灰度级、低灰度级或高灰度级和低灰度级时可以极大地降低功耗。
在此,附图30A显示在某一像素行的灰度级处于28至31的情况下每个子帧的发光和不发光。假设某一像素行包括10列的前提下进行解释。在SF1至SF7中,标以圆圈标记(○)的子帧是其中执行发光的子帧。注意,像素列1处于灰度级28;像素列2处于灰度级31;像素列3处于灰度级29;像素列4处于灰度级28;像素列5处于灰度级30;像素列6处于灰度级31;像素列7处于灰度级29;像素列8处于灰度级30;像素列9处于灰度级28;像素列10处于灰度级30。然后,如附图30A所示,在SF1至SF5中在所有的像素列中执行发光;因此,在SF2至SF5中可以省去对像素行的信号写入。这样可以降低功耗。
此外,不需要增加子帧数以表达多个灰度级;因此可以防止与更高级灰度显示关联的功耗增加。
注意,重叠时间灰度法可用于高阶位,而数字时间灰度法可用于低阶位。参考附图29进行解释。换句话说,在低阶的3位被加权为4∶2∶1时,高阶的2位的发光时间被加权为8。高阶的2位的子帧数是三(SF1至SF3)。这使得可以表达2位,即4个灰度级。低阶的3位的子帧数是三(SF4至SF6),这使得可以表达3位的灰度。因此,通过六个子帧(高阶位的三个子帧和低阶位的三个子帧)可以表达5位,即32个灰度级。
因此,也是在附图29中,在最后子帧中输入的信号(视频信号)与用于单个行的像素的视频信号的数据匹配的情况下,停止在子帧期间中对该像素行的信号写入。在这种情况下,在某一像素行中所有的像素都处于灰度级0至7、灰度级24至31或者灰度级0至7和24至31的情况下,在这个像素行中所有的像素仍然保持在发光状态或者不发光状态,并且在SF1至SF3中不变。因此,可以省去在SF2和SF3中对像素行的信号写入。
在此,附图30B显示在某一像素行的灰度级处于0至3和28至31的情况下每个子帧的发光和不发光。假设某一像素行包括10列的前提下进行解释。在SF1至SF6中,标以圆圈标记(○)的子帧是其中执行发光的子帧。注意,像素列1处于灰度级28;像素列2处于灰度级31;像素列3处于灰度级29;像素列4处于灰度级28;像素列5处于灰度级3;像素列6处于灰度级1;像素列7处于灰度级0;像素列8处于灰度级2;像素列9处于灰度级28;像素列10处于灰度级30。然后,如附图30B所示,在SF1至SF4中在所有的像素列中保持发光或不发光;因此,在SF2至SF4中可以省去对像素行的信号写入。这样可以降低功耗。
因此,可以减少实施充电和放电的次数,并降低功耗。注意,提供组合如附图29所示的重叠时间灰度法和数字时间灰度法可以减少子帧数。
(实施例5)
在本实施例中,利用的这样的结构;其中,在将被写入到像素行的视频信号的数据全部都与正好之前已经被写入信号的像素行的视频信号的数据匹配时,则将被写入信号的像素行的视频信号的数据不被写入到信号线驱动器电路中。换句话说,在逐行地将信号写入到像素的行顺序显示器件中,与正好之前写入到像素行的视频信号的数据相匹配的、像素行的视频信号不被输入到信号线驱动器电路,使用正好之前的像素行之视频信号的数据将信号写入到该像素行。可替换地,与正好之前对像素的信号写入同时地执行写入。通过将这种方法与在实施例模式1中描述的显示器件的驱动方法组合可以进一步降低功耗。
本实施例的显示器件参考附图25进行解释。将被写入到像素的视频信号的数据通过存储器读选择电路2501从帧存储器中读取。为子帧的每行像素读取视频信号的数据并通过输入寄存器选择电路2502将其输入到第一移位寄存器2503或第二移位寄存器2505中。换句话说,可替换地,单个行的像素的视频信号的数据被输入到第一移位寄存器2503和第二移位寄存器2505中。
此外,确定电路2504比较输入到第一移位寄存器2503和第二移位寄存器2505中的用于单个行的像素的视频信号的数据。然后,显示被输入到第一移位寄存器2503和第二移位寄存器2505中的用于单个行的像素的视频信号的数据是否匹配的输出控制信号(SR_ENABLE)被输入到输出寄存器选择电路2506中。
此外,输出寄存器选择电路2506读取先前被写入到第一移位寄存器2503或第二移位寄存器2505中任一个中的用于单个行的像素的视频信号的数据并将该数据输入到显示器2507中。注意,在单个行的像素的视频信号的数据被输入到第一移位寄存器2503和第二移位寄存器2505之中的一个时该数据与被输入到另一个中的用于单个行的像素的视频信号的数据匹配的情况下,显示该结果的输出控制信号(SR_ENABLE)被输入到输出寄存器选择电路2506中;因此不将该行中像素的数据从输出寄存器选择电路2506输入到显示器2507。
注意,附图38中显示的结构可用于确定电路2504中。
注意,本实施例中的这种结构可与附图2中的结构组合。附图25中的存储器读选择电路2501对应于附图2中的读选择电路206。此外,显示器2507对应于附图2中的显示器208。
根据本实施例的结构,要求第一移位寄存器2503和第二移位寄存器2505用于显示控制器207。然而,如果这些被形成在相同的IC芯片上,负载电容、配线电阻、接触电阻等都远低于具有像素部分的衬底上排列的信号线驱动器电路的负载电容、配线电阻、接触电阻等。因此,相比将视频信号的数据输入到在显示器中的信号线驱动器电路中的情况,本实施例可以相当大地降低功耗。
(实施例6)
在本实施例中,解释包括形成有其亮度根据电流改变的电流驱动的显示元件的像素的显示器件的新的驱动方法。
参考附图65A解释本实施例的驱动方法的基本结构。附图65A显示了使用水平方向作为时间轴和垂直方向作为像素行轴在某一帧期间中的信号写入期间(寻址期间)和数据保持期间(维持期间)。注意,根据这种驱动方法,一个帧期间被分割成多个子帧期间,在每个子帧期间中视频信号被写入到像素中,在每个子帧期间控制像素发光和不发光以表达灰度。
在每个子帧期间中从第一行到作为最后行的第m行完成信号写入操作的期间是寻址期间。然后,从寻址期间的完成到下一子帧期间的期间是维持期间。
这种驱动方法改变在每个子帧期间的每个维持期间中从显示元件获得的发射光的亮度,如附图65B所示。在此,子帧期间SF1的维持期间以SF1s表示;子帧期间SF2的维持期间以SF2s表示;子帧期间SF3的维持期间以SF3s表示;子帧期间SF4的维持期间以SF4s表示;子帧期间SF5的维持期间以SF5s表示。注意,每个维持期间的长度大致相等。在此,在SF1s,SF2s,SF3s,SF4s和SF5s中从像素发出的光的强度每个以SF1d,SF2d,SF3d,SF4d和SF5d表示。然后,如果满足SF1d∶SF2d∶SF3d∶SF4d∶SF5d=1∶2∶4∶8∶16,则通过在每个子帧期间选择像素发光或不发光可以表达32个灰度级。
因此,根据这种结构,即使在表达高级灰度的情况下,仍然可以使得对应于LSB的子帧期间中的维持期间较长,因为在每个子帧期间中的每个维持期间的长度大致相等。
同样在这种结构中,用于单个像素行并且将在一个帧期间的某一子帧期间被写入到其中像素的视频信号数据与最后子帧期间中用于该像素行的视频信号的数据相同的情况下,停止对像素行的信号写入。
在此,针对第i行的像素行进行解释。在第i行的像素行中,第一子帧期间中的信号写入时间表示为SF1a(i),第二、第三、第四和第五子帧期间中的信号写入时间分别表示为SF2a(i)、SF3a(i)、SF4a(i)和SF5a(i)。
在此,如果在SF1a(i)中用于单个行的所有像素的视频信号的数据与在SF2a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF2a(i)中停止对第i行中的像素的信号写入。此外,如果在SF3a(i)中用于单个行的所有像素的视频信号的数据是将该像素置于不发光状态的数据,则在SF3a(i)中停止对第i行中的像素的信号写入。类似地,如果在SF4a(i)中用于单个行的所有像素的视频信号的数据与在SF3a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF4a(i)中停止对第i行中的像素的信号写入。如果在SF5a(i)中用于单个行的所有像素的视频信号的数据与在SF4a(i)中用于单个行的所有像素的视频信号的数据相同,则在SF5a(i)中停止对第i行中的像素的信号写入。
因此,在对像素的信号写入时可以减少实施充电和放电的次数,并可以降低功耗。
此外,通过将本实施例的驱动方法和数字时间灰度法组合容易执行高级灰度显示。参考附图66A进行解释。
附图66A显示了使用水平方向作为时间轴和垂直方向作为像素行轴在某一帧期间中的信号写入操作和信号擦除操作。
下文针对第i行的像素行进行解释。在第i行的像素行中,第一子帧期间中的信号写入时间表示为SF1a(i),第二、第三、第四、第五和第六子帧期间中的信号写入时间分别表示为SF2a(i)、SF3a(i)、SF4a(i)、SF5a(i)和SF6a(i)。此外,参考附图66B解释在一个帧期间中从像素发射的光的强度。在SF1a(i)中写入信号时,操作进行到第一子帧期间中的数据保持期间SF1s(i)。然后,第二子帧期间中的信号写入时间SF2a(i)开始,数据保持期间SF1s(i)结束。在根据信号写入时间SF2a(i)给像素写入信号时,第二子帧期间中的数据保持期间SF2s(i)开始。然后,第三子帧期间中的信号写入时间SF3a(i)开始,数据保持期间SF2s(i)结束。在根据信号写入时间SF3a(i)给像素写入信号时,第三子帧期间中的数据保持期间SF3s(i)开始,数据保持期间SF3s(i)通过信号擦除操作结束。从第i行中的像素的信号通过擦除操作被擦除之后直到第四子帧期间中的信号写入时间SF4a(i)开始的这一段时间期间是不发光期间。随后在SF4a(i)中写入信号时,操作进行到第四子帧期间中的数据保持期间SF4s(i)。然后,第五子帧期间中的信号写入时间SF5a(i)开始,数据保持期间SF4s(i)结束。在根据信号写入时间SF5a(i)给像素写入信号时,第五子帧期间中的数据保持期间SF5s(i)开始。然后,第六子帧期间中的信号写入时间SF6a(i)开始,数据保持期间SF6s(i)结束。在根据信号写入时间SF6a(i)给像素写入信号时,第六子帧期间中的数据保持期间SF6s(i)开始,数据保持期间SF6s(i)通过信号擦除操作结束。从第i行中的像素的信号通过擦除操作被擦除之后直到随后的帧期间中的第一子帧期间的信号写入时间SF1a(i)开始的这一段时间期间是不发光期间。
在此,在附图66A和66B中,子帧的长度被设定为满足SF1s(i)∶SF2s(i)∶SF3s(i)∶SF4s(i)∶SF5s(i)∶SF6s(i)=4∶2∶1∶4∶2∶1。此外,在SF1s(i)、SF2s(i)和SF3s(i)期间像素的发光强度被设定为在SF4s(i)、SF5s(i)和SF6s(i)中像素的发光强度的8倍。然后,当第六子帧期间中的亮度为1时,在一个帧期间的每个子帧期间中的发光状态中的亮度在第五、第四、第三、第二和第一子帧期间中为2,4,8,16和32。因此,可以显示64个灰度级。注意,这时最长的子帧期间的长度大约是最短的子帧期间的长度的四倍。因此,可以使最短的子帧期间比在通过普通的数字时间灰度法表达64个灰度级的情况下最短的子帧期间更长。因此,可以执行高级灰度显示而不擦除像素的信号。
此外,附图64显示了在每个子帧期间中改变像素的发光强度的显示器件的结构实例。
在附图64中所示的显示器件包括信号线驱动器电路6401、扫描线驱动器电路6402和像素部分6403。此外,在像素部分6403中,多个像素6404相对于从信号线驱动器电路6401沿列方向延伸的信号线S和从扫描线驱动器电路6402沿行方向延伸的扫描线G以矩阵方式排列。注意,附图10的像素用于作为实例的像素6404。附图10的像素的电源线1007对应于附图64中显示的显示器件的电源线V。
此外,该显示器件包括监视器元件6405、电流源6406和缓冲放大器6407。从电流源6406为监视器元件6405输送任意的电流。然后,在监视器元件6405的两个电极之间产生电压。换句话说,如果在监视器元件6405的两个电极之间施加电压,则从电流源6406输送的电流流到监视器元件6405。因此,通过为监视器元件6405输送理想的电流以馈送给像素的显示元件并将监视器元件6405中产生的电压施加给为该像素的显示元件,该发光像素的显示元件可以具有理想的发光强度。
因此,可以将相同的电位设定到监视器元件6405的相反电极和显示元件的相反电极上。监视器元件6405的像素电极的电位被输入到缓冲放大器6407的输入端子上。然后,大致相等的电位从缓冲放大器6407的输出端子中输出。这个电位被设定到电源线V。在接通驱动器晶体管时,作为在被设定到电源线V的电位和相反电极之间的电位差的电压被施加到该像素的显示元件。因此,可以设定任意的发光强度。换句话说,在将显示器件应用到本实施例的驱动方法的情况下,设定流到电流源6406的电流值以在每个子帧期间中获得理想的发光强度。
(实施例7)
在本实施例中,解释一种在使用像素亮度随施加电压变化的显示元件的情况下的像素结构和包括该像素结构的显示器件及其适合的驱动方法。液晶元件特别适合于在本实施例中描述的显示元件。
首先,附图54显示像素的基本结构。该像素包括模拟电压保持电路5401、数字信号存储电路5402、显示元件5403、信号线5404、第一开关5405和第二开关5406。
在这种结构的情况下,在选择像素的过程中接通第一开关5405。
在显示移动图像的情况下,通过第二开关5406选择模拟电压保持电路5401。然后,对应于视频信号的模拟电压从信号线5404被输入到模拟电压保持电路5401中。
模拟电压保持电路5401保持这个模拟电压并将该电压施加给显示元件5403。以这种方式按照模拟电压表达该像素的灰度。然后,在每一帧期间中模拟电压从信号线5404被输入给模拟电压保持电路5401。
在显示静态图像的情况下,通过第二开关5406选择数字信号存储电路5402。然后从信号线5404将对应于视频信号的数字信号输入到数字信号存储电路5402。
数字信号存储电路5402存储这个数字信号并设定显示元件5403的像素电极的电位。这样,根据从数字信号存储电路5402输入的电位和显示元件5403的相反电极5407之间的电位差控制显示元件5403的发光和不发光。
注意,在显示静态图像的情况下,可以使用面积灰度法等表达灰度。
参考附图55和56解释使用面积灰度法的情况。
附图55中的显示器件包括第一信号线驱动器电路5501、第二信号线驱动器电路5502、像素部分5503和扫描线驱动器电路5504,在像素部分5503中,像素5505相对于扫描线和信号线以矩阵方式排列。
每个像素5505包括子像素5506a、子像素5506b和子像素5506c。对子像素的发光区进行加权。例如,发光区的尺寸被设定为满足22∶21∶20。这使得可以执行3-位的显示,即具有8个灰度级的显示。
注意,子像素5506a的第一开关5507连接到信号线Da,子像素5506b的第一开关5507连接到信号线Db,子像素5506c的第一开关5507连接到信号线Dc。通过从扫描线驱动器电路5504输入到扫描线S的信号,控制子像素5506a、子像素5506b和子像素5506c的第一开关5507接通或切断。换句话说,第一开关5507在一个选择的像素中处于接通状态。然后,从每个信号线将模拟电压或数字信号写入到模拟电压保持电路5509或数字信号存储电路5510。
换句话说,在移动图像显示的情况下,将信号输入到扫描线S以接通第一开关5507,通过第二开关5508选择模拟电压保持电路5509。对应于视频信号的模拟电压被从第一信号线驱动器电路5501输入到信号线Da、信号线Db和信号线Dc。然后,将模拟电压保持在每个子像素的模拟电压保持电路5509中。注意,这时输入到信号线Da、信号线Db和信号线Dc的模拟电压彼此大致相等。因此,根据模拟电压的大小可以表达灰度。
另一方面,在静态图像显示的情况下,信号被输入到扫描线S以接通第一开关5507,并通过第二开关5508选择数字信号存储电路5510。对应于视频信号的数字信号从第二信号线驱动器电路5502输入到信号线Db、信号线Db和信号线Dc。然后,将数字信号存储在每个子像素的数字信号存储电路5510中。注意,与每个子像素的发光区的大小相对应的每位的信号这时作为输入到信号线Da、信号线Db和信号线Dc每个中的数字信号被输入。因此,通过数字信号选择每个子像素发光和不发光可以表达灰度。
接着,解释附图56的结构。附图56中的显示器件包括第一信号线驱动器电路5601、第二信号线驱动器电路5602、像素部分5603和扫描线驱动器电路5604,在像素部分5603中,像素5605相对于扫描线和信号线以矩阵方式排列。
每个像素5605包括子像素5606a、子像素5606b和子像素5606c。对子像素的发光区进行加权。例如,发光区的尺寸被设定为满足22∶21∶20。这使得可以执行3-位的显示,即具有8个灰度级的显示。
注意,子像素5606a、子像素5606b和子像素5606c的第一开关5607都连接到信号线D。通过从扫描线驱动器电路5604输入到扫描线Sa的信号,控制子像素5606a的第一开关5607接通或切断;通过从扫描线驱动器电路5604输入到扫描线Sb的信号,控制子像素5606b的第一开关5607的通断;通过从扫描线驱动器电路5604输入到扫描线Sc的信号,控制子像素5606c的第一开关5607的通断。换句话说,在一个选择的像素中第一开关5607处于接通状态。然后,从对应的信号线将模拟电压或数字信号写入到模拟电压保持电路5609或数字信号存储电路5610。
换句话说,在移动图像显示的情况下,将信号顺序地输入到扫描线Sa、扫描线Sb和扫描线Sc以接通每个子像素的第一开关5607,通过第二开关5608选择模拟电压保持电路5609。对应于视频信号的模拟电压被从第一信号线驱动器电路5601输入到信号线D。然后,将模拟电压顺序地保持在每个子像素的模拟电压保持电路5609中。注意,在选择每个子像素的同时输入到信号线D的模拟电压彼此大致相等。因此,根据模拟电压的大小可以表达灰度。
另一方面,在静态图像显示的情况下,信号被顺序输入到扫描线Sa、扫描线Sb和扫描线Sc以接通每个子像素的第一开关5607,并通过第二开关5608选择数字信号存储电路5610。对应于视频信号的数字信号从第二信号线驱动器电路5602输入到信号线D。然后,将数字信号顺序地存储在每个子像素的数字信号存储电路5610中。注意,在选择每个子像素的同时输入与每个子像素的发光区的大小相对应的每位的数字信号。因此,通过数字信号选择每个子像素的发光或不发光可以表达灰度。
在静态图像显示的情况下重写图像的一部分时,本发明的显示器件停止对其中不执行重写的像素行的信号写入。
换句话说,在之前一帧中用于像素行的视频信号的数据与其中要执行写入的像素行的数据匹配的情况下,扫描线驱动器电路包括防止该像素行被选择的输出控制装置。
此外,附图57显示了包括模拟电压保持电路和数字信号存储电路的像素的结构实例。该像素包括像素选择开关5701、第一开关5702、第二开关5703、第三开关5704、第一变换器(反相器)5705、第二变换器(反相器)5706、显示元件5708、信号线5709和电容器元件5710。
在将信号写入到像素的过程中接通像素选择开关5701。
在此,在显示移动图像的情况下,第一开关5702和第二开关5703被切断。注意,第三开关5704处于接通或切断状态。然后,对应于视频信号的模拟电压从信号线5709输入,模拟电压的电荷累积在电容器元件5710中。通过切断像素选择开关5701,将模拟电压保持在电容器元件5710中。
这样,根据模拟电压表达灰度。
另一方面,在显示静态图像的情况下,第一开关5702首先接通,然后,切断第二开关5703。第三开关5704从切断状态变为接通。对应于视频信号的数字信号被从信号线5709输入到第一变换器5705,第一变换器5705的输出被输入到第二变换器5706中。然后,第二变换器5706的输出被输入到电容器元件5710和显示元件5708。即使像素选择开关5701被切断,第二变换器5706的输出仍然被继续输入到显示元件5708的像素电极中。注意,在数字信号具有高驱动容量的情况下,可以同时接通第一开关5702和第三开关5704。
在将数字信号写入到像素时,如附图58A和58B所示存储该数字信号。换句话说,第一变换器5705的输出设定第二变换器5706的输入,如箭头所示,第二变换器5706的输出设定第一变换器5705的输入。因此,写入到该像素的数字信号可以继续被存储。
在将液晶元件应用到显示元件5708的情况下,在给液晶元件施加DC电压较长的时间时在液晶元件中造成老化等。因此,施加给液晶元件的电压优选规则地反向。因此,第一开关5702和第二开关5703如附图58A和58B所示地交替地接通和切断,同时像素选择开关5701切断和第三开关5704接通。此外,设定到相反电极5711的电位也根据第一开关5702和第二开关5703的规则的接通/切断定时而改变。在白色显示像素中,将AC电压施加给显示元件5708。另一方面,在黑色显示像素中,为显示元件5708施加的电压被设定到等于或低于液晶元件的阈值电压。
例如,参考附图59解释如下的情况:在从信号线5709输入的数字信号(Digital Video Data)是高电平(也称为H电平)时将该像素置于发光状态(白色显示),而在数字信号(Digital Video Data)是低电平(也称为L电平)时将该像素置于不发光状态(黑色显示)。这时,在对该像素的信号写入期间中设定到相反电极5711的电位被设定在L电平。在写入期间(是指在像素的信号写入期间中将信号写入到所选择的像素的时间)中,第三开关5704从切断状态被接通,同时像素选择开关5701被接通、第一开关5702被接通以及第二开关5703被切断。然后,在静态图像显示期间中,像素选择开关5701被切断,第三开关被接通。
如附图59所示,在写入期间(是指在像素的信号写入期间中将信号写入到所选择的像素的时间)中有高视频信号(Digital VideoData)从信号线5709输入到其中的像素中,在静态图像显示期间中第一开关5702接通,而第二开关5703切断。在第二变换器5706的H电平的输出被输入到显示元件5708的像素电极时,处于L电平的电位被设定到显示元件5708的相反电极5711。此外,在第一开关5702切断、第二开关5703接通以及第一变换器5705的L电平的输出被输入到显示元件5708的像素电极时,在H电平的电位被设定到显示元件5708的相反电极5711。因此,保持AC电压继续施加给显示元件5708。
另一方面,在写入期间(是指在对像素的信号写入期间中将信号写入到所选择的像素的时间)中有低视频信号(Digital Video Data)从信号线5709输入到其中的像素中,在静态图像显示期间中第一开关5702接通,而第二开关5703切断。在第二变换器5706的L电平的输出被输入到显示元件5708的像素电极时,处于L电平的电位被设定到显示元件5708的相反电极5711。此外,在第一开关5702切断、第二开关5703接通以及第一变换器5705的H电平的输出被输入到显示元件5708的像素电极时,在H电平的电位被设定到显示元件5708的相反电极5711。因此,施加给显示元件5708的电压可以被设定为等于或低于液晶元件的阈值电压。
在显示静态图像的情况下,可以使用面积灰度法等表达灰度。
参考附图60简要解释应用面积灰度法的情况。像素包括子像素6000a、子像素6000b和子像素6000c。对子像素的发光区进行加权。例如,发光区的尺寸被设定为满足20∶21∶22。这使得可以执行3-位的显示,即具有8个灰度级的显示。
注意,附图60中的像素选择开关6001、第一开关6002、第二开关6003、第三开关6004、第一变换器6005、第二变换器6006、显示元件6008和电容器元件6010分别对应于附图57中的像素选择开关5701、第一开关5702、第二开关5703、第三开关5704、第一变换器5705、第二变换器5706、显示元件5708和电容器元件5710。在附图60中,给每个子像素提供信号线,如附图57中所示的信号线5709一样。换句话说,子像素6000a的像素选择开关6001连接到信号线Da;子像素6000b的像素选择开关6001连接到信号线Db;子像素6000c的像素选择开关6001连接到信号线Dc。然后,从每个信号线输入与每个子像素的发光区的尺寸相对应的每位的数字信号。因此,通过数字信号选择每个子像素的发光或不发光可以表达灰度。
随后,附图61显示包括模拟电压保持电路和数字信号存储电路的像素的另一结构实例。该像素包括第一像素选择开关6101、第二像素选择开关6104、第一电容器元件6102、第二电容器元件6105、显示元件6103、晶体管6106、第一开关6107、第二开关6108、信号线6109、第一电源线6110和第二电源线6111。Vrefh和Vrefl被交替地设定到第一电源线6110,Vcom被设定到第二电源线6111。在此,Vrefh满足(Vrefh>Vcom)和(Vrefh-Vcom)>VLCD,Vrefl满足(Vrefh<Vcom)和(Vcom-Vrefl)>VLCD。在Vrefh或者Vrefl被设定到显示元件6103的一个电极并且Vcom被设定到另一电极时,等于或高于阈值电压VLCD的电压被施加给显示元件6103。此外,大致等于第二电源线6111的电位的电位被设定到显示元件6103的相反电极6112。换句话说,在Vcom被设定到显示元件6103的像素电极时,在像素电极的电位和相反电极的电位之间的电位差被设定到等于或低于显示元件6103的阈值电压VLCD
现在解释像素的操作。在移动图像显示的情况下,第一像素选择开关6101被接通,第二像素选择开关6104、第一开关6107和第二开关6108被切断,如附图62所示。然后,取决于该像素之灰度级的模拟电位被输入到信号线6109。这个模拟电位对应于视频信号。注意,在附图62中的像素与在附图61中的像素具有相同的结构,因此附图标记可以参考附图61。
随后,解释静态图像显示的情况。在静态图像显示的情况下,第二像素选择开关6104首先被接通,然后第一像素选择开关6101、第一开关6107和第二开关6108被切断。然后,将数字信号输入到信号线6109。这个数字信号对应于视频信号。然后,将信号写入到第二电容器元件6105,如附图63A所示。
接着,第二像素选择开关6104被切断,第一开关6107被接通,同时第一像素选择开关6101和第二开关6108被切断。然后,第一电源线6110的电位Vrefh被设定到第一电容器元件6102的一个电极,如附图63B所示。此外,第二电源线6111的电位Vcom被设定到第一电容器元件6102的另一电极;因此,用于电位差(Vrefh-Vcom)的电荷累积在电容器元件6102中。注意,这时电源电位Vrefh被设定到显示元件6103的像素电极上。
随后,第一开关6107被切断,第二开关6108被接通,同时第一像素选择开关6101和第二像素选择开关6104都被切断。然后,根据被写入到第二电容器元件6105的数字信号来控制晶体管6106接通或切断。
换句话说,在写入到第二电容器元件6105的数字信号是H电平时接通晶体管6106。因此,第二电源线6111的电位Vcom被设定到第一电容器元件6102的两个电极,如附图63C所示。然后,Vcom的电位被设定到显示元件6103的像素电极。注意,这时电压几乎不施加给显示元件6103,因此大致等于Vcom的电位被设定到显示元件6103的相反电极6112。因此,该像素被置于不发光状态。另一方面,在写入到第二电容器元件6105的数字信号处于L电平时切断晶体管6106。因此,第一电容器元件6102保持该电压,如附图63D所示。相应地,由于被设定到显示元件6103的像素电极的电位保持在Vrefh,因此该像素被置于发光状态。
随后,通过设定到第一电源线6110的Vrefl的电位,在下一帧期间中执行类似的操作。然后,将在最后帧期间中施加给显示元件6103的电压的反向偏置电压施加给发光像素的显示元件6103。因此,施加给显示元件6103的偏压方向可以在每个帧期间中通过改变设定到第一电源线6110的电位来改变。因此,可以防止显示元件6103的老化。
注意,第二电容器元件6105中保持的数字信号只要可以控制晶体管6106接通或切断,则都是可以接受的。因此,即使在第二电容器元件6105中累积的电荷轻微放电仍然可以执行正常的操作。因此,每几个帧期间或者十多个帧期间可以执行对该像素的数字信号的周期性重写。这样可以降低功耗。
注意,静态图像显示的情况下,在改变一部分图像时与对该像素执行数字信号的周期性重写操作分开地执行对该像素的信号重写。在这种情况下,本发明的显示器件仅在包括改变发光或不发光状态的像素之内的像素行中与周期性重写操作分开地执行对该像素的信号重写。换句话说,在要被写入到某像素行之像素的视频信号的数据与已经写入到该像素的数字信号的数据相同时,扫描线驱动器电路不选择像素行。
因此,可以进一步降低功耗。
注意,可适用于本发明显示器件的像素结构不限于上文描述的这些。此外,对于数字信号存储电路,可以使用如附图57所示的静态随机存取存储器(SRAM)或者可以使用如附图61所示的动态随机存取存储器(DRAM)。可替换地,可以使用它们的组合。
(实施例8)
在本实施例中,参考附图50解释在显示部分中包括本发明显示器件的移动电话的结构实例。
显示板5010合并在壳体5000中以便可分离。壳体5000的形状和尺寸可以根据显示板5010的尺寸适当地改变。固定有显示板5010的壳体5000装配在印刷电路板5001中并组装成为模块。
显示板5010通过FPC 5011连接到印刷电路板5001。印刷电路板5001具有扬声器5002、麦克风5003、发送和接收电路5004和包括CPU、控制器等的信号处理电路5005。这种模块、输入装置5006和电池5007使用底座5009组合并存放。显示板5010的像素部分被设置成从形成在底座5012中的窗口可见。
在显示板5010中,可以通过使用TFT在衬底上以集成的方式形成外围驱动器电路的一部分(多个驱动器电路中工作频率较低的驱动器电路)和像素部分,并且可以在IC芯片上形成外围驱动器电路的另一部分(多个驱动器电路中工作频率较高的驱动器电路)。可以通过COG(玻璃上芯片)将IC芯片安装在显示板5010上。或者可以通过使用TAB(自动载带焊)或印刷电路板将IC芯片连接到玻璃衬底上。注意,附图42A显示了显示板的结构的实例,其中外围驱动器电路的一部分与像素部分集成在一衬底上,其上形成了外围驱动器电路的另一部分的IC芯片通过COG等安装。通过采用上述的结构,能够降低显示器件的功耗,并能够延长一次充电后移动电话的使用时间。此外,能够实现移动电话的成本降低。
可替换地,为了进一步降低功耗,可以使用TFT在衬底上形成像素部分,所有的外围驱动器电路都可以形成在IC芯片上,然后如附图42B所示可以通过COG(玻璃上芯片)等将IC芯片安装在显示板上。
在本实施例中描述的结构是移动电话的实例,本发明的显示器件不仅可以应用到具有所述结构的移动电话中,而且还可以应用到各种类型的结构的移动电话中。
(实施例9)
附图48显示了其中组合了显示板4801和电路板4802的EL模块。显示板4801包括像素部分4803、扫描线驱动器电路4804和信号线驱动器电路4805。例如,控制电路4806、信号分割电路4807等形成在电路板4802上。显示板4801和电路板4802通过连接配线4808相互连接。FPC等能够用作连接配线。
在显示板4801中,可以通过使用TFT以集成的方式将像素部分和外围驱动器电路的一部分(多个驱动器电路中工作频率较低的驱动器电路)形成在衬底上,并且可以在IC芯片上形成外围驱动器电路的另一部分(多个驱动器电路中工作频率较高的驱动器电路)。可以通过COG(玻璃上芯片)等将IC芯片安装在显示板4801上。可替换地,可以通过使用TAB(自动载带焊)或印刷电路板将IC芯片安装到显示板4801上。注意,附图42显示了显示板的结构的实例,其中外围驱动器电路的一部分与像素部分集成在一衬底上,其上形成了外围驱动器电路的另一部分的IC芯片通过COG等安装。
此外,为了进一步降低功耗,可以使用TFT在玻璃衬底上形成像素部分,所有的驱动器电路可以形成在IC芯片上,并且可以通过COG(玻璃上芯片)等将IC芯片安装在显示板上。注意,附图42B显示了结构实例,其中像素部分形成在衬底上,具有外围驱动器电路的IC芯片通过COG等安装在衬底上。
以这种EL模块可以完成EL电视接收机。附图49是显示EL电视接收机的主要结构的方块图。调谐器4901接收视频信号和音频信号。通过视频信号放大器电路4902、视频信号处理电路4903和控制电路4906来处理视频信号,其中视频信号处理电路4903用于将视频信号放大器电路4902输出的信号转换成对应于红、绿、蓝每种颜色的彩色信号,控制电路4806用于将视频信号转换成驱动器电路的输入规范。控制电路4806将相应的信号输出到扫描线侧和信号线侧。在以数字方式驱动的情况下,可以采用在信号线侧提供信号分割电路4807以便提供被分成m片的数字信号的结构。
通过调谐器4901接收的信号中的音频信号被发送到音频信号放大器电路4904,并将它的输出通过音频信号处理电路4905被传输给扬声器4906。控制电路4907接收来自输入部分4908的音量或接收站的控制信息(接收频率),并将信号发送到调谐器4901和音频信号处理电路4905。
当然,本发明不局限于TV接收器,并且可应用于各种用作大尺寸显示媒介的使用用途,诸如车站、机场等处的信息显示板,或街道上的广告显示板、以及个人电脑的监视器。
自然地,本发明不仅能够用于电视接收机,也可以作为大尺寸的显示媒体应用于各种用途中,例如在火车站、飞机场等处的信息显示板,或者街道上的广告显示板,以及个人计算机的显示器。
本申请是以2005年5月20日在日本专利局提交的日本专利申请序列号No.2005-148801为基础,所述申请的全部内容以引用方式并入本文。

Claims (22)

1.一种有源矩阵显示器件,包括:
包括多个像素、多个信号线和多个扫描线的像素部分;
连接到所述信号线的信号线驱动器电路;
连接到所述扫描线的扫描线驱动器电路;以及
确定电路,配置为比较输入到单个行的像素中的对应于具有用于对像素写入视频信号的在先和在后定时的多个子帧期间的视频信号的数据,
其中所述扫描线驱动器电路包括多级触发电路和输出控制电路;
其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,该扫描线驱动器电路通过使用所述输出控制电路而不将用于选择该像素行的选择脉冲输出至与该像素行相对应的扫描线,并且在将被写入到该像素行的信号与存储在该像素行中的信号相同时,该信号线驱动器电路将该信号线置于浮动状态;并且
其中一个帧期间被根据重叠时间灰度法分割成多个子帧期间。
2.根据权利要求1所述的有源矩阵显示器件,其中所述扫描线驱动器电路包括控制是否将选择脉冲输出至扫描线的所述输出控制电路。
3.根据权利要求1所述的有源矩阵显示器件,其中所述信号线驱动器电路包括控制是否将信号线置于浮动状态的输出控制电路。
4.根据权利要求1所述的有源矩阵显示器件,其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,停止输入被输入给信号线驱动器电路的视频信号。
5.根据权利要求1所述的有源矩阵显示器件,其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,停止输入被输入给信号线驱动器电路的时钟信号和反相时钟信号。
6.一种在显示部分中包括根据权利要求1所述的有源矩阵显示器件的电子设备。
7.一种有源矩阵显示器件,包括:
包括多个像素、多个信号线和多个扫描线的像素部分;
连接到所述信号线的信号线驱动器电路;
连接到所述扫描线的扫描线驱动器电路;以及
确定电路,配置为比较输入到单个行的像素中的对应于具有用于对像素写入视频信号的在先和在后定时的多个子帧期间的视频信号的数据,
其中所述扫描线驱动器电路包括多级触发电路和输出控制电路;
其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,该扫描线驱动器电路通过使用所述输出控制电路而不将用于选择该像素行的选择脉冲输出至与该像素行相对应的扫描线,并且在将被写入到该像素行的信号与存储在该像素行中的信号相同时,该信号线驱动器电路对所述信号线输出信号而不改变先前状态的状态;并且
其中一个帧期间被根据重叠时间灰度法分割成多个子帧期间。
8.根据权利要求7所述的有源矩阵显示器件,其中所述扫描线驱动器电路包括控制是否将选择脉冲输出至扫描线的所述输出控制电路。
9.根据权利要求7所述的有源矩阵显示器件,其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,停止输入被输入给信号线驱动器电路的视频信号。
10.根据权利要求7所述的有源矩阵显示器件,其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,停止输入被输入给信号线驱动器电路的时钟信号和反相时钟信号。
11.一种在显示部分中包括根据权利要求7所述的有源矩阵显示器件的电子设备。
12.一种用于驱动有源矩阵显示器件的方法,该显示器件包括:
包括多个像素、多个信号线和多个扫描线的像素部分;
连接到所述信号线的信号线驱动器电路;
连接到所述扫描线的扫描线驱动器电路;以及
确定电路,配置为比较输入到单个行的像素中的对应于具有用于对像素写入视频信号的在先和在后定时的多个子帧期间的视频信号的数据,
其中所述扫描线驱动器电路包括多级触发电路和输出控制电路;
所说的方法包括如下的步骤:
比较将被写入到像素行的信号和存储在该像素行中的信号;和
在将被写入到该像素行的信号与存储在该像素行中的信号相同时,停止选择该像素行,同时将信号线置于浮动状态,
其中一个帧期间被根据重叠时间灰度法分割成多个子帧期间。
13.根据权利要求12所述的用于驱动有源矩阵显示器件的方法,其中所述扫描线驱动器电路包括控制是否将选择脉冲输出至扫描线的所述输出控制电路。
14.根据权利要求12所述的用于驱动有源矩阵显示器件的方法,其中所述信号线驱动器电路包括控制是否将信号线置于浮动状态的输出控制电路。
15.根据权利要求12所述的用于驱动有源矩阵显示器件的方法,其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,停止输入被输入给信号线驱动器电路的视频信号。
16.根据权利要求12所述的用于驱动有源矩阵显示器件的方法,其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,停止输入被输入给信号线驱动器电路的时钟信号和反相时钟信号。
17.一种在显示部分中包括使用根据权利要求12的驱动方法的有源矩阵显示器件的电子设备。
18.一种用于驱动有源矩阵显示器件的方法,该显示器件包括:
包括多个像素、多个信号线和多个扫描线的像素部分;
连接到所述信号线的信号线驱动器电路;
连接到所述扫描线的扫描线驱动器电路;以及
确定电路,配置为比较输入到单个行的像素中的对应于具有用于对像素写入视频信号的在先和在后定时的多个子帧期间的视频信号的数据,
其中所述扫描线驱动器电路包括多级触发电路和输出控制电路;
所说的方法包括如下的步骤:
比较将被写入到像素行的信号和存储在该像素行中的信号;和
在将被写入到该像素行的信号与存储在该像素行中的信号相同时,停止选择该像素行,同时将信号输出至所述信号线而不改变先前状态的状态,
其中一个帧期间被根据重叠时间灰度法分割成多个子帧期间。
19.根据权利要求18所述的用于驱动有源矩阵显示器件的方法,其中所述扫描线驱动器电路包括控制是否将选择脉冲输出至扫描线的所述输出控制电路。
20.根据权利要求18所述的用于驱动有源矩阵显示器件的方法,其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,停止输入被输入给信号线驱动器电路的视频信号。
21.根据权利要求18所述的用于驱动有源矩阵显示器件的方法,其中在将被写入到像素行的信号与存储在该像素行中的信号相同时,停止输入被输入给信号线驱动器电路的时钟信号和反相时钟信号。
22.一种在显示部分中包括使用根据权利要求18的驱动方法的有源矩阵显示器件的电子设备。
CN2006100824416A 2005-05-20 2006-05-19 有源矩阵显示器件及其驱动方法和电子设备 Expired - Fee Related CN1866340B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2005148801 2005-05-20
JP2005-148801 2005-05-20
JP2005148801 2005-05-20

Publications (2)

Publication Number Publication Date
CN1866340A CN1866340A (zh) 2006-11-22
CN1866340B true CN1866340B (zh) 2012-04-04

Family

ID=37425350

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006100824416A Expired - Fee Related CN1866340B (zh) 2005-05-20 2006-05-19 有源矩阵显示器件及其驱动方法和电子设备

Country Status (4)

Country Link
US (1) US8847861B2 (zh)
JP (1) JP5663639B2 (zh)
KR (1) KR101317253B1 (zh)
CN (1) CN1866340B (zh)

Families Citing this family (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1666242A (zh) * 2002-04-26 2005-09-07 东芝松下显示技术有限公司 用于场致发光显示屏的驱动电路
US7439667B2 (en) 2003-12-12 2008-10-21 Semiconductor Energy Laboratory Co., Ltd. Light emitting device with specific four color arrangement
TWI402539B (zh) * 2003-12-17 2013-07-21 Semiconductor Energy Lab 顯示裝置和其製造方法
US9922600B2 (en) * 2005-12-02 2018-03-20 Semiconductor Energy Laboratory Co., Ltd. Display device
US8138075B1 (en) 2006-02-06 2012-03-20 Eberlein Dietmar C Systems and methods for the manufacture of flat panel devices
KR100944499B1 (ko) * 2007-12-28 2010-03-03 신코엠 주식회사 휴대용 amoled의 저전력 디지털 구동장치
JP2010128014A (ja) * 2008-11-25 2010-06-10 Toshiba Mobile Display Co Ltd 液晶表示装置
CN102201215A (zh) * 2008-12-24 2011-09-28 北京京东方光电科技有限公司 Tft-lcd阵列基板及其驱动方法
CN101762915B (zh) * 2008-12-24 2013-04-17 北京京东方光电科技有限公司 Tft-lcd阵列基板及其驱动方法
KR101933841B1 (ko) * 2009-10-16 2018-12-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 이를 구비한 전자 장치
KR20230107711A (ko) * 2009-11-13 2023-07-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 이 표시 장치를 구비한 전자 기기
CN105739209B (zh) * 2009-11-30 2022-05-27 株式会社半导体能源研究所 液晶显示设备、用于驱动该液晶显示设备的方法
JP5491835B2 (ja) * 2009-12-02 2014-05-14 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 画素回路および表示装置
EP2513893A4 (en) 2009-12-18 2016-09-07 Semiconductor Energy Lab Liquid crystal display device and electronic device
JP2012113965A (ja) * 2010-11-25 2012-06-14 Canon Inc 有機el表示装置
JP2012113245A (ja) * 2010-11-26 2012-06-14 Canon Inc 表示装置
KR101818567B1 (ko) * 2011-05-18 2018-02-22 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
CN103137081B (zh) * 2011-11-22 2014-12-10 上海天马微电子有限公司 一种显示面板栅驱动电路及显示屏
JPWO2013118219A1 (ja) 2012-02-08 2015-05-11 パナソニック株式会社 El表示装置およびその製造方法
KR20140000075A (ko) * 2012-06-22 2014-01-02 삼성디스플레이 주식회사 파워 유닛 및 이를 구비하는 유기 발광 표시 장치
KR102082794B1 (ko) 2012-06-29 2020-02-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치의 구동 방법, 및 표시 장치
US20140111558A1 (en) * 2012-10-23 2014-04-24 Semiconductor Energy Laboratory Co., Ltd. Display device and program
TWI600959B (zh) 2013-01-24 2017-10-01 達意科技股份有限公司 電泳顯示器及其面板的驅動方法
US9865206B2 (en) * 2013-03-08 2018-01-09 Sharp Kabushiki Kaisha Liquid crystal display device including display control circuitry configured to store a polarity bias value
KR102516124B1 (ko) 2013-03-11 2023-03-29 매직 립, 인코포레이티드 증강 및 가상 현실을 위한 시스템 및 방법
KR102318391B1 (ko) 2013-03-15 2021-10-26 매직 립, 인코포레이티드 디스플레이 시스템 및 방법
TWI485693B (zh) * 2013-06-17 2015-05-21 Novatek Microelectronics Corp 源極驅動器
KR102137042B1 (ko) * 2014-03-31 2020-07-24 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
US10373991B2 (en) 2015-08-19 2019-08-06 Semiconductor Energy Laboratory Co., Ltd. Imaging device, operating method thereof, and electronic device
WO2017050975A1 (en) * 2015-09-23 2017-03-30 Medintec B.V. Video glasses
CN106571116A (zh) * 2015-10-13 2017-04-19 中华映管股份有限公司 显示面板
KR102617041B1 (ko) 2015-12-28 2023-12-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 장치, 텔레비전 시스템, 및 전자 기기
JP6906978B2 (ja) 2016-02-25 2021-07-21 株式会社半導体エネルギー研究所 半導体装置、半導体ウェハ、および電子機器
KR102546995B1 (ko) * 2016-11-04 2023-06-26 삼성디스플레이 주식회사 표시 패널의 휘도 보상 방법
WO2018155346A1 (ja) * 2017-02-23 2018-08-30 シャープ株式会社 駆動回路、マトリックス基板および表示装置
CN206805075U (zh) * 2017-06-06 2017-12-26 深圳Tcl新技术有限公司 直下式背光模组及显示装置
US11536950B2 (en) * 2017-12-29 2022-12-27 Texas Instruments Incorporated Capacitive-based determination of micromirror status
KR102606487B1 (ko) 2018-02-01 2023-11-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
US10854129B2 (en) * 2018-06-18 2020-12-01 Apple Inc. Hybrid architecture for zero border display
CN109003584B (zh) * 2018-07-24 2020-06-26 惠科股份有限公司 显示装置及其显示面板
CN112639579B (zh) 2018-08-31 2023-09-15 奇跃公司 用于增强现实装置的空间分辨的动态调暗
KR20200040344A (ko) * 2018-10-08 2020-04-20 삼성디스플레이 주식회사 표시 장치
JP7286331B2 (ja) * 2019-02-06 2023-06-05 株式会社ジャパンディスプレイ 表示方法
TWI698846B (zh) * 2019-03-22 2020-07-11 大陸商北京集創北方科技股份有限公司 具led開路檢測功能的led顯示驅動電路、led開路檢測方法及led顯示裝置
KR20220016350A (ko) * 2020-07-30 2022-02-09 삼성디스플레이 주식회사 스캔 드라이버 및 표시 장치
JP7492432B2 (ja) * 2020-10-12 2024-05-29 キヤノン株式会社 表示装置、電子装置および移動体
CN112967663B (zh) * 2020-11-16 2022-08-05 重庆康佳光电技术研究院有限公司 Led驱动方法及驱动装置
JP2022098627A (ja) * 2020-12-22 2022-07-04 セイコーエプソン株式会社 電気光学装置及び電子機器
TWI796138B (zh) * 2021-03-08 2023-03-11 瑞鼎科技股份有限公司 低功耗的顯示驅動裝置及方法
US11735128B2 (en) * 2021-03-19 2023-08-22 Innolux Corporation Driving method for display device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1447305A (zh) * 2002-03-21 2003-10-08 三星Sdi株式会社 有机电致发光显示器及其驱动方法和装置

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2784615B2 (ja) 1991-10-16 1998-08-06 株式会社半導体エネルギー研究所 電気光学表示装置およびその駆動方法
JP3476241B2 (ja) 1994-02-25 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置の表示方法
KR0155890B1 (ko) * 1995-09-28 1998-12-15 윤종용 화상 표시 장치의 다계조 표시 구동 방법
JP2853764B2 (ja) 1996-09-06 1999-02-03 日本電気株式会社 Lcdドライバ
JP2000194305A (ja) 1998-12-25 2000-07-14 Fujitsu Ltd 画像表示システム
JP3831156B2 (ja) 1999-09-09 2006-10-11 株式会社日立製作所 画像表示装置および画像表示装置の駆動方法
US6847341B2 (en) * 2000-04-19 2005-01-25 Semiconductor Energy Laboratory Co., Ltd. Electronic device and method of driving the same
JP2001305511A (ja) 2000-04-26 2001-10-31 Mitsubishi Electric Corp 液晶表示装置及び携帯電話機
JP2002082659A (ja) 2000-07-03 2002-03-22 Victor Co Of Japan Ltd 液晶表示装置
US6828950B2 (en) * 2000-08-10 2004-12-07 Semiconductor Energy Laboratory Co., Ltd. Display device and method of driving the same
JP5019668B2 (ja) 2000-09-18 2012-09-05 三洋電機株式会社 表示装置及びその制御方法
TW507192B (en) 2000-09-18 2002-10-21 Sanyo Electric Co Display device
JP3668115B2 (ja) 2000-09-18 2005-07-06 三洋電機株式会社 表示装置
JP3711006B2 (ja) 2000-09-18 2005-10-26 三洋電機株式会社 表示装置
JP2002149104A (ja) 2000-11-14 2002-05-24 Advanced Display Inc 表示装置
JP2002358031A (ja) 2001-06-01 2002-12-13 Semiconductor Energy Lab Co Ltd 発光装置及びその駆動方法
JP4322479B2 (ja) 2001-07-04 2009-09-02 東芝モバイルディスプレイ株式会社 平面表示装置
US6784878B2 (en) 2001-07-04 2004-08-31 Kabushiki Kaisha Toshiba Flat-panel display device
JP2003044017A (ja) 2001-08-03 2003-02-14 Nec Corp 画像表示装置
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
EP1443130B1 (en) 2001-11-05 2011-09-28 Japan Science and Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
KR100940342B1 (ko) * 2001-11-13 2010-02-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그 구동방법
JP4040866B2 (ja) 2001-11-16 2008-01-30 株式会社東芝 表示装置
JP2003167561A (ja) 2001-12-04 2003-06-13 Sony Corp 表示装置およびこれを用いた携帯端末装置
JP2003283271A (ja) * 2002-01-17 2003-10-03 Semiconductor Energy Lab Co Ltd 電気回路
JP4092132B2 (ja) * 2002-04-26 2008-05-28 Necエレクトロニクス株式会社 表示装置
KR100864492B1 (ko) 2002-05-03 2008-10-20 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP2004062161A (ja) 2002-06-07 2004-02-26 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法、電気光学装置の走査線選択方法及び電子機器
US7696952B2 (en) * 2002-08-09 2010-04-13 Semiconductor Energy Laboratory Co., Ltd Display device and method of driving the same
CN100410988C (zh) * 2003-03-26 2008-08-13 株式会社半导体能源研究所 显示装置及其驱动方法
JP4393812B2 (ja) 2003-07-18 2010-01-06 株式会社半導体エネルギー研究所 表示装置及び電子機器
US7683860B2 (en) * 2003-12-02 2010-03-23 Semiconductor Energy Laboratory Co., Ltd. Display device, driving method thereof, and element substrate
TWI232426B (en) 2004-04-08 2005-05-11 Toppoly Optoelectronics Corp Circuitry and method for displaying of a monitor
US20070035488A1 (en) 2004-12-03 2007-02-15 Semiconductor Energy Laboratory Co., Ltd. Driving method of display device
JP4926463B2 (ja) 2004-12-03 2012-05-09 株式会社半導体エネルギー研究所 表示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1447305A (zh) * 2002-03-21 2003-10-08 三星Sdi株式会社 有机电致发光显示器及其驱动方法和装置

Also Published As

Publication number Publication date
US8847861B2 (en) 2014-09-30
JP2014029538A (ja) 2014-02-13
CN1866340A (zh) 2006-11-22
JP5663639B2 (ja) 2015-02-04
US20060267889A1 (en) 2006-11-30
KR101317253B1 (ko) 2013-10-14
KR20060120510A (ko) 2006-11-27

Similar Documents

Publication Publication Date Title
CN1866340B (zh) 有源矩阵显示器件及其驱动方法和电子设备
CN1983355B (zh) 显示装置
CN1892766B (zh) 半导体器件、显示装置和电子设备
CN1877678B (zh) 半导体器件及显示器件
EP1917656B1 (en) Display device and driving method thereof
CN100565645C (zh) 半导体器件、显示设备和电子装置
JP5078236B2 (ja) 表示装置及びその駆動方法
CN1848223B (zh) 显示器件的驱动方法
CN102148008B (zh) 半导体器件、显示器件和具有该半导体器件的电子器件
CN1991947B (zh) 显示装置与电子装置
CN1858838B (zh) 显示装置以及显示装置的驱动方法和电子设备
CN1904989B (zh) 显示装置、驱动方法及其电子装置
CN101882421B (zh) 电子书
CN101083052A (zh) 显示器件、显示器件的驱动方法、以及电子设备
JP4999390B2 (ja) 表示装置
JP2006350304A (ja) 表示装置及びその駆動方法並びに電子機器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120404

Termination date: 20210519

CF01 Termination of patent right due to non-payment of annual fee