CN1434968A - 具有低功率要求的lcd驱动系统 - Google Patents

具有低功率要求的lcd驱动系统 Download PDF

Info

Publication number
CN1434968A
CN1434968A CN01810158A CN01810158A CN1434968A CN 1434968 A CN1434968 A CN 1434968A CN 01810158 A CN01810158 A CN 01810158A CN 01810158 A CN01810158 A CN 01810158A CN 1434968 A CN1434968 A CN 1434968A
Authority
CN
China
Prior art keywords
voltage
row
electrode
energy storage
equipment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN01810158A
Other languages
English (en)
Other versions
CN1278298C (zh
Inventor
梁振宇
肖宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JPS Group Holding Co., Ltd.
Original Assignee
ULTRACHIP Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ULTRACHIP Inc filed Critical ULTRACHIP Inc
Publication of CN1434968A publication Critical patent/CN1434968A/zh
Application granted granted Critical
Publication of CN1278298C publication Critical patent/CN1278298C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

使用两个单独的电源产生电势,用于驱动LCD的行和列电极。理想地一个或多个能量存储器件与两个电源一起使用,用于产生该电势。在第一阶段,能量存储器件被充电,在第二阶段,使用该器件及电源产生合适的电势,用于驱动行和列电极。该方案允许在比常规IAPT驱动方案小得多的一个电压范围内驱动列电极,并且极大地减小了驱动器的功耗。驱动器电路经历的总电压动态范围比得上IAPT驱动方案。

Description

具有低功率要求的LCD驱动系统
技术领域
本发明通常涉及液晶显示器(LCD)并且尤其涉及用于LCD的低功率驱动方案。
背景技术
图1是一个LCD面板及其在图1中标明COM1、…、COMn的N个行电极,以及在图1中显示为垂直矩形标明SEG1~SEGk的k个列电极的示意图。图1中未显示(以简化图形)的是行和列电极之间的一层液晶材料。当从一个观察方向观察时,每个行电极将重叠一个列电极,其中两个重叠电极的重叠部分将定义LCD面板的一个像元。当在一个特定行和特定列电极上施加一个合适的电压时,重叠的行和列电极之间的像元处的一部分液晶层控制该部分的光透射或反射性质。
图2a是用于行(或COM)电极和列(或SEG)电极的改进的Alto-Pleshko(IAPT)波形的图解说明。图2b是用于行(COM)电极和列(SEG)电极的常规Alto-Pleshko驱动波形的图表。在图2a和2b中,标明VCOM或其变型的电压表示施加到行电极的电压波形,标明VSEG或其变型的电压表示施加到列电极的电压波形。图2a和2b中的驱动波形是常规的。参考图1和图2a,说明了一个无源LCD的典型配置以及一个常规驱动波形。如图1所示,第i个行电极连接到一边电压VCOMi的一个节点,第j个列电极连接到另一边电压VSEGj的一个节点。在图2a中,垂直轴为电压,水平轴为时间,数据信号VSEGj也画成VCOMi信号上的重叠阴影区域,以说明这两组信号之间的相对关系。
图2a所示的驱动波形称为改进的Alto-Pleshko驱动方法(简称改进的APT,或IAPT)。主要特征在于COM扫描脉冲是“折叠的”,使得与如图2b所示的普通APT相比,驱动总电压动态范围减小。在CMOS集成驱动器IC中使用的常规设计技术中,此减小的电压范围被认为是有利的,但是其中(由精细栅几何形状电路及器件中使用的薄栅氧化层导致的)低MOS晶体管击穿电压将使电路设计非常困难。
从这些信号的波形可以看到,尽管IAPT驱动方法减小了用于驱动器的电压动态范围,但是因此增大了功率。这是因为LCD是一个纯AC器件,并且列(SEG)电极上的电容负载可能相当大。尽管从“多数”COM电极电压(与场2xN中非扫描电压V5和场2xN+1中V2基本相同)测量的,如图2a所示的列(SEG)电极电压摆幅V6-V4或V3-V1(这两个值必须相同),远远小于常规IAPT驱动方案中使用的总电源电压(图2a中的V6-V1),但是,驱动列(SEG)电极的电流也需要流经整个电压范围。
根据常规设计原则,(V6-V1)与(V3-V1)之间的比值可以粗略地用
Figure A0181015800101
估计,其中Mux为复用率(或占空因数),由行/COM电极数决定。使用此公式,对于一个81行(具有81个行/COM电极)的中等尺寸的LCD,上述比值为5x,并且因此,用于驱动SEG电极的功率损失(与电压V成比例,假定电流I保持不变)可以高达80%。
由于在每个行扫描间隔将仅有一个COM电极扫描而所有SEG电极都可以改变,因此SEG/列电极电容负载电流可以比COM/行电极负载电流大十倍。这显然使所提供SEG/列功率的低利用率非常不受欢迎。
最常听到的来自便携式计算机、移动电话及个人数字助理的用户的抱怨之一就是这些器件的功耗太大以致不得不经常更换电池,很不方便。因此,需要提供一个节电方案,用于驱动LCD显示器,尤其是用于这种便携式器件中使用的显示器。
常规LCD中遇到的另一个问题是由其驱动电路设计引起的串扰。许多无源LCD器件通过B类偏压电路驱动。在这些电路中,为了使功耗最小,当电路的输出不用于驱动电极时,N和P晶体管都处于OFF状态。因此,当使用B类偏压电路驱动列电极到目标电压值时,随着被驱动电极的电势接近目标值,输出误差很小,使得常规运算放大器驱动器电路的输出级移向B类偏压,其中N和P型晶体管都处于OFF状态并且因此存在非常微弱的驱动功率。这使得由于驱动电路所驱动的负载的高RC值,驱动器电路处于高阻抗状态。因此,残差(寻址像元处的行和列电极上的电压与目标值之间的差异)往往持续很长时间,经过许多行扫描周期,由此引起串扰。在本文中,行扫描周期是施加电势以使重叠一个行电极的像元有机会改变状态所用的时间间隔。
因此需要提供一个改进的LCD驱动方案,其中上述串扰问题被减小或最小化。
发明内容
本发明基于这样的认识,通过使用两个单独的电源产生适当的电势用于驱动行和列电极,驱动列(SEG)电极的电流不需要流经总电源电压(图2a中V6-V1),使得LCD的功耗显著减小。理想地,使用两个功率源产生并且施加到行和列电极的其中一个电势随其中一个电源提供的电压浮动。这允许驱动LCD的电势的动态范围减小,由此也允许功率电路中半导体器件的尺寸减小。这使得能够制造更便宜的驱动器系统用于驱动LCD显示器。
由于LCD是一个纯AC器件,因此驱动LCD的信号脉冲在一些场寻址周期中将高于参考电压例如地(例如正向脉冲),以及在其它场寻址周期中低于参考电压(例如反向脉冲)。在一个实施例中,通过提供一个电压微分,随后用于产生两种类型的脉冲,保证LCD像元上将不出现能够导致液晶材料电离并且永久损坏LCD的显著的DC偏置。在一些实施例中,该电压微分可以由一个电压电源直接提供。
理想地,在本发明的一个低功率驱动方案中使用一个能量存储器件,用于产生适用于驱动行和列电极的电势。在该方案的工作的第一阶段,一个或多个能量存储器件被充电,在随后的第二阶段,则存储的能量用于驱动行和/或列电极。在一些实施例中,来自功率源的功率可以既用于使能量存储器件充电又用于在第一阶段驱动行和/或列电极。
在使用一个或多个能量存储器件的实施例中,在一个场寻址周期中用于驱动列电极的一些电流可以在随后的周期中再使用,用于驱动列电极。
本发明的另一方面基于这样的观察,通过使用能量存储器件例如电容器驱动列电极,B类偏压电路遇到的上述问题可以一起避免。因此,如果选择的能量存储器件具有比其驱动的负载例如LCD像元的电容负载高得多的电容,则有可能在一个行扫描周期内驱动列电极到接近或基本达到目标值的一个电压,使得与常规驱动器有关的上述串扰问题可以减轻。在理想实施例中,可以使用两个不同的能量存储器件,使用第一器件驱动列电极到接近但未达到目标值的一个电压,然后使用第二器件驱动列电极到基本达到目标值,所有都是在相同的行扫描周期内。
附图说明
图1是一个LCD面板及其在图1中标明COM1、…、COMn的行电极,以及在图1中显示为垂直矩形标明SEG1~SEGk的列电极的示意图。
图2a是用于行或COM电极和列或SEG电极的常规的改进的Alto-Pleshko(IAPT)波形的图解说明。
图2b是用于行(COM)电极和列(SEG)电极的常规Alto-Pleshko驱动波形的图表。
图3a是产生适当的电势用于驱动一个LCD的行和列电极的一个电源电路的示意电路图,以说明本发明的一个实施例。
图3b-3d是产生适用于驱动一个LCD显示器的行和列电极的电势的一个电源电路的部分的示意电路图,以说明进一步的实施例。
图4a是用于产生驱动一个LCD的电势以及随一个电源提供的电压浮动的电势的一个电源电路的示意电路图,以说明本发明的又一个
实施例。
图4b和4c是图4a的实施例中使用的信号波形的图表。
图5a和5b一起说明用于产生适用于驱动一个LCD的行和列电极的电势的一个电源电路,以说明本发明的一个理想实施例。
图6a是用于产生适用于驱动一个LCD的列电极的电势的一个电源电路的示意电路图,以说明针对减小串扰的本发明的又一个方面。
图6b是开关电路波形和电压波形的时序图,以说明图6a中电路的工作的两个不同实施例。
为了简化描述,在本申请中用相同的数字标明相同的元件。
具体实施方式
参考图2a和2b,看到在IAPT(图2a)和APT(图2b)驱动方案中,在例如图2a、2b中的场2xN或场2xN+1的一个场间隔(N为正整数),SEG/列电极电压摆幅与COM/行电极电压摆幅相比具有非常有限的动态范围。本发明涉及使用单独的电源系统以提供窄范围电压电源用于SEG/列驱动器,以及宽范围电压电源用于COM/行驱动器。
浮动VCOM实施例
在用于获得图2b所示信号的本发明的一个实施例中,可以使用一个浮动高电压VCOM电源或两个固定高电压VCOM电源用于COM电极(以下讨论)。总之,由于用于为列电极提供功率的电流被驱动通过非常有限的动态范围这一事实,导致该变型的系统的功耗比常规单电源驱动系统低差不多80%(见以上计算)。
浮动VBIAS实施例
在用于获得图2a所示信号的本发明的一个实施例中,图3a中一个浮动低电压电源系统12提供用于提供SEG/列转接的功率的电势VB+/V0/VB-。此VBIAS电源12,通过开关的正确控制,将在三个状态之间转接:
充电:使用一个功率源,例如电荷泵或缓冲放大器,对VB+/V0/VB-之间连接的电容器周期性地充电。然后电容器提供两个“工作电压”用于驱动列电极。
V-低:VB-连接到V1并且V0/VB+将提供V2和V3。
V-高:VB+连接到V6并且V0/VB-将提供V5和V4。
如将在以下段落中详细讨论,一个浮动VCOM结构可以比一个浮动VBIAS结构简单。此外,在三个不同状态之间转接VBIAS将有一些较小功耗。但是,在一个单芯片CMOS IC实施中,浮动VCOM结构的实际实施可能需要使用三阱CMOS工艺,而在更常规的双阱CMOS工艺中可以实现浮动VBIAS结构。因此前一方法(即浮动VCOM)更适用于要求多芯片解决方案处理驱动负载的较大LCD,而后一方法(即浮动VBIAS)更适用于单芯片解决方案更经济的较小LCD。
这两个方案的任意一个通过更有效地利用功率,与常规单电源系统相比都将实现非常显著的节电。
浮动VCOM实施例
使用两个固定的VCOM电源
本发明的一个实施例涉及使用非折叠的APT驱动方案(图2b),并且利用如图3a和图3b所示的两个固定的VCOM电源。熟练的技术人员将理解到,虽然以下描述中参考图3a-3d、4a-4c及5a、5b显示了用于仅驱动一个行或列电极的驱动电路,但是可以使用类似的电路用于驱动其它行和列电极。虽然所有的列电极需要同时被驱动,但是在一些实施例中,在任一时刻仅一个行电极被扫描,使得借助于一个开关电路,仅一个驱动器就足以顺序地驱动所有行电极。
在图3a中,依赖被扫描行的极性,通过施加V0<=>VCOM+脉冲或V0<=>VCOM-脉冲,扫描COM或行电极。通过施加合适的定时信号S+、S0、S-以控制开关I0、I1、I2,这些脉冲被提供到每个行电极的连接节点COM。通过施加适当的定时信号SS+(j)、SS-(j)到开关I3、I4,驱动电势VB+或VB-被施加到每个列电极的连接节点SEG。符号“SS+(j)、SS-(j)”表示适用于第j个列电极的定时信号,其中j从1到最大列电极数。与常规单电源IAPT驱动系统相比,该系统功耗的效率很高。由于SEG/列电极的功耗将由一个专门的VBIAS低电压电源提供,因此SEG/列电极的电流负载将具有一个较低的V乘数并且因此降低了系统功率要求。
但是,在此实施例中,VCOM+、VCOM-被永久地连接到剩余的驱动器电路并且因此要求开关电路I0和I2容许|VCOM+-VCOM-|的击穿电压。由于|VCOM+-V0|=|V0-VCOM-|=VCOM并且可以高达15~18V,因此总击穿要求可以达到30~36V,在精细几何形状COMS工艺中达到相当昂贵。因此需要在此方面的改进。
图3b是说明用于产生适合驱动LCD的电势的一个电源的部分的电路图的示意图。图3b中所示电源的部分是用于产生一个适当的电压用于驱动行电极;用于产生驱动列电极的电势的电路的部分与图3a的电路块12类似。为了简化图3b,省略了该电路块,理解到该电路块以图3a所示相同的方式连接到图3b的节点V0。对于图3c也一样。在图3b中,说明了一个改进的方案。在此方案中,还有两个固定的高电压电源VCOM+和VCOM-。但是,使用了两对开关(I1/I5和I4/I3)选择用于所有行/COM电极驱动电路的电源。有了这些开关和控制信号F1a、F2a(其中F1a基本是F2a的倒置),根据APT驱动技术,在任何单个时刻,仅VCOM+或仅VCOM-被施加,但是从不同时被施加。结果,开关I0和I2上的电压将限于|VCOM|而不是2x|VCOM|。例如在场2xN中,仅V0和VCOM-被施加。因此与图3a实施例相比击穿要求降低2倍。此外,所有四个电源开关(I5、I6、I7、I8)仅经过一个|VCOM|转换,并且因此也要求容许一个VCOM的击穿容限。
图3b的实施例还要求两个单独的电源VCOM+和VCOM-。图3c中显示图3b的一个进一步的增强。在此实施例中,仅使用一个电压电源VCOM+。在正周期中,信号F1a为高并且开关I9、I11为ON。V+连接节点将连接到VCOM+并且V-将连接到V0,而电容器C0将被充电到VCOM+。在负周期中,F2a将为高,开关I10将为ON,并且来自COM/行扫描系统20的电势由在正周期中充电到VCOM+的电容器C0提供。随着I10转为ON,C0的顶端连接到V0,并且因此迫使C0的底端到-VCOM+或VCOM-。结果,通过连接C0的不同端到电源VCOM+以及到参考节点V0,并且使用另一端作为-VCOM+或VCOM-,扫描所有行/COM电极仅需要一个电压源。这是可能的,因为在任何单个时刻,APT驱动方案中将仅有一个行/COM电极被扫描。此单个电压源可以提供行/COM扫描脉冲的两种极性所需的电压。
此技术可以同样好地应用于场倒置APT驱动方案(其中在一个场内所有行/COM极性将保持相同,在下一场所有行/COM变为另一个极性),行倒置APT驱动方案(其中一个场极性将为+-+-+-,下一个场为-+-+-+,等)或其它倒置驱动方案。此单个VCOM方案的另一个重要优点是向驱动信号的两个极性提供平衡的电压电源的天然能力。此平衡很重要,因为LCD像元上施加的任何显著的DC偏置都会导致LC(液晶)材料的电离并且永久损坏LCD。通过仅使用一个电源电压用于VCOM,此平衡自动建立;否则,这可能需要额外的高击穿电压反馈控制电路并且可能实现很困难和昂贵。
图3d说明图3c的又一个改进。在此实施例中,到V0的连接用到VB+和VB-的连接代替。此外,VB-连接到GND而VB+连接到单个电源VB2。此改进的方案进一步减小了用于VB+、VB-的电源的复杂性。此外,电源VCOM到VB+和VB-的连接允许提供VCOM中使用的电流流经用于VB+(和VB-)的存储电容器,以及由一个特定像元处寻址的行和列电极COMi、SEGj(图3d中虚线所示)构成的电容器,并且被用于随后寻址的列/SEG电极驱动器再使用。将VCOM连接从V0移开的一个进一步的优点是在建立VB+和VB-之间的平衡以使像元电极上所见的DC电压最小的过程中,V0起着重要的作用。如果VCOM的负载通过节点V0,则所有行/COM扫描电流将加载到V0上,使平衡更难以实现并且需要一个强的电压跟随器驱动V0。当V0连接到VB+和VB-,通过LCD像元电容耦合(例如图3d中COMi、SEGj),V0负载将完全来自列/SEG,由于电容器耦合的限制,无DC,并且驱动节点V0的一个器件可以非常弱(仅够处理CB0漏泄以及耦合信号的不平衡部分)。
注意到图3b、3c或3d中,低电压电源系统VBIAS涉及使用电容器CB+和CB-。当一个SEG电极从VB+摆动到VB-,反之亦然,电流通过LCD面板电容耦合到节点V0。此电流对于VB+到VB-转换将是“源”电流(从V0节点流出),并且对于VB-到VB+转换将是“吸收”电流(流入V0节点)。如上所述,这些电流是内在平衡的,并且因此导致长时期无DC。现在,如果一个足够大的电容器(例如超过150x总LCD面板负载电容)连接在V0与地之间,则将出现另一个非常重要的特征,即电流再使用:在一个场中被一行像元用于从,比方说,VB+到VB-转换的电流,将在下一个场中提供相同行的从VB-到VB+转换。本质上,电流脉冲将在两个连续场中两次使用,但是暂时存储在连接到V0的电容器中。这对于所显示图像本质上是静态的并且场到场图像变化非常有限的几乎所有无源LCD显示器应用尤其正确。考虑电流再使用的另一个方法是看在每个上述转换(先从VB+流到V0并且然后从V0到VB-并且V0本质上将保持不变,假定负载电流在V0上产生可忽略的DC漂移)处电压减半。或者,通过连接到V0的电容器CB+/CB-,功耗减半。
本发明的又一个方面涉及连接在VB+到V0和V0到VB-之间的两个电容器CB+/CB-。CB-在电流再使用方面的重要性上面已讨论。CB+的重要性可以说明如下。为使以上电流再使用方案起作用,V0节点不能在两个连续场内“驱动”(换句话说,V0仅能偶尔被驱动,平均频率比场频低得多,理想地在15~20Hz以下,或者约为场频的20%)并且必须允许某个小百分比的V0漂移(1~2%,+/-平衡)。此低频率驱动要求与V0为VB+与VB-之间中点的要求内在地冲突,后者来自于像元电极上不施加净DC电压的要求,因为这将要求V0总是受控的。
增加与CB-电容基本相同的CB+,将因此对于电流再使用方案的实现很重要,因为CB-和CB+将构成一个电容器分压器,并且VB+到VB-上发生的任何波动将通过电容器分压器自动反映到V0,并且因此帮助V0使其电势保持在(VB+-VB-)/2。没有CB+,VB+的波动将仅施加到V0的一边,并且LCD像元上容易出现净DC电压。除了使用一个昂贵的极其精确的电压源用于VB+之外,解决此DC问题的另一个方法是使用一个相当强的驱动器使V0固定在(VB+-VB-)/2。由于此驱动器无法区分有害的漂移与由再使用的电流引起的“好的漂移”,因此它可能削弱任何节电效果,并且造成电流再使用方案不可行。
浮动VBIAS实施例
以上实施例将通过利用一个单独的电源用于具有低电压VBIAS的SEG/列电极实现所需节电。但是,由于电路结构的双极性性质,一个单芯片LCD控制器IC中这些方案的CMOS实施还要求使用三阱CMOS工艺(N阱用于P-MOS,当P-MOS工作在正电压时,以及P阱用于N-MOS,当N-MOS工作在负电压时)。三阱CMOS工艺与一个其它方面相等的双阱CMOS工艺(在击穿电压、最小几何形状、导体层等方面相等)相比要贵~20%。因此需要修改方案以允许使用更经济的工艺。
参考图2a中场倒置IAPT驱动方案,看到,在每个场期间,在非扫描电压(V5或V2,依赖扫描COM/行脉冲的极性)的两边(即上面和下面),SEG/列的电压摆幅限于一个相对小的值。因此需要提供一个“浮动”VBIAS电源系统用于列/SEG转接需要(参考图4a在每个场期间的方式使得此“浮动”电源将基本保持其源电压(VB+/VB0/VB-,或简称VBIAS)稳定并且提供所需的电流以支持电极在偶场期间V6-V4奇场期间V1-V3之间摆动)。有了此“浮动”VBIAS电源,于是就可以使用IAPT折叠驱动方案,并且这允许使用双阱COMS工艺构造一个单极性LCD驱动系统来构造一个完整的LCD驱动系统。
此“浮动”VBIAS电源系统100的一个理想实施例包括一个专门的固定的高电压VCOM电源、一个VBIAS电源以及一个开关电路,该开关电路用于产生某些合适的电势用于驱动COM或行以及SEG或列电极。图4a中显示系统100,其中节点V6连接到提供电压V6的一个专门的固定的高电压VCOM电源,并且节点V3/V2/V1连接到一个VBIAS电源以提供三个电压V3/V2/V1。 V1的电压水平典型地为GND,并且V3-V2=V2-V1=VBIAS。控制信号F2b为F1b的倒置(图4b),这两个信号的ON部分之间有一个很小的间隙以保证两个电源路径不可能同时为ON。
在奇场中,F2b为“1”,开关I22、I24、I26为ON,并且电容器CB+/CB-连接到V3/V2/V1,并且系统100将提供电压源以产生V1V3之间的SEG/列驱动信号以及V2V6之间的COM/行扫描脉冲。
在偶场中,F1b为“1”,电容器CB+/CB-从V3/V2/V1断开,并且开关I23使CB+的顶端CB+t连接到V6,拉升(pull up)电容器CB+/CB-的其它两端VB0、CB-b,假定CB+/CB-电容基本高于由SEG/列驱动器I31/I32的转接活动产生的节点V5和V4上的负载电流,则CB+/CB-将作为一个稳定的电压源,通过开关I21和I25用于V5和V4。有了V6、V5、V4,驱动SEG/列电极的系统100(一个通道仅显示一对驱动器)将产生V6V4之间的驱动信号,同时系统100将产生V5V1扫描脉冲。
在偶场期间,由于SEG/列驱动功率完全来自电容器CB+/CB-,因此为了以上系统在所有显示图案下正确工作,CB+/CB-的电容需要基本(20x~50x)大于(像元电容之和)x(最大可能的SEG/列电极转换)。对于一个100×200像元的LCD面板,假定每个像元具有2pF的有效电容,则以上计算将意味着CB+/CB-的电容需为
(20x~50x)x2pFx100x200x50=40~100μF,
其中50=100/2为最大可能的SEG/列电极转换,
当图案为黑/白隔行扫描线或检测板时发生。
此电容要求非常高并且具有该高电容值的电容器通常为高漏泄、电解型电容器,并且因此对于超低功率电池工作的器件不受欢迎。
基于与图4a的实施例相同的电路的一个改进是修改功率源管理信号F1b/F2b,并且在偶场期间在F2脉冲中插入“再充电脉冲”,使得CB+/CB-将被周期性地再充电(图4c)。例如,通过在每个行扫描间隔插入该再充电脉冲,所需电容器的计算将减小为:(20x~50x)x2pFx100x200x50/100=0.4~1μF。此电容范围可以由具有可忽略的漏泄电流并且在很小型的SMD(表面安装器件)包中的陶瓷电容器提供。
此方案发挥作用的另一个重要因素是利用LCD面板的固有电容。在偶场期间插入再充电脉冲的短暂间隔中,LCD的固有电容作为SEG/列信号的保持电容器,直到电容器CB+/CB-被重新连接以产生V5/V4。为了达到此目的,通过将SS+和SS-都设置为“0”,使SEG/列驱动器部分的输出暂时关闭,并且因此导致SEG/列驱动器处于高阻抗状态以保持LCD的固有电容中存储的电荷。
有了以上结构,所有控制信号和开关将工作在正(或负)电压范围(相对GND)。这在该结构作为一个集成电路实施时尤其有利,因为工作电压关于基底电势可以都为正或负。因此,除了电容器CB+/CB-,所有控制信号和开关都可以由一个常规双阱CMOS工艺实施。
实际上所有各种商业无源LCD驱动系统都涉及一个正交驱动波形,通常包括一个低电压摆动SEG/列驱动系统,以及一个高电压脉冲COM/行扫描系统。SEG/列与COM/行扫描之间的相对数值通常由决定,其中Mux为复用率。对于单行扫描系统例如APT或IAPT驱动方案,Mux率等于LCD的行数。在MLA(多行寻址)驱动方案中,Mux=行/L,其中L为每个行扫描间隔同时驱动的行数。
因为这两个电压要求之间电压水平的显著差异,所以SEG/列驱动器与COM/行驱动器之间共享一个电压电源通常是不受欢迎的。本发明介绍了驱动无源LCD的几个实施例,使用两组电源以减小LCD显示系统的总功耗(包含LCD面板与驱动器的功耗)。此外,本发明描述了用于CMOS实施的几个适当的电路结构和控制信号技术,以允许所介绍的概念/方法的有效IC实施。
尽管以上讨论限制了其范围,但是该电源结构系统的应用可以扩展到其它类型的无源LCD驱动系统例如SEG/列信号的脉冲宽度调制、帧频校正的灰度调制以及各种MLA或主动寻址方法。在每个衍生的应用中,需要调节电压水平以最佳地保存功率,并且需要正确地管理与驱动信号(尤其SEG/列)的相互作用以使对像质的影响最小。
在图3a-3d的实施例中,使用第一电源以提供专门用于驱动行或COM电极的电势,并且使用与第一电源分离的第二电源产生专门且适用于驱动列或SEG电极的电势。但是,在图4a-4c的实施例中,将注意到功率源V6、V3、V2和V1被联合使用,用于产生适用于驱动行和列电极的电势。因此如上所述,电容器CB+/CB-联合电压源V6、V3、V2和V1被用于产生驱动行电极的电势V5以及驱动列电极的电势V4
注意到在这里有关实施例使用电容器的描述中,提供一个特定电压的电源被描述为使电容器充电到相同电压。但是,在实际电路中,理解到电容器在一个实际时帧中被充电到所需电压,该电压典型地低于电源提供的电压。例如,如果两个电容器CB+和CB-在每个电容器上都被充电到1.2伏特,则在实际实施中用于对两个电容器充电的电压电源可能需要提供大约3.0伏特,而不是2.4伏特的电压。将理解到,在这里描述的涉及电容器充电的本发明的所有实施例中,即使该实施例的描述可能表示电容器被充电到电源提供的相同的电压,也将理解到在真正实际中,这两个电压仅仅基本相同,理想地,电源提供的电压稍高于电容器被充电到的所需电压。
图5a和5b一起是用于驱动LCD的一个电源电路的示意电路图,以说明本发明的理想实施例。如图5a与5b所示,电源系统的全部电路可以自然地分为两个部分:第一部分200a用于产生适用于驱动行和/或列电极的电势,以及第二部分200b用于在合适的时间将部分200a提供或产生的电势施加到行和列电极。图5a显示第一部分200a。如图5a所示,三个电压由两个或多个功率源:V6、VC和V1提供,其中V1可以简单地为地电势。两个电容器C1和C2用于在组合电路200a、200b的工作的第一阶段存储能量。在第二阶段,电容器中存储的能量然后被使用,与功率源V6、V1一起,用于产生适用于驱动行和/或列电极的电势。
选择电压VC使得VC与V1之间的电压差基本等于非扫描行电极与列电极之间的电压差的幅值。因此,在组合电路200a、200b的工作的第一阶段,控制信号F3c被施加到开关I34、I36、I38和I40,开启这些开关,使得电容器C1和C2并联到电压VC和V1。因此C1和C2的C1t和C2t端被充电到电压VC,并且两个电容器的剩余C1b和C2b端处于参考电压V1。
在组合电路200a、200b的工作的第二阶段,控制信号F3被拉低,由此关闭开关I34-I40。则控制信号F1c或F2c被拉高。开关I44、I48的类型是当F1c或F2c为高时开启。为了便于描述,假定F1c而非F2c首先被拉高。则开关I42、I44、I48、I50、I56、I60、I64和I68开启。这使得电容器C1的C1t端被拉到电压V6。由于电容器C1先前在阶段1期间已被充电到其两端之间(VC-V1)的电压差,则电容器C1的另一C1b端由此也被拉到值V5,使得电压差(V6-V5)等于(VC-V1)。但是,电压V5将是浮动的,因为它没有连接到三个电压电源节点V6、VC和V1的任何一个。因此通过打开开关I44,节点VM将处于电压V5。电容器C2的C2t端也连接到节点VM,使得它被拉到电压V5,并且其另一C2b端被拉到值V4,使得电压差(V5-V4)等于电压差(VC-V1)。这种情况是由于电容器C2在先前阶段1期间已被充电到此电压差。因此,电压V5通过开关I44并出现在节点VM处,以及电压V4通过开关I48并出现在节点202处。
参考图5b,出现在节点VM处的电压V5通过开关I56并出现在节点VC+处,以及参考电压V1通过开关I60出现在节点VC-处。因此,如以前通过借助于控制信号S+和S-控制开关I0和I2,电压V5和V1被施加到一个或多个COM或行电极。电压V6还通过开关I64并出现在节点VS+处,以及节点202处的电压V4通过开关I68出现在节点VS-处。如以前,通过施加适当的定时控制信号SS+(J)和SS-(j)以控制开关I32和I31,V6<=>V4的合适的脉冲被施加到对应的列电极SEGj。参考图2a,上述驱动电压波形适用于场2xN,其中施加到COM电极的电势在V5和V1之间并且施加到列电极的电势在V6和V4之间。如上所注意,在此时间电压V5和V4没有连接到任何电源,并且因此,通过电容器C1和C2关于电压V6浮动。
在第二阶段,在另一个场寻址周期中,例如图2a中的场2xN+1,控制信号F3c保持低,控制信号F1c被拉低并且控制信号F2c被拉高。这关闭开关I42、I48、I56、I60、I64和I68,并且开启开关I46、I52、I54、I58、I62和I66。当控制信号F1c和F2c的任意一个为高时,开关I44和I50保持ON。电容器C2的C2b端通过开关I52被拉到V1。由于电容器C2先前在第一阶段已被充电到(VC-V1),因此C2t端将被拉到电压V2,(V2-V1)等于(VC-V1),其中V2通过电容器C2关于V1浮动。此电压V2通过开关I50并出现在节点VM处。电容器C1的C1b端通过打开开关I44连接到VM,使得C1b端也处于电压V2。由于电容器C1先前在第一阶段已被充电到值(VC-V1),因此电容器C1的C1t端将被拉到值V3,其中(V3-V2)等于(VC-V1),其中V3因此也通过电容器C1和C2随V2和V1浮动。
电压V3通过开关I46并出现在节点204处。参考图5b,出现在节点VM处的电压V2通过开关I58并出现在节点VC-处,以及电压V6通过开关I54出现在节点VC+处。因此,借助于定时控制信号S+和S-,电压V6和V2通过开关I0和I2施加到一个选定的COM电极。参考电压V1通过开关I66并出现在节点VS-处,以及电压V3通过开关I62出现在节点VS+处。如以前,借助于定时控制信号SS+(j)和SS-(j)分别控制开关I32和I31,电压V3和V1被施加到对应的电极SEGj,其中j从1到最大列电极数,例如图1中的k。组合电路200a、200b在第二阶段的工作总结在下表中,其中带下划线的电压为浮动电压:
   F3c     F1c         F2c
   C1t    VC     V6          V3
   C1b    V1  V5(VC-V1=V6-V5) V2(VC-V1=V3-V2)
   C2t    VC     V5 V2(VC-V1=V2-V1)
   C2b    V1  V4(VC-V1=V5-V4)     V1
有了以上图5a、5b的结构,所有控制信号和开关都将工作在正(或负)电压范围(相对GND)。这在该结构作为一个单芯片集成CMOS电路实施时尤其有利,因为工作电压关于基底电势可以都为正或负。因此,除了电容器C1和C2,所有控制信号和开关都可以由一个常规双阱CMOS工艺实施。
在图5a、5b的实施例中,电路的工作具有两个不同的阶段:第一阶段中一个或多个电容器被充电并且其间没有电势被施加到行或列电极。接下来的阶段2中每个电容器的其中一端被连接到一个电压电源,使得该电容器的剩余端的电势被拉到与电压电源的电压差为(VC-V1)的一个值。然后使用来自电源的一个或多个电压电源V6和V1,以及在每个电容器的另一端处产生的一个或多个浮动电压,控制和驱动行和列电极。
在上述其它,如图3c、3d和4a的实施例中,也有两个阶段,其中在第一阶段,一个或多个电容器被充电,并且其中在第二阶段,使用电容器的一端处的浮动电压以及一个或多个电源电压用于驱动行和/或列电极。但是,在该实施例中,在第一阶段也使用电源电压或电压以驱动行和/或列电极。所有该变型都在本发明的范围内。
在图4a的实施例中,使用基本等值的电容器CB+和CB-以及使用电压电源V3、V2、V1使得(V3-V2)与(V2-V1)基本相同可能很重要。这种情况是保持列电极处的零电压偏置。在图5a、5b的实施例中,保证了这一点,因为在第一阶段电容器C1和C2被并联充电到相同的电压差。这减小了驱动器中可以使用的元件的容限,使得可以使用较便宜的元件。在图4a的实施例中,两个电容器当它们串联放置时被充电,而在图5a、5b的实施例中,两个电容器C1和C2当它们在相同的两个电压源之间并联放置时被充电。
因此,图3c、3d、4a、5a和5b中的实施例的共同特征是两个或多个电源与包含能量存储器件的一个电路一起使用,以产生用于驱动行和列电极的电势。该电路使至少一个这样产生的电势随其中一个电源提供的电压浮动。因此,在图3c、3d的实施例中,当参考电压V0连接到节点V+时,由此使电容器C0的一端到参考电压,电容器C0的另一端被拉到浮动值-VCOM+或VCOM-
在图4a的实施例中,当电容器CB+和CB-被电压电源V6拉升时,这使两个电容器之间的节点以及电容器CB-的剩余端也被拉到对于驱动行和列电极有用的浮动值。因此,两个电容器之间的节点处的电压值被拉到值V5,其中(V6-V5)与(V3-V2)基本相等,(V3-V2)是先前阶段电容器CB+被充电的电压差。同时,节点VS-处的电压也将被拉到底端CB-t处的电压V4,其中(V5-V4)与(V2-V1)基本相同。这种情况是由于电容器CB-在先前的阶段已被预先充电到(V2-V1)。
图3c、3d、4a、5a和5b中本发明的实施例的又一个共同特征是驱动器电路总体上经历的电压动态范围基本不超过施加到行电极的电压脉冲的幅值。例如,参考图2b,其中使用两个单独的电压源以产生正向和反向脉冲施加到行电极,电源电路将经历的电压动态范围等于正向和反向脉冲的幅值的总和。由于正向和反向脉冲对于零DC偏置将具有相等的幅值,因此这意味着该功率电路将经历施加到行电极的电压脉冲的幅值的两倍。在图2b所示的例子中,功率电路经历的动态范围将等于VCOM+,等于VCOM-。在图3c、3d、4a、5a和5b的实施例中,由于已经使用电容器使得单个电源能够产生正向和反向电压脉冲用于行电极,因此电源电路经历的电压动态范围总体上基本等于或稍高于施加到行电极的正向和反向脉冲的幅值。换句话说,该特征使得总电压动态范围能够象IAPT的情况中一样减小,而同时与IAPT相比极大地减小驱动器的功耗。
从以上描述,显然由于列(SEG)电极直接由一个参考电压(来自功率源或电源,或连接到地或其它参考源)驱动或直接由一个能量存储器件例如电容器(或电感器)驱动,因此使得与B类偏压电路有关的上述问题一起被避免。这是由于上述驱动器电路不使用在低误差电压处关闭的N和P晶体管用于提供能量到列电极。因此,假定能量存储源能够在每个行扫描周期内驱动列电极基本到其目标值,则常规LCD显示的上述串扰问题可以避免或减轻。
使用能量存储器件例如电容器以提供电流到列电极的地方,为了驱动列电极到目标电压值,能够达到这些目标值的精度依赖驱动电容器的电容相对于通过该电容器驱动的列电极的负载电容。因此,如果驱动电容器的电容为被驱动列电极的负载电容的20倍,则该电容器能够驱动列电极到目标电压值的5%以内。因此,为了进一步提高驱动精度,使得误差小于5%,可能需要使用甚至更大的电容器。本发明的另一个方面是基于公认,通过使用两组或多组电容器在相同行扫描间隔驱动列电极,可以放松以上使用大值电容器达到精确目标值的要求。根据本发明的此方面,可以由第一组的一个或多个电容器驱动列电极到接近但不到目标值的一个电压值,并且然后使用第二组的一个或多个电容器驱动该列电极基本到该目标值。使用该驱动方案,第一和第二组中的电容器的电容不需要很大。例如,如果第一和第二组中每个电容器的电容都是负载电容的20倍或更大,则在第一阶段,列电极被驱动到目标值的5%以内。在相同行扫描周期的第二阶段,则使用第二组电容以驱动列电极到目标值的0.25%以内,或基本到目标值。
本发明的此方面在图6a、6b中说明。如图6a所示,电路300包含电源302,电源302包含电流源304、比较器306和参考电压源308。参考电压源308提供相对于地的参考电压VREF。电路300包含两组电容器:第一组包括电容器C1、C2,第二组包括电容器C3、C4。两组电容器交替使用以提供电压或电势到三个节点:N1、N2和N3。然后使用这三个节点处的电压或电势用于驱动每个列电极(SEG)到所需的一组三个不同的电势:V1、V2和V3之一。也可以使用相同的方案实现电势组V4、V5和V6。
当使用第一组电容器以提供电流到三个节点时,第二组电容器被连接到功率源或电源302用于对第二组电容器充电。这在开关电路300的一个周期中发生。在下一个周期中,则使用第二组电容器以提供功率到该三个节点,而然后电源302对第一组电容器充电。开关的工作以及两组电容器的交替工作参考图6b的时序图说明。
电路300可以工作在说明两个不同实施例的两个不同工作中。第一实施例通过标明S1至S4的时序图320说明,时序图320为电路300的开关S1-S4的ON-OFF状态的图解说明。标明S1′、S2、S3′和S4的第二组时序图330说明工作电路300中的第二实施例。
每个虚线t0和t0′标志一个新的行电极的扫描时间的开始点。因此时间间隔t0-t0′定义一个行扫描间隔或行扫描周期。在一个行扫描周期中,电路300提供的功率需要尽可能快地驱动每个列电极到目标电压或电势。在行扫描周期t0-t0′中,开关S1和S4在周期的大部分中关闭,并且开关S2和S3开启。因此,在周期的大部分中,第二组电容器C3、C4连接到节点N1、N2、N3并且从电源302断开。例如,节点C3t连接到节点N1,以及节点C3b连接到节点N2。节点C4t连接到节点N2,以及节点C4b连接到节点N3。因此,节点N1、N2上的电势差或电压基本等于电容器C1上的电压,以及节点N2、N3上的电压基本等于电容器C2上的电压。由于开关S4在此行扫描周期t0-t0′中大多数时间关闭,因此在此行扫描周期的大部分中电容器C3、C4不连接到电源302。
同样,由于在周期的大部分中开关S4关闭以及开关S3开启,因此第一组开关从节点N1-N3断开并且连接到电源以补充在先前行扫描周期中流失的电容器中的电荷。以此方式,在紧随时刻t0′的行扫描周期中,第一组电容器将被完全充电并且然后准备提供能量到节点N1、N2、N3。
虽然在行扫描周期t0、t0′的大部分中,第二组开关连接到节点N1-N3,以及第一组开关连接到电源302,但是从图6b将看到,开关周期S1-S4相对于行扫描周期的开始时刻t0延迟一个偏置t0-t1。这是理想的以获得一个更高的精度用于驱动连接到节点N1、N2、N3的列电极到所需的目标电压值。如图6b中所示,为了驱动一个列电极从电压V1到电压V3,例如,在t0时刻第一组电容器C1、C2仍然连接到节点N1、N2、N3。事实上,如下将说明,在组成行扫描周期t0-t0′的仅一小部分的此短时间间隔t0-t1中,最初存储在电容器C1、C2中的电荷的大部分现在都在此短时间间隔通过图6b中曲线Emb.1所示的电路300转移到列电极。因此,在t1时刻,连接到电路300的列电极的电压从t0时刻的值V1驱动到t1时刻的接近目标电压V3的值V′。在t1时刻,开关S1、S4关闭以及开关S2、S3开启。这导致电容器C1、C2从节点N1-N3断开,并且换成电容器C3、C4连接到该节点。在此t1时刻,电容器C3、C4被电源302完全充电,并且因此非常有效地使得被C1和C2驱动到电压V′的相同的列电极被快速驱动到非常接近目标电压V3的一个值,如图6b中曲线Emb.1所示。
例如,如果电容器C1、C2的电容为负载电容的20倍,则这意味着V′将仅比V3小V3的大约5%。如果电容器C3、C4的电容也为负载电容的20倍,则这意味着当使用第二组电容器驱动相同列电极从V′到电压V3时,列电极的合成电压将小于V3的大约0.25%以内。以此方式,列电极可以被驱动到基本等于目标电压值的一个电压,而不必使用大值电容器。
从以上,由于列电极已经被电容器C1、C2驱动到电压V′,其中V′接近电压V3,因此第二组电容器C3、C4仅需要提供少量的电荷及电流以驱动该列电极到基本等于V3的值。因此,在t0′时刻,电荷的仅一小部分从电容器C3、C4流失。因此,在随后的短时间间隔t0′-t1′中,该电荷的大部分将然后被转移到连接到节点N1-N3的列电极,以再次驱动该列电极到接近电压V3的一个电压值,或某个其它的目标电压。
在上述例子中,列电极从电压V1驱动到基本等于电压V3的一个电压。相同的推理将适用于两组电容器以上述所有有关优点驱动任何列电极从三个电压值V1-V3的任意一个到另一个不同的电压值。
因此,从以上显然,通过使开关周期320的定时相对于行扫描周期延迟一个偏置t0-t1、t0′-t1′、…,列电极可以被驱动到非常接近或基本等于目标电压的值,而不必使用大尺寸电容器。
第二实施例330与第一实施例320的不同之处在于第一组电容器C1、C2关闭的时间间隔的开始点进一步延迟到t2、t2′、…时刻,如定时S1′所示。因此,在时间间隔t1-t2中,两组电容器C1-C4都将提供电流及能量到三个节点,由此缩短驱动连接到节点的一个列电极到基本等于V3的一个值所需的时间。波形330中阴影区域显示重叠时间间隔。图6b中曲线Emb.2显示列电极的合成电压。
从开关波形320、330注意到,三对开关波形S1、S3;S2、S4及S1′、S3′是互补的。以此方式,当一组电容器连接到节点以提供能量到列电极时,此组从电源断开;反之亦然,当一组电容器连接到电源302以对电容器充电时,此组从节点断开。
电源302如下工作。电流源304将提供电流到与其相连的两组电容器之一,直到其被比较器306关闭。当开关S3为开时,比较器306使用于第一组电容器的节点C1t、C2t处的公共电压与参考电压VREF比较。当公共节点处的电压通过充电活动增加使其基本等于参考电压时,比较器306关闭电流源304。在此充电步骤中,电容器C1、C2并联到电流源304。电容器C3、C4以类似方式充电。
充电步骤之后,每个电容器C1-C4上的电压基本等于参考电压VREF。因此,当完全充电的电容器然后连接到节点N1-N3时,节点N1、N2上以及节点N2、N3上的电压都将基本等于参考电压VREF
虽然图6a、6b中显示使用两组电容器,但是将理解到对于某些应用,单组可能就足够了,并且在其它应用中可能使用多于两组;该其它变型在本发明的范围内。
虽然以上参考各种实施例描述本发明,但是将理解到可以进行修改及变型,而不偏离仅由附加权利要求书及其等价物定义的本发明的范围。这里涉及的所有参考都按参考并入其整体。

Claims (45)

1.一种设备,用于驱动一个液晶显示器,所述显示器包括一个延长的行电极阵列以及与行电极横向排列的一个延长的列电极阵列,其中当从一个观察方向观察时,两个电极阵列的重叠区域定义显示器的像元,所述设备包括:
至少两个单独的功率源;以及
一个电路,响应该至少两个功率源并且提供电势到行和列电极,以使该显示器显示所需图像,其中提供到行和列电极的至少一个电势随其中一个功率源提供或导致提供的一个电压浮动。
2.权利要求1的设备,该电路包含一个控制器件以及至少一个能量存储器件,以提供所述至少一个电势,其中控制器件使得该至少一个能量存储器件在第一阶段被充电,以及在随后的第二阶段连接所述至少一个能量存储器件到由所述其中一个功率源提供或导致提供的电压,以及到该行或列电极,使得由所述至少一个能量存储器件提供到该行或列电极的所述至少一个电势随所述电压浮动。
3.权利要求2的设备,其中至少一个能量存储器件具有至少两端,其中控制器件使一端连接到电压以及另一端连接到行和列电极,其中所述另一端提供随该电压浮动的所述至少一个电势。
4.权利要求2的设备,该至少一个能量存储器件包含一个或多个电容器。
5.权利要求2的设备,其中控制器件还使该至少一个能量存储器件在第一阶段提供电势到该行和列电极。
6.权利要求2的设备,所述至少两个功率源分别提供第一和第二电压以及一个公共参考电压,第二与参考电压之间的差定义一个电压微分,所述控制器件包括第一组开关,使得产生的一组电压高于参考电压或低于第一电压该电压微分的整数倍。
7.权利要求6的设备,所述控制器件进一步包括第二组开关,在选定的时刻连接所述组电压到行和列电极,使得通过一个IAPT驱动方法驱动电极。
8.权利要求6的设备,其中该组电压中的一些电压在一些场寻址周期中随参考电压浮动,以及该组电压中的其它电压在其它场寻址周期中随第一电压浮动。
9.权利要求2的设备,所述电路包含两个能量存储器件,每个存储器件具有两端,其中在第一阶段控制器件使两个能量存储器件并联到功率源以对该能量存储器件充电,使其两端上被充电到基本相同电压。
10.权利要求2的设备,所述电路包含两个能量存储器件,每个存储器件具有两端,其中在第一阶段控制器件使两个能量存储器件串联到功率源以对该能量存储器件充电。
11.权利要求2的设备,其中由该电路提供到行电极的电势在一些场寻址周期中为高于参考电压一个预定幅值,以及在其它场寻址周期中为低于参考电压该预定幅值,其中由该电路提供的电势具有基本等于所述幅值的一个动态范围。
12.权利要求1的设备,所述电路包含两个能量存储器件,其中该器件在至少一个寻址周期的一部分中被其中一个功率源充电,并且在该场寻址周期的一个不同部分中被用于提供电势到一个行或列电极,其中该器件被充电用于该不同部分的一小部分,以补偿电荷损耗。
13.权利要求1的设备,所述设备为具有一个基底的集成电路,其中第一和第二功率源仅提供高于或低于基底的参考电势的电势。
14.一种设备,用于驱动一个液晶显示器,所述显示器包括一个延长的行电极阵列以及与行电极横向排列的一个延长的列电极阵列,其中当从一个观察方向观察时,两个电极阵列的重叠区域定义显示器的像元,所述设备包括:
至少两个单独的功率源;
其中一个或多个功率源驱动行电极经过第一电压范围,以及驱动列电极经过第二电压范围,其中第一电压范围在不同场寻址周期上变化,以及第二电压范围当第一电压范围变化时随第一电压范围以及随由其中一个功率源产生或导致产生的至少该电压浮动。
15.权利要求14的设备,其中第一电压范围在一个非扫描电压值与一个扫描电压值之间,以及其中第二电压范围随非扫描电压值浮动。
16.权利要求15的设备,其中第一功率源包含第一电源,其中第二功率源包含一对电容器,所述设备进一步包括连接第一电源及电容器的一个开关电路,以使第二电压范围在非扫描电压值附近浮动。
17.权利要求16的设备,其中该对电容器连接在分离三个节点的一个分压器配置中,其中该开关电路使该对之间中的其中一个节点在至少一个场寻址周期中处于第一电压范围的非扫描电压。
18.权利要求17的设备,其中该开关电路使两个剩余节点的其中一个处的电压在至少一个场寻址周期中被提供给到一个列电极的连接。
19.权利要求15的设备,其中电容器在至少一个场寻址周期的一部分中被第一或第二功率源充电,并且在该场寻址周期的一个不同部分中被用于提供电势到一个行或列电极,其中该电容器被充电用于该不同部分的一小部分,以补偿电荷损耗。
20.权利要求19的设备,其中列电极被列驱动器驱动,以及其中在该不同部分的所述小部分中列电极从列驱动器基本断开,以保持施加到列电极上的列信号。
21.权利要求14的设备,所述设备为具有一个基底的集成电路,其中第一和第二功率源仅提供高于或低于基底的参考电势的电势。
22.权利要求14的设备,其中一个功率源包含至少一个电源以及一个电容器,所述电容器连接到一个连接节点用于每个列电极以及在一个列寻址周期中存储来自一个列电极的电荷,所述第二功率源进一步包含一个开关电路,在随后的一个列寻址周期中使所述存储电荷施加到所述列电极。
23.一种设备,用于驱动一个液晶显示器,所述显示器包括一个延长的行电极阵列以及与行电极横向排列的一个延长的列电极阵列,其中当从一个观察方向观察时,两个电极阵列的重叠区域定义显示器的像元,所述设备包括:
至少两个单独的功率源;以及
一个电路,响应该至少两个功率源并且提供电势到行和列电极,以使该显示器显示所需图像;
其中由电路提供到行电极的电势在一些场寻址周期中为高于参考电压一个预定幅值以及在其它场寻址周期中为低于参考电压一个预定幅值,其中由该电路提供的电势具有基本等于所述幅值的一个动态范围。
24.权利要求23的设备,所述至少两个功率源提供一个参考电压以及高于或低于该参考电压一个幅值的适用于驱动该行电极的一个电压,所述电路包含一个电容器以及一个选择电路,有选择地连接该至少两个功率源与电容器到每个行电极,使得关于参考电压所述幅值的正向脉冲在一些场寻址周期中被施加到该行电极,以及关于参考电压所述幅值的反向脉冲在其它场寻址周期中被施加到该行电极。
25.一种方法,用于驱动一个液晶显示器,所述显示器包括一个延长的行电极阵列以及与行电极横向排列的一个延长的列电极阵列,其中当从一个观察方向观察时,两个电极阵列的重叠区域定义显示器的像元,所述方法包括
提供电势到该行和列电极,以使该显示器显示所需图像;
其中所述提供包含对至少一个能量存储器件充电及放电,以提供所述至少一个电势。
26.权利要求25的方法,其中提供到行或列电极的至少一个电势随一个功率源提供的一个电压浮动,其中所述提供包含在第一阶段对该至少一个能量存储器件充电,以及在随后的第二阶段连接所述至少一个能量存储器件到该行或列电极,使得由所述至少一个能量存储器件提供到该行或列电极的所述至少一个电势随所述电压浮动。
27.权利要求26的方法,其中所示至少一个能量存储器件具有至少两端,其中该提供使一端连接到电压以及另一端连接到行和列电极,以及使所述另一端提供随该电压浮动的所述至少一个电势。
28.权利要求25的方法,其中所述提供包括交替连接一个能量存储器件到一个电源以及至少一个列电极。
29.权利要求28的方法,所述提供包括在交替的行扫描周期中连接该电源以及该至少一个列电极到第一和第二电能量存储器件。
30.权利要求29的方法,其中所述提供根据相对于所述行扫描周期延迟的一个开关定时波形连接该电源以及该至少一个列电极到该两个能量存储器件,使得在一个行扫描周期的一部分中至少一个能量存储器件被连接到该至少一个列电极,以及在该行扫描周期的另一部分中该剩余的能量存储器件被连接到该至少一个列电极。
31.权利要求30的方法,其中所述时间延迟使得在该行扫描周期的一个开始部分中第一能量存储器件的能量的大部分被转移到该至少一个列电极,由此驱动所述至少一个列电极的电压到接近一个目标值,以及在该行扫描周期中但是在开始部分之后该第二能量存储器件的能量的小部分被转移到该至少一个列电极,由此驱动所述至少一个列电极的电压基本到该目标值。
32.权利要求30的方法,其中所述开关定时波形使得在该行扫描周期的一部分中,该第一和第二能量存储器件都连接到该至少一个列电极。
33.权利要求29的方法,其中在一个行扫描周期的一个开始部分中该第一能量存储器件驱动所述至少一个列电极的电压到接近一个目标值,以及在该行扫描周期中但是在该开始部分之后该第二能量存储器件驱动所述至少一个列电极的电压基本到该目标值。
34.权利要求33的方法,其中在一个行扫描周期的一个开始部分中第一能量存储器件的能量的大部分被转移到该至少一个列电极,由此驱动所述至少一个列电极的电压到接近一个目标值,以及在该行扫描周期中但是在开始部分之后该第二能量存储器件的能量的小部分被转移到该至少一个列电极,由此驱动所述至少一个列电极的电压基本到该目标值。
35.权利要求29的方法,其中在一个行扫描周期的一部分中,第一和第二能量存储器件都连接到该至少一个列电极。
36.一种设备,用于驱动一个液晶显示器,所述显示器包括一个延长的行电极阵列以及与行电极横向排列的一个延长的列电极阵列,其中当从一个观察方向观察时,两个电极阵列的重叠区域定义显示器的像元,所述设备包括:
一个电源;
至少一个电能量存储器件;以及
一个开关电路,连接该电源到该器件以对该器件充电,以及连接该器件到至少一个列电极以向其提供电势,其中该显示器显示所需图像。
37.权利要求36的设备,其中所述电源包含一个稳压器、一个比较器以及一个电流源。
38.权利要求36的设备,其中所述电路交替地连接该器件到该电源以及该至少一个列电极。
39.权利要求36的设备,所述设备包括第一和第二电能量存储设备,其中所述电路在交替的行扫描周期中连接该电源以及该至少一个列电极到该两个能量存储器件。
40.权利要求39的设备,其中所述电路根据相对于所述行扫描周期延迟的一个开关定时波形连接该电源以及该至少一个列电极到该两个能量存储器件,使得在一个行扫描周期的一部分中至少一个能量存储器件被连接到该至少一个列电极,以及在该行扫描周期的另一部分中该剩余的能量存储器件被连接到该至少一个列电极。
41.权利要求40的设备,其中所述时间延迟使得在该行扫描周期的一个开始部分中第一能量存储器件的能量的大部分被转移到该至少一个列电极,由此驱动所述至少一个列电极的电压到接近一个目标值,以及在该行扫描周期中但是在开始部分之后该第二能量存储器件的能量的小部分被转移到该至少一个列电极,由此驱动所述至少一个列电极的电压基本到该目标值。
42.权利要求40的设备,其中所述开关定时波形使得在该行扫描周期中,该第一和第二能量存储器件都连接到该至少一个列电极。
43.权利要求39的设备,其中在一个行扫描周期的一个开始部分中该第一能量存储器件驱动所述至少一个列电极的电压到接近一个目标值,以及在该行扫描周期中但是在该开始部分之后该第二能量存储器件驱动所述至少一个列电极的电压基本到该目标值。
44.权利要求43的设备,其中在一个行扫描周期的一个开始部分中第一能量存储器件的能量的大部分被转移到该至少一个列电极,由此驱动所述至少一个列电极的电压到接近一个目标值,以及在该行扫描周期中但是在开始部分之后该第二能量存储器件的能量的小部分被转移到该至少一个列电极,由此驱动所述至少一个列电极的电压基本到该目标值。
45.权利要求39的设备,其中在一个行扫描周期的一部分中,第一和第二能量存储器件都连接到该至少一个列电极。
CNB018101585A 2000-04-28 2001-04-26 具有低功率要求的lcd驱动系统 Expired - Lifetime CN1278298C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/561,737 2000-04-28
US09/561,737 US7106318B1 (en) 2000-04-28 2000-04-28 Low power LCD driving scheme employing two or more power supplies

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CNA2006101216348A Division CN1912986A (zh) 2000-04-28 2001-04-26 具有低功率要求的lcd驱动系统

Publications (2)

Publication Number Publication Date
CN1434968A true CN1434968A (zh) 2003-08-06
CN1278298C CN1278298C (zh) 2006-10-04

Family

ID=24243218

Family Applications (2)

Application Number Title Priority Date Filing Date
CNA2006101216348A Pending CN1912986A (zh) 2000-04-28 2001-04-26 具有低功率要求的lcd驱动系统
CNB018101585A Expired - Lifetime CN1278298C (zh) 2000-04-28 2001-04-26 具有低功率要求的lcd驱动系统

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CNA2006101216348A Pending CN1912986A (zh) 2000-04-28 2001-04-26 具有低功率要求的lcd驱动系统

Country Status (8)

Country Link
US (2) US7106318B1 (zh)
EP (1) EP1277195A1 (zh)
JP (1) JP2003532159A (zh)
KR (1) KR100790778B1 (zh)
CN (2) CN1912986A (zh)
AU (1) AU2001257317A1 (zh)
TW (1) TW548623B (zh)
WO (1) WO2001084528A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102113056A (zh) * 2008-08-15 2011-06-29 高通股份有限公司 存储器电路中的双功率方案
CN102654970A (zh) * 2012-05-09 2012-09-05 天马微电子股份有限公司 一种光栅驱动电路及3d显示器
CN103427813A (zh) * 2012-05-18 2013-12-04 英飞凌科技奥地利有限公司 用于驱动半导体开关的驱动器电路
CN103718232A (zh) * 2011-08-02 2014-04-09 创新科技有限公司 用于驱动设备的驱动系统、驱动器装置和信号处理方法
CN105528975A (zh) * 2014-10-15 2016-04-27 精工爱普生株式会社 驱动器以及电子设备

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100438784B1 (ko) 2002-01-30 2004-07-05 삼성전자주식회사 박막 트랜지스터형 액정 표시 장치의 소스 드라이버의출력 회로
US20040164940A1 (en) * 2002-10-08 2004-08-26 Xiao Peter H. LCD driver
WO2005017869A1 (en) * 2003-08-18 2005-02-24 Koninklijke Philips Electronics N. V. Display device having reduced power consumption
KR100612508B1 (ko) * 2004-09-07 2006-08-14 엘지전자 주식회사 플라즈마 표시 패널의 구동 장치
JP2006178356A (ja) * 2004-12-24 2006-07-06 Nec Electronics Corp 表示装置の駆動回路
US8564252B2 (en) * 2006-11-10 2013-10-22 Cypress Semiconductor Corporation Boost buffer aid for reference buffer
US8035401B2 (en) 2007-04-18 2011-10-11 Cypress Semiconductor Corporation Self-calibrating driver for charging a capacitive load to a desired voltage
US8766898B2 (en) * 2008-02-01 2014-07-01 Analog Devices, Inc. High-accuracy multi-channel circuit
TW201039307A (en) * 2009-04-24 2010-11-01 Princeton Technology Corp Liquid crystal display
US8730226B2 (en) * 2010-11-04 2014-05-20 Scanvue Technologies, Llc Thin-film transistor liquid-crystal display with variable frame frequency
US9443485B2 (en) 2010-11-04 2016-09-13 Apple Inc. Thin-film transistor liquid-crystal display with variable frame frequency
US9667240B2 (en) 2011-12-02 2017-05-30 Cypress Semiconductor Corporation Systems and methods for starting up analog circuits
US8717070B1 (en) * 2013-03-12 2014-05-06 Cypress Semiconductor Corporation Multifunctional configurable analog circuit block, methods, and integrated circuit devices having the same
CN104835474B (zh) * 2015-06-02 2017-04-05 京东方科技集团股份有限公司 电压输出装置、栅极驱动电路和显示装置
JP6557369B2 (ja) * 2018-01-30 2019-08-07 ラピスセミコンダクタ株式会社 ディスプレイ駆動装置
CN108550352B (zh) * 2018-07-26 2021-05-18 京东方科技集团股份有限公司 栅极电压控制电路、栅极驱动电路及显示装置
JP6785342B2 (ja) * 2019-07-11 2020-11-18 ラピスセミコンダクタ株式会社 ディスプレイ駆動装置

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60249191A (ja) * 1984-05-24 1985-12-09 シチズン時計株式会社 表示駆動回路
JPS61281293A (ja) * 1985-06-07 1986-12-11 株式会社東芝 液晶表示制御装置
JPH01501018A (ja) 1986-03-10 1989-04-06 アルカテル エヌ・ブイ 改善された電極駆動回路を有する液晶表示装置
US5229761A (en) * 1989-12-28 1993-07-20 Casio Computer Co., Ltd. Voltage generating circuit for driving liquid crystal display device
JP3311018B2 (ja) * 1992-04-27 2002-08-05 キヤノン株式会社 昇圧回路
GB9211282D0 (en) * 1992-05-28 1992-07-15 Philips Electronics Uk Ltd Liquid crystal display devices
JPH07120718A (ja) 1993-08-31 1995-05-12 Sharp Corp 液晶表示装置の駆動電圧発生装置
US5739803A (en) * 1994-01-24 1998-04-14 Arithmos, Inc. Electronic system for driving liquid crystal displays
TW277111B (zh) * 1994-04-20 1996-06-01 Hitachi Seisakusyo Kk
WO1996002865A1 (fr) * 1994-07-14 1996-02-01 Seiko Epson Corporation Circuit a sources de courant electrique, dispositif d'affichage a cristaux liquides et dispositif electronique
DE69508682T2 (de) * 1994-09-06 1999-09-30 Toshiba Kawasaki Kk Anzeigevorrichtung
JP2795191B2 (ja) * 1994-10-04 1998-09-10 株式会社デンソー El表示装置の駆動装置
JPH08136893A (ja) * 1994-11-14 1996-05-31 Sanyo Electric Co Ltd 液晶表示装置
CN1129887C (zh) 1994-12-26 2003-12-03 夏普公司 液晶显示装置
JP2894229B2 (ja) * 1995-01-13 1999-05-24 株式会社デンソー マトリクス型液晶表示装置
JPH0922274A (ja) * 1995-07-04 1997-01-21 Sanyo Electric Co Ltd 液晶表示装置
CN1162736C (zh) * 1995-12-14 2004-08-18 精工爱普生株式会社 显示装置的驱动方法、显示装置及电子装置
KR100272723B1 (ko) * 1996-06-06 2000-11-15 니시무로 타이죠 평면표시장치
JP3569922B2 (ja) * 1997-03-28 2004-09-29 セイコーエプソン株式会社 電源回路、表示装置及び電子機器
US6124840A (en) * 1997-04-07 2000-09-26 Hyundai Electronics Industries Co., Ltd. Low power gate driver circuit for thin film transistor-liquid crystal display (TFT-LCD) using electric charge recycling technique
JP3281290B2 (ja) * 1997-06-19 2002-05-13 シャープ株式会社 電圧作成回路およびこれを備えた液晶表示装置
JPH11231279A (ja) * 1998-02-12 1999-08-27 Toshiba Corp 液晶駆動回路
JPH11271711A (ja) * 1998-03-25 1999-10-08 Citizen Watch Co Ltd 液晶駆動用電源制御回路

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102113056A (zh) * 2008-08-15 2011-06-29 高通股份有限公司 存储器电路中的双功率方案
CN102113056B (zh) * 2008-08-15 2013-11-20 高通股份有限公司 存储器电路中的双功率方案
CN103718232A (zh) * 2011-08-02 2014-04-09 创新科技有限公司 用于驱动设备的驱动系统、驱动器装置和信号处理方法
CN103718232B (zh) * 2011-08-02 2016-08-17 创新科技有限公司 用于驱动设备的驱动系统、驱动器装置和信号处理方法
CN102654970A (zh) * 2012-05-09 2012-09-05 天马微电子股份有限公司 一种光栅驱动电路及3d显示器
CN103427813A (zh) * 2012-05-18 2013-12-04 英飞凌科技奥地利有限公司 用于驱动半导体开关的驱动器电路
CN103427813B (zh) * 2012-05-18 2016-08-24 英飞凌科技奥地利有限公司 用于驱动半导体开关的驱动器电路
CN105528975A (zh) * 2014-10-15 2016-04-27 精工爱普生株式会社 驱动器以及电子设备

Also Published As

Publication number Publication date
US20020033804A1 (en) 2002-03-21
EP1277195A1 (en) 2003-01-22
CN1278298C (zh) 2006-10-04
US7050029B2 (en) 2006-05-23
WO2001084528A1 (en) 2001-11-08
KR100790778B1 (ko) 2008-01-02
KR20030010610A (ko) 2003-02-05
CN1912986A (zh) 2007-02-14
US7106318B1 (en) 2006-09-12
AU2001257317A1 (en) 2001-11-12
JP2003532159A (ja) 2003-10-28
TW548623B (en) 2003-08-21

Similar Documents

Publication Publication Date Title
CN1278298C (zh) 具有低功率要求的lcd驱动系统
US6072447A (en) Plasma display panel drive circuit provided with series resonant circuits
KR100297853B1 (ko) 멀티스텝형에너지회수장치
US6995741B2 (en) Driving circuit and driving method
CN1324546C (zh) 用于驱动等离子体显示屏的装置和方法
US7030865B2 (en) Operational amplifier circuit, driving circuit and driving method
CN1577430A (zh) 电容负载的驱动电路及驱动方法以及配备了该驱动电路的显示装置
CN1417762A (zh) 等离子显示屏及其驱动装置和方法
TW200419496A (en) Driving circuit and power supply circuit of a plasma display panel, driving method of a plasma display apparatus, driving apparatus, and pulse voltage generating circuit
CN1287343C (zh) 电容负载驱动电路和等离子体显示装置
CN1624737A (zh) 显示装置、其驱动电路及其驱动方法
JP2001075536A (ja) 昇圧回路、電源回路及び液晶駆動装置
KR100910780B1 (ko) 다단계 전압 구동 장치
US20130257701A1 (en) Liquid crystal display panel and display driving method
TWI488170B (zh) Display the drive circuit of the panel
CN101055687A (zh) 包含放大器电路的驱动电路
JP4536353B2 (ja) 表示装置の電荷回収方法、表示装置の電荷再利用回路、表示装置の駆動回路、及び表示装置
CN1622153A (zh) 等离子显示板的驱动方法及等离子显示设备
JP2001312257A (ja) 容量性表示装置の駆動方法
JP2776298B2 (ja) 容量性負荷の駆動回路及び駆動方法
KR101046815B1 (ko) 플라즈마 디스플레이 장치
JPH06235902A (ja) 表示装置の階調電圧発生装置及び信号線駆動回路
JP3059050B2 (ja) 電源回路
CN1324357C (zh) 电源电路
JPH0777679A (ja) 電源回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: JPS GROUP HOLDING CO., LTD.

Free format text: FORMER OWNER: ULTRACHIP. INC.

Effective date: 20050304

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20050304

Address after: American California

Applicant after: JPS Group Holding Co., Ltd.

Address before: American California

Applicant before: Ultrachip, INC.

C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20061004

CX01 Expiry of patent term