CN103427813A - 用于驱动半导体开关的驱动器电路 - Google Patents

用于驱动半导体开关的驱动器电路 Download PDF

Info

Publication number
CN103427813A
CN103427813A CN2013101834218A CN201310183421A CN103427813A CN 103427813 A CN103427813 A CN 103427813A CN 2013101834218 A CN2013101834218 A CN 2013101834218A CN 201310183421 A CN201310183421 A CN 201310183421A CN 103427813 A CN103427813 A CN 103427813A
Authority
CN
China
Prior art keywords
control signal
divergent
convergent
reference voltage
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2013101834218A
Other languages
English (en)
Other versions
CN103427813B (zh
Inventor
L.阿克鲁尔
J.巴伦舍恩
R.丹克莱夫森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies Austria AG
Original Assignee
Infineon Technologies Austria AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies Austria AG filed Critical Infineon Technologies Austria AG
Publication of CN103427813A publication Critical patent/CN103427813A/zh
Application granted granted Critical
Publication of CN103427813B publication Critical patent/CN103427813B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • H03K19/00361Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017545Coupling arrangements; Impedance matching circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/689Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors with galvanic isolation between the control circuit and the output circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0081Power supply means, e.g. to the switch driver

Abstract

本发明涉及用于驱动半导体开关的驱动器电路。驱动器电路可以用于根据控制信号将半导体开关驱动至接通状态或关断状态。所述控制信号的操作电压范围由参考电压表示。并且,输入级接收所述控制信号和所述参考电压并生成修改后的控制信号。输出级耦合至所述输入级,并接收修改后的控制信号。所述输出级被配置为根据修改后的控制信号来提供用于将所述半导体开关驱动为接通和关断的驱动器信号。所述输入级被配置为:根据所述参考电压的电平来缩放所述控制信号;将缩放后的控制信号与响应于所述参考电压的至少一个阈值进行比较;以及根据比较的结果来生成修改后的控制信号。

Description

用于驱动半导体开关的驱动器电路
技术领域
本发明涉及用于控制半导体开关的开关操作的驱动器电路,具体地,涉及诸如MOSFET和IGBT之类的场效应晶体管。
背景技术
通常需要驱动器电路,以根据例如微控制器或类似控制电路可提供的(通常为二进制的)控制信号来接通和关断半导体开关。为此目的,将控制信号供给至驱动器电路,驱动器电路被配置为生成对应的驱动器信号,该驱动器信号被供给至半导体开关的控制电极并适于接通和关断该半导体开关。驱动器电路还可以被配置为生成驱动器信号,使得开关的开关特性与特定期望特性相匹配。例如,通过生成适当的驱动器信号,可以具体影响开关电流和/或电压的边缘的陡度。通常需要该“边缘成形”能力,以满足涉及电磁发射(EMI)和电磁兼容(EMC)的特定需求。
所提及的控制电路(例如,微控制器)以下述方式生成控制信号(或者多个控制信号,一个用于要控制的每个半导体开关),所述方式为:所得到的开关操作与期望开关模式相对应。控制信号通常是具有仅两个信号电平(即,低电平(逻辑“0”)和高电平(逻辑“1”))的二进制信号。然而,对于不同类型的控制电路,“低电平”和“高电平”的实际电势(以伏特计)不同。例如,低电平可以与0伏特的电势相对应,而根据所采用的控制电路,高电平可以与3.3伏特、5伏特、12伏特或甚至15伏特相对应。一些控制电路使用负电压来指示低电平(例如,-15伏特),而高电平由+15伏特指示。因此,控制信号电平的绝对定义通常不可能。
因此,驱动器电路(例如,门驱动器)的输入信号规范通常必须与控制电路(例如,微控制器)的输出信号规范相匹配。因此,存在对用于驱动能够处理大范围的控制信号电平的半导体开关的驱动器电路的需要。
发明内容
描述了一种用于根据控制信号将半导体开关驱动至接通状态或关断状态的驱动器电路。所述控制信号的操作电压范围由参考电压表示。该电路包括输入级,所述输入级接收所述控制信号和所述参考电压并生成修改后的控制信号。该电路还包括输出级,所述输出级在其下游耦合至所述输入级,以接收修改后的控制信号。所述输出级被配置为根据修改后的控制信号来提供用于将所述半导体开关驱动为接通和关断的驱动器信号。此外,所述输入级被配置为:根据所述参考电压的电平来缩放所述控制信号;将缩放后的控制信号与响应于所述参考电压的至少一个阈值进行比较;以及根据与所述至少一个阈值的(一个或多个)比较的结果来生成修改后的控制信号。此外,公开了一种用于驱动半导体开关的对应方法。
附图说明
可以参照以下附图和描述来更好地理解本发明。附图中的组件不必按比例绘制,而是重点在于示意本发明的原理。此外,在附图中,相似的参考标记指示对应的部分。在附图中:
图1示意了包括半导体开关、驱动器电路的电路布置,该驱动器电路用于根据由控制电路提供的控制信号来生成用于将开关驱动至接通或关断状态中的驱动器信号;
图2更详细地示意了图1的驱动器电路的一个示例性实施例;
图3示意了图2的示例中使用的输入电压电平测量的一个示例性实施方式;
图4示意了图2的示例中使用的放大器/衰减器的一个示例性实施方式;以及
图5示意了图4的示例的可替换实施方式。
具体实施方式
半导体开关的期望开关状态(接通或关断)可以由相应二进制控制信号的适当电压电平(“高电平”或“低电平”)指示。控制电路用于根据期望开关模式来生成诸如控制信号之类的二进制信号。对于不同类型的控制电路,高电平和低电平的实际电压电平通常不同。低电平可以由在例如从-15伏特至0伏特的范围内变化的电压指示,而高电平可以由在从例如3.3伏特至15伏特的范围内变化的电压电平指示。然而,这些范围外的电压也可以适用。
接收(一个或多个)控制信号的驱动器电路通常包括用于鉴别高和低电平的比较器。假定控制电路提供5伏特的电压电平作为高电平,并提供0伏特的电压作为低电平。在该示例中,可以在驱动器电路的输入级中使用利用1.5伏特和3.5伏特的阈值电压的两个比较器来鉴别从控制电路接收的高和低电平。在本示例中,当相应控制信号的电平超过3.5伏特阈值时,检测到从低电平至高电平的改变。类似地,当相应控制信号的电平将至低于1.5伏特阈值时,检测到从高电平至低电平的改变。
上述阈值电压应当被适配为控制信号的实际电压电平,以允许半导体开关的健壮操作。例如,如果使用15伏特的高电平取代5伏特,则阈值必须分别被适配为例如5伏特和10伏特。否则,高电压摇摆不会具有高信噪比的期望效果,特别是在噪声环境中。假定3.5伏特的加性随机噪声和15伏特的高电平,那么在第一示例中使用的低阈值(1.5和3.5伏特)将导致错误的开关操作,而5伏特和10伏特的阈值不会导致。
此外,控制信号的高和低电平的实际电压电平通常经受多达10%的容限。即,5伏特的标称高电平实际上可以是5.5伏特或仅4.5伏特。当由控制电路提供的控制信号的电平处于驱动器电路的供给电压范围外时,可能发生其他问题。为了解决或减轻上述问题以及为了提供可更灵活地使用的驱动器电路,开发了新型驱动器电路。在图1和2中示意了驱动器电路的示例性实施例。
图1示意了半导体开关T1,在本示例中,其为MOS晶体管。半导体开关T1连接在供给电势与负载(未示出)之间,以根据被供给至半导体开关T1的控制电极(在本示例中即MOS晶体管的栅极)的驱动器信号VOUT来接通和关断流经该负载的负载电流iL。驱动器信号VOUT由驱动器电路2输出,驱动器电路2被配置为根据二进制控制信号VCTL来生成驱动器信号VOUT。控制信号VCTL被控制电路1供给至驱动器电路2,控制电路1可以是微控制器或者能够提供表示半导体开关T1的期望开关模式的(一个或多个)二进制控制信号的其他控制电路。MOS晶体管T1、驱动器电路2和控制电路1通常集成在可在分离芯片封装中布置的分离半导体管芯中。
向控制电路1供给例如参考电压VREF和参考电势VSS(例如,0伏特或接近0伏特)。然而,在一些应用中,供给电压可以与参考电压不同。然而,VREF表示控制信号VCTL的上电压轨,并还可以由控制电路1自身生成和提供。由此,控制信号VCTL的低电平等于VSS,并且控制信号的高电平等于VREF。换言之,电势VREF和VSS是定义控制信号VCTL的最大和最小电势(即,高电平和低逻辑电平)的电压轨。向驱动器电路2供给例如第二供给电压VCC和电势VSS,或者可替换地,供给地电势,其中,第二供给电势VCC可以高于或低于参考电势VREF。驱动器电路2包括驱动器输入级21和与驱动器输入级21串联连接的驱动器输出级22。输入级21从控制电路1接收控制信号VCTL,并被配置为检测控制信号VCTL的逻辑电平(高电平或低电平),并将检测到的逻辑电平转发至输出级22,输出级22生成适当驱动器信号VOUT(例如,分别具有明确定义的电压或电流梯度的栅电压或栅电流)。驱动器输出级22的设计是公知的并且这里不进一步讨论。在图2中示意了包括驱动器输入级21的更多细节的驱动器电路2的一个示例性实施方式。作为选项,在输入级21与输出级22之间,可以提供电流隔离25。可以通过采用例如光隔离器(光耦合器)、变压器电路(例如,集成无芯变压器)等来实现电流隔离。在这种情况下,输入级21和输出级22可以由分离的供给电路供电。
图2的电流实质上与图1的电流相对应。然而,在图2中省略了半导体开关T1以简化示意。如在图1的示例中,驱动器电路2包括驱动器输入级21和在其下游耦合至该输入级的驱动器输出级22。在该示例中未使用电流隔离25(参见图1),但是如果应用需要的话,也可以包括电流隔离25。输入级21包括可调整放大器/衰减器电路213,可调整放大器/衰减器电路213被配置为缩放(即,放大或衰减)控制信号VCTL的电平,其中,缩放因子(增益或衰减)是可调整的。将缩放后(放大后或衰减后)的控制信号VCTL’供给至比较器214(例如,利用迟滞以避免切换(toggling)),比较器214被配置为检测控制信号VCTL’的逻辑电平(高电平或低电平)。比较器214的输出(比较器信号VCMP)耦合至输出级22。
根据被供给至比较器214的参考电势VREF’来设置或者从该参考电势VREF’导出比较器214所使用的(一个或多个)阈值。在本示例中,使用两个阈值来提供由上和下阈值定义的比较器迟滞。上和下阈值是从可在对比较器214施加之前缩放的参考电压VREF(即,控制电路1的供给电压或由控制电路1提供的供给电压)导出的。为此目的,驱动器电路2包括另一可调整放大器/衰减器电路212,该另一可调整放大器/衰减器电路212被配置为缩放(放大或衰减)参考电压VREF的电平,其中,缩放因子(增益或衰减)是可调整的。放大器/衰减器电路212提供了被施加至比较器214的缩放后的参考电压VREF’,比较器可以从缩放后的参考电压VREF’导出其阈值。提供实质上相同功能(即,根据参考电压缩放比较器的阈值)的其他实施方式适用。缩放后的参考电压VREF’可以是比较器214所使用的阈值电压之一的基础。
放大器/衰减器电路212和213的缩放因子(增益或衰减)由电压测量电路211设置,电压测量电路211被配置为测量参考电压VREF并提供依赖于参考电压VREF的电平的缩放后的参考信号(在本示例中即VREF’)。如图2中所示的驱动器电路2的输入级21允许测量与参考电压VREF(关于电势VSS)的电平相对应的控制信号VCTL的信令电平(即,上电压轨)。根据所测量出的电压电平,调整从控制电路1接收到的控制信号VCTL的缩放因子(放大器/衰减器213),并且还调整(例如,由放大器/衰减器212和分压器R1、R2、R3)窗口比较器的阈值。因此,输入级自动适配为控制电路1所使用的信令电平。
图3示意了在图2的示例中使用的电压测量电路211的一个示例性实施方式。如从图2中可见,电路211被提供有驱动器供给电压VCC和参考电压VREF这两者。如果不稳定,则可以将电压VCC供给至电压稳定电路BGR(例如,带隙参考电路),以生成稳定的电压VSTAB。在现今使用的许多器件中,电压VSTAB将用于定义比较器214的阈值(在没有缩放能力的情况下)。这里描述的电压测量电路211的示例性实施方式包括两个或更多个比较器。在图3中,使用三个比较器CA、CB和CC来鉴别参考电压VREF的不同值。每个比较器经由分压器RA、RB来接收参考电压VREF的缩放后的版本(VREFAB=VREF·RB/(RA+RB))。电阻器RA和RB由电路设计预定义。此外,每个比较器接收从稳定电压VSTAB导出的相应阈值电平。即,各个比较器CA、CB和CC被配置为将缩放后的参考电压VREFAB与作为VSTAB、VSTAB·(RY+RZ)/(RX+RY+RZ)和VSTAB·RZ/(RX+RY+RZ)的相应阈值进行比较。电阻器RX、RY和RZ也由电路设计预定义,并形成用于从稳定电压VSTAB导出所提及的(固定的)阈值电平的分压器。然而,应当注意,所示出的实施方式仅是一个示例。本领域技术人员将能够发现提供相同功能的其他实施方式。在本示例中,分压器RX、RY、RZ的两个中间抽头(提供上述阈值电平)连接至比较器CB和CC,而比较器CA接收总电压VSTAB作为阈值电平。
在本示例中,分压器RX、RY、RZ和RA、RB的电阻器被设计为使得:当参考电压VREF大于6V时,第一比较器CA的输出OA活动(OA=1);当参考电压VREF大于4V时,第二比较器CB的输出OB活动(OB=1);以及当参考电压VREF大于2.7V时,第一比较器CC的输出OC活动(OC=1)。实质上,电压测量电路211如具有非等距阈值电平的2比特闪速模数转换器那样操作。比较器输出信号可以被视为表示参考电压VREF的输出信号。主要使用在2.7V阈值的情况下操作的比较器CC来检测驱动器电路2的错误地未连接的参考输入REF(参见图1)。在本示例中,例如VREF=15V的信令电平产生O=[1, 1, 1]的输出,例如VREF=5V的信令电平产生O=[1, 1, 0]的输出,例如VREF=3.3V的信令电平产生O=[1, 0, 0]的输出,以及例如VREF=0V的信令电平产生指示如上所述的未连接的参考输入REF的O=[0, 0, 0]的输出。可以使用输出O=[0, 0, 0]将差错发信令给例如控制电路1。
图4示意了可调整放大器/衰减器电路212和213以及比较器214的示例性实施方式。在本示例中,放大器/衰减器电路212和213被实现为电阻性分压器,并因此仅可以提供低于或等于1的缩放因子,即,未提供放大功能。然而,其他实施方式可以包括提供大于1的缩放因子的放大器。如图2中可见,放大器/衰减器电路213被配置为在控制信号VCTL被供给至比较器214之前缩放控制信号VCTL。根据图4的示例,电路213可以被实现为分压器(由电阻器R4和R5以符号方式表示),其中,可以根据表示参考电压VREF的输出信号O=[OA, OB, OC](图3的电路的三个输出可以被视为一个多比特输出信号或者表示信号O的任何其他信号)来设置实际分压比(division ratio)。可以通过使用例如可编程电阻器(数字电势计)或者简单地通过提供每个具有所定义的分压比的多个分压器和用于根据信号O在各个分压器之间切换的电子开关,实现可调整分压比。
类似地,放大器/衰减器电路212被配置为缩放比较器214的阈值电平。根据图4的示例,电路212还可以被实现为具有两个中间抽头的分压器(由电阻器R1、R2和R3以符号表示),其中,可以根据表示参考电压VREF的信号O来设置(一个或多个)实际分压比。可以以与以上关于分压器213所描述相同的方式实现(一个或多个)可调整分压比。可替换地,取而代之,可以提供具有固定比率的分压器,并可以缩放分压器的输入电压,以调整在分压器的中间抽头处抽取(tap)的阈值电平(还参见图5)。在本示例中,比较器所使用的阈值电平被表示为VREF’和VREF’’。电压电平VREF’和VREF’’是在由电阻器R1、R2和R3形成的分压器处抽取的,并因此是参考电压VREF的缩放后的版本。
比较器214可以包括用于检测高电平的第一比较器电路C1和用于检测低电平的第二比较器电路C2。当第一比较器电路C1由控制信号VCTL的高电平触发时,其设置R/S触发器(flip flop)的设置输入。类似地,当第二比较器电路C2由控制信号VCTL的低电平触发时,其设置R/S触发器的重置输入。触发器输出信号VCTL’与由控制电路1提供的控制信号VCTL相对应,但具有与控制电路1所使用的信令电平无关的归一化高和低电平。
图5示意了图4的示例的可替换实施方式。取代如在图4的示例中所进行的那样改变电阻器R1、R2、R3或分压器以调整比较器的阈值电平,使用放大器AMP以及具有固定电阻的电阻器R1、R2、R3来缩放对分压器施加的输入电压。当然,可以将放大器AMP设置为低于1的缩放因子。
尽管描述了本发明的各个示例性实施例,但是对本领域技术人员来说将显而易见,在不脱离本发明的精神和范围的前提下,可以进行将实现本发明的优势中的一些的各种改变和修改。对本领域技术人员来说将显而易见,可以用执行相同功能的其他组件合适地替代。应当提及,可以将参照特定附图而说明的特征与其他附图的特征进行组合,即使在这些其他附图中这些特征未显式提及的情况下亦如此。此外,可以使用适当的处理器指令在所有软件实施方式中实现本发明的方法,或者,可以在利用硬件逻辑和软件逻辑的组合实现相同结果的混合实施方式中实现本发明的方法。对本发明构思的这种修改意在由所附权利要求覆盖。

Claims (20)

1.一种用于根据控制信号生成驱动信号的驱动器电路,所述控制信号具有由参考电压表示的操作电压范围,所述电路包括:
输入级,被配置为接收所述控制信号和所述参考电压并生成修改后的控制信号;以及
输出级,在其下游耦合至所述输入级,并且被配置为接收修改后的控制信号并根据修改后的控制信号来提供所述驱动信号;
其中,所述输入级被配置为:
       根据所述参考电压的电平来缩放所述控制信号;
       将缩放后的控制信号与关于所述参考电压的至少一个阈值进行比较;以及
       根据比较的结果来生成修改后的控制信号。
2.根据权利要求1所述的驱动器电路,其中,所述输入级包括:
第一可调整缩放电路,被配置为根据第一可调整缩放因子来放大或衰减接收到的控制信号;
第二可调整缩放电路,被配置为根据第二可调整缩放因子来放大或衰减所述参考电压,以获得所述至少一个阈值;
比较器电路,被配置为将缩放后的控制信号与所述至少一个阈值进行比较,并将比较的结果作为修改后的控制信号供给至所述输出级;以及
测量电路,被配置为提供表示所述参考电压的电平的测量信号,所述第一缩放因子和所述第二缩放因子与所述测量信号相关。
3.根据权利要求2所述的驱动器电路,其中,所述第一可调整缩放电路包括可变增益放大器,所述可变增益放大器具有与所述测量信号相关的增益。
4.根据权利要求2所述的驱动器电路,其中,所述第一可调整缩放电路包括可编程分压器,所述可编程分压器具有与所述测量信号相关的分压比。
5.根据权利要求1所述的驱动器电路,其中,所述输入级被配置为将缩放后的控制信号与两个不同阈值进行比较,从而提供具有迟滞的比较。
6.根据权利要求5所述的驱动器电路,其中,所述输入级包括具有迟滞的比较器电路,该比较器被配置为将缩放后的控制信号与所述两个不同阈值进行比较,并将比较结果作为修改后的控制信号供给至所述输出级。
7.根据权利要求5所述的驱动器电路,其中,所述两个不同阈值是响应于所述测量信号而设置的。
8.根据权利要求7所述的驱动器电路,其中,所述两个不同阈值是从具有依赖于所述参考电压的可编程分压比的分压器抽取的。
9.根据权利要求7所述的驱动器电路,其中,所述两个不同阈值是从具有固定分压比但被供给有缩放后的参考电压的分压器抽取的。
10.根据权利要求2所述的驱动器电路,其中,所述测量电路包括被配置为将所述参考电压与多个对应阈值进行比较的多个比较器,输出信号表示比较器状态,所述比较器状态表示相应比较结果。
11.根据权利要求1所述的驱动器电路,其中,所述输出级被配置为根据修改后的控制信号来提供用于将半导体开关驱动为接通和关断的驱动信号。
12.根据权利要求1所述的驱动器电路,还包括半导体开关,其中,所述输出级被配置为根据修改后的控制信号将所述半导体开关驱动为接通和关断。
13.一种方法,包括:
接收控制信号和参考电压,所述控制信号具有由所述参考电压表示的操作电压范围;
根据所述参考电压的电平来缩放所述控制信号;
将缩放后的控制信号与关于所述参考电压的阈值进行比较;
根据缩放后的控制信号和阈值电压的比较的结果来生成修改后的控制信号;以及
根据修改后的控制信号(VCMP)来生成驱动器信号。
14.根据权利要求13所述的方法,还包括:利用所述驱动器信号将半导体开关驱动为接通和关断。
15.根据权利要求13所述的方法,其中,将缩放后的控制电压与阈值电压进行比较包括:将缩放后的控制信号与两个不同阈值进行比较。
16.根据权利要求15所述的方法,其中,所述比较确定了迟滞。
17.根据权利要求15所述的方法,其中,所述两个不同阈值是响应于所述测量信号而设置的。
18.根据权利要求15所述的方法,其中,所述两个不同阈值是从具有依赖于所述参考电压的可编程分压比的分压器抽取的。
19.根据权利要求15所述的方法,其中,所述两个不同阈值是从具有固定分压比但被供给有缩放后的参考电压的分压器抽取的。
20.一种用于根据控制信号将半导体开关驱动至接通状态或关断状态的驱动器电路,所述控制信号具有由参考电压表示的操作电压范围,该电路包括:
第一可调整缩放电路,被配置为根据第一可调整缩放因子来放大或衰减所述控制信号;
第二可调整缩放电路,被配置为根据第二可调整缩放因子来放大或衰减所述参考电压,以获得阈值;
测量电路,被配置为提供表示所述参考电压的电平的测量信号,所述第一缩放因子和所述第二缩放因子与所述测量信号相关;
比较器电路,被配置为将缩放后的控制信号与所述阈值进行比较,并生成修改后的控制信号;以及
输出级,被耦合以接收修改后的控制信号,并根据修改后的控制信号来提供用于将所述半导体开关驱动为接通和关断的驱动信号。
CN201310183421.8A 2012-05-18 2013-05-17 用于驱动半导体开关的驱动器电路 Active CN103427813B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/475498 2012-05-18
US13/475,498 US8710872B2 (en) 2012-05-18 2012-05-18 Driver circuit for driving semiconductor switches

Publications (2)

Publication Number Publication Date
CN103427813A true CN103427813A (zh) 2013-12-04
CN103427813B CN103427813B (zh) 2016-08-24

Family

ID=49511172

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310183421.8A Active CN103427813B (zh) 2012-05-18 2013-05-17 用于驱动半导体开关的驱动器电路

Country Status (3)

Country Link
US (1) US8710872B2 (zh)
CN (1) CN103427813B (zh)
DE (1) DE102013209149A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106788354A (zh) * 2016-12-23 2017-05-31 长沙景美集成电路设计有限公司 一种迟滞宽度可编程的迟滞比较器
CN111277251A (zh) * 2020-02-20 2020-06-12 西北工业大学 自触发供电控制的低功耗前端读出电路
CN115550096A (zh) * 2021-06-30 2022-12-30 西门子股份公司 用于电流隔离至少一个设备的装置和连接现场设备的开关

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI517120B (zh) * 2014-04-24 2016-01-11 瑞鼎科技股份有限公司 源極驅動電路及電阻重整方法
JP6698313B2 (ja) * 2015-10-27 2020-05-27 ローム株式会社 スイッチ駆動回路、スイッチ回路、および電源装置
US10365304B2 (en) * 2017-10-06 2019-07-30 Ge Aviation Systems Llc Discrete input determining circuit and method

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1434968A (zh) * 2000-04-28 2003-08-06 乌尔特拉奇普公司 具有低功率要求的lcd驱动系统
CN1934772A (zh) * 2004-03-16 2007-03-21 罗姆股份有限公司 开关稳定器
US7990184B2 (en) * 2008-12-30 2011-08-02 Dongbu Hitek Co., Ltd. Comparing device having hysteresis characteristics and voltage regulator using the same
CN102160464A (zh) * 2008-09-23 2011-08-17 皇家飞利浦电子股份有限公司 用于例如led驱动器的电源的具有自动重置的限流控制
CN102231605A (zh) * 2011-06-30 2011-11-02 上海新进半导体制造有限公司 一种开关电源副边的同步整流控制电路及反激式开关电源
CN102801315A (zh) * 2011-05-23 2012-11-28 万国半导体股份有限公司 恒定导通时间的开关调节器实现轻负载控制

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1434968A (zh) * 2000-04-28 2003-08-06 乌尔特拉奇普公司 具有低功率要求的lcd驱动系统
CN1934772A (zh) * 2004-03-16 2007-03-21 罗姆股份有限公司 开关稳定器
CN102160464A (zh) * 2008-09-23 2011-08-17 皇家飞利浦电子股份有限公司 用于例如led驱动器的电源的具有自动重置的限流控制
US7990184B2 (en) * 2008-12-30 2011-08-02 Dongbu Hitek Co., Ltd. Comparing device having hysteresis characteristics and voltage regulator using the same
CN102801315A (zh) * 2011-05-23 2012-11-28 万国半导体股份有限公司 恒定导通时间的开关调节器实现轻负载控制
CN102231605A (zh) * 2011-06-30 2011-11-02 上海新进半导体制造有限公司 一种开关电源副边的同步整流控制电路及反激式开关电源

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106788354A (zh) * 2016-12-23 2017-05-31 长沙景美集成电路设计有限公司 一种迟滞宽度可编程的迟滞比较器
CN106788354B (zh) * 2016-12-23 2020-08-25 长沙景美集成电路设计有限公司 一种迟滞宽度可编程的迟滞比较器
CN111277251A (zh) * 2020-02-20 2020-06-12 西北工业大学 自触发供电控制的低功耗前端读出电路
CN115550096A (zh) * 2021-06-30 2022-12-30 西门子股份公司 用于电流隔离至少一个设备的装置和连接现场设备的开关

Also Published As

Publication number Publication date
US20130307589A1 (en) 2013-11-21
DE102013209149A1 (de) 2013-11-21
US8710872B2 (en) 2014-04-29
CN103427813B (zh) 2016-08-24

Similar Documents

Publication Publication Date Title
CN103427813A (zh) 用于驱动半导体开关的驱动器电路
EP2933908B1 (en) Control device, control method of power converter and switching power supply
US20140111173A1 (en) Low drop-out regulator
WO2015064222A1 (ja) 半導体装置
US20160149494A1 (en) Multi-mode power converter and associated control method
JP5603674B2 (ja) スイッチ装置および試験装置
US7928719B2 (en) Zero current detector for a DC-DC converter
WO2015064206A1 (ja) 半導体装置
US20160187900A1 (en) Voltage regulator circuit and method for limiting inrush current
US8957708B2 (en) Output buffer and semiconductor device
CN108683334B (zh) 一种用于浮动地线buck型开关电源的电源开关状态检测电路
US9772647B2 (en) Powering of a charge with a floating node
CN110350909B (zh) 一种接口电路
US20140091859A1 (en) Detector circuit with low threshold voltage and high voltage input
CN112444664A (zh) 用于多通道电位转换器模组的过电流侦测器
US7741882B1 (en) Current-limited output buffer
US10605869B2 (en) Battery voltage detector
US10205378B2 (en) Circuit and method for high-accuracy current sensing
CN102570805A (zh) 降压转换器
US20140111248A1 (en) Low supply voltage analog disconnection envelope detector
US9112496B2 (en) Common mode voltage multiplexer
US20160315531A1 (en) Current detection device for power semiconductor element
CN115411697A (zh) 一种欠压保护装置
CN108107377B (zh) 电源监控电路、监控方法及开关电源
JP2015220932A (ja) 半導体装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant