CN1196133C - 具有自更新控制电路的动态随机存取存储器 - Google Patents
具有自更新控制电路的动态随机存取存储器 Download PDFInfo
- Publication number
- CN1196133C CN1196133C CNB981230172A CN98123017A CN1196133C CN 1196133 C CN1196133 C CN 1196133C CN B981230172 A CNB981230172 A CN B981230172A CN 98123017 A CN98123017 A CN 98123017A CN 1196133 C CN1196133 C CN 1196133C
- Authority
- CN
- China
- Prior art keywords
- self
- mentioned
- refresh
- self refresh
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012360 testing method Methods 0.000 claims description 18
- 238000000034 method Methods 0.000 claims description 2
- 238000003491 array Methods 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 12
- 230000000694 effects Effects 0.000 description 8
- 230000003534 oscillatory effect Effects 0.000 description 7
- 101000685663 Homo sapiens Sodium/nucleoside cotransporter 1 Proteins 0.000 description 3
- 101000821827 Homo sapiens Sodium/nucleoside cotransporter 2 Proteins 0.000 description 3
- 102100023116 Sodium/nucleoside cotransporter 1 Human genes 0.000 description 3
- 102100021541 Sodium/nucleoside cotransporter 2 Human genes 0.000 description 3
- 230000010355 oscillation Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 1
- 230000008676 import Effects 0.000 description 1
- 239000000178 monomer Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Dram (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
现有技术的DRAM中存在不能够任意地设定最佳的更新周期并且不能够降低功耗的问题。本发明的DRAM的自更新地址控制单元(11)包括自更新控制电路(7,71)以及行地址缓冲器(8),该自更新控制电路(7,71)输入用于任意指定自更新的周期的控制信号,根据输入的控制信号设定自更新地址的周期并输出自循环信号,该行地址缓冲器(8)把自循环信号作为触发信号把地址输出到上述存储单元阵列。
Description
本发明涉及具有用于进行动态随机存取存储器(DRAM)的自更新的自更新控制电路的DRAM,特别详细地说,涉及能够任意设定自更新的周期并能够减少备用状态时的功耗的DRAM的自更新控制电路。
在现有的DRAM中,例如像美国专利USP5,321,662中所公开的技术所显示的那样,自更新的周期被固定,不能够变更为可编程,另外难以在DRAM的外部观测自更新的周期。由此,存在不能够以最佳的周期进行DRAM的自更新并且在自更新时DRAM的功耗增大的问题。特别是,备用状态时的DRAM的功耗与用最佳周期进行自更新的DRAM的情况相比存在着功耗增大的问题。
另外,现有的DRAM中,如上述那样,由于难以根据需要变更自更新的周期,所以还存在着工作测试变得困难的问题。
这样,在现有的DRAM中,由于固定自更新的周期被固定,即,不能够按照需要把DRAM的自更新周期变更为可编程,也不能够观测自更新的周期,因此存在着不能够设定最佳的自更新周期,不能够实现低功耗的问题。
另外,还存在不能够把自更新的周期改变为任意的周期,不能够容易地进行DRAM测试这样的问题。
本发明是为解决上述问题而进行的,目的在于获得具有能够容易地变更DRAM的自更新周期,能够以最佳的周期进行自更新,由此能够减少功耗,容易地进行测试的自更新控制电路的DRAM以及具有该DRAM的系统LSI。
具备本发明的更新控制电路的DRAM具有由多个存储单元组成的存储单元阵列和设定自更新的周期并以所设定的周期向上述存储单元阵列输出地址并进行自更新的自更新地址控制单元,上述自更新地址控制单元包括自更新控制电路以及行地址缓冲器,该自更新控制电路输入用于任意指定自更新的周期的控制信号,根据输入的控制信号设定自更新地址的周期并输出被设定了周期的自循环信号,该行地址缓冲器输入用上述自更新控制电路设定了的自循环信号,把上述自循环信号作为触发信号把地址输出到上述存储单元阵列。
具备本发明的更新控制电路的DRAM中的自更新控制电路具有更新控制寄存器以及自更新周期用计数器,上述自更新控制寄存器输入用于任意指定自更新周期的控制信号,根据输入的上述控制信号输出显示自更新地址的周期的倍率控制信号,上述自更新周期用计数器输入上述倍率控制信号生成自循环信号,把生成的自循环信号输出到行地址缓冲器中。
具备本发明的更新控制电路的DRAM中的自更新控制电路具有译码器以及自更新周期用计数器,上述译码器输入用于任意指定自更新周期的控制信号,把输入的上述控制信号进行译码生成并输出显示自更新周期的倍率控制信号,上述自更新周期用计数器输入上述倍率控制信号以生成自循环信号,把生成的自循环信号输出到行地址缓冲器中。
具备本发明的更新控制电路的DRAM还具有用于把从自更新控制电路向行地址缓冲器输出的自循环信号发送到外部装置的自循环控制管脚,通过上述自循环控制管脚把上述自循环信号发送到外部装置以控制自更新的周期。
具备本发明的更新控制电路的DRAM具有读/写控制电路,该电路在自更新的测试过程中向列译码器和数据输出缓冲器发送允许信号,使上述列译码器和数据输出缓冲器进行工作,根据用自更新控制电路设定的自更新的周期,把从数据输出缓冲器输出的存储单元阵列内的数据读出到外部。
本发明的另一个实施例是一种系统LSI,包括本发明的上述任一项中的DRAM和处理数据的系统,例如,是具有微机和上述DRAM的系统LSI或者把ASIC和上述DRAM组装在一起的系统LSI。
图1是示出本发明实施例1的具有自更新控制电路的DRAM的结构的框图。
图2是示出图1所示的实施例1的DRAM内的自更新地址控制单元的结构的框图。
图3是示出自更新周期用计数器结构的框图。
图4是示出在自更新周期用计数器内选择的自更新周期的倍率设定的说明图。
图5是示出自更新周期用计数器的工作的时序图。
周6是示出本发明实施例2的具有自更新控制电路的DRAM的结构的框图。
图7是示出图6所示的实施例2的DRAM内的自更新地址控制单元的结构的框图。
以下,说明本发明的实施例。
实施例1
图1是示出本发明实施例1的动态随机存取存储器(DRAM)的具有自更新控制电路的DRAM的框图,图中,10是由存储数据的多个存储单元构成的存储单元阵列,1是为了把存储在存储单元阵列10中的数据输出到外部而暂时进行存储的数据输出缓冲器,2是把输入到存储单元阵列10中的数据暂时进行存储的数据输入缓冲器,3是读/写控制电路,4是生成存储单元阵列10内的存储单元的列地址的列地址生成电路,5是输入来自列地址生成电路4的列地址并且进行译码的列译码器,6是读出放大器和写入驱动器,7是自更新控制电路,8是行地址缓冲器,9是行译码器。另外,11是包括自更新控制电路7以及行地址缓冲器8,生成用于自更新的地址并进行输出的自更新地址控制单元。
这样,在本实施例1的DRAM内,包含用于控制存储单元阵列10的自更新周期的自更新控制电路7的自更新地址控制单元11与存储单元阵列10以及其它部件等一起进行组装。
图2是示出图1所示的实施例1的DRAM内的自更新地址控制单元11的详细结构的框图,图中,20是更新控制寄存器,21是具有自更新周期调整用的熔断器电路的自更新周期用计数器,22是地址生成用计数器,23是地址选择器。这样,自更新控制电路7由更新控制寄存器20以及自更新周期用计数器21构成,另外,行地址缓冲器8由地址生成用计数器22以及地址选择器23构成。
图3是示出图2所示的自更新控制电路7内的自更新周期用计数器21的详细结构的框图,图中,30是使预定频率的时钟起振并进行输出的振荡电路,31~34分别是1比特的增量电路FA1~FA4,即,计数器,35是选择器。
图1所示的数据输出缓冲器1,数据输入缓冲器2,读/写控制电路3,列地址生成电路4以及列译码器5是在通常的读写访问时进行工作,而在自更新的工作中全部不进行工作的电路。然而,在测试模式中进行自更新的情况下,读/写控制电路3向列译码器5和数据缓冲器1发送允许信号。
其次说明其工作。
图4是示出实施例1的DRAM内的自更新地址控制单元11中的自更新周期的倍率设定和控制信号CNT0之间的关系的说明图。如图所示,如果从外部装置例如CPU(未图示)发送来的3比特的控制信号CNT0(0)、CNT0(1)、CNT0(2)写入到更新控制寄存器20中,则根据该控制信号CNT0的值,在更新控制寄存器20内设定图4所示的倍率,×1、×2、×3、×4中的某一个倍率。其次,根据设定的倍率,从更新控制寄存器20向自更新周期用计数器21输出倍率控制信号refcnt。
CTN0(2)是把自更新的周期设定设定为有效还是无效的控制信号。在实施例1的DRAM的情况下,如果设CNT0(0)=0,CNT0(1)=1,CNT0(2)=1,则更新控制寄存器20内的设定成为有效,从更新控制寄存器20输出的倍率控制信号refcnt的值成为×2。如果CNT0(2)=0,则更新控制寄存器20内的设定成为无效,设定为通常的DRAM工作中的标准更新周期。
自更新周期用计数器21内的振荡电路30例如是10msec周期的振荡电路。
图5是示出实施例1的DRAM内的更新电路中的自更新周期用计数器的工作的时序图。
如图5所示,在自更新周期用计数器21内,将从振荡电路30输出的10msec周期的振荡输出信号输入到作为计数器的1比特的增量电路(FA1~FA4)31~34中,在那里进行递增计数。例如,1比特的增量电路(FA1~FA4)31~34的各自的输出信号的周期是FO1、FO2、FO3、FO4,输出信号FO1成为10msec周期,FO2成为20msec周期,FO3成为40msec周期,FO4成为80msec周期。
选择器35输入从更新控制寄存器20输出的倍率控制信号refcnt的倍率,选择从1比特的增量电路(FA1~FA4)31~34输出的输出信号FO1~FO4。
在倍率控制信号refcnt=×1的情况下,由选择器35选择输出信号FO1,在倍率控制信号refcnt=×2的情况下选择输出信号FO2,在倍率控制信号refcnt=×3的情况下,选择输出信号FO3,在倍率控制信号refcnt=×4的情况下选择输出信号FO4。
在上述实施例1的说明中,由于倍率控制信号refcnt表示的倍率是×2,所以由选择器35选择输出信号FO2,作为周期为20msec的自循环信号self cycle,输出到地址生成用计数器22中。另外,该自循环信号self cycle通过自循环控制管脚100还输出到外部装置(未图示)。这样,通过从自循环控制管脚100把自循环信号输出到外部,能够容易地在外部观测自更新的周期。
在行地址缓冲器8中,通常的读/写工作时,即在从读/写控制电路3发送来的控制信号的值CNT1=1时,选择从读/写控制电路3发送来的行地址,把所选择的行地址输出到行译码器9中。
另一方面,在自更新工作时,即,控制信号CNT1=0时,在行地址缓冲器8内,把从自更新控制电路7输出的20msec周期的自循环信号selfcycle作为触发信号,地址生成用计数器22进行增量工作,地址选择器23选择地址生成用计数器22生成的地址,把被选择了的地址输出到行译码器9中。
在实施例1的DRAM中,在自更新工作时即控制信号CNT1=0的情况下,把地址生成用计数器22生成的地址输出到行译码器9中。在行译码器9中,对从行地址缓冲器8输出的地址进行译码,访问对应于被译码了的地址的存储单元阵列10内的存储单元。
存储在被访问的存储单元内的数据由读出放大器、写入驱动器6的读出放大器进行放大,再次写入到同一个存储单元内。由此,完成对于该存储单元的自更新工作。对于全部的存储单元进行相同的工作。在测试模式期间,被访问的存储单元内的数据也从数据输出缓冲器1输出到数据总线上。
另外,在实施例1的具有自更新控制电路的DRAM中,在测试模式中进行自更新的情况下,读/写控制电路3向列译码器5和数据输出缓冲器1发送允许信号。由此,外部装置(未图示)能够读出从数据输出缓冲器1输出的数据,在其周期观测自更新的周期,设定最佳周期的自更新。
在上述实施例1中,说明了在更新控制寄存器20内设定的自更新的周期设定,而通常的工作状态下的DRAM自更新的周期在测试结束时,即在判断为最佳的自更新周期以后,通过有选择地熔断自更新周期用计数器21内的熔断器电路(未图示)的熔断器能够设定最佳的周期。
另外,本发明并不限定于上述那样的自更新的工作,例如也能够适应于CBR(Column Before Refresh在更新前的列)等的自动更新。
另外,在上述实施例1的说明中,通过自更新控制电路7输入控制信号CNTO改写更新控制寄存器20的内容生成自循环信号self cycle,然而本发明并不限定于此,例如行地址缓冲器8也能够通过自循环控制管脚100,输入从外部装置(未图示)输出的预定的自循环信号selfcycle,改变自更新的周期。另外在上述实施例1的说明中,作为存储器仅说明了DRAM单体,然而本发明并不限定于此,例如也能够适用于把微机和DRAM或者把ASIC和DRAM组合起来的系统LSI中。
如上述那样,如果依据本实施例1,则由于在自更新地址控制单元11内设置自更新控制电路7,从外部向自更新控制电路7内的更新控制寄存器20写入控制信号CNT0,易于设定预定周期的自更新工作,进行被设定的各种周期的自更新并进行测试,通过自循环控制管脚能够正确地观察自更新的周期,所以能够设定最佳周期的自更新。
另外,由于能够设定最佳的周期,所以能够降低DRAM的功耗。进而由于将读/写控制电路设定为使得在正常工作中的自更新时把列译码器等的列系列设定为禁止模式,在测试模式工作中的自更新时把列译码器等的列系列设定为允许的模式,因此在正常工作的自更新时能够实现低功耗。
实施例2
说明本发明实施例2的DRAM的自更新控制电路。图6是示出本发明实施例2的DRAM的自更新控制电路的框图,图中,71是自更新控制电路,101是更新控制管脚,111是包含自更新控制电路71和行地址缓冲器8,生成用于自更新的地址并进行输出的自更新地址控制单元,301是读/写控制电路。
图6所示的数据输出缓冲器1,数据输入缓冲器2,读/写控制电路301,列地址生成电路4以及列译码器5是在通常的读写访问时进行工作,而在自更新的工作中全部不进行工作的电路。在测试模式中进行自更新的情况下,读/写控制电路301向列译码器5和数据输出缓冲器1发送允许信号。
图7是示出图6所示的实施例2的DRAM内的自更新地址控制单元111的详细结构的框图,图中,201是译码器。实施例2的具有自更新控制电路的DRAM内的其它结构要素由于与图1所示的实施例1的结构要素相同,所以使用相同的参考号并且在这里省略这些要素的说明。
包含用于控制存储单元阵列10内的自更新周期的自更新控制电路71的自更新地址控制单元111与存储单元阵列10和其它部分等一起组装到实施例2中的DRAM内。
其次说明其工作。
首先,说明自更新控制电路71内的译码器201中的自更新周期的倍率设定。
从外部装置例如CPU(未图示)发送来的更新控制信号经过更新控制管脚101写入到自更新控制电路71内的译码器201内。其次,译码器201对该更新控制信号译码,设定图4所示的倍率,×1、×2、×3、×4中的某一个倍率。然后,译码器201向自更新周期用计数器21输出被设定的倍率即倍率控制信号refcnt。
自更新周期用计数器21内的振荡电路30例如是10msec周期的振荡电路。
如在实施例1中说明的那样,如图5所示,在自更新周期用计数器21内,从振荡电路30输出的10msec周期的振荡输出信号输入到作为计数器的1比特的增量电路(FA1~FA4)31~34中,在那里被进行递增计数。例如,1比特的增量电路(FA1~FA4)31~34的各自的输出信号的周期是FO1、FO2、FO3、FO4,输出信号FO1成为10msec周期,FO2成为20msec周期,FO3成为40msec周期,FO4成为80msec周期。
选择器35输入从译码器201输入的倍率控制信号refcnt2,由此来选择从1比特的增量电路(FA1~FA4)31~34输出的输出信号FO1~FO4。
在倍率控制信号refcnt2=×1的情况下,由选择器35选择输出信号FO1,在倍率控制信号refcnt2=×2的情况下选择输出信号FO2,在倍率控制信号refcnt2=×3的情况下,选择输出信号FO3,在倍率控制信号refcnt2=×4的情况下选择输出信号FO4。
在实施例2的DRAM中,由于倍率控制信号refcnt2表示的倍率是×2,所以由选择器35选择输出信号FO2,作为周期为20msec的自循环信号self cycle,输出到地址生成用计数器22中。另外,该自循环信号self cycle通过自循环控制管脚100还输出到外部装置(未图示)。这样,通过从自循环控制管脚100把自循环信号self cycle输出到外部,能够容易地在外部观测自更新的周期。
接着,在行地址缓冲器8中,通常的读/写工作时,即在控制信号的值CNT2=1时,选择从读/写控制电路301发送来的行地址,把选择的行地址输出到行译码器9中。
另一方面,在自更新工作时,即,控制信号CNT2=0时,在行地址缓冲器8内,把从自更新控制电路71输出的20msec周期的自循环信号selfcycle作为触发信号,地址生成用计数器22进行增量工作,地址选择器23选择地址生成用计数器22生成的地址,把被选择了的地址输出到行译码器9中。
在实施例2的DRAM中,在自更新工作时,即控制信号CNT2=0,把地址生成用计数器22生成的地址输出到行译码器9中。在行译码器9中,把从行地址缓冲器8输出的地址进行译码,访问对应于被译码了的地址的存储单元阵列10内的存储单元。
存储在被访问的存储单元内的数据由读出放大器、写入驱动器6的读出放大器进行放大,再次写入到同一个存储单元内。由此,完成对于该存储单元的自更新工作。对于全部的存储单元进行相同的工作。在测试模式期间,被访问的存储单元内的数据还从数据输出缓冲器1输出到数据总线上。
另外,在实施例2的具有自更新控制电路的DRAM中,在测试模式中进行自更新的情况下,读/写控制电路301向列译码器5和数据输出缓冲器1发送允许信号。由此,外部装置(未图示)能够读出从数据输出缓冲器1输出的数据,在其周期内观测自更新的周期,设定最佳周期的自更新。
在上述实施例2中,说明了通过向译码器201内输入更新控制信号而被设定的自更新的周期设定,而通常的工作状态下的DRAM自更新的周期在测试结束时,即在判断为最佳的自更新周期以后,通过有选择地熔断自更新周期用计数器21内的熔断器电路(未图示)的熔断器能够设定最佳的周期。
另外,本发明并不限定于上述那样的自更新的工作,例如也能够适用于CBR等的自动更新。
另外,在上述实施例2的说明中,通过自更新控制电路71内的译码器201输入更新控制信号并将其进行译码,设定倍率控制信号refcnt2,从而产生自循环信号self cycle,然而本发明并不限定于此,例如行地址缓冲器8也能够通过自循环控制管脚100,输入从外部装置(未图示)输出的预定的自循环信号self cycle,改变自更新的周期。
另外在上述实施例2的说明中,作为存储器仅说明了单一的DRAM,然而本发明并不限定于此,例如也能够适用于把微机和DRAM或者把ASIC和DRAM组合起来的系统LSI中。
如上述那样,如果依据本实施例2,则通过在自更新地址控制单元111内设置译码器201,译码器201输入从外部发送的更新控制信号并将其译码,易于设定预定周期的自更新工作,进行被设定的各种周期的自更新并进行测试,借助自循环控制管脚100能够正确地观察自更新的周期,因此能够设定最佳周期的自更新。
另外,由于能够设定最佳的周期,所以能够降低DRAM的功耗。
进而由于将读/写控制电路301设定为使得在正常工作中的自更新时把列译码器等的列系列设定为禁止模式,在测试模式工作中的自更新时把列译码器5等的列系列设定为允许模式,因此在正常工作的自更新时能够实现低功耗。
如以上那样,如果依据本发明,则由于构成为在自更新地址控制单元内设置自更新控制电路,能够从外部任意地在该自更新控制电路内设定自更新的周期,所以具有能够容易地设定预定周期的自更新,能够设定最佳自更新周期这样的效果。
另外,由于能够以被设定的各种周期进行自更新工作,能够通过自循环控制管脚正确地观察其自更新的周期,所以具有能够设定最佳周期的自更新这样的效果。
进而,由于能够设定最佳周期,所以具有能够降低DRAM的功耗这样的效果。
进而在把该DRAM与其它装置例如CPU,ASIC等装置共同进行系统化形成LSI的情况下也能够得到同样的效果。
如果依据本发明,则由于构成为在自更新地址控制单元内设置自更新控制电路,能够从外部向该自更新控制电路内的更新控制寄存器或者译码器输入用于任意地设定自更新的周期的更新控制信号,所以具有下述效果:能够容易地设定预定周期的自更新,进行被设定的各种周期的自更新工作并进行测试,能够设定最佳的自更新周期。另外,由于能够以各种周期进行自更新工作,通过自循环控制管脚正确地观察其自更新的周期,所以具有能够设定最佳周期的自更新这样的效果。
另外,由于能够设定最佳周期,所以具有能够降低DRAM的功耗这样的效果。
如果依据本发明,则由于构成为在自更新地址控制单元内设置自更新控制电路,能够从外部在该自更新控制电路中输入用于任意地设定自更新周期的更新控制信号,读写控制电路在正常工作中的自更新时把列译码器等的列系列设定为禁止模式,在测试模式工作中的自更新时把列译码器等的列系列设定为允许模式,因此在测试模式中,读写控制电路把读允许控制信号输出到列译码器以及数据输出缓冲器中,使用从存储单元阵列输出的数据能够容易地设定自更新的周期,能够以被设定的各种周期进行自更新工作并进行测试,所以具有能够设定最佳自更新周期,在正常工作的自更新中还能够实现低功耗这样的效果。
Claims (6)
1.一种具备自更新控制电路的DRAM,其特征在于:
设有,
由多个存储单元组成的存储单元阵列,以及
自更新地址控制部,该部设定自更新的周期,以设定的周期向上述存储单元阵列输出地址并进行上述存储单元阵列的自更新;
上述自更新地址控制部中有,
自更新控制电路,该电路输入用于任意指定自更新的周期的控制信号,根据输入的控制信号设定自更新地址的周期并输出被设定了周期的自循环信号,以及
行地址缓冲器,该缓冲器输入用上述自更新控制电路设定了的自循环信号,以上述自循环信号作为触发信号将地址输出到上述存储单元阵列;
按照根据上述控制信号设定的周期的上述自循环信号,对由上述行地址缓冲器输出的上述地址指定的上述多个存储单元阵列进行自更新。
2.如权利要求1记述的DRAM,其特征在于:
自更新控制电路设有更新控制寄存器以及自更新周期用计数器,上述自更新控制寄存器输入用于任意指定自更新周期的控制信号,根据输入的上述控制信号输出表示自更新地址的周期的倍率控制信号,上述自更新周期用计数器输入上述倍率控制信号并生成自循环信号,把生成的自循环信号输出到行地址缓冲器。
3.如权利要求1记述的DRAM,其特征在于:
自更新控制电路设有译码器以及自更新周期用计数器,上述译码器输入用于任意指定自更新周期的控制信号,对输入的上述控制信号进行译码,生成并输出表示自更新周期的倍率控制信号,上述自更新周期用计数器输入上述倍率控制信号并生成自循环信号,把生成的自循环信号输出到行地址缓冲器。
4.如权利要求1至3中的任一项记述的DRAM,其特征在于:
还设有用于把从自更新控制电路向行地址缓冲器输出的自循环信号发送到外部装置的自循环控制管脚,通过上述自循环控制管脚把上述自循环信号发送到外部装置来控制自更新的周期。
5.如权利要求1至3中的任一项记述的DRAM,其特征在于:
设有读/写控制电路,在自更新的测试过程中,该电路向列译码器和数据输出缓冲器发送允许信号,使上述列译码器和上述数据输出缓冲器工作;
根据用上述自更新控制电路设定的上述自更新信号的周期,把从上述数据输出缓冲器输出的上述存储单元阵列内的数据依次读出到外部。
6.一种系统LSI,其特征在于:
设有DRAM,以及
与上述DRAM之间进行数据的输入与输出并处理上述数据的系统;
上述DRAM中设有,
由多个存储单元组成的存储单元阵列,
设定自更新的周期并以设定的周期将上述存储单元阵列地址输出来进行上述存储单元阵列的自更新的自更新地址控制部;
上述自更新地址控制部中设有,
自更新控制电路,该电路输入用以任意指定自更新的周期的控制信号,根据输入的控制信号设定自更新地址的周期,并输出设定的周期的自更新信号,以及
行地址缓冲器,该缓冲器输入上述自更新控制电路设定的自循环信号,并以上述自循环信号作为触发信号将地址输出到上述存储单元阵列;
按照根据上述控制信号设定的周期的上述自循环信号,对由上述行地址缓冲器输出的上述地址指定的上述多个存储单元阵列进行自更新。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP151703/98 | 1998-06-01 | ||
JP10151703A JPH11345486A (ja) | 1998-06-01 | 1998-06-01 | セルフ・リフレッシュ制御回路を備えたdramおよびシステムlsi |
JP151703/1998 | 1998-06-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1237768A CN1237768A (zh) | 1999-12-08 |
CN1196133C true CN1196133C (zh) | 2005-04-06 |
Family
ID=15524432
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB981230172A Expired - Fee Related CN1196133C (zh) | 1998-06-01 | 1998-11-30 | 具有自更新控制电路的动态随机存取存储器 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5959925A (zh) |
JP (1) | JPH11345486A (zh) |
KR (1) | KR100301074B1 (zh) |
CN (1) | CN1196133C (zh) |
DE (1) | DE19904054A1 (zh) |
TW (1) | TW390026B (zh) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3490887B2 (ja) * | 1998-03-05 | 2004-01-26 | シャープ株式会社 | 同期型半導体記憶装置 |
US6256703B1 (en) * | 1998-06-30 | 2001-07-03 | Gary F. Feierbach | Adaptive memory control |
JP3974287B2 (ja) * | 1999-04-16 | 2007-09-12 | 富士通株式会社 | アドレス信号供給方法及びそれを利用した半導体記憶装置 |
JP2001195897A (ja) * | 2000-01-17 | 2001-07-19 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP4208170B2 (ja) | 2000-12-07 | 2009-01-14 | パナソニック株式会社 | 半導体装置 |
DE10125022A1 (de) * | 2001-05-22 | 2002-12-12 | Infineon Technologies Ag | Dynamischer Speicher und Verfahren zum Testen eines dynamischen Speichers |
US6549479B2 (en) * | 2001-06-29 | 2003-04-15 | Micron Technology, Inc. | Memory device and method having reduced-power self-refresh mode |
KR100469152B1 (ko) * | 2002-07-15 | 2005-02-02 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
KR100455393B1 (ko) * | 2002-08-12 | 2004-11-06 | 삼성전자주식회사 | 리프레시 플래그를 발생시키는 반도체 메모리 장치 및반도체 메모리 시스템. |
US6897486B2 (en) * | 2002-12-06 | 2005-05-24 | Ban P. Loh | LED package die having a small footprint |
US7617356B2 (en) * | 2002-12-31 | 2009-11-10 | Intel Corporation | Refresh port for a dynamic memory |
KR100474551B1 (ko) * | 2003-02-10 | 2005-03-10 | 주식회사 하이닉스반도체 | 셀프 리프레쉬 장치 및 방법 |
KR100591759B1 (ko) * | 2003-12-03 | 2006-06-22 | 삼성전자주식회사 | 반도체 메모리의 전원 공급장치 |
US7099234B2 (en) * | 2004-06-28 | 2006-08-29 | United Memories, Inc. | Low power sleep mode operation technique for dynamic random access memory (DRAM) devices and integrated circuit devices incorporating embedded DRAM |
JP4298610B2 (ja) * | 2004-08-31 | 2009-07-22 | キヤノン株式会社 | データ記憶装置 |
KR100610024B1 (ko) * | 2005-01-27 | 2006-08-08 | 삼성전자주식회사 | 셀프 리프레쉬 모드를 가지는 반도체 메모리 장치 및 그의동작 방법 |
KR100564640B1 (ko) * | 2005-02-16 | 2006-03-28 | 삼성전자주식회사 | 온도측정기 동작지시신호 발생기 및 이를 구비하는 반도체메모리 장치 |
KR100810060B1 (ko) * | 2006-04-14 | 2008-03-05 | 주식회사 하이닉스반도체 | 반도체 메모리 소자 및 그의 구동방법 |
CN101192447B (zh) * | 2006-11-28 | 2010-05-12 | 中芯国际集成电路制造(上海)有限公司 | 动态随机存储器 |
KR101069672B1 (ko) | 2009-04-20 | 2011-10-04 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 어드레스 제어회로 |
KR101752154B1 (ko) | 2010-11-02 | 2017-06-30 | 삼성전자주식회사 | 로우 어드레스 제어 회로, 이를 포함하는 반도체 메모리 장치 및 로우 어드레스 제어 방법 |
US8824230B2 (en) * | 2011-09-30 | 2014-09-02 | Qualcomm Incorporated | Method and apparatus of reducing leakage power in multiple port SRAM memory cell |
JP5978860B2 (ja) * | 2012-08-31 | 2016-08-24 | 富士通株式会社 | 情報処理装置、メモリ制御ユニット、メモリ制御方法および制御プログラム |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0229989A (ja) * | 1988-07-19 | 1990-01-31 | Mitsubishi Electric Corp | ダイナミックランダムアクセスメモリ装置 |
JPH0821607B2 (ja) * | 1990-05-11 | 1996-03-04 | 株式会社東芝 | ダイナミック記憶装置およびそのバーンイン方法 |
JPH04372790A (ja) * | 1991-06-21 | 1992-12-25 | Sharp Corp | 半導体記憶装置 |
KR950009390B1 (ko) * | 1992-04-22 | 1995-08-21 | 삼성전자주식회사 | 반도체 메모리장치의 리프레시 어드레스 테스트회로 |
JP2977385B2 (ja) * | 1992-08-31 | 1999-11-15 | 株式会社東芝 | ダイナミックメモリ装置 |
JPH06124587A (ja) * | 1992-10-09 | 1994-05-06 | Mitsubishi Electric Corp | ダイナミックランダムアクセスメモリ装置 |
JP3059024B2 (ja) * | 1993-06-15 | 2000-07-04 | 沖電気工業株式会社 | 半導体記憶回路 |
US5335202A (en) * | 1993-06-29 | 1994-08-02 | Micron Semiconductor, Inc. | Verifying dynamic memory refresh |
KR0129197B1 (ko) * | 1994-04-21 | 1998-10-01 | 문정환 | 메모리셀어레이의 리플레쉬 제어회로 |
JPH08129885A (ja) * | 1994-10-28 | 1996-05-21 | Nec Corp | 半導体メモリ装置 |
JPH08315569A (ja) * | 1995-05-16 | 1996-11-29 | Hitachi Ltd | 半導体記憶装置、及びデータ処理装置 |
JPH09147554A (ja) * | 1995-11-24 | 1997-06-06 | Nec Corp | ダイナミックメモリ装置及びその駆動方法 |
US5818777A (en) * | 1997-03-07 | 1998-10-06 | Micron Technology, Inc. | Circuit for implementing and method for initiating a self-refresh mode |
-
1998
- 1998-06-01 JP JP10151703A patent/JPH11345486A/ja active Pending
- 1998-10-29 TW TW087118005A patent/TW390026B/zh not_active IP Right Cessation
- 1998-11-03 US US09/184,646 patent/US5959925A/en not_active Expired - Lifetime
- 1998-11-30 CN CNB981230172A patent/CN1196133C/zh not_active Expired - Fee Related
- 1998-12-01 KR KR1019980052201A patent/KR100301074B1/ko not_active IP Right Cessation
-
1999
- 1999-02-02 DE DE19904054A patent/DE19904054A1/de not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
JPH11345486A (ja) | 1999-12-14 |
TW390026B (en) | 2000-05-11 |
CN1237768A (zh) | 1999-12-08 |
DE19904054A1 (de) | 1999-12-02 |
KR100301074B1 (ko) | 2001-09-22 |
KR20000004872A (ko) | 2000-01-25 |
US5959925A (en) | 1999-09-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1196133C (zh) | 具有自更新控制电路的动态随机存取存储器 | |
US4999814A (en) | Dynamic memory with internal refresh circuit and having virtually refresh-free capability | |
US5471425A (en) | Dynamic random access memory having sense amplifier control circuit supplied with external sense amplifier activating signal | |
CN1624740A (zh) | 具有显示存储电路的显示控制器 | |
CN1873633A (zh) | 半导体器件和数据处理系统 | |
CN1116763A (zh) | 半导体存储器 | |
RU99108446A (ru) | Архитектура интегральной микросхемы для цифровой обработки сигнала | |
CN1113365C (zh) | 实现数据的读修改写操作的方法和电路以及半导体存储器 | |
US5497351A (en) | Random access memory with divided memory banks and data read/write architecture therefor | |
CN1702767A (zh) | 更新一存储模块的方法和电路 | |
CN1471670A (zh) | 存储器件、存储控制方法以及程序 | |
CN1652248A (zh) | 用地址信号设置运行模式的方法和存储系统 | |
CN1835119A (zh) | 半导体存储器及分析半导体存储器故障的方法 | |
CN1503272A (zh) | 用于改变在半导体存储器器件中的页长的电路和方法 | |
CN1212619C (zh) | 高速缓冲存储器装置等的半导体存储装置 | |
US6215719B1 (en) | Memory device having line address counter for making next line active while current line is processed | |
JPH11250660A (ja) | メモリデバイスおよび該メモリデバイスのアドレッシング方法 | |
JP2865712B2 (ja) | 半導体記憶装置 | |
CN100476947C (zh) | 将寻址信息传输到显示电路以存取显示数据的电路和方法 | |
CN1132102C (zh) | 指令存储器电路 | |
US7508728B2 (en) | Methods and apparatus to provide refresh for global out of range read requests | |
US20040179016A1 (en) | DRAM controller with fast page mode optimization | |
US6301144B1 (en) | Semiconductor memory device | |
JP3031581B2 (ja) | ランダムアクセスメモリおよび情報処理装置 | |
KR0184474B1 (ko) | 반도체 메모리 장치의 메모리 활성화방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20050406 Termination date: 20091230 |