CN1143433C - 电平转换电路 - Google Patents

电平转换电路 Download PDF

Info

Publication number
CN1143433C
CN1143433C CNB981192084A CN98119208A CN1143433C CN 1143433 C CN1143433 C CN 1143433C CN B981192084 A CNB981192084 A CN B981192084A CN 98119208 A CN98119208 A CN 98119208A CN 1143433 C CN1143433 C CN 1143433C
Authority
CN
China
Prior art keywords
mos field
effect transistor
transistor
grid
level shifting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB981192084A
Other languages
English (en)
Other versions
CN1212518A (zh
Inventor
Z・马尼奥基
Z·马尼奥基
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of CN1212518A publication Critical patent/CN1212518A/zh
Application granted granted Critical
Publication of CN1143433C publication Critical patent/CN1143433C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01707Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
    • H03K19/01714Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by bootstrapping, i.e. by positive feed-back
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356165Bistable circuits using complementary field-effect transistors using additional transistors in the feedback circuit

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Abstract

电平转换电路,具有第一导电类型的第一晶体管(1)及第二晶体管(2),具有一个第二导电类型的第三晶体管(3),其中第二晶体管(2)及第三晶体管(3)的节点构成了电平转换电路的输出端(A),具有一个第二导电类型的第四晶体管(4),具有一个电容(5、6),它连接在第三及第四晶体管(3、4)的控制端子之间,及具有一个箝位电路,它连接在第四晶体管(4)的控制端子前面。

Description

电平转换电路
技术领域
本发明涉及一种电平转换电路。
背景技术
尤其是在集成电路中经常需要将各电路部分彼此连接,这些电路部分彼此相对地需要及输出不同的信号电平。为了使不同的信号电平彼此相匹配通常接入电平转换电路。在此情况下该电平转换电路不应该比其余的电路部分速度慢。
发明内容
因比本发明的任务在于,给出一种具有高开关速度的电平转换电路。
本发明的任务将通过以下的电平转换电路来解决。本发明还包括基于该电平转换电路构思的结构及进一步的构型。
根据本发明的一种电平转换电路,具有一个p型或者n型导电类型的第一MOS场效应晶体管及一个同样导电类型的第二MOS场效应晶体管,所述第一和第二MOS场效应晶体管的栅极分别通过其中另一个MOS场效应晶体管的源极-漏极连接到第一电源电位上,
具有一个与第一MOS场效应晶体管的极性相反的导电类型的第三MOS场效应晶体管,它的源极-漏极连接在第一MOS场效应晶体管的栅极及参考电位之间,及它的栅极与电位转换电路的输入端相连接,其中第二MOS场效应晶体管及第三MOS场效应晶体管的交点与电平转换电路的输出端相连接,
具有一个与第一MOS场效应晶体管的极性相反的导电类型的第四MOS场效应晶体管,它的源极-漏极连接在第二MOS场效应晶体管的栅极和第三MOS场效应晶体管的栅极之间,
具有一个电容,它连接在第三及第四MOS场效应晶体管的栅极之间,及
具有一个箝位电路,它连接在第四MOS场效应晶体管的栅极的前面。
该电容起自举电容的作用,它短时地提高第二晶体管栅极上的控制信号。第四晶体管用于使第一电源电位与第一晶体管源极-漏极的参考电位彼此电隔离。这就是说,在第一晶体管导通的情况下能阻止电流从第一电源电位流向参考电位。但是由此,为使第二晶体管关断仅能用减去第四晶体管上压降的电压来控制。因此它将会相对慢地关断。自举电容将短时地提高电压并由此加速其关断。
箝位电路是这样构成的,即它允许第二晶体管的控制电压短时地提高到一确定值,并以此使该电压箝在确定值上。由此可避免在第二和第四晶体管上出现不允许的高电压。该箝位电路仅在电平转换电路“有问题的区域”中有效,而对电平转换电路的其余性能没有影响。
该箝位电路最好包括一个第五晶体管,它的栅极与参考电位相连接,而它的源极-漏极连接在第四晶体管的栅极和第二电源电位之间。另外设有一个二极管,它并联在第五晶体管的源极-漏极上。
此外,在第五晶体管的源极-漏极上还并联了一个第六晶体管的源极-漏极,该第六晶体管的栅极与输出端相连接。
第六晶体管栅极与输出端的连接最好是借助于一个缓冲器,它例如可由两个串联的反相器组成。
此外,在参考电位及第四晶体管的栅极之间在阻断方向上联接了第二个二极管,以便抑制第四晶体管栅极上出现不允许的电位。
最好,在第四晶体管栅极的前面连接一个缓冲器,它被设置用于:一方面对在输入端上输入的输入信号建立一个确定的输入关系,另一方面用于保证第四晶体管及自举电容的低欧姆调节。
对于所使用的晶体管最好采用MOS场效应晶体管,它的特点是所占位置小及很小的功率损耗。
在本发明的一个进一步构型中,特别是第四晶体管采用MOS场效应晶体管。它的栅极-源极电容被相应地构型,以形成该自举电容。该自举电容仅需要很小的附加成本,因为仅是确定第四晶体管栅极-源极电容的结构必需相应地改变,以便实现所需电容量的增大。
但是该自举电容也可通过一个附加的电容器来形成,它例如由另一场效应晶体管的栅极-源极电容来获得。
附图说明
图1示出根据本发明的实施例。
具体实施方式
在该实施例中,一个P沟道型MOS场效应晶体管1及一个P沟道型MOS场效应晶体管2彼此这样地连接,即晶体管1的栅极端子与晶体管2的漏极端子相连接,及晶体管2的栅极端子与晶体管1的漏极端子相连接。这两个晶体管1及2的源极端子在此情况下与第一电源电位V1的正极相连接。此外,晶体管2的漏极端子与电平转换电路的输出端A以及一个n沟道型MOS场效应晶体管3的漏极端子相连接。晶体管3的栅极端子与一个n沟道型MOS场效应晶体管4的源极端子相连接,晶体管3的源极端子与一个参考电位M相连接,及晶体管4的漏极端子与晶体管1的漏极端子相连接。
在晶体管4的栅极端子及晶体管3的栅极端子之间连接了一个通过一种导电类型的MOS场效应晶体管相应接线构成的电容器5,在该电容器5上并联了晶体管4的栅极-源极电容。在此情况下,晶体管4的栅极-源极电容通过晶体管4的相应晶体管结构的构型被增大。也可以用相同方式仅使用这两个电容器中的一个来取代这两个电容器。
晶体管4的栅极端子的控制是一个箝位装置来实现的,在该实施例中该箝位装置是由一个P沟道MOS场效应晶体管7构成的,它的栅极与参考电位M相连接,及它的漏极-源极段连接在晶体管4的栅极端子及正的第二电源电位V2之间。在晶体管7中,在此情况下其漏极端子与晶体管4的栅极端子相连接,及其源极端子源电位V2相连接。晶体管7的漏极-源极段上并联了一个处于导通方向的二极管8。
此外设有一个晶体管9,它的栅极端子与输出端子A相连接,它的源极-漏极与晶体管7的源极-漏极相并联。晶体管9的栅极端子与输出端A的连接是借助一个作为第一缓冲器的由两个并联的反相器组成的缓冲器来实现的。最后,在晶体管3的栅极端子前面连接了一个作为第二缓冲器的由一个反相器构成的缓冲器。
这三个反相器中的每个在此情况下各包括两个推挽式工作的MOS场效应晶体管,一个晶体管为P沟道型晶体管11、或13或15;另一个晶体管为n沟道型晶体管12、或14或16。两个晶体管的栅极端子及漏极端子总是彼此相连接,其中两个相连接的漏极端子构成反相电路的输出端,而两个相连接的栅极端子构成反相电路的输入端。各源极端子相应地连接在第二电源电位V2或参考电位M上。
最后二极管10以阻塞方向设在参考电位M和晶体管4的栅极端子之间。

Claims (9)

1.一种电平转换电路,具有一个p型或者n型导电类型的第一MOS场效应晶体管(1)及一个同样导电类型的第二MOS场效应晶体管(2),所述第一和第二MOS场效应晶体管的栅极分别通过其中另一个MOS场效应晶体管的源极-漏极连接到第一电源电位(V1)上,
具有一个与第一MOS场效应晶体管的极性相反的导电类型的第三MOS场效应晶体管(3),它的源极-漏极连接在第一MOS场效应晶体管(1)的栅极及参考电位(M)之间,及它的栅极与电位转换电路的输入端(E)相连接,其中第二MOS场效应晶体管(2)及第三MOS场效应晶体管(3)的交点与电平转换电路的输出端(A)相连接,
具有一个与第一MOS场效应晶体管的极性相反的导电类型的第四MOS场效应晶体管(4),它的源极-漏极连接在第二MOS场效应晶体管(2)的栅极和第三MOS场效应晶体管(3)的栅极之间,
具有一个电容(5,6),它连接在第三及第四MOS场效应晶体管(3,4)的栅极之间,及
具有一个箝位电路,它连接在第四MOS场效应晶体管(4)的栅极的前面。
2.根据权利要求1的电平转换电路,其中箝位电路具有:
一个第五MOS场效应晶体管(7),它的栅极与参考电位(M)相连接,及它的源极-漏极连接在第四MOS场效应晶体管(4)的栅极和第二电源电位(V2)之间,及
第一个二极管(8),它以导通方向并联在第五MOS场效应晶体管(7)的源极-漏极上。
3.根据权利要求2的电平转换电路,具有:
一个第六MOS场效应晶体管(9),它的栅极与输出端(A)相连接及它的源极-漏极与第五MOS场效应晶体管(7)的源极-漏极相并联。
4.根据权利要求3的电平转换电路,其中第六MOS场效应晶体管(9)的栅极与输出端(A)的连接是借助一个第一缓冲器(13至16)实现的。
5.根据权利要求2至4中任一项的电平转换电路,具有第二个二极管(10),它以阻断方向连接在参考电位(M)及第四MOS场效应晶体管(4)的栅极之间。
6.根据权利要求1至4中任一项的电平转换电路,其中一个第二缓冲器(11、12)连接在第三MOS场效应晶体管(3)的栅极前面。
7.根据权利要求1至4中任一项的电平转换电路,其中电容(5、6)通过一个相应构型的第四MOS场效应晶体管(4)的栅极-源极电容构成。
8.根据权利要求1至4中任一项的电平转换电路,其中:
电容(5、6)通过一个电容器构成。
9.根据权利要求1至4中任一项的电平转换电路,其中:
电容(5)通过另一MOS场效应晶体管的栅极-源极电容构成。
CNB981192084A 1997-09-10 1998-09-10 电平转换电路 Expired - Fee Related CN1143433C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19739807A DE19739807C2 (de) 1997-09-10 1997-09-10 Pegelumsetzschaltung
DE19739807.3 1997-09-10

Publications (2)

Publication Number Publication Date
CN1212518A CN1212518A (zh) 1999-03-31
CN1143433C true CN1143433C (zh) 2004-03-24

Family

ID=7841916

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB981192084A Expired - Fee Related CN1143433C (zh) 1997-09-10 1998-09-10 电平转换电路

Country Status (7)

Country Link
US (1) US5994944A (zh)
EP (1) EP0902541B1 (zh)
JP (1) JP4054118B2 (zh)
KR (1) KR100530933B1 (zh)
CN (1) CN1143433C (zh)
DE (2) DE19739807C2 (zh)
TW (1) TW441181B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6265896B1 (en) 1999-02-17 2001-07-24 Elbrus International Limited Level transfer circuit for LVCMOS applications
US6677798B2 (en) * 2002-02-07 2004-01-13 Faraday Technology Corp. High speed voltage level shifter
CN101241774B (zh) * 2007-02-09 2010-11-10 中国科学院物理研究所 一种复合电解质组合物及其制备方法
CN102307010B (zh) * 2011-09-14 2013-10-09 深圳市九洲电器有限公司 一种数据传输电压转换电路
USD836743S1 (en) 2017-11-22 2018-12-25 Ravin Crossbows, Llc Nock for an archery arrow

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4071783A (en) * 1976-11-29 1978-01-31 International Business Machines Corporation Enhancement/depletion mode field effect transistor driver
US4656373A (en) * 1984-11-26 1987-04-07 Rca Corporation High-speed voltage level shift circuit
US4695744A (en) * 1985-12-16 1987-09-22 Rca Corporation Level shift circuit including source follower output
US5231318A (en) * 1990-08-03 1993-07-27 Reddy Chitranjan N Differential latch sense amplifier
JPH07111826B2 (ja) * 1990-09-12 1995-11-29 株式会社東芝 半導体記憶装置
US5153467A (en) * 1991-06-12 1992-10-06 Etron Technology, Inc. Bootstrap circuit for word line driver in semiconductor memory
JPH0637624A (ja) * 1992-07-13 1994-02-10 Nec Corp レベル変換回路
JP3623004B2 (ja) * 1994-03-30 2005-02-23 松下電器産業株式会社 電圧レベル変換回路
US5528173A (en) * 1995-05-10 1996-06-18 Micron Technology, Inc. Low power, high speed level shifter
KR0172373B1 (ko) * 1995-09-14 1999-03-30 김광호 반도체 메모리 장치의 데이타 출력버퍼

Also Published As

Publication number Publication date
JPH11154856A (ja) 1999-06-08
KR19990029670A (ko) 1999-04-26
JP4054118B2 (ja) 2008-02-27
KR100530933B1 (ko) 2006-02-08
CN1212518A (zh) 1999-03-31
EP0902541B1 (de) 2003-10-22
DE19739807A1 (de) 1999-03-11
TW441181B (en) 2001-06-16
DE19739807C2 (de) 2000-06-15
DE59809957D1 (de) 2003-11-27
US5994944A (en) 1999-11-30
EP0902541A1 (de) 1999-03-17

Similar Documents

Publication Publication Date Title
US4695744A (en) Level shift circuit including source follower output
CN1477772A (zh) 用于脉冲频率调制控制电荷泵的突流限制电路
JP6819256B2 (ja) 駆動回路及び該回路を含んでなる半導体モジュール
CN1134204A (zh) 使用自举二极管仿真器的桥式电路的驱动电路
KR880011799A (ko) 데이터출력 버퍼회로 및 전위변동 감축방법
CN1216880A (zh) 延迟电路
KR950015989A (ko) 캐패시터와 트랜지스터를 사용하는 지연 회로
CN1181848A (zh) 用于半桥电路的集成驱动器
CN106972849A (zh) 半导体开关元件的栅极驱动电路
JPH04138077A (ja) ハーフブリッジ駆動装置
KR970019071A (ko) 레벨 변환 회로(Level Converting Circuit)
KR840004835A (ko) 집적가능 반도체계 전기용 회로
DE102008047028A1 (de) Schaltungsanordnung zur Ansteuerung eines Leistungshalbleiterschalters
CN1229922A (zh) 电流检测电路
CN1638281A (zh) 半导体电路
CN1536666A (zh) 半导体集成电路器件
KR890009053A (ko) Dc/ac 변환기
CN1143433C (zh) 电平转换电路
NL8501133A (nl) Integreerbare inrichting voor besturing van de veranderingssnelheid van de uitschakelingsspanning van niet-regeneratieve spanning-bestuurde schakelingshalfgeleiderinrichtingen.
CN111371442B (zh) 晶体管开关电路
CN1819422A (zh) 一种阱自偏置开关电容电荷泵电路
CN1158671C (zh) 信号发生器
CN1160859C (zh) 输出驱动电路
CN1132305C (zh) 用于具有陡沿的输入信号的输入放大器
CN109787613B (zh) 一种输出级的驱动电路和电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: INFINEON TECHNOLOGIES AG

Free format text: FORMER OWNER: SIEMENS AKTIENGESELLSCHAFT

Effective date: 20130221

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20130221

Address after: German Neubiberg

Patentee after: Infineon Technologies AG

Address before: Munich, Germany

Patentee before: Siemens AG

Effective date of registration: 20130221

Address after: Munich, Germany

Patentee after: QIMONDA AG

Address before: German Neubiberg

Patentee before: Infineon Technologies AG

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20151228

Address after: German Berg, Laura Ibiza

Patentee after: Infineon Technologies AG

Address before: Munich, Germany

Patentee before: QIMONDA AG

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040324

Termination date: 20160910

CF01 Termination of patent right due to non-payment of annual fee