CN111816764A - 一种制备磁性隧道结单元阵列的方法 - Google Patents

一种制备磁性隧道结单元阵列的方法 Download PDF

Info

Publication number
CN111816764A
CN111816764A CN201910291210.3A CN201910291210A CN111816764A CN 111816764 A CN111816764 A CN 111816764A CN 201910291210 A CN201910291210 A CN 201910291210A CN 111816764 A CN111816764 A CN 111816764A
Authority
CN
China
Prior art keywords
tunnel junction
magnetic tunnel
top electrode
depositing
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910291210.3A
Other languages
English (en)
Other versions
CN111816764B (zh
Inventor
张云森
肖荣福
麻榆阳
陈峻
郭一民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Ciyu Information Technologies Co Ltd
Original Assignee
Shanghai Ciyu Information Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Ciyu Information Technologies Co Ltd filed Critical Shanghai Ciyu Information Technologies Co Ltd
Priority to CN201910291210.3A priority Critical patent/CN111816764B/zh
Publication of CN111816764A publication Critical patent/CN111816764A/zh
Application granted granted Critical
Publication of CN111816764B publication Critical patent/CN111816764B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明一种制备磁性隧道结单元阵列的方法,包括:提供表面抛光的带金属通孔Vx的CMOS基底;在经过平坦化处理之后的基底上沉积底电极、磁性隧道结多层膜和顶电极,或,在经过平坦化处理之后的基底上沉积底电极、磁性隧道结多层膜、顶电极和牺牲掩模;图形化定义磁性隧道结多层膜图案,对顶电极、磁性隧道结多层膜和底电极进行刻蚀,然后沉积一层绝缘覆盖层在磁性隧道结存储单元的周围;沉积一层平坦化移除停止层在绝缘覆盖层周围;沉积磁性隧道结电介质,对其进行平坦化处理,并使移除停止在移除停止层之上;沉积顶电极接触电介质,图形化定义顶电极接触图案,并对其进行刻蚀和非Cu填充以形成顶电极接触;制作金属位线连接。

Description

一种制备磁性隧道结单元阵列的方法
技术领域
本发明涉及磁性随机存储器(MRAM,Magnetic Radom Access Memory)制造技术领域,具体来说,本发明涉及一种制作磁性隧道结(MTJ,Magnetic Tunnel Junction)单元阵列的方法。
背景技术
近年来,采用磁性隧道结(MTJ,Magnetic Tunnel Junction)的MRAM被人们认为是未来的固态非易失性记忆体,它具有高速读写、大容量以及低能耗的特点。铁磁性MTJ通常为三明治结构,其中有磁性记忆层,它可以改变磁化方向以记录不同的数据;位于中间的绝缘的隧道势垒层;磁性参考层,位于隧道势垒层的另一侧,它的磁化方向不变。
为能在这种磁电阻元件中记录信息,建议使用基于自旋动量转移或称自旋转移矩(STT,Spin Transfer Torque)转换技术的写方法,这样的MRAM称为STT-MRAM。根据磁极化方向的不同,STT-MRAM又分为面内STT-MRAM和垂直STT-MRAM(即pSTT-MRAM),后者有更好的性能。依此方法,即可通过向磁电阻元件提供自旋极化电流来反转磁性记忆层的磁化强度方向。此外,随着磁性记忆层的体积的缩减,写或转换操作需注入的自旋极化电流也越小。因此,这种写方法可同时实现器件微型化和降低电流。
同时,鉴于减小MTJ元件尺寸时所需的切换电流也会减小,所以在尺度方面pSTT-MRAM可以很好的与最先进的技术节点相契合。因此,期望是将pSTT-MRAM元件做成极小尺寸,并具有非常好的均匀性,以及把对MTJ磁性的影响减至最小,所采用的制备方法还可实现高良莠率、高精确度、高可靠性、低能耗,以及保持适于数据良好保存的温度系数。同时,非易失性记忆体中写操作是基于阻态变化,从而需要控制由此引起的对MTJ记忆器件寿命的破坏与缩短。然而,制备一个小型MTJ元件可能会增加MTJ电阻的波动,使得pSTT-MRAM的写电压或电流也会随之有较大的波动,这样会损伤MRAM的性能。
在现在的MRAM制造工艺中,在刻蚀磁性隧道结(MTJ)及其底电极(BottomElectrode,BE)的时候,一般会采用反应离子刻蚀(Reactive Ion Etching,RIE)或者离子束刻蚀(Ion Beam Etching,IBE)工艺,无论采用哪种工艺,一般都会选择顶电极膜层或者牺牲掩模/顶电极的双层结构作为掩模,在刻蚀之后,掩模基本上都会被削尖。
在磁性隧道结(MTJ)及其底电极(BE)刻蚀之后,通常会在磁性隧道结周围沉积一层覆盖层(Encapsulation Layer)做原位保护,然后沉积电介质在覆盖层的周围。
在这种工艺条件下,为了实现磁性隧道结顶电极(Top Electrode,TE)和位线(Bitline,BL)之间的有效连接,通常会对填充在磁性隧道结单元整列之间的电介质进行化学机械平坦化(Chemical Mechanical Planarization,CMP)处理,由于覆盖层/电介质的移除速率选择比不够高,这样将大大增加在CMP的过称中顶电极\磁性隧道结单元被磨掉的可能性。非常不利于磁性隧道结磁性、电性和良率的提升。
发明内容
本发明针对现有技术存在的问题和不足,提供一种制备磁性隧道结单元阵列的方法。
本发明是通过下述技术方案来解决上述技术问题的:
本发明提供一种制备磁性隧道结单元阵列的方法,其特点在于,其包括以下步骤:
步骤一:提供表面抛光的带金属通孔Vx的CMOS基底,其中x≥1;
步骤二:在经过平坦化处理之后的CMOS基底上沉积底电极、磁性隧道结多层膜和顶电极,或者,在经过平坦化处理之后的CMOS基底上沉积底电极、磁性隧道结多层膜、顶电极和牺牲掩模;
步骤三:图形化定义磁性隧道结多层膜图案,对顶电极、磁性隧道结多层膜和底电极进行刻蚀,然后沉积一层绝缘覆盖层在磁性隧道结存储单元的周围;
步骤四:沉积一层平坦化移除停止层在绝缘覆盖层周围;
步骤五:沉积磁性隧道结电介质,对其进行平坦化处理,并使移除停止在移除停止层之上;
步骤六:沉积顶电极接触电介质,图形化定义顶电极接触图案,并对其进行刻蚀和非Cu填充以形成顶电极接触;
步骤七:制作金属位线连接。
本发明的一种制备磁性隧道结单元阵列的方法,通过在磁性隧道结(MTJ)覆盖层(Encapsulation Layer)之上再沉积一层平坦化移除停止层,用以增加在CMP的时候,电介质对移除停止层的移除选择比(Remove Selectivity),并使平坦化停止在平坦化移除停止层之上,从而避免了在CMP的时候,顶电极或顶电极/磁性隧道结都移除掉的可能性。有利于磁性随机储存器磁性、电性和良率的提升。
附图说明
图1是根据本发明优选实施例的一种制备磁性隧道结单元阵列的方法,带金属通孔Vx(x≥1)的CMOS基底的示意图。
图2是根据本发明优选实施例的一种制备磁性隧道结单元阵列的方法,沉积底电极、磁性隧道结、顶电极和/或牺牲掩模之后的示意图。
图3是根据本发明优选实施例的一种制备磁性隧道结单元阵列的方法,图形化定义磁性隧道结图案,顶电极/磁性隧道结/底电极刻蚀并对其进行绝缘覆盖之后的示意图。
图4是根据本发明优选实施例的一种制备磁性隧道结单元阵列的方法,在磁性隧道结(MTJ)覆盖层周围沉积一层平坦化移除层之后的示意图。
图5是根据本发明优选实施例的一种制备磁性隧道结单元阵列的方法,填充电介质,并对其平坦化处理使停止在平坦化移除停止层之上之后的示意图。
图6是根据本发明优选实施例的一种制备磁性隧道结单元阵列的方法,制作顶电极接触(TEC)之后图案。
图7是根据本发明优选实施例的一种制备磁性隧道结单元阵列的方法,位线(BL)制作完成之后的剖面图。
附图标记说明:200-表面抛光的金属通孔Vx(x≥1)的CMOS基底,210-金属通孔Vx(x≥1)层间电介质,220-金属通孔Vx(x≥1),310-底电极,320-磁性隧道结(MTJ)多层膜,330-顶电极,340-牺牲掩模,410-绝缘覆盖层,420-平坦化移除停止层,430-磁性隧道结层间电介质,510-顶电极接触(TEC)电介质,520-顶电极接触(TEC),610-位线(BL)层间电介质和620-位线(BL)。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的一种制备磁性隧道结单元阵列的方法,通过在磁性隧道结(MTJ)覆盖层(Encapsulation Layer)之上再沉积一层平坦化移除停止层,具体材料为Al2O3、MgO、ZnO、TiO2、Ta2O5、CaO、V2O5、Y2O3、ZrO2、HfO2、Sc2O3、Nb2O5、In2O3、Ga2O3、B2O3、Mg3Al2O6、Mg3B2O6、AlN、MgN、ZnN、TiN、TaN、CaN、VN、YN、ZrN、HfN、ScN、NbN、InN、GaN、BN、MgAlN或MgBN。用以增加在CMP的时候,电介质对移除停止层的移除选择比(Remove Selectivity),并使平坦化停止在平坦化移除停止层之上,从而避免了在CMP的时候,顶电极或顶电极/磁性隧道结都移除掉的可能性。有利于磁性随机储存器磁性、电性和良率的提升。
本发明包括但不只限于制备磁性随机存储器(MRAM),也不限于任何工艺顺序或流程,只要制备得到的产品或装置与以下优选工艺顺序或流程制备得到的相同或相似方法,其具体步骤如下:
步骤一:提供表面抛光的带金属通孔Vx(x≥1)的CMOS基底200,如图1所示;其中,金属通孔Vx(x≥1)220材料可以是Cu、CuN、TaN、Ta、Ti、TiN、Co、W、Al、WN、Ru或者它们的组合等。
步骤二:在经过平坦化处理之后的CMOS基底200上,沉积底电极310、磁性隧道结多层膜320和顶电极330,如图2a所示;或者,在经过平坦化处理之后的CMOS基底200上,沉积底电极310、磁性隧道结多层膜320、顶电极330和牺牲掩模340,如图2b所示。
其中,底电极(Bottom Electrode,BE)310可以是Ta、TaN、Ru、Ti、TiN、W、WN或者它们的任意组合等;其厚度为5nm~80nm,可以采用化学气相沉积(CVD,Chemical VaporDeposition)、物理气相沉积(PVD,Physical Vapor Deposition)、原子层沉积(ALD,AtomicLayer Deposition)或离子束沉积(IBD,Ion Beam Deposition)等方式实现;作为优选,可以在底电极310沉积之后对其进行平坦化处理,以获得在磁性隧道结多层膜沉积之前最佳的表面平坦度。
磁性隧道结(MTJ)多层膜320的总厚度为5nm~80nm,可以是由参考层、势垒层和记忆层依次向上叠加的底部钉扎(Bottom Pinned)结构或者是由记忆层、势垒层和参考层依次向上叠加的顶部钉扎(Top Pinned)结构。
进一步地,参考层具有磁极化不变性,根据其是面内型(iSTT-MRAM)或垂直(pSTT-MRAM)结构有所不同。面内型(iSTT-MRAM)的参考层一般具有(IrMn或PtMn)/CoFe/Ru/CoFe/CoFeB结构,其优选总厚度为10~30nm;垂直型(pSTT-MRAM)的参考层一般具有TbCoFe或[Co/Pt]/Co/Ru/[CoPt]/CoFeBm超晶格多层膜结构,通常下面需要一层缓冲/种子层,例如Ta/Pt、Ta/Ru、Ta/Ru/Pt、CoFeB/Ta/Pt、Ta/CoFeB/Pt、CoFeB/Ru/Pt或CoFeB/Ta/Ru/Pt等,优选参考层总厚度为3~20nm。
进一步地,势垒层为非磁性金属氧化物,优选MgO、MgBxOy、MgAlxOy或Al2O3等,其厚度为0.5nm~3nm。
进一步地,记忆层具有可变磁极化,根据其是面内型(iSTT-MRAM)或垂直(pSTT-MRAM)结构又所不同。面内型iSTT-MRAM的记忆层一般为CoFe/CoFeB或CoFe/NiFe,其优选厚度为2nm~6nm,垂直型pSTT-MRAM记忆层一般为CoFeB、CoFe/CoFeB、Fe/CoFeB、CoFeB(Ta,W,Mo)/CoFeB,其优选厚度为0.8nm~2nm。
顶电极(Top Electrode,TE)330的厚度为20nm~100nm,选择Ta、TaN、Ti、TiN、W、W或它们的任意组合等以期在卤素电浆中获得更好刻轮廓。
牺牲掩模340的总厚度为20nm~150nm,其材料可以是C、SiO2、SiON、SiCN、SiC或SiN等。
步骤三:图形化定义磁性隧道结图案,对顶电极330、磁性隧道结(MTJ)多层膜320和底电极310进行刻蚀,然后,沉积一层绝缘覆盖层(Encapsulation Layer)410在磁性隧道结(MTJ)存储单元的周围,如图3(图3a和图3b)所示。
采用RIE工艺对顶电极(TE)310进行刻蚀。其中,顶电极刻蚀的气体主要是Cl2或CF4等。刻蚀之后采用RIE和/或湿法工艺除去残留的聚合物,以使图案转移到磁性隧道结的顶部。
采用反应离子刻蚀(RIE)和/或离子束刻蚀(IBE,Ion Beam Etching)的方法完成对磁性隧道结多层膜320及底电极310的刻蚀。
其中,IBE主要采用Ne、Ar、Kr或者Xe等作为离子源,并可以添加少量的O2和/或N2等;RIE主要采用CH3OH、CH4/Ar、C2H5OH、CH3OH/Ar或者CO/NH3等作为主要刻蚀气体。
更进一步地,采用IBE工艺对刻蚀之后顶电极、磁性隧道结以及底电极侧壁进行修剪以去除侧壁损伤/沉积层,其气体为Ne、Ar、Kr或者Xe等,严格控制工艺参数,如:离子入射角度、功率、气体种类和温度等参数,以使得所有的侧壁损伤/覆盖层都能被有效的去除掉。
绝缘覆盖层410材料为SiO2、SiON、SiC、SiN或者SiCN等,其形成方法为化学气相沉积(CVD)、原子层沉积(ALD)或离子束沉积(IBD)等。
步骤四:沉积一层平坦化移除停止层420在绝缘覆盖层410周围,如图4(图4a和图4b)所示。其中,平坦化移除停止层420的材料为Al2O3、MgO、ZnO、TiO2、Ta2O5、CaO、V2O5、Y2O3、ZrO2、HfO2、Sc2O3、Nb2O5、In2O3、Ga2O3、B2O3、Mg3Al2O6、Mg3B2O6、AlN、MgN、ZnN、TiN、TaN、CaN、VN、YN、ZrN、HfN、ScN、NbN、InN、GaN、BN、MgAlN或MgBN等,其形成方法可以是PVD、CVD、ALD或IBD等。
步骤五:沉积磁性隧道结(MTJ)电介质430,然后,对其进行平坦化处理,并使移除停止在移除停止层420之上,如图5(图5a和图5b)所示。
沉积磁性隧道结电介质430一般为SiO2、SiCOH或SiON等;平坦化工艺一般采用化学机械平坦化(Chemical Mechanical Planarization,CMP)来实现。
步骤六:沉积顶电极接触(TEC)电介质510,图形化定义顶电极接触图案,并对其进行刻蚀和非Cu填充以形成顶电极接触(TEC)520,如图6(图6a-e)所示。
其中,沉积顶电极接触(TEC)电介质510的厚度为0nm~50nm,其形成材料为SiO2、SiON、SiC、SiN、SiCN或者它们的任意组合等。
步骤六可以进一步的分为如下子步骤:
6.1:在磁性隧道结(MTJ)电介质的CMP工序之后,沉积顶电极接触(TEC)电介质510。
6.2:图形化定义顶电极接触(TEC)图案,并对其进行刻蚀。
其中,顶电极接触(TEC)图案可以类似后续的位线(BL)图案,如图6(c)所示;也可是类似磁性隧道结(MTJ)图案但是比磁性隧道结图案大,如图6(d)和6(e)。刻蚀工艺采用RIE或者IBE工艺,如果采用RIE工艺,刻蚀气体选自SF6、NF3、CF4、CHF3、CH2F2、CHF3、C4F8、C4F6、C3F6、C2F6、CO、CO2、NH3、N2、O2、Ar或He等;如果采用IBE工艺,离子源选自Ne、Ar、Kr或Xe等,并可添加少量的O2和/或N2等。。
刻蚀之后,采用RIE和/或湿法刻蚀(Wet Etching)除掉残留的有机物和顶电极(TE)表面的氧化层以获得良好的欧姆接触。
6.3:顶电极接触(TEC)金属填充,磨平填充金属直到顶电极接触(TEC)电介质510顶部。
其中,顶电极接触(TEC)金属为Ti、TiN、W、WN、Ta、TaN或Ru等,其形成方法为PVD、CVD、ALD或IBD等。
步骤七:制作金属位线(BL)620连接,如图7所示。
其中,位线(BL)620的材料为金属Cu,并有Ti/TiN或Ta/TiN防扩散层;位线(BL)层间电介质610一般为SiO2、SiON或低电介常数(Low-K)电介质,并可以在沉积之间,选择性的沉积一层SiN、SiCN或SiC等。
更进一步地,低介电常数(Low-k)电介质是指介电常数(k)低于二氧化硅(k=3.9)的材料,在具体实施时,Low-k材料可以是含氢硅酸盐(Hydrogen Silsequioxane,HSQ,k=2.8~3.0),含有Si-CH3官能基的含甲基硅酸盐类(Methylsilsesquioxane,MSQ,k=2.5~2.7,综合含氢硅酸盐类HSQ和含甲基硅酸盐类MSQ所合成的混合式有机硅氧烷聚合物(Hybrid Organic Siloxane Polymer,HOSP)薄膜(k=2.5),多孔SiOCH薄膜(k=2.3~2.7),甚至可以采用超低介电常数(k<2.0)的多孔性硅酸盐(Porous Silicate)等有机类高分子化合物及介电常数(k)为1.9的多孔SiOCH薄膜。
虽然以上描述了本发明的具体实施方式,但是本领域的技术人员应当理解,这些仅是举例说明,本发明的保护范围是由所附权利要求书限定的。本领域的技术人员在不背离本发明的原理和实质的前提下,可以对这些实施方式做出多种变更或修改,但这些变更和修改均落入本发明的保护范围。

Claims (10)

1.一种制备磁性隧道结单元阵列的方法,其特征在于,其包括以下步骤:
步骤一:提供表面抛光的带金属通孔Vx的CMOS基底,其中x≥1;
步骤二:在经过平坦化处理之后的CMOS基底上沉积底电极、磁性隧道结多层膜和顶电极,或者,在经过平坦化处理之后的CMOS基底上沉积底电极、磁性隧道结多层膜、顶电极和牺牲掩模;
步骤三:图形化定义磁性隧道结多层膜图案,对顶电极、磁性隧道结多层膜和底电极进行刻蚀,然后沉积一层绝缘覆盖层在磁性隧道结存储单元的周围;
步骤四:沉积一层平坦化移除停止层在绝缘覆盖层周围;
步骤五:沉积磁性隧道结电介质,对其进行平坦化处理,并使移除停止在移除停止层之上;
步骤六:沉积顶电极接触电介质,图形化定义顶电极接触图案,并对其进行刻蚀和非Cu填充以形成顶电极接触;
步骤七:制作金属位线连接。
2.如权利要求1所述的制备磁性隧道结单元阵列的方法,其特征在于,金属通孔Vx材料是Cu、CuN、TaN、Ta、Ti、TiN、Co、W、Al、WN、Ru或者它们的任意组合。
3.如权利要求1所述的制备磁性隧道结单元阵列的方法,其特征在于,底电极材料是Ta、TaN、Ru、Ti、TiN、W、WN或者它们的任意组合,底电极厚度为5nm~80nm,采用化学气相沉积、物理气相沉积、原子层沉积或离子束沉积方式实现,顶电极的厚度为20nm~100nm,选择Ta、TaN、Ti、TiN、W、W或它们的任意组合以期在卤素电浆中获得更好刻轮廓。
4.如权利要求1所述的制备磁性隧道结单元阵列的方法,其特征在于,在底电极沉积之后对其进行平坦化处理,以获得在磁性隧道结多层膜沉积之前最佳的表面平坦度,磁性隧道结多层膜的总厚度为5nm~80nm,是由参考层、势垒层和记忆层依次向上叠加的底部钉扎结构或者是由记忆层、势垒层和参考层依次向上叠加的顶部钉扎结构。
5.如权利要求1所述的制备磁性隧道结单元阵列的方法,其特征在于,牺牲掩模的总厚度为20nm~150nm,材料是C、SiO2、SiON、SiCN、SiC或SiN。
6.如权利要求1所述的制备磁性隧道结单元阵列的方法,其特征在于,绝缘覆盖层材料为SiO2、SiON、SiC、SiN或者SiCN,其形成方法为化学气相沉积、原子层沉积或离子束沉积。
7.如权利要求1所述的制备磁性隧道结单元阵列的方法,其特征在于,平坦化移除停止层420的材料为Al2O3、MgO、ZnO、TiO2、Ta2O5、CaO、V2O5、Y2O3、ZrO2、HfO2、Sc2O3、Nb2O5、In2O3、Ga2O3、B2O3、Mg3Al2O6、Mg3B2O6、AlN、MgN、ZnN、TiN、TaN、CaN、VN、YN、ZrN、HfN、ScN、NbN、InN、GaN、BN、MgAlN或MgBN,其形成方法是PVD、CVD、ALD或IBD。
8.如权利要求1所述的制备磁性隧道结单元阵列的方法,其特征在于,沉积磁性隧道结电介质一般为SiO2、SiCOH或SiON等,平坦化工艺一般采用化学机械平坦化来实现。
9.如权利要求1所述的制备磁性隧道结单元阵列的方法,其特征在于,沉积顶电极接触电介质的厚度为0nm~50nm,其形成材料为SiO2、SiON、SiC、SiN、SiCN或者它们的任意组合。
10.如权利要求1所述的制备磁性隧道结单元阵列的方法,其特征在于,步骤六包括以下步骤:
6.1:在磁性隧道结电介质的CMP工序之后,沉积顶电极接触电介质;
6.2:图形化定义顶电极接触图案,并对其进行刻蚀;
6.3:顶电极接触金属填充,磨平填充金属直到顶电极接触电介质顶部。
CN201910291210.3A 2019-04-11 2019-04-11 一种制备磁性隧道结单元阵列的方法 Active CN111816764B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910291210.3A CN111816764B (zh) 2019-04-11 2019-04-11 一种制备磁性隧道结单元阵列的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910291210.3A CN111816764B (zh) 2019-04-11 2019-04-11 一种制备磁性隧道结单元阵列的方法

Publications (2)

Publication Number Publication Date
CN111816764A true CN111816764A (zh) 2020-10-23
CN111816764B CN111816764B (zh) 2024-05-28

Family

ID=72843825

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910291210.3A Active CN111816764B (zh) 2019-04-11 2019-04-11 一种制备磁性隧道结单元阵列的方法

Country Status (1)

Country Link
CN (1) CN111816764B (zh)

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201032369A (en) * 2008-10-23 2010-09-01 Qualcomm Inc Magnetic tunnel junction and method of fabrication
CN102376651A (zh) * 2010-08-24 2012-03-14 中芯国际集成电路制造(上海)有限公司 提高mram中的mtj金属间电介质的填充能力的方法
CN103107281A (zh) * 2011-11-15 2013-05-15 中芯国际集成电路制造(北京)有限公司 半导体器件及其制造方法
CN103354952A (zh) * 2010-12-17 2013-10-16 艾沃思宾技术公司 具有改善的尺寸的磁随机存取存储器集成
US20140241047A1 (en) * 2013-02-25 2014-08-28 T3Memory, Inc. Self-aligned process for fabricating voltage-gated mram
CN106104830A (zh) * 2014-04-02 2016-11-09 高通股份有限公司 用于多步骤磁性隧道结(mtj)蚀刻的替代导电硬掩模
CN107302052A (zh) * 2016-04-15 2017-10-27 台湾积体电路制造股份有限公司 用于制造半导体结构的方法
CN107623014A (zh) * 2016-07-14 2018-01-23 上海磁宇信息科技有限公司 一种磁性随机存储器的制备方法
CN107658324A (zh) * 2016-07-25 2018-02-02 上海磁宇信息科技有限公司 一种磁性隧道结的对准和形成方法
CN107785483A (zh) * 2016-08-25 2018-03-09 中电海康集团有限公司 一种磁性随机存储器的制作方法
CN107851712A (zh) * 2015-07-30 2018-03-27 斯平转换技术公司 用于加工半导体元件阵列的抛光终止层
CN109087996A (zh) * 2017-06-14 2018-12-25 上海磁宇信息科技有限公司 一种制作磁性随机存储器顶电极沟槽的方法
CN109216541A (zh) * 2017-06-30 2019-01-15 中电海康集团有限公司 Mram与其的制作方法
CN109545745A (zh) * 2017-09-21 2019-03-29 上海磁宇信息科技有限公司 一种磁性随机存储器单元阵列及周边电路连线的制造方法
CN109545744A (zh) * 2017-09-21 2019-03-29 上海磁宇信息科技有限公司 一种磁性随机存储器单元阵列及周边电路连线的制造方法

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201032369A (en) * 2008-10-23 2010-09-01 Qualcomm Inc Magnetic tunnel junction and method of fabrication
CN102376651A (zh) * 2010-08-24 2012-03-14 中芯国际集成电路制造(上海)有限公司 提高mram中的mtj金属间电介质的填充能力的方法
CN103354952A (zh) * 2010-12-17 2013-10-16 艾沃思宾技术公司 具有改善的尺寸的磁随机存取存储器集成
CN103107281A (zh) * 2011-11-15 2013-05-15 中芯国际集成电路制造(北京)有限公司 半导体器件及其制造方法
US20140241047A1 (en) * 2013-02-25 2014-08-28 T3Memory, Inc. Self-aligned process for fabricating voltage-gated mram
CN106104830A (zh) * 2014-04-02 2016-11-09 高通股份有限公司 用于多步骤磁性隧道结(mtj)蚀刻的替代导电硬掩模
CN107851712A (zh) * 2015-07-30 2018-03-27 斯平转换技术公司 用于加工半导体元件阵列的抛光终止层
CN107302052A (zh) * 2016-04-15 2017-10-27 台湾积体电路制造股份有限公司 用于制造半导体结构的方法
CN107623014A (zh) * 2016-07-14 2018-01-23 上海磁宇信息科技有限公司 一种磁性随机存储器的制备方法
CN107658324A (zh) * 2016-07-25 2018-02-02 上海磁宇信息科技有限公司 一种磁性隧道结的对准和形成方法
CN107785483A (zh) * 2016-08-25 2018-03-09 中电海康集团有限公司 一种磁性随机存储器的制作方法
CN109087996A (zh) * 2017-06-14 2018-12-25 上海磁宇信息科技有限公司 一种制作磁性随机存储器顶电极沟槽的方法
CN109216541A (zh) * 2017-06-30 2019-01-15 中电海康集团有限公司 Mram与其的制作方法
CN109545745A (zh) * 2017-09-21 2019-03-29 上海磁宇信息科技有限公司 一种磁性随机存储器单元阵列及周边电路连线的制造方法
CN109545744A (zh) * 2017-09-21 2019-03-29 上海磁宇信息科技有限公司 一种磁性随机存储器单元阵列及周边电路连线的制造方法

Also Published As

Publication number Publication date
CN111816764B (zh) 2024-05-28

Similar Documents

Publication Publication Date Title
CN108232009B (zh) 一种制作磁性随机存储器的方法
CN109994602B (zh) 一种制备磁性随机存储器存储单元与逻辑单元的方法
CN110112288B (zh) 一种制备磁性隧道结单元阵列的方法
CN109713006B (zh) 一种制作磁性随机存储器单元阵列及其周围电路的方法
US20140377884A1 (en) Method of fabricating a magnetic tunnel junction device
CN108232008B (zh) 一种磁性随机存储器底电极接触及其制备方法
CN109713121B (zh) 一种制作磁性随机存储器单元阵列及其周围电路的方法
CN112310144A (zh) 半导体结构及其制作方法
CN109545744B (zh) 一种磁性随机存储器单元阵列及周边电路连线的制造方法
CN111613719B (zh) 一种制作磁性随机存储器单元阵列的方法
CN111613572A (zh) 一种磁性随机存储器存储单元及其外围电路的制备方法
CN108735895B (zh) 磁性随机存储器底电极接触及其形成方法
KR102589614B1 (ko) Ru 및 다이아몬드 형 탄소 하드 마스크를 사용하는 자기 메모리 소자 제조 방법
CN109994600B (zh) 一种磁性随机存储器的制作方法
CN109713120A (zh) 一种磁性随机存储器单元阵列及周边电路连线的制造方法
US11723217B2 (en) Magnetic tunnel junction element with RU hard mask for use in magnetic random-access memory
CN111668368B (zh) 一种假磁性隧道结单元结构制备方法
CN111613571B (zh) 一种制作磁性随机存储器单元阵列的方法
CN111816764B (zh) 一种制备磁性隧道结单元阵列的方法
CN111490151B (zh) 一种制作超小型磁性随机存储器阵列的方法
CN110098321B (zh) 一种制备磁性随机存储器导电硬掩模的方法
CN110098320B (zh) 一种刻蚀磁性隧道结导电硬掩模的方法
CN108735893B (zh) 一种磁性随机存储器底电极接触及其形成方法
CN109994476B (zh) 一种制备磁性随机存储器阵列单元的方法
CN111816763B (zh) 一种磁性隧道结存储阵列单元及其外围电路的制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant