CN110932721A - 锁相环锁定指示电路及锁相环 - Google Patents

锁相环锁定指示电路及锁相环 Download PDF

Info

Publication number
CN110932721A
CN110932721A CN201911226295.3A CN201911226295A CN110932721A CN 110932721 A CN110932721 A CN 110932721A CN 201911226295 A CN201911226295 A CN 201911226295A CN 110932721 A CN110932721 A CN 110932721A
Authority
CN
China
Prior art keywords
power transistor
phase
locked loop
electrode
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911226295.3A
Other languages
English (en)
Inventor
丁理想
谷江
高博
张晓朋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hebei Xinhua Integrated Circuit Co Ltd
Original Assignee
Hebei Xinhua Integrated Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hebei Xinhua Integrated Circuit Co Ltd filed Critical Hebei Xinhua Integrated Circuit Co Ltd
Priority to CN201911226295.3A priority Critical patent/CN110932721A/zh
Publication of CN110932721A publication Critical patent/CN110932721A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/097Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using a comparator for comparing the voltages obtained from two frequency to voltage converters

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明适用于集成电路设计技术领域,提供了一种锁相环锁定指示电路及锁相环,该电路包括:控制信号产生模块、电流源模块、波形调整模块及充电电容。控制信号产生模块根据鉴频鉴相器的第一电压信号及第二电压信号控制电流源模块对充电电容充电,波形调整模块对充电电容的电压进行调整后即可输出锁定指示信号。本发明提供的锁相环锁定指示电路通过控制电流源模块对充电电容充电实现锁定指示信号的输出,电路结构简单,利用较少的器件即可完成锁相环锁定指示,所占体积小,成本低,易于集成,响应速度快,工艺灵活性及可靠性高。

Description

锁相环锁定指示电路及锁相环
技术领域
本发明属于集成电路设计技术领域,尤其涉及一种锁相环锁定指示电路及锁相环。
背景技术
锁相环(phase locked loop,PLL)用于频率合成,由于其电路简单、频率配置灵活被,因此被广泛应用于集成电路设计的各个领域,例如,时钟产生、时钟回复及射频本振频率的产生等。
锁定指示电路用于指示锁相环是否锁定,是锁相环必不可少的一个辅助模块。现有的锁相环指示电路多采用测频检测锁相环是否锁定,但当锁相环的输出频率较高时采用测频检测的方法电路复杂,成本较高。
发明内容
有鉴于此,本发明实施例提供了一种锁相环锁定指示电路及锁相环,以解决现有技术中采用测频检测锁定电路复杂,成本高的问题。
本发明实施例的第一方面提供了一种锁相环锁定指示电路,锁相环包括鉴频鉴相器,锁相环锁定指示电路包括:控制信号产生模块、电流源模块、波形调整模块及充电电容;
控制信号产生模块,第一输入端与鉴频鉴相器的第一输出端连接,第二输入端与鉴频鉴相器的第二输出端连接,输出端与电流源模块的控制端连接;充电电容,第一端与电流源模块的输出端连接,第一端还与波形调整模块的输入端连接,第二端接地;
控制信号产生模块接收鉴频鉴相器的第一输出端输出的第一电压信号及鉴频鉴相器的第二输出端输出的第二电压信号,并根据第一电压信号及第二电压信号产生控制信号,控制信号控制电流源模块为充电电容充电;波形调整模块获取充电电容的电压,并根据充电电容的电压输出锁定指示信号。
可选的,控制信号产生模块包括:同或门;
同或门,第一输入端与控制信号产生模块的第一输入端连接,第二输入端与控制信号产生模块的第二输入端连接,输出端与控制信号产生模块的输出端连接。
可选的,电流源模块包括:第一电阻、第二电阻及三极管;
三极管,基极与电流源模块的控制端连接,集电极与电源正极连接,发射极通过第二电阻与电流源模块的输出端连接;
第一电阻,第一端与三极管的基极连接,第二端与充电电容的第一端连接。
可选的,波形调整模块包括:施密特触发器整形单元;
施密特触发器整形单元获取充电电容的电压,并对充电电容的电压进行整形,输出锁定指示信号。
可选的,施密特触发器整形单元包括:第一功率晶体管、第二功率晶体管、第三功率晶体管、第四功率晶体管、第五功率晶体管、第六功率晶体管、第七功率晶体管、第八功率晶体管、第九功率晶体管及第十功率晶体管;
第一功率晶体管,源极与电源正极连接,漏极与第二功率晶体管的源极连接;第二功率晶体管的漏极与第三功率晶体管的漏极连接;第三功率晶体管的源极与第四功率晶体管的漏极连接;第四功率晶体管的源极接地;且第一功率晶体管的栅极、第二功率晶体管的栅极、第三功率晶体管的栅极及第四功率晶体管的栅极均与施密特触发器整形单元的输入端连接;
第五功率晶体管,源极与第一功率晶体管的漏极连接,漏极接地,栅极与第六功率晶体管的栅极连接;第六功率晶体管,源极与第四功率晶体管的漏极连接,漏极与电源正极连接,栅极还与第二功率晶体管的漏极连接;
第七功率晶体管的源极与第八功率晶体管的源极均与电源正极连接,第七功率晶体管的漏极、第八功率晶体管的栅极、第九功率晶体管的漏极均与第十功率晶体管的栅极连接;第七功率晶体管的栅极与第九功率晶体管的栅极均与第五功率晶体管的栅极连接;第八功率晶体管的漏极与第十功率晶体管的漏极均与施密特触发器整形单元的输出端连接;第九功率晶体管的源极与第十功率晶体管的源极均接地。
可选的,第一功率晶体管、第二功率晶体管、第五功率晶体管、第七功率晶体管及第八功率晶体管均为P型MOS管;
第三功率晶体管、第四功率晶体管、第六功率晶体管、第九功率晶体管及第十功率晶体管均为N型MOS管。
可选的,波形调整模块包括:比较器;
比较器的第一输入端与波形调整模块的输入端连接,比较器的第二输入端与外部参考电压端连接,比较器的输出端与波形调整模块的输出端连接;
比较器将充电电容的电压与外部参考电压端的电压进行比较,输出锁定指示信号。
可选的,比较器为迟滞比较器。
本发明实施例的第二方面提供了一种锁相环,包括如本发明实施例的第一方面提供的锁相环锁定指示电路。
本发明实施例的第三方面提供了一种时钟发生器,包括如本发明实施例的第二方面提供的锁相环。
本发明实施例提供一种锁相环锁定指示电路,包括:控制信号产生模块、电流源模块、波形调整模块及充电电容。控制信号产生模块根据鉴频鉴相器的第一电压信号及第二电压信号控制电流源模块对充电电容充电,波形调整模块对充电电容的电压进行调整后即可输出锁定指示信号。本发明实施例提供的锁相环锁定指示电路通过控制电流源模块对充电电容充电实现锁定指示信号的输出,电路结构简单,利用较少的器件即可完成锁相环锁定指示,所占体积小,成本低,易于集成。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的锁相环锁定指示电路的结构示意图;
图2是本发明实施例提供的锁相环的示意图;
图3是本发明实施例提供的控制信号产生模块及电流源模块的电路图;
图4是本发明实施例提供的一种波形调整模块的电路图;
图5是本发明实施例提供的又一种波形调整模块的电路图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。
为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
参考图1及图2,本发明实施例提供了一种锁相环锁定指示电路,锁相环包括鉴频鉴相器10,锁相环锁定指示电路包括:控制信号产生模块11、电流源模块12、波形调整模块13及充电电容14。
控制信号产生模块11,第一输入端与鉴频鉴相器10的第一输出端连接,第二输入端与鉴频鉴相器10的第二输出端连接,输出端与电流源模块12的控制端连接;充电电容14,第一端与电流源模块12的输出端连接,第一端还与波形调整模块13的输入端连接,第二端接地。
控制信号产生模块11接收鉴频鉴相器10的第一输出端输出的第一电压信号及所述鉴频鉴相器10的第二输出端输出的第二电压信号,并根据第一电压信号及第二电压信号产生控制信号,控制信号控制电流源模块12为充电电容14充电;波形调整模块13获取充电电容14的电压,并根据充电电容14的电压输出锁定指示信号。
参考图2,锁相环100可以包括:鉴频鉴相器10、电荷泵20、环路滤波器30、压控振荡器40及分频器50。其中鉴频鉴相器10将分频器50输出的频率为fvco/N的电压信号与频率为fref的标准电压信号进行比较,并输出频率和相位误差信息。其中,上述频率和相位误差信息即为鉴频鉴相器10的第一输出端输出的第一电压信号(信号UP)与鉴频鉴相器10的第二输出端输出的第二电压信号(信号DW)。鉴频鉴相器10的第一输出端输出的信号UP与鉴频鉴相器10的第二输出端输出的信号DW控制电荷泵20的正负输出电流脉冲,同时,电荷泵20的正负输出电流脉冲的宽度由信号UP和信号DW的宽度决定,由此,鉴频鉴相器10控制电荷泵20将分频器50输出的电压信号与标准电压信号的误差转换为电荷,并将电荷传输给环路滤波器30,环路滤波器30进一步控制压控振荡器40的输出信号,压控振荡器40输出信号的频率为fvco,分频器50对压控振荡器40的输出信号进行N分频后反馈给鉴频鉴相器10,实现锁相环100的锁定。
例如,当锁相环100锁定时,信号UP为低电平,信号DW也为低电平;当锁相环100失锁时,信号UP为低电平,信号DW为高电平;或,信号UP为高电平,信号DW为低电平。
控制信号产生模块11的第一输入端与鉴频鉴相器10的第一输出端连接,接收鉴频鉴相器10的第一输出端输出的第一电压信号(信号UP),控制信号产生模块11的第二输入端与鉴频鉴相器10的第二输出端连接,接收鉴频鉴相器10的第二输出端输出的第二电压信号(信号UP),并根据鉴频鉴相器10输出的信号DW及信号UP控制电流源模块12对充电电容14充电,波形调整模块13对充电电容14的电压值进行调整输出锁定指示信号,指示锁相环100的锁定状态。
本发明实施例提供的锁相环锁定指示电路结构简单,仅使用较少的器件即可完成锁相环锁定的指示,占用体积小,成本低,易于集成,响应速度快,工艺灵活性和可靠性高。
一些实施例中,参考图3,控制信号产生模块11可以包括:同或门XNOR2。
同或门XNOR2,第一输入端与控制信号产生模块11的第一输入端(输入信号UP)连接,第二输入端与控制信号产生模块11的第二输入端(输入信号DW)连接,输出端与控制信号产生模块11的输出端连接。
当锁相环100锁定时,UP为低电平,DW也为低电平时,同或门XNOR2输出高电平;当锁相环100失锁时,UP为低电平,DW为高电平;或,UP为高电平,DW为低电平,同或门XNOR2输出低电平。
一些实施例中,电流源模块12可以包括:第一电阻R1、第二电阻R2及三极管Q1。
三极管Q1,基极与电流源模块12的控制端连接,集电极与电源正极VDD连接,发射极通过第二电阻R2与充电电容14的第一端连接;第一电阻R1,第一端与三极管Q1的基极连接,第二端与充电电容14的第一端连接。
第一电阻R1、第二电阻R2及三极管Q1组成一个电流源,当电流源模块12的控制端输入高电平时,三极管Q1导通,电源正极VDD通过三极管Q1及第二电阻R2为充电电容14充电。
一些实施例中,波形调整模块13可以包括:施密特触发器整形单元;
施密特触发器整形单元的输入端与波形调整模块13的输入端连接,施密特触发器整形单元的输出端与波形调整模块13的输出端连接。施密特触发器整形单元获取充电电容14的电压,并对充电电容14的电压进行整形,输出锁定指示信号。
电流源模块12对充电电容14充电,充电电容14的电压上升,当充电电容14的电压值达到第一翻转电压时,施密特触发整形单元的输出端状态翻转;电流源模块12停止对充电电容14充电时,充电电容14的电压下降,当充电电容14的电压降低到第二翻转电压时,施密特触发整形单元的输出状态翻转。例如,若当充电电容14的电压值达到第一翻转电压时,施密特触发整形单元输出由高电平翻转为低电平,则当充电电容14的电压值下降到第二翻转电压时,施密特触发整形单元的输出由低电平转为高电平。或若当充电电容14的电压值达到第一翻转电压时,施密特触发整形单元输出由低电平翻转为高电平,则当充电电容14的电压值下降到第二翻转电压时,施密特触发整形单元的输出由高电平翻转为低电平。
一些实施例中,参考图4,施密特触发器整形单元可以包括:第一功率晶体管MP1、第二功率晶体管MP2、第三功率晶体管MN1、第四功率晶体管MN2、第五功率晶体管MP3、第六功率晶体管MN3、第七功率晶体管MP4、第八功率晶体管MP5、第九功率晶体管MN4及第十功率晶体管MN5。
第一功率晶体管MP1,源极与电源正极VDD连接,漏极与第二功率晶体管MP2的源极连接;第二功率晶体管MP2的漏极与第三功率晶体管MN1的漏极连接,第三功率晶体管MN1的源极与第四功率晶体管MN2的漏极连接,第四功率晶体管MN2的源极接地,且第一功率晶体管MP1的栅极、第二功率晶体管MP2的栅极、第三功率晶体管MN1的栅极及第四功率晶体管MN2的栅极均与施密特触发器整形单元的输入端连接。
第五功率晶体管MP3,源极与第一功率晶体管MP1的漏极连接,漏极接地,栅极与第六功率晶体管MN3的栅极连接;第六功率晶体管MN3,源极与第四功率晶体管MN2的漏极连接,漏极与电源正极VDD连接,栅极还与第二功率晶体管MP2的漏极连接。
第七功率晶体管MP4的源极与第八功率晶体管MP5的源极均与电源正极VDD连接,第七功率晶体管MP4的漏极、第八功率晶体管MP5的栅极、第九功率晶体管MN4的漏极均与第十功率晶体管MN5的栅极连接;第七功率晶体管MP4的栅极与第九功率晶体管MN4的栅极均与第五功率晶体管MP3的栅极连接;第八功率晶体管MP5的漏极与第十功率晶体管MN5的漏极均与施密特触发器整形单元的输出端连接;第九功率晶体管MN4的源极与第十功率晶体管MN5的源极均接地。
施密特触发器整形单元的输入端为0时,第三功率晶体管MN1和第四功率晶体管MN2截止,第一功率晶体管MP1和第二功率晶体管MP2导通,第三功率晶体管MN1的漏极为高电平,第八功率晶体管MP5及第九功率晶体管MN4导通,输出高电平。随着施密特触发器整形单元的输入端电压的升高,第四功率晶体管MN2及第六功率晶体管MN3开启,但此时,第一功率晶体管MP1和第二功率晶体管MP2仍处于导通状态,输出高电平。当输施密特触发器整形单元的输入端电压增大到第一预设电压值时,第一功率晶体管MP1和第二功率晶体管MP2截止,第七功率晶体管MP4及第十功率晶体管MN5导通,输出低电平。当输入电压达到电源正极VDD时,第一功率晶体管MP1和第二功率晶体管MP2截止,第三功率晶体管MN1和第四功率晶体管MN2导通,第七功率晶体管MP4及第十功率晶体管MN5导通,输出低电平。随着施密特触发器整形单元的输入端的电压的下降,第一功率晶体管MP1和第五功率晶体管MP3开启,但此时,第三功率晶体管MN1和第四功率晶体管MN2仍处于导通状态,第七功率晶体管MP4及第十功率晶体管MN5导通,输出低电平。当施密特触发器整形单元的输入端电压下降到第二预设电压值时,第三功率晶体管MN1和第四功率晶体管MN2截止,第三功率晶体管MN1的漏极电压上升,第一功率晶体管MP1和第二功率晶体管MP2均导通,第八功率晶体管MP5及第九功率晶体管MN4导通,输出高电平。
一些实施例中,第一功率晶体管MP1、第二功率晶体管MP2、第五功率晶体管MP3、第七功率晶体管MP4及第八功率晶体管MP5均为P型场效应晶体管。
第三功率晶体管MN1、第四功率晶体管MN2、第六功率晶体管MN3、第九功率晶体管MN4及第十功率晶体管MN5均为N型场效应晶体管。
一些实施例中,参考图5,波形调整模块13可以包括:比较器U1。
比较器U1的第一输入端与波形调整模块13的输入端连接,比较器U1的第二输入端与外部参考电压端连接,比较器U1的输出端与波形调整模块13的输出端连接。比较器U1将充电电容14的电压与外部参考电压端的电压进行比较后输出锁定指示信号。
例如,比较器U1的第一输入端为正输入端,比较器U2的第二输入端为负输入端,锁相环100锁定时,控制信号产生模块11控制电流源模块12为充电电容14充电,当充电电容14的电压大于外部参考电压端的电压时,比较器U1输出高电平,指示锁相环100锁定;反之锁相环100失锁时,充电电容14放电电压下降,当充电电容14的电压小于外部参考电压端的电压时,比较器U1输出低电平,指示锁相环100失锁。
又例如,比较器U1的第一输入端为负输入端,比较器U2的第二输入端为正输入端,比较器U1输出低电平,指示锁相环100锁定;比较器U1输出高电平,指示锁相环100失锁。
一些实施例中,比较器U1为迟滞比较器,响应速度快,提高了锁相环锁定指示电路的反应速度。
本发明实施例中采用波形调整模块13对充电电容14的电压进行波形调整,输出高电平或低电平,可与标准的数字CMOS(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)工艺兼容,兼容性强。
以图3和图5所示电路组成的锁相环锁定指示电路为例对本发明实施例做进一步的说明。
参考图3及图5,波形调整模块13包括比较器U1,当锁相环100处于锁定状态时,UP为低电平,DW也为低电平,同或门XNOR2输出高电平,三极管Q1导通,充电电容14的第一端的电压不断上升,当电压达到比较器U1的参考电压Vref时,比较器U1输出高电平,指示锁相环100锁定。
当锁相环100失锁时,UP为低电平,DW为高电平;或,UP为高电平,DW为低电平,同或门XNOR2输出低电平,三极管Q1截止,充电电容14放电,充电电容14的第一端的电压不断下降,当充电电容14的第一端的电压值降低到参考电压Vref以下时,比较器U1输出低电平,指示锁相环100失锁。
以图3和图4所示电路组成的锁相环锁定指示电路为例对本发明实施例做进一步的说明。
参考图3和图4,波形调整模块13包括施密特触发器整形单元,当锁相环100处于锁定状态时,UP为低电平,DW也为低电平,同或门XNOR2输出高电平,三极管Q1导通,充电电容14的第一端的电压不断上升,当充电电容14的第一端的电压值上升到施密特触发器整形单元的第一翻转电压时,施密特触发器整形单元的输出低电平,指示锁相环100锁定。
当锁相环100失锁时,UP为低电平,DW为高电平;或,UP为高电平,DW为低电平,同或门XNOR2输出低电平,三极管Q1截止,充电电容14放电,充电电容14的第一端的电压不断下降,当充电电容14的第一端的电压值降低到施密特输出器的第二翻转电压时,施密特触发器整形单元的输出高电平,指示锁相环100失锁。
对应于上文实施例所述的锁相环锁定指示电路,本发明实施例还提供了一种锁相环100,参考图2,包括鉴频鉴相器及与鉴频鉴相器连接的如本发明实施例中提供的一种锁相环锁定指示电路。
对应于上文实施例所述的锁相100,本发明实施例还提供了一种时钟发生器,包括本发明实施例中提供的一种锁相环100。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (10)

1.一种锁相环锁定指示电路,所述锁相环包括鉴频鉴相器,其特征在于,所述锁相环锁定指示电路包括:控制信号产生模块、电流源模块、波形调整模块及充电电容;
所述控制信号产生模块,第一输入端与所述鉴频鉴相器的第一输出端连接,第二输入端与所述鉴频鉴相器的第二输出端连接,输出端与所述电流源模块的控制端连接;所述充电电容,第一端与所述电流源模块的输出端连接,第一端还与所述波形调整模块的输入端连接,第二端接地;
所述控制信号产生模块接收所述鉴频鉴相器的第一输出端输出的第一电压信号及所述鉴频鉴相器的第二输出端输出的第二电压信号,并根据所述第一电压信号及所述第二电压信号产生控制信号,所述控制信号控制所述电流源模块为所述充电电容充电;所述波形调整模块获取所述充电电容的电压,并根据所述充电电容的电压输出锁定指示信号。
2.如权利要求1所述的锁相环锁定指示电路,其特征在于,所述控制信号产生模块包括:同或门;
所述同或门,第一输入端与所述控制信号产生模块的第一输入端连接,第二输入端与所述控制信号产生模块的第二输入端连接,输出端与所述控制信号产生模块的输出端连接。
3.如权利要求1所述的锁相环锁定指示电路,其特征在于,所述电流源模块包括:第一电阻、第二电阻及三极管;
所述三极管,基极与所述电流源模块的控制端连接,集电极与电源正极连接,发射极通过所述第二电阻与所述电流源模块的输出端连接;
所述第一电阻,第一端与所述三极管的基极连接,第二端与所述充电电容的第一端连接。
4.如权利要求1至3任一项所述的锁相环锁定指示电路,其特征在于,所述波形调整模块包括:施密特触发器整形单元;
所述施密特触发器整形单元获取所述充电电容的电压,并对所述充电电容的电压进行整形,输出所述锁定指示信号。
5.如权利要求4所述的锁相环锁定指示电路,其特征在于,所述施密特触发器整形单元包括:第一功率晶体管、第二功率晶体管、第三功率晶体管、第四功率晶体管、第五功率晶体管、第六功率晶体管、第七功率晶体管、第八功率晶体管、第九功率晶体管及第十功率晶体管;
所述第一功率晶体管,源极与电源正极连接,漏极与所述第二功率晶体管的源极连接;所述第二功率晶体管的漏极与所述第三功率晶体管的漏极连接;所述第三功率晶体管的源极与所述第四功率晶体管的漏极连接;所述第四功率晶体管的源极接地;且所述第一功率晶体管的栅极、所述第二功率晶体管的栅极、所述第三功率晶体管的栅极及所述第四功率晶体管的栅极均与所述施密特触发器整形单元的输入端连接;
所述第五功率晶体管,源极与所述第一功率晶体管的漏极连接,漏极接地,栅极与所述第六功率晶体管的栅极连接;所述第六功率晶体管,源极与所述第四功率晶体管的漏极连接,漏极与所述电源正极连接,栅极还与所述第二功率晶体管的漏极连接;
所述第七功率晶体管的源极与所述第八功率晶体管的源极均与所述电源正极连接,所述第七功率晶体管的漏极、所述第八功率晶体管的栅极、所述第九功率晶体管的漏极均与所述第十功率晶体管的栅极连接;所述第七功率晶体管的栅极与所述第九功率晶体管的栅极均与所述第五功率晶体管的栅极连接;所述第八功率晶体管的漏极与所述第十功率晶体管的漏极均与所述施密特触发器整形单元的输出端连接;所述第九功率晶体管的源极与所述第十功率晶体管的源极均接地。
6.如权利要求5所述的锁相环锁定指示电路,其特征在于,所述第一功率晶体管、所述第二功率晶体管、所述第五功率晶体管、所述第七功率晶体管及所述第八功率晶体管均为P型MOS管;
所述第三功率晶体管、所述第四功率晶体管、所述第六功率晶体管、所述第九功率晶体管及所述第十功率晶体管均为N型MOS管。
7.如权利要求1至3任一项所述的锁相环锁定指示电路,其特征在于,所述波形调整模块包括:比较器;
所述比较器的第一输入端与所述波形调整模块的输入端连接,所述比较器的第二输入端与外部参考电压端连接,所述比较器的输出端与所述波形调整模块的输出端连接;
所述比较器将所述充电电容的电压与所述外部参考电压端的电压进行比较,输出所述锁定指示信号。
8.如权利要求7所述的锁相环锁定指示电路,其特征在于,所述比较器为迟滞比较器。
9.一种锁相环,包括鉴频鉴相器,其特征在于,还包括与所述鉴频鉴相器连接的如权利要求1至8任一项所述的锁相环锁定指示电路。
10.一种时钟发生器,其特征在于,包括如权利要求9所述的锁相环。
CN201911226295.3A 2019-12-04 2019-12-04 锁相环锁定指示电路及锁相环 Pending CN110932721A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911226295.3A CN110932721A (zh) 2019-12-04 2019-12-04 锁相环锁定指示电路及锁相环

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911226295.3A CN110932721A (zh) 2019-12-04 2019-12-04 锁相环锁定指示电路及锁相环

Publications (1)

Publication Number Publication Date
CN110932721A true CN110932721A (zh) 2020-03-27

Family

ID=69857882

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911226295.3A Pending CN110932721A (zh) 2019-12-04 2019-12-04 锁相环锁定指示电路及锁相环

Country Status (1)

Country Link
CN (1) CN110932721A (zh)

Citations (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0531330U (ja) * 1991-09-30 1993-04-23 ソニー株式会社 広帯域増幅回路
JPH0722939A (ja) * 1993-07-05 1995-01-24 Mitsubishi Electric Corp 論理回路
DE4143358C2 (de) * 1990-06-19 1996-05-23 Mitsubishi Electric Corp Integrierte Halbleiterschaltung
US5724007A (en) * 1996-03-25 1998-03-03 Cypress Semiconductor Corporation Adjustable lock detector for a phase-locked loop circuit
JPH10163826A (ja) * 1996-12-03 1998-06-19 Fujitsu Ltd Cmosインバータの駆動方法及びシュミットトリガ回路
US6043695A (en) * 1997-05-29 2000-03-28 Nec Corporation Phase locked loop using a schmitt trigger block
US6288584B1 (en) * 2000-10-05 2001-09-11 Pericom Semiconductor Corp. Zero standby-current power-on reset circuit with Schmidt trigger sensing
US6380794B1 (en) * 2000-03-24 2002-04-30 Sige Microsystems Inc. Hybrid circuit having current source controlled by a comparator
US6566910B1 (en) * 2001-12-19 2003-05-20 Intel Corporation Low power dual trip point input buffer circuit
JP2003283314A (ja) * 2002-03-25 2003-10-03 Denso Corp 過電流検出機能付き負荷駆動回路
US20040150480A1 (en) * 2003-02-05 2004-08-05 Samsung Electronics Co., Ltd. Phase locked loop with improved phase lock/unlock detection function
US6870413B1 (en) * 2001-12-14 2005-03-22 Altera Corporation Schmitt trigger circuit with adjustable trip point voltages
US20050195040A1 (en) * 2004-03-03 2005-09-08 Taiwan Semiconductor Manufacturing Co., Ltd. Phase locked loop lock-detection circuit
US20060158236A1 (en) * 2005-01-14 2006-07-20 Nec Electronics Corporation Schmidt trigger circuit having sensitivity adjusting function and semiconductor device including the same
US20070120612A1 (en) * 2005-11-29 2007-05-31 Semiconductor Manufacturing International (Shanghai) Corporation Phase lock loop indicator
CN101588177A (zh) * 2009-06-22 2009-11-25 中国科学院微电子研究所 数字锁定指示器、锁相环频率综合器及无线收发机
CN101621297A (zh) * 2009-08-03 2010-01-06 和芯微电子(四川)有限公司 锁相环频率锁定的检测方法及电路
CN101640536A (zh) * 2009-08-31 2010-02-03 捷顶微电子(上海)有限公司 锁相环的锁定探测器及其探测方法
CN102403988A (zh) * 2011-12-22 2012-04-04 中国科学院上海微系统与信息技术研究所 一种上电复位电路
CN103684431A (zh) * 2013-12-03 2014-03-26 电子科技大学 可快速锁定的锁相环及其锁定方法
US20150263707A1 (en) * 2014-03-17 2015-09-17 Stmicroelectronics International N.V. Schmitt trigger in fdsoi technology
CN104993817A (zh) * 2015-08-12 2015-10-21 电子科技大学 一种用于电荷泵锁相环的快速启动电路
CN107645157A (zh) * 2016-07-21 2018-01-30 美国亚德诺半导体公司 具有瞬态激活和激活释放控制的高电压钳位装置
CN109639271A (zh) * 2018-12-12 2019-04-16 上海华力集成电路制造有限公司 锁定指示电路及其构成的锁相环

Patent Citations (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4143358C2 (de) * 1990-06-19 1996-05-23 Mitsubishi Electric Corp Integrierte Halbleiterschaltung
JPH0531330U (ja) * 1991-09-30 1993-04-23 ソニー株式会社 広帯域増幅回路
JPH0722939A (ja) * 1993-07-05 1995-01-24 Mitsubishi Electric Corp 論理回路
US5724007A (en) * 1996-03-25 1998-03-03 Cypress Semiconductor Corporation Adjustable lock detector for a phase-locked loop circuit
JPH10163826A (ja) * 1996-12-03 1998-06-19 Fujitsu Ltd Cmosインバータの駆動方法及びシュミットトリガ回路
US6043695A (en) * 1997-05-29 2000-03-28 Nec Corporation Phase locked loop using a schmitt trigger block
US6380794B1 (en) * 2000-03-24 2002-04-30 Sige Microsystems Inc. Hybrid circuit having current source controlled by a comparator
US6288584B1 (en) * 2000-10-05 2001-09-11 Pericom Semiconductor Corp. Zero standby-current power-on reset circuit with Schmidt trigger sensing
US6870413B1 (en) * 2001-12-14 2005-03-22 Altera Corporation Schmitt trigger circuit with adjustable trip point voltages
US6566910B1 (en) * 2001-12-19 2003-05-20 Intel Corporation Low power dual trip point input buffer circuit
JP2003283314A (ja) * 2002-03-25 2003-10-03 Denso Corp 過電流検出機能付き負荷駆動回路
US20040150480A1 (en) * 2003-02-05 2004-08-05 Samsung Electronics Co., Ltd. Phase locked loop with improved phase lock/unlock detection function
CN1520038A (zh) * 2003-02-05 2004-08-11 ���ǵ�����ʽ���� 具有改进的锁相/解锁检测功能的锁相回路
US20050195040A1 (en) * 2004-03-03 2005-09-08 Taiwan Semiconductor Manufacturing Co., Ltd. Phase locked loop lock-detection circuit
US20060158236A1 (en) * 2005-01-14 2006-07-20 Nec Electronics Corporation Schmidt trigger circuit having sensitivity adjusting function and semiconductor device including the same
US20070120612A1 (en) * 2005-11-29 2007-05-31 Semiconductor Manufacturing International (Shanghai) Corporation Phase lock loop indicator
CN101588177A (zh) * 2009-06-22 2009-11-25 中国科学院微电子研究所 数字锁定指示器、锁相环频率综合器及无线收发机
CN101621297A (zh) * 2009-08-03 2010-01-06 和芯微电子(四川)有限公司 锁相环频率锁定的检测方法及电路
CN101640536A (zh) * 2009-08-31 2010-02-03 捷顶微电子(上海)有限公司 锁相环的锁定探测器及其探测方法
CN102403988A (zh) * 2011-12-22 2012-04-04 中国科学院上海微系统与信息技术研究所 一种上电复位电路
CN103684431A (zh) * 2013-12-03 2014-03-26 电子科技大学 可快速锁定的锁相环及其锁定方法
US20150263707A1 (en) * 2014-03-17 2015-09-17 Stmicroelectronics International N.V. Schmitt trigger in fdsoi technology
CN104993817A (zh) * 2015-08-12 2015-10-21 电子科技大学 一种用于电荷泵锁相环的快速启动电路
CN107645157A (zh) * 2016-07-21 2018-01-30 美国亚德诺半导体公司 具有瞬态激活和激活释放控制的高电压钳位装置
CN109639271A (zh) * 2018-12-12 2019-04-16 上海华力集成电路制造有限公司 锁定指示电路及其构成的锁相环

Similar Documents

Publication Publication Date Title
US10868523B2 (en) Apparatus and method for improving lock time
CN104506165B (zh) Rc振荡器
US8487677B1 (en) Phase locked loop with adaptive biasing
CN103777668A (zh) 电源开启重置电路
CN101114177A (zh) 压控电流源及使用该压控电流源的扫频器
CN104300971A (zh) 一种频率稳定的环形振荡器
CN111902818A (zh) 用于时钟和电压的自主安全性和功能安全的装置
Gangopadhyay et al. UVFR: A Unified Voltage and Frequency Regulator with 500MHz/0.84 V to 100KHz/0.27 V operating range, 99.4% current efficiency and 27% supply guardband reduction
US8373511B2 (en) Oscillator circuit and method for gain and phase noise control
CN108512537B (zh) 一种上电复位电路和上电复位器
US7388408B2 (en) Phase-frequency detector capable of reducing dead zone
CN103683937A (zh) 电压转换电路
US9450588B2 (en) Phase lock loop, voltage controlled oscillator of the phase lock loop, and method of operating the voltage controlled oscillator
CN110932721A (zh) 锁相环锁定指示电路及锁相环
US20200021258A1 (en) Oscillator circuit using comparator
US11188117B2 (en) Low latency analog adaptive clocking
CN103236840B (zh) 一种辐照加固的锁相环
KR100261964B1 (ko) 전하펌프회로
US9559705B1 (en) Clock and data recovery circuit with bidirectional frequency detection and electronic device using the same
CN107196606B (zh) 一种振荡器
CN203423675U (zh) 一种限频压控环形振荡器
CN108599745B (zh) 单电容占空比可控振荡器
CN112713858A (zh) 振荡器
TWI418137B (zh) 電壓控制振盪器
CN108075773B (zh) 用于锁相环的启动电路及锁相环

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination