CN107526384B - 电源电路、电路装置、显示装置以及电子设备 - Google Patents

电源电路、电路装置、显示装置以及电子设备 Download PDF

Info

Publication number
CN107526384B
CN107526384B CN201710469357.8A CN201710469357A CN107526384B CN 107526384 B CN107526384 B CN 107526384B CN 201710469357 A CN201710469357 A CN 201710469357A CN 107526384 B CN107526384 B CN 107526384B
Authority
CN
China
Prior art keywords
power supply
supply voltage
voltage
circuit
level shifter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710469357.8A
Other languages
English (en)
Other versions
CN107526384A (zh
Inventor
田村刚
野村猛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN107526384A publication Critical patent/CN107526384A/zh
Application granted granted Critical
Publication of CN107526384B publication Critical patent/CN107526384B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/562Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices with a threshold detection shunting the control path of the final control device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017509Interface arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electromagnetism (AREA)
  • Automation & Control Theory (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Power Engineering (AREA)

Abstract

本发明涉及电源电路、电路装置、显示装置以及电子设备。电源电路包括:调节器,被输入第一电源电压、和比第一电源电压高的第三电源电压,并基于第三电源电压来输出第一电源电压与第三电源电压之间的调节电压;以及输出控制电路,选择第一电源电压和调节电压中的任意一个,并作为第二电源电压而输出。而且,输出控制电路在第三电源电压是小于阈值电压的状态的情况下,输出第一电源电压作为第二电源电压,而在第三电源电压是为阈值电压以上的状态的情况下,输出调节电压作为第二电源电压。

Description

电源电路、电路装置、显示装置以及电子设备
技术领域
本发明涉及电源电路、电路装置、显示装置以及电子设备等。
背景技术
专利文献1记载了具备多个内部电源的集成电路。在专利文献1的集成电路中,为了抑制输出电压变动为不希望的电位,而限制输出的升压器的最大个数。
专利文献1:日本特开2013-242938号公报
在从外部对利用多个电源进行动作的集成电路赋予电源的情况下,若在未规定输入的状态下对集成电路内的电平转换器电路等施加高电压侧的电源电压,则有时在电路中流动贯通电流。此时,在外部电源能力不足的情况下,有时电压不会上升,或因高电压、大电流所造成的发热而破坏了IC。因此,在利用多个电源进行动作的集成电路中,需要从低的电压起按顺序接通,使得不引起电压的反转。该情况在3个电源以上的情况下也同样。然而,在前述的专利文献1的集成电路中,存在各电压的高低的顺序在电源接通时反转的情况。另外,若从外部供给的电源变多,则需要外部电源创建、电源时序的控制,从而导致外部部件的增加。
例如在对集成电路施加低电源电压、高电源电压、以及中间电源电压的情况下,低电源电压大多用于驱动接受输入信号的控制逻辑,高电源电压大多用于控制显示部或外部设备。另外,中间电源电压大多用于模拟传感器的电源、从输入信号变换为输出信号的电平转换。
此处,如果要从逻辑控制电源形成中间电源,则外部需要升压电容器,并需要等待到电压上升为止那样的控制。
另一方面,如果使用例如内置在集成电路中的调节器,则能够在集成电路内从最高的电源电压创建中间电源电压。然而,在该结构中。如前述,无法遵守电源的接通顺序。即,在逻辑电源后接通高电源电压,之后施加中间电源电压,无法按照从小到大的顺序对集成电路施加电源电压。
发明内容
根据本发明的几个方式,可以提供能够抑制在电源接通时流动贯通电流的电源电路、电路装置、显示装置以及电子设备等。
本发明的一个方式涉及电源电路,该电源电路包括:调节器,被输入第一电源电压、和比上述第一电源电压高的第三电源电压,并基于上述第三电源电压来输出上述第一电源电压与上述第三电源电压之间的调节电压;以及输出控制电路,选择上述第一电源电压和上述调节电压中的任意一个,并作为第二电源电压而输出,上述输出控制电路在上述第三电源电压是小于阈值电压的状态的情况下,输出上述第一电源电压作为上述第二电源电压,在上述第三电源电压是上述阈值电压以上的状态的情况下,输出上述调节电压作为上述第二电源电压。
在本发明的一个方式中,在第三电源电压是小于阈值电压的状态的情况下,输出第一电源电压作为第二电源电压,在第三电源电压是阈值电压以上的状态的情况下,输出调节电压作为第二电源电压。因此,能够抑制在电源接通时流动贯通电流。
另外,在本发明的一个方式中,上述阈值电压也可以是上述调节电压与上述第三电源电压之间的电压。
由此,例如在第三电源电压变成阈值电压以上的情况下,能够从比调节电压大的第三电源电压生成调节电压等。
另外,在本发明的一个方式中,上述输出控制电路可以具有:判定电路,判定上述第三电源电压是否是大于上述阈值电压的状态;以及选择器,输出上述第二电源电压,上述选择器在通过上述判定电路判定为上述第三电源电压是小于上述阈值电压的状态的情况下,输出上述第一电源电压作为上述第二电源电压,而在判定为上述第三电源电压是大于上述阈值电压的状态的情况下,输出上述调节电压作为上述第二电源电压。
由此,能够进行第三电源电压与阈值电压的大小判断动作、第二电源电压的选择动作等。
另外,在本发明的一个方式中,上述判定电路可以具有比较器,上述比较器对将上述第三电源电压分压所得的分压电压、和上述第一电源电压进行比较。
由此,能够判定第三电源电压是否是阈值电压以上等。
另外,在本发明的一个方式中,上述选择器可以具有PMOS晶体管,被设置在上述第一电源电压的节点与上述第二电源电压的节点之间;以及NMOS晶体管,被设置在上述调节器的输出节点与上述第二电源电压的节点之间。
由此,能够将作为第二电源电压而输出的电压切换为第一电源电压以及调节电压中的任意一个等。
另外,在本发明的一个方式中,上述调节器可以具有:运算放大器,具有第一输入端子、第二输入端子、和输出端子;第一电阻,被设置在上述第二输入端子与上述输出端子之间;以及第二电阻,被设置在上述第一电阻与比上述第一电源电压低的第四电源电压的节点之间,上述运算放大器被供给上述第三电源电压,对上述第二输入端子输入通过上述第一电阻以及上述第二电阻将上述调节电压分压所得的电压,对上述第一输入端子输入上述第一电源电压,从上述输出端子输出上述调节电压。
由此,能够从第三电源电压生成作为适合驱动外部电路的电压的调节电压等。
另外,在本发明的一个方式中,上述第二电源电压可以是被供给给进行基于上述第一电源电压的输入信号的电平转换的第一电平转换器的电源电压,上述第三电源电压可以是被供给给对来自上述第一电平转换器的输出信号进行电平转换的第二电平转换器的电源电压。
由此,能够基于从电源电路供给的第二电源电压来进行基于第一电源电压的输入信号的2阶段电平转换等。而且,即使在存在这样的电平转换器的情况下,根据本发明的一个方式,能够防止在电源接通时在电平转换器中流动贯通电流。
另外,在本发明的一个方式中,上述第一电平转换器以及上述第二电平转换器也可以是对使用于驱动电光面板的数据线或者扫描线的驱动电路的多个信号的各信号进行电平转换的电平转换器。
由此,能够生成例如向电光面板的显示信号等。即使是需要电光面板的驱动电路那样的多个电源的电路,根据本发明的一个方式,也能够防止在电源接通时在电路中流动贯通电流。
另外,本发明的其它方式涉及电路装置,该电路装置包括:上述电源电路;第一电平转换器,被供给上述第二电源电压,进行基于上述第一电源电压的输入信号的电平转换;以及第二电平转换器,被供给上述第三电源电压,对来自上述第一电平转换器的输出信号进行电平转换。
另外,本发明的其它方式涉及包括上述电路装置和电光面板的显示装置。
另外,在本发明的其它方式中,涉及包括上述电源电路的电子设备。
附图说明
图1是本实施方式的电源电路的电路结构图。
图2是对伴随着时间经过的第一电源电压,第三电源电压以及调节电压进行说明的图表。
图3是输出控制电路的电路结构图。
图4是电源电路的详细的电路结构图。
图5是本实施方式的电路装置的电路结构图。
图6是移位寄存器的详细的电路结构图。
图7是本实施方式的显示装置的结构例的说明图。
图8是本实施方式的电子设备的系统结构例的说明图。
图9是电子设备的一个例子的说明图。
图10是电子设备的一个例子的其它的说明图。
图11是电子设备的一个例子的其它的说明图。
具体实施方式
以下,对本实施方式进行说明。此外,以下说明的本实施方式并没有不当地限定权利要求书所记载的本发明的内容。另外,本实施方式中所说明的结构的全部不一定是本发明的必需的构成要件。
1.电源电路
图1表示本实施方式的电源电路100的电路结构图。如图1所示,本实施方式的电源电路100包括调节器110、和输出控制电路130。对调节器110输入第一电源电压VL、和比第一电源电压VL高的第三电源电压VH。而且,调节器110基于第三电源电压VH来输出第一电源电压VL与第三电源电压VH之间的调节电压VR。输出控制电路130选择第一电源电压VL和调节电压VR中的任意一个,并作为第二电源电压VM而输出。
例如如后述的图5所示,电源电路100与电源电路100的外部的电平转换器电路(图5中,为第一电平转换器12)等连接,对该电源电路100的外部电路输出第二电源电压VM。如前述,在电源电路100对外部电路供给第二电源电压VM前对该外部电路的后段的电路(图5中为第二电平转换器14)施加了高电压的情况下,在外部电路中流动了贯通电流,例如有时会导致电路元件的破损。此外,对于本实施方式的电平转换器的结构、和对电平转换器施加了高电压的情况下的例子,后面详述。
因此,如前述,本实施方式的输出控制电路130选择第一电源电压VL和调节电压VR中的任意一个,并作为第二电源电压VM而输出。
作为具体例,例如在图2中,以纵轴为电压、以横轴为时间来示出第一电源电压VL、第三电源电压VH以及调节电压VR的图表。如图2的图表所示,在本实施方式中,在第一电源电压VL的接通后,将第三电源电压VH接通。而且,若第三电源电压VH上升,第三电源电压VH变为给定的阈值电压Vth以上,则调节电压VR也上升。
此时,输出控制电路130如图2所示,在第三电源电压VH是小于阈值电压Vth的状态的情况下,输出第一电源电压VL作为第二电源电压VM,在第三电源电压VH是为阈值电压Vth以上的状态的情况下,输出调节电压VR作为第二电源电压VM。
这样,在本实施方式中,在第一电源电压VL之后,将第三电源电压VH供给给电源电路100,但在到调节电压VR上升为止的期间,输出第一电源电压VL作为第二电源电压VM。因此,在到从第三电源电压生成调节电压VR为止的期间,使电源遍及电源电路100外的全部电路,能够消除不稳定状态。因而,能够抑制在电源接通时流动贯通电流。另外,在调节电压VR达到规定的电压的情况下,能够输出调节电压VR作为第二电源电压。
此处,阈值电压Vth是调节电压VR与第三电源电压VH之间的电压。换句话说,VR<Vth<VH,例如VR=3.3V,VH=8V,Vth=6.9V。
由此,例如在第三电源电压VH变成阈值电压Vth以上的情况下,能够从比调节电压VR大的第三电源电压VH生成调节电压VR等。
接下来,图3表示输出控制电路130的具体的结构例。如图3所示,输出控制电路130具有判定电路131、和选择器133。判定电路131判定第三电源电压VH是否是大于阈值电压Vth的状态。选择器133通过判定电路131判定为第三电源电压VH是小于阈值电压Vth的状态的情况下,输出第一电源电压VL作为第二电源电压VM,而在判定为第三电源电压VH是大于阈值电压Vth的状态的情况下,输出调节电压VR作为第二电源电压VM。
由此,能够进行第三电源电压VH与阈值电压Vth的大小判断动作、和第二电源电压VM的选择动作等。
此处,图4表示更具体的电路结构。如图4所示,电源电路100包括电阻RA1、电阻RA2、比较器CP、运算放大器RT、电阻RB1、电阻RB2、PMOS晶体管PTR、和NMOS晶体管NTR。
例如,在图4的例子中,前述的图3的判定电路131具有比较器CP,该比较器CP对将第三电源电压VH分压所得的分压电压VD、和第一电源电压VL进行比较。
比较器CP具有第一输入端子CIT1、第二输入端子CIT2、和输出端子COT,作为驱动用的电压而供给第三电源电压VH。另外,对比较器CP的第一输入端子CIT1输入通过电阻RA1以及电阻RA2将第三电源电压VH分压所得的分压电压VD,对第二输入端子CIT2输入第一电源电压VL。而且,比较器CP从输出端子COT输出输出电压COM。具体而言,如果分压电压VD大于第一电源电压VL,则输出High电平的电压作为输出电压,如果分压电压VD小于第一电源电压VL,则输出Low电平的电压作为输出电压。输出电压COM被供给给PMOS晶体管PTR以及NMOS晶体管NTR。
换句话说,在本实施方式中,如前述,根据分压电压VD是否是第一电源电压VL以上来判定第三电源电压VH是否是阈值电压Vth以上。因此,以使得在第三电源电压VH变成与阈值电压Vth相同的电压时,分压电压VD变为与第一电源电压VL相同的电压的方式,预先决定电阻RA1以及电阻RA2的电阻值。
由此,能够判定第三电源电压VH是否是阈值电压Vth以上等。
另外,在图4的例子中,前述的图3的选择器133具有PMOS晶体管PTR、和NMOS晶体管NTR。PMOS晶体管PTR被设置在第一电源电压VL的节点与第二电源电压VM的节点之间。NMOS晶体管NTR被设置在调节器110的输出节点与第二电源电压VM的节点之间。
而且,PMOS晶体管PTR在来自比较器CP的输出电压COM为Low电平的情况下导通,作为第二电源电压VM而输出第一电源电压VL。另外,PMOS晶体管PTR在来自比较器CP的输出电压COM为High电平的情况下截止。
另一方面,NMOS晶体管NTR在来自比较器CP的输出电压COM为High电平的情况下导通,作为第二电源电压VM而输出调节电压VR。另外,NMOS晶体管NTR在来自比较器CP的输出电压COM为Low电平的情况下截止。
换句话说,若总结以上,则在分压电压VD小于第一电源电压VL的情况下,从比较器CP输出Low电平的输出电压COM。而且,PMOS晶体管PTR导通,作为第二电源电压VM而输出第一电源电压VL。此时,NMOS晶体管NTR变成截止状态。
另一方面,在分压电压VD大于第一电源电压VL的情况下,从比较器CP输出High电平的输出电压COM。而且,NMOS晶体管NTR导通,作为第二电源电压VM而输出调节电压VR。此时,PMOS晶体管PTR变成截止状态。
这样,能够进行将作为第二电源电压VM而输出的电压切换为第一电源电压VL以及调节电压VR中的任意一个的处理等。此外,选择器133并不限于图4的结构,也可以使用其它的模拟开关来代替PMOS晶体管PTR以及NMOS晶体管NTR。
另外,在图4的例子中,前述的图1的调节器110具有运算放大器RT、第一电阻RB1、和第二电阻RB2。运算放大器RT具有第一输入端子RIT1、第二输入端子RIT2、和输出端子ROT。第一电阻RB1被设置在第二输入端子RIT2与输出端子ROT之间。第二电阻RB2被设置在第一电阻RB1与比第一电源电压VL低的第四电源电压VS的节点之间。
对运算放大器RT供给第三电源电压VH作为驱动用的电压。另外,对第二输入端子RIT2输入通过第一电阻RB1以及第二电阻RB2将调节电压VR分压所得的电压,对第一输入端子RIT1输入第一电源电压VL。而且,运算放大器RT从输出端子ROT输出调节电压VR。
由此,能够从第三电源电压VH生成作为适合驱动外部电路的电压的调节电压VR等。
如果如以上那样操作,则能够不需要外部的中间电源电压(第二电源电压VM)的创建、电源接通时序控制等。
2.电路装置
此处,图5图示包括本实施方式的电源电路100的电路装置的一个例子。图5的电路装置10包括电源电路100、第一电平转换器12、和第二电平转换器14。
从电源电路100对第一电平转换器12供给第二电源电压VM,从外部也供给第一电源电压VL。而且,第一电平转换器12基于第二电源电压VM来进行基于第一电源电压VL的输入信号的电平转换,并将输出信号输出给第二电平转换器14。第二电源电压VM是被供给给第一电平转换器12的电源电压。
另外,对第二电平转换器14供给第一电平转换器12的输出信号、和第三电源电压VH。第二电平转换器14基于第三电源电压VH来进行从第一电平转换器12供给的输出信号的电平转换。第三电源电压VH是被供给给第二电平转换器14的电源电压。
由此,能够基于从电源电路100供给的第二电源电压VM来进行基于第一电源电压VL的输入信号的2阶段电平转换等。换句话说,由于对第一电平转换器赋予第一电源电压VL,所以输出通过输入状态而被确定,由于对第二电平转换器赋予第一电平转换器的输出信号,所以输出确定,能够使得不流动贯通电流。
另外,第一电平转换器12以及第二电平转换器14是对使用于驱动电光面板200的数据线或扫描线的驱动电路的多个信号的各信号进行电平转换的电平转换器。
由此,能够生成例如后述的图6所示的向电光面板200(显示部)的显示信号等。
此处,本实施方式的电路装置使用例如图6所示那样的电平转换器。图6所示的电路装置如图5所示,包括第一电平转换器12、第二电平转换器14、和图5中未图示的变频器电路16。变频器电路16被从电路装置的外部供给第一电源电压VL,进行电平转换,并向第一电平转换器12输出输出电压。而且,第一电平转换器12被从电源电路100供给第二电源电压VM,并且被供给来自变频器电路16的输出电压,进行电平转换,并向第二电平转换器14输出输出电压(VO1、VO2)。同样地,第二电平转换器14被从电路装置的外部供给第三电源电压VH,并且被供给来自第一电平转换器12的输出电压(VO1,VO2),进行电平转换。
在使用这样的电平转换器的情况下,如前述,在生成第二电源电压VM前将第三电源电压VH供给给第二电平转换器14的情况下,第一电平转换器12的输出电压(VO1、VO2)有时变成不定值。结果,对第二电平转换器14的NMOS晶体管(NTR1、NTR2)的栅极输入不定值,有时在节点N1以及节点N3间或者节点N2以及节点N4间流动了贯通电流。
与此相对,在本实施方式中,如使用图2等所说明那样,在第三电源电压VH小于阈值电压Vth的情况下,输出第一电源电压VL作为第二电源电压VM,而在第三电源电压VH是为阈值电压Vth以上的状态的情况下,输出调节电压VR作为第二电源电压VM。
由此,能够防止图6的第一电平转换器12的输出电压变为不定值。而且,结果,在图6的电路装置中,能够防止在节点N1与节点N3间、或者节点N2与节点N4间流动贯通电流。
3.显示装置
本实施方式的电路装置10能够适用于例如图7所示那样的显示装置(电光学装置)350。显示装置350包括电路装置(显示驱动器)10、和电光面板200。以下,以显示面板200是矩阵型的液晶显示面板的情况为例进行说明,但显示面板200也可以是使用自发光元件的EL(Electro-Luminescence:电致发光)显示面板等。
电光学装置350包括玻璃基板210、形成在玻璃基板210上的像素阵列220、安装在玻璃基板210上的电路装置10、将电路装置10以及像素阵列220的数据线连接的布线组230、将电路装置10以及像素阵列220的扫描线连接的布线组240、与显示控制器300连接的挠性基板250、以及将挠性基板250和电路装置10连接的布线组260。
布线组230以及布线组240、布线组260在玻璃基板210上由透明电极(ITO:IndiumTin Oxide)等形成。
像素阵列220包括像素、数据线、扫描线,玻璃基板210和像素阵列220相当于显示面板200。
此外,电光学装置还可以包括与挠性基板250连接的基板、和安装在该基板上的显示控制器300。
4.电子设备
图8表示能够应用本实施方式的电路装置10的电光学装置350和电子设备500的结构例。作为本实施方式的电子设备500,能够假定例如车载显示装置(例如仪表面板等)、监视器、显示器、单板投影仪、电视装置、信息处理装置(计算机)、便携式信息终端、汽车导航系统、便携式游戏终端、DLP(Digital Light Processing:数字光处理)装置、打印机等搭载显示装置的各种电子设备500。
图8所示的电子设备500包括电光学装置350、CPU310(广义上是处理装置)、显示控制器300(主控制器)、存储部320、用户接口部330、数据接口部340。此外,CPU310实现显示控制器300的功能,可以省略显示控制器300。
用户接口部330是受理来自用户的各种操作的接口部。例如由按钮、鼠标、键盘、安装在显示面板200上的触摸面板等构成。数据接口部340是进行显示数据、控制数据的输入输出的接口部。例如是USB等有线通信接口或无线LAN等无线通信接口。存储部320对从数据接口部340输入的显示数据进行存储。或者,存储部320作为CPU310或显示控制器300的工作存储器发挥作用。CPU310进行电子设备500的各部的控制处理、各种数据处理。显示控制器300进行电路装置10的控制处理。例如,显示控制器300将从数据接口部340或存储部320经由CPU310转送的显示数据变换为电路装置10可接受的形式,并向电路装置10输出该被变换后的显示数据。电路装置10基于从显示控制器300转送的显示数据来驱动显示面板200。
图9~图11表示电子设备的更具体的例子。图9是表示作为电子设备的一个例子的数字静像相机600的结构的立体图,但也简单地示出与外部设备的连接。在数字静像相机600的外壳602的背面设置使用了有机EL的显示装置604。显示装置604成为基于CCD(ChargeCoupled Device:电荷耦合元件)的拍摄信号来进行显示的结构。因此,显示装置604作为显示被拍摄体的电子取景器发挥作用。在外壳602的观察侧(图中里面侧)设置有包括光学镜头或CCD等的受光单元606。
此处,若拍摄者确认显示在显示装置604上的被拍摄体像而按下快门按钮608,则该时刻的CCD的拍摄信号被转送、储存至电路基板610的存储器。
在该数字静像相机600中,在外壳602的侧面设置有视频信号输出端子612、和数据通信用的输入输出端子614。根据需要,电视监视器630与视频信号输出端子612连接,个人计算机640与数据通信用的输入输出端子614连接。并且,通过规定的操作,将电路基板610的存储器中所储存的拍摄信号输出给电视监视器630或个人计算机640。
另外,图10以及图11示出作为电子设备的一个例子的头戴式显示器700。头戴式显示器700与眼镜同样地具有眼镜腿710、鼻架720、镜片701L、701R。在鼻架720的内侧设置左眼用的显示装置70L和右眼用的显示装置70R。作为这些显示装置70L、70R,能够应用本实施方式的显示装置。
显示于显示装置70L、70R的图像经由光学镜头702L、702R以及半透半反镜703L、703R入射至两眼。伴随着视差而成为左眼、右眼用图像,从而能够进行3D显示。此外,由于半透半反镜703L、703R使外光透过,所以不妨碍佩戴者的视野。
如以上那样对本实施方式详细地进行了说明,但本领域技术人员能够容易理解,从本发明的新事项及效果能够进行实质上不脱离的多种变形。从而,这种变形例全部包含于本发明的范围中。例如,在说明书或附图中,至少一次与更为广义或者同义的不同的用语一同记载的用语在说明书或者附图的任何地方都能够替换为其不同的用语。此外,电源电路、电路装置、显示装置以及电子设备等的结构、动作也不限于本实施方式所说明的内容,能够进行各种变形实施。
符号说明
10…电路装置,12…第一电平转换器,14…第二电平转换器、70L…显示装置,70R…显示装置,100…电源电路,110…调节器、130…输出控制电路,131…判定电路,133…选择器、200…电光面板,200…显示面板,210…玻璃基板、220…像素阵列,230…布线组,240…布线组,250…挠性基板、260…布线组,300…显示控制器,320…存储部、330…用户接口部,340…数据接口部、350…显示装置,350…电光学装置,440…个人计算机、500…电子设备,600…数字静像相机,602…外壳、604…显示装置,606…受光单元,608…闸门按钮,610…电路基板、612…视频信号输出端子,614…入输出端子,630…电视监视器、640…个人计算机,700…头戴式显示器、701L,701R…透镜,702L、702R…光学透镜、703L、703R…半透半反镜,710…眼镜腿,720…鼻架

Claims (11)

1.一种电源电路,其特征在于,包括:
调节器,被输入第一电源电压、和比上述第一电源电压高的第三电源电压,并基于上述第三电源电压来输出上述第一电源电压与上述第三电源电压之间的调节电压;以及
输出控制电路,选择上述第一电源电压和上述调节电压中的任意一个,并作为第二电源电压而输出,
上述输出控制电路在上述第三电源电压是小于阈值电压的状态的情况下,输出上述第一电源电压作为上述第二电源电压,
上述输出控制电路在上述第三电源电压是上述阈值电压以上的状态的情况下,输出上述调节电压作为上述第二电源电压。
2.根据权利要求1所述的电源电路,其特征在于,
上述阈值电压是上述调节电压与上述第三电源电压之间的电压。
3.根据权利要求1或者2所述的电源电路,其特征在于,
上述输出控制电路具有:
判定电路,判定上述第三电源电压是否是大于上述阈值电压的状态;以及
选择器,输出上述第二电源电压,
在通过上述判定电路判定为上述第三电源电压是小于上述阈值电压的状态的情况下,上述选择器输出上述第一电源电压作为上述第二电源电压,在判定为上述第三电源电压是大于上述阈值电压的状态的情况下,上述选择器输出上述调节电压作为上述第二电源电压。
4.根据权利要求3所述的电源电路,其特征在于,
上述判定电路具有比较器,上述比较器对将上述第三电源电压分压所得的分压电压和上述第一电源电压进行比较。
5.根据权利要求3所述的电源电路,其特征在于,
上述选择器具有:
PMOS晶体管,被设置在上述第一电源电压的节点与上述第二电源电压的节点之间;以及
NMOS晶体管,被设置在上述调节器的输出节点与上述第二电源电压的节点之间。
6.根据权利要求1所述的电源电路,其特征在于,
上述调节器具有:
运算放大器,具有第一输入端子、第二输入端子、和输出端子;
第一电阻,被设置在上述第二输入端子与上述输出端子之间;以及
第二电阻,被设置在上述第一电阻与比上述第一电源电压低的第四电源电压的节点之间,
上述运算放大器被供给上述第三电源电压,对上述第二输入端子输入通过上述第一电阻以及上述第二电阻将上述调节电压分压所得的电压,对上述第一输入端子输入上述第一电源电压,从上述输出端子输出上述调节电压。
7.根据权利要求1所述的电源电路,其特征在于,
上述第二电源电压是被供给至进行基于上述第一电源电压的输入信号的电平转换的第一电平转换器的电源电压,
上述第三电源电压是被供给至对来自上述第一电平转换器的输出信号进行电平转换的第二电平转换器的电源电压。
8.根据权利要求7所述的电源电路,其特征在于,
上述第一电平转换器以及上述第二电平转换器是对使用于驱动电光面板的数据线或者扫描线的驱动电路的多个信号的各信号进行电平转换的电平转换器。
9.一种电路装置,其特征在于,包括:
权利要求1~8中任意一项所述的上述电源电路;
第一电平转换器,被供给上述第二电源电压,并进行基于上述第一电源电压的输入信号的电平转换;以及
第二电平转换器,被供给上述第三电源电压,并对来自上述第一电平转换器的输出信号进行电平转换。
10.一种显示装置,其特征在于,包括:
权利要求9所述的上述电路装置;以及
电光面板。
11.一种电子设备,其特征在于,
包括权利要求1~8中任意一项所述的上述电源电路。
CN201710469357.8A 2016-06-22 2017-06-20 电源电路、电路装置、显示装置以及电子设备 Active CN107526384B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-123369 2016-06-22
JP2016123369A JP6769130B2 (ja) 2016-06-22 2016-06-22 電源回路、回路装置、表示装置及び電子機器

Publications (2)

Publication Number Publication Date
CN107526384A CN107526384A (zh) 2017-12-29
CN107526384B true CN107526384B (zh) 2020-12-08

Family

ID=60677304

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710469357.8A Active CN107526384B (zh) 2016-06-22 2017-06-20 电源电路、电路装置、显示装置以及电子设备

Country Status (4)

Country Link
US (1) US10262578B2 (zh)
JP (1) JP6769130B2 (zh)
CN (1) CN107526384B (zh)
TW (1) TW201800888A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10921839B2 (en) * 2017-08-30 2021-02-16 Taiwan Semiconductor Manufacturing Co., Ltd. Switchable power supply
CN108665929B (zh) * 2018-05-07 2020-12-04 北京慧清电子科技有限公司 一种通信电子设备参数存储和擦除装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1776559A (zh) * 2004-11-17 2006-05-24 松下电器产业株式会社 调节器电路
CN103529895A (zh) * 2013-10-31 2014-01-22 无锡中星微电子有限公司 一种高稳定性电压调节器
CN103871363A (zh) * 2012-12-10 2014-06-18 乐金显示有限公司 有机发光二极管显示装置及其驱动方法
CN105511545A (zh) * 2011-08-11 2016-04-20 瑞萨电子株式会社 电压产生电路

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09331174A (ja) 1996-06-13 1997-12-22 Hitachi Ltd 複数のボードを連結して構成される電子回路パッケージ、及び装置
JP3696470B2 (ja) * 2000-02-22 2005-09-21 富士通株式会社 Dc−dc変換回路、電源選択回路、および機器装置
JP4786015B2 (ja) 2000-07-04 2011-10-05 ルネサスエレクトロニクス株式会社 半導体装置
JP2002042459A (ja) 2000-07-26 2002-02-08 Mitsubishi Electric Corp 半導体集積回路装置
JP4748841B2 (ja) 2000-10-24 2011-08-17 ルネサスエレクトロニクス株式会社 半導体装置
JP3763775B2 (ja) 2001-11-28 2006-04-05 富士通株式会社 電源立ち上がり時の動作を安定化したレベルコンバータ回路
JP2004086146A (ja) * 2002-06-27 2004-03-18 Fujitsu Display Technologies Corp 液晶表示装置の駆動方法及び駆動制御回路、及びそれを備えた液晶表示装置
JP4686222B2 (ja) 2005-03-17 2011-05-25 株式会社東芝 半導体装置
JP4883094B2 (ja) 2006-12-08 2012-02-22 富士通セミコンダクター株式会社 レベルシフト回路、レベルシフト回路の駆動方法、及び、レベルシフト回路を有する半導体回路装置
JP2008153733A (ja) 2006-12-14 2008-07-03 Matsushita Electric Ind Co Ltd 半導体装置
TWI350519B (en) * 2007-08-30 2011-10-11 Himax Tech Ltd Source driver and method for restraining noise thereof
JP5290649B2 (ja) * 2008-07-04 2013-09-18 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 電源回路および電池内蔵型機器
TWI386772B (zh) * 2009-10-19 2013-02-21 Anpec Electronics Corp 切換式電壓穩壓器
JP2012143030A (ja) 2010-12-28 2012-07-26 Renesas Electronics Corp 電子回路
JP5838743B2 (ja) 2011-11-10 2016-01-06 株式会社リコー 半導体装置及びそれを用いた電子機器
JP5915372B2 (ja) 2012-05-21 2016-05-11 株式会社ソシオネクスト 電圧生成回路
US9501074B2 (en) * 2014-02-10 2016-11-22 Texas Instruments Incorporated Dynamic current pull-down for voltage regulator
KR102276246B1 (ko) * 2014-12-24 2021-07-13 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
JP6700847B2 (ja) * 2016-02-23 2020-05-27 株式会社ジャパンディスプレイ 表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1776559A (zh) * 2004-11-17 2006-05-24 松下电器产业株式会社 调节器电路
CN105511545A (zh) * 2011-08-11 2016-04-20 瑞萨电子株式会社 电压产生电路
CN103871363A (zh) * 2012-12-10 2014-06-18 乐金显示有限公司 有机发光二极管显示装置及其驱动方法
CN103529895A (zh) * 2013-10-31 2014-01-22 无锡中星微电子有限公司 一种高稳定性电压调节器

Also Published As

Publication number Publication date
US10262578B2 (en) 2019-04-16
JP2017228063A (ja) 2017-12-28
CN107526384A (zh) 2017-12-29
TW201800888A (zh) 2018-01-01
US20170372652A1 (en) 2017-12-28
JP6769130B2 (ja) 2020-10-14

Similar Documents

Publication Publication Date Title
CN108169900B (zh) 显示装置
TW508553B (en) Driving circuit for active matrix type display, drive method of electronic equipment and electronic apparatus, and electronic apparatus
CN107123395B (zh) 显示装置以及电子设备
CN103038813B (zh) 液晶显示装置及其驱动方法
US10847085B2 (en) Organic light emitting display device and driving method thereof
US20080084371A1 (en) Liquid crystal display for preventing residual image phenomenon and related method thereof
JP6579173B2 (ja) 電気光学装置、電気光学装置の駆動方法、及び、電子機器
CN111383599B (zh) 发光显示装置
JP2017227755A (ja) 電気光学装置、電気光学装置の駆動方法、および電子機器
CN107526384B (zh) 电源电路、电路装置、显示装置以及电子设备
US20180090085A1 (en) Electro-optical device, method of controlling electro-optical device, and electronic apparatus
US10586490B2 (en) Display device, Electronic device, and method of driving display device with selecting of signal lines in order from one end to another and vice versa
CN116453462A (zh) 显示驱动装置、显示驱动方法和显示装置
US11049464B2 (en) Electro-optical device for pre-charging signal lines and driving method thereof
US10026376B2 (en) Power management integrated circuit and display device
US20190156741A1 (en) Organic light emitting display device and method of driving the same
US20190052283A1 (en) Digital/analog converter circuit, source driver, display apparatus, electronic apparatus, and method of driving a digital/analog converter circuit
US20240212614A1 (en) Display device and electronic apparatus
JP7222706B2 (ja) 表示装置および電子機器
US20240135887A1 (en) Display device, drive method for display device, and electronic apparatus
JP2008224987A (ja) 表示駆動装置及びそれを備えた表示装置
KR20230021257A (ko) 터치 디스플레이 장치, 구동 신호 출력 회로, 터치 디스플레이 장치의 구동 신호 출력 방법
CN117813647A (zh) 液晶驱动装置和用于驱动液晶的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant