CN107408499B - 带有3d鳍式场效应晶体管结构的分裂栅非易失性存储器单元及其制作方法 - Google Patents
带有3d鳍式场效应晶体管结构的分裂栅非易失性存储器单元及其制作方法 Download PDFInfo
- Publication number
- CN107408499B CN107408499B CN201680015252.9A CN201680015252A CN107408499B CN 107408499 B CN107408499 B CN 107408499B CN 201680015252 A CN201680015252 A CN 201680015252A CN 107408499 B CN107408499 B CN 107408499B
- Authority
- CN
- China
- Prior art keywords
- insulated
- side surfaces
- extending along
- floating gate
- top surface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000005669 field effect Effects 0.000 title description 2
- 238000004519 manufacturing process Methods 0.000 title description 2
- 239000000758 substrate Substances 0.000 claims abstract description 33
- 239000004065 semiconductor Substances 0.000 claims abstract description 13
- 239000000463 material Substances 0.000 claims description 35
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 27
- 229920005591 polysilicon Polymers 0.000 claims description 27
- 238000000034 method Methods 0.000 claims description 21
- 229920002120 photoresistant polymer Polymers 0.000 claims description 17
- 125000006850 spacer group Chemical group 0.000 claims description 8
- 238000005530 etching Methods 0.000 claims description 6
- 238000009792 diffusion process Methods 0.000 claims description 5
- 239000011810 insulating material Substances 0.000 claims description 2
- 230000001590 oxidative effect Effects 0.000 claims 1
- 239000010410 layer Substances 0.000 description 42
- 150000004767 nitrides Chemical class 0.000 description 30
- 210000004027 cell Anatomy 0.000 description 27
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 8
- 229910052710 silicon Inorganic materials 0.000 description 8
- 239000010703 silicon Substances 0.000 description 8
- 239000007943 implant Substances 0.000 description 6
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 210000003850 cellular structure Anatomy 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 229910021423 nanocrystalline silicon Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/401—Multistep manufacturing processes
- H01L29/4011—Multistep manufacturing processes for data storage electrodes
- H01L29/40114—Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42324—Gate electrodes for transistors with a floating gate
- H01L29/42328—Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
- H01L29/66795—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
- H01L29/66795—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
- H01L29/66818—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET the channel being thinned after patterning, e.g. sacrificial oxidation on fin
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66825—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
- H01L29/7856—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with an non-uniform gate, e.g. varying doping structure, shape or composition on different sides of the fin, or different gate insulator thickness or composition on opposing fin sides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/788—Field effect transistors with field effect produced by an insulated gate with floating gate
- H01L29/7881—Programmable transistors with only two possible levels of programmation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
本发明公开了一种非易失性存储器单元,其包括具有鳍形上表面的半导体衬底,所述鳍形上表面具有顶部表面和两个侧表面。源极区和漏极区形成在所述鳍形上表面部分中,沟道区位于源极区和漏极区之间。导电浮栅包括沿所述顶部表面的第一部分延伸的第一部分,以及分别沿所述两个侧表面的第一部分延伸的第二部分和第三部分。导电控制栅包括沿所述顶部表面的第二部分延伸的第一部分、分别沿所述两个侧表面的第二部分延伸的第二部分和第三部分、沿所述浮栅第一部分的至少一些向上并在其上方延伸的第四部分、以及分别延伸出并在所述浮栅第二部分和第三部分的至少一些上方延伸的第五部分和第六部分。
Description
相关专利申请
本申请要求2015年3月17日提交的美国临时申请号62/134,489的权益,并且该美国临时申请以引用方式并入本文。
技术领域
本发明涉及非易失性闪存存储器单元阵列。
背景技术
目前,已知分裂栅型非易失性存储器单元。美国专利5,029,130(出于所有目的以引用的方式并入)描述了这种分裂栅存储器单元。此存储器单元具有设置在沟道区的第一部分上方并控制所述第一部分的传导的浮栅,以及设置在所述沟道区的第二部分上方并控制所述第二部分的传导的字线(控制)栅。控制栅具有与浮栅侧向相邻设置并设置在沟道区第二部分上方的第一部分,并且控制栅具有沿浮栅向上并在其上方延伸的第二部分。因为沟道区沿半导体衬底的平坦表面形成,所以当器件几何形状变小时,沟道区的总面积(例如,宽度)也变小。这减小了源极区和漏极区之间的电流,从而需要更灵敏的感测放大器等来检测存储器单元的状态。
因为缩小光刻尺寸从而减小沟道宽度影响所有半导体器件的问题,所以已经提出了鳍式场效应晶体管(Fin-FET)类型的结构。在Fin-FET类型的结构中,半导体材料的鳍形构件将源极区连接到漏极区。鳍形构件具有顶部表面和两个侧表面。从源极区到漏极区的电流然后可沿顶部表面以及两个侧表面流动。因此,沟道区的宽度增加,从而增加电流。然而,通过将沟道区“折叠”成两个侧表面,从而减小了沟道区的“占有面积”,而增加沟道区的宽度但不牺牲更多的半导体实际面积。已经公开了使用这种Fin-FET的非易失性存储器单元。现有技术的Fin-FET非易失性存储器结构的一些示例包括美国专利7,423,310、7,410,913和8,461,640。然而,目前为止,这些现有技术的Fin-FET结构已经公开了使用浮栅作为堆叠栅器件,或者使用俘获材料,或者使用SRO(富硅氧化物)或使用纳米晶体硅来存储电荷,或者其他更复杂的存储器单元配置。
发明内容
改进的非易失性存储器单元包括:第一导电类型的半导体衬底,该半导体衬底具有鳍形上表面部分,所述鳍形上表面部分具有顶部表面和两个侧表面;以及在鳍形上表面部分中不同于第一导电类型的第二导电类型的间隔开的第一区和第二区,沟道区在第一区和第二区之间延伸。沟道区具有包括顶部表面的第一部分和两个侧表面的第一部分的第一部分,并且具有包括顶部表面的第二部分和两个侧表面的第二部分的第二部分。导电浮栅包括沿顶部表面的第一部分延伸并且与其绝缘的第一部分、沿所述两个侧表面中的一个的所述第一部分延伸并且与其绝缘的第二部分、以及沿所述两个侧表面中的另一个的第一部分延伸并且与其绝缘的第三部分。导电控制栅包括沿顶部表面的第二部分延伸并且与其绝缘的第一部分、沿两个侧表面中的一个的第二部分延伸并与其绝缘的第二部分、沿两个侧表面中的另一个的第二部分延伸并与其绝缘的第三部分、沿浮栅第一部分的至少一些向上并在其上方延伸并与其绝缘的第四部分、延伸出并在浮栅第二部分的至少一些上方延伸并与其绝缘的第五部分、延伸出并在浮栅第三部分的至少一些上方延伸并与其绝缘的第六部分。
一种改进的非易失性存储器阵列包括:第一导电类型的半导体衬底,所述半导体衬底具有沿第一方向延伸的多个平行的鳍形上表面部分,每个鳍形上表面部分具有顶部表面和两个侧表面;以及形成在鳍形上表面部分中的每一个上的多个存储器单元。每个存储器单元包括在一个鳍形上表面部分中不同于第一导电类型的第二导电类型的间隔开的第一区和第二区,沟道区在第一区和第二区之间延伸,其中沟道区具有包括顶部表面的第一部分和两个侧表面的第一部分的第一部分,并且具有包括顶部表面的第二部分和两个侧表面的第二部分的第二部分。每个存储器单元还包括导电浮动和控制栅。导电浮栅包括沿顶部表面的第一部分延伸并与其绝缘的第一部分、沿两个侧表面中的一个的第一部分延伸并与其绝缘的第二部分、以及沿两个侧表面中的另一个的第一部分延伸并与其绝缘的第三部分。导电控制栅包括沿顶部表面的第二部分延伸并与其绝缘的第一部分、沿两个侧表面中的一个的第二部分延伸并与其绝缘的第二部分、沿两个侧表面中的另一个的第二部分延伸并与其绝缘的第三部分、沿浮栅第一部分的至少一些向上并在其上方延伸并与其绝缘的第四部分、延伸出并在浮栅第二部分的至少一些上方并与其绝缘的第五部分、以及延伸出并在浮栅第三部分的至少一些上方延伸并与其绝缘的第六部分。多个控制栅线,每个控制栅线沿垂直于第一方向的第二方向延伸并且电连接到用于鳍形上表面部分中的每一个的所述控制栅中的一个。
一种形成非易失性存储器单元的方法包括:在第一导电类型的半导体衬底的表面中形成一对平行的沟槽,从而在沟槽之间形成具有顶部表面和两个侧表面的鳍形上表面部分;沿顶部表面和两个侧表面形成绝缘材料;在鳍形上表面部分中形成与第一导电类型不同的第二导电类型的间隔开的第一区和第二区,沟道区在第一区和第二区之间延伸(其中沟道区具有包括顶部表面的第一部分和两个侧表面的第一部分的第一部分,并且具有包括顶部表面的第二部分和两个侧表面的第二部分的第二部分);形成导电浮栅;以及形成导电控制栅。导电浮栅包括沿顶部表面的第一部分延伸并与其绝缘的第一部分、沿两个侧表面中的一个的第一部分延伸并与其绝缘的第二部分、以及沿两个侧表面中的另一个的第一部分延伸并与其绝缘的第三部分。所述导电控制栅包括沿所述顶部表面的第二部分延伸并与其绝缘的第一部分、沿两个侧表面中的一个的第二部分延伸并与其绝缘的第二部分、沿两个侧表面中的另一个的第二部分延伸并与其绝缘的第三部分、沿浮栅第一部分的至少一些向上并在其上方延伸并与其绝缘的第四部分、延伸出并在浮栅第二部分的至少一些上方延伸并与其绝缘的第五部分、以及延伸出并在浮栅第三部分的至少一些上方延伸并与其绝缘的第六部分。
通过查看说明书、权利要求书和附图,本发明的其他目的和特征将变得显而易见。
附图说明
图1A-1X为示出形成本发明的分裂栅非易失性存储器单元的步骤的侧视横截面图(沿WL(X)方向)。
图2A-2W为示出形成本发明的分裂栅非易失性存储器单元的步骤的侧视横截面图(沿BL(Y)方向)。
图3为存储器单元阵列布局的俯视图。
图4为替代实施方案中存储器单元阵列布局的俯视图。
图5A-5H为示出根据替代实施方案形成本发明的分裂栅的非易失性存储器单元的步骤的侧视横截面图(沿WL(X)方向)。
具体实施方式
本发明是一种仅具有两个栅极即浮栅和控制栅的简单分裂栅型存储器单元的Fin-FET配置,其中控制栅具有与浮栅侧向相邻的第一部分和沿浮栅向上并在其上方延伸的第二部分。制作这种分裂栅存储器单元的方法提供许多优点,包括硅沟槽蚀刻和用于隔离的部分氧化物填充,以及自对准部件诸如浮栅。
图1A-1X和2A-2W是示出形成Fin-FET分裂栅存储器单元阵列的工艺步骤的侧视横截面图。图1A-1X示出了字线(X)方向上的横截面,并且图2A-2W示出了位线(Y)方向上的横截面。所述工艺开始于在硅衬底10的表面上形成氮化硅(“氮化物”)层12。在氮化物层12上形成层多晶硅(“多晶硅(poly)”)14。在多晶硅层14上形成第二氮化物层16。所得结构示于图1A和2A中。使用光刻和蚀刻工艺来对第二氮化物层16进行图案化(即,光致抗蚀剂被沉积,选择性地暴露和蚀刻,使氮化物层16的部分暴露,然后使用氮化物蚀刻进行蚀刻)。氮化物蚀刻移除除了一对氮化物块16之外的所有部分,如图1B和2B所示。
在结构上形成二氧化硅(“氧化物”)层18,如图1C和2C所示。执行各向异性氧化物蚀刻以在BL方向上降低氧化物,并且使氧化物间隔物18邻接氮化物块(图1D/2D)。然后用氮化物蚀刻移除氮化物块16(图1E/2E)。然后执行多晶硅蚀刻,以移除多晶硅层14在WL方向上的暴露部分(除了氧化物间隔物下面的多晶硅层块14)(图1F/2F)。然后用氧化物蚀刻移除氧化物层和间隔物18(图1G/2G)。使用氮化物蚀刻来在WL方向上移除氮化物层12(除了多晶块14下面的氮化物层块12之外)(图1H/2H)。然后执行硅蚀刻,其移除多晶硅层14的剩余部分,并且还在硅衬底10在WL方向上的暴露部分中形成沟槽20(图1I/2I)。然后将氧化物22沉积在结构上,随后使用氮化物层12作为蚀刻停止层进行化学机械抛光(CMP),其用氧化物22填充沟槽(图1J/2J)。然后执行部分氧化物蚀刻以使沟槽中的氧化物22凹陷(图1K/2K)。然后使用氮化物蚀刻移除氮化物12(图1L/2L)。
然后在衬底10的暴露表面上沉积或生长薄氧化物层24(FG OX),包括在沟槽20中的暴露表面。然后在氧化物层24上形成多晶硅层26(FG多晶硅)(图1M/2M)。然后将氮化物层28沉积在多晶硅层上(填充沟槽20,然后使用平坦化蚀刻进行平坦化(图1N/2N)。然后将光致抗蚀剂30沉积在结构上,并使用光刻工艺进行选择性蚀刻,使光致抗蚀剂30(FGPR)的条带沿WL方向延伸(使氮化物层28的部分暴露)。通过氮化物蚀刻移除氮化物层28的暴露部分(图1O/2O)。然后移除光致抗蚀剂30。氧化工艺用于氧化多晶硅层26的暴露部分,产生氧化的多晶硅32(Poly Ox)的区(图1P/2P)。然后使用湿式氮化物蚀刻移除氮化物28(图1Q/2Q)。执行各向异性多晶硅蚀刻以移除多晶硅层26不在氧化的多晶硅32下方的那些部分(图1R/2R)。
在衬底10与多晶硅层26和氧化的多晶硅32相邻的表面部分中执行字线VT植入(例如,毯覆式硼植入)(以控制字线Vt)。在氧化的多晶硅32和多晶硅层26的暴露部分上形成氧化物层34(隧道Ox)(例如,通过HTO沉积)(图1S/2S)。然后在结构上方形成多晶硅层36(图1T/2T)。然后执行植入过程(例如,N+植入)以掺杂多晶硅层36。然后将光致抗蚀剂38沉积在结构上,并通过光刻蚀刻工艺选择性地去除其部分,使多晶硅层36的部分沿BL方向通过光致抗蚀剂38暴露。然后执行多晶硅蚀刻以移除多晶硅层36的暴露部分(图1U/2U)。移除光致抗蚀剂38,并且在结构上方沉积新的光致抗蚀剂40,并且其部分通过光刻蚀刻工艺选择性地移除,使结构的部分沿BL方向通过光致抗蚀剂40暴露。执行高电压植入(HVII植入)以在衬底的与FG多晶硅26相邻的表面中形成源极线结42(图1V/2V)。执行退火以完成衬底中源极区(SL)42的形成。可执行类似的植入/退火以在多晶硅层36的另一侧上的衬底中形成漏极区(DR)44。最终结构示于图1W、1X和2W中。然后执行额外的处理以形成本领域中众所周知的电触点、接触线、源极扩散线等。
上述工艺形成存储器单元,所述存储器单元具有设置在衬底的鳍形沟道区46的第一部分的顶部上方并沿侧面的浮栅26,所述第一部分在源极区42和漏极区44之间延伸(参见图1W和2W)。第二多晶硅层36是控制栅,其具有设置在衬底的鳍形沟道区46的第二部分的顶部上方并沿侧面的第一部分(参见图1X和2W),以及沿浮栅26向上并在上方延伸并沿浮栅26的侧面向下延伸的第二部分(参见图1W和2W)。硅沟槽中的氧化物24和34提供与硅鳍片以及相邻存储器单元之间的隔离。此单元配置提供了分裂栅存储器单元,其组合(1)具有与浮栅26相邻的第一部分和沿浮栅26向上并在其上方延伸的第二部分的控制栅36,(2)沿鳍形沟道区46的第一部分的顶部表面和侧表面延伸以增强其间的电容耦合的浮栅26,(3)控制栅36的第一部分沿鳍形沟道区46的第二部分的顶部表面和侧表面延伸,其增强了其间的电容耦合,并且利用较小尺度的器件部件(即,衬底表面的相同单位面积内有更多器件部件)使电流最大化,(4)控制栅36的第二部分沿浮栅的顶部部分向上并在其上方延伸,并且延伸出并在浮栅的侧部部分上方延伸,以增强其间的电容耦合,以及(5)浮栅的上表面向上倾斜到锋利边缘26a(相对于浮栅侧壁),所述锋利边缘面向控制栅36,以增强其间的隧穿。此配置还允许利用自对准的存储器单元部件进行有效的形成处理。
图3示出了存储器单元阵列布局的俯视图。衬底中的扩散线将源极区42的行连接在一起。浮栅26都通过图2O的光致抗蚀剂30在X方向上自对准,并且通过图1F的氧化物间隔物18在Y方向上自对准。位线触点48连接到漏极区44,并且通过金属线(未示出)在Y方向上连接在一起。
图4示出了存储器单元阵列布局的替代实施方案的俯视图,其中源极区的行通过源极线触点36和将那些触点连接在一起沿X方向延伸的金属源极线37而非衬底中的扩散线而连接在一起。
图5A-5H是形成Fin-FET分裂栅存储器单元阵列的替代实施方案的侧视横截面图。这些图示出了可代替上文关于图1A-1L和2A-2L描述的处理步骤的处理步骤。此替代处理直接使用光刻而非通过间隔物来限定半导体鳍的宽度。所述工艺开始于在硅衬底10上形成氧化物层52(图5A)。在氧化物层52上形成氮化物层54(图5B)。在结构上沉积光致抗蚀剂56,随后进行光刻蚀刻,使氮化物层54的区域暴露(图5C)。氮化物蚀刻移除氮化物层54的暴露部分(图5D)。移除光致抗蚀剂56。使用蚀刻移除氧化物层52暴露下面衬底的暴露部分,并移除衬底10的暴露部分,以在衬底10的暴露部分中形成沟槽58(图5E)。然后将氧化物沉积在结构上,随后使用氮化物层54作为蚀刻停止层进行化学机械抛光(CMP),其用氧化物60填充沟槽(图5F)。然后执行部分氧化物蚀刻以使沟槽中的氧化物60凹陷(图5G)。然后使用氮化物蚀刻移除氮化物54,并且使用氧化物蚀刻移除衬垫氧化物52(图5H)。然后,所述过程继续使用上文描述的步骤,开始于关于图1M和2M描述的步骤。
应当理解,本发明不限于上述和本文所示的一种或多种实施方案,而是包括落在由此支持的任何权利要求的范围内的任何和所有变型。举例来说,本文中对本发明的提及并不意在限制任何权利要求或权利要求术语的范围,而是仅参考可由一项或多项权利要求涵盖的一个或多个特征。上文所述的材料、工艺和数值的示例仅为示例性的,而不应视为限制任何权利要求。此外,并非所有方法步骤都按照所示的确切顺序执行。最后,单个材料层可以被形成为多个这种或类似材料层,反之亦然。
应当指出的是,如本文所用,术语“在…上方”和“在…上”均包括性地包括“直接在…上”(其间没有设置中间材料、元件或空间)和“间接在…上”(其间设置有中间材料、元件或空间)。类似地,术语“相邻”包括“直接相邻”(其间没有设置中间材料、元件或空间)和“间接相邻”(其间设置有中间材料、元件或空间),“被安装到”包括“被直接安装到”(其间没有设置中间材料、元件或空间)和“被间接安装到”(其间设置有中间材料、元件或空间),并且“被电耦合至”包括“被直接电耦合至”(其间没有将元件电连接在一起的中间材料或元件)和“被间接电耦合至”(其间有将元件电连接在一起的中间材料或元件)。例如,“在衬底上方”形成元件可包括在两者间无中间材料/元件的情况下直接在衬底上形成该元件,以及在两者间有一种或多种中间材料/元件的情况下间接在衬底上形成该元件。
Claims (12)
1.一种非易失性存储器单元,包括:
第一导电类型的半导体衬底,所述半导体衬底具有鳍形上表面部分,所述鳍形上表面部分具有顶部表面和两个侧表面;
在所述鳍形上表面部分中不同于所述第一导电类型的第二导电类型的间隔开的第一区和第二区,沟道区在所述第一区和所述第二区之间延伸;
其中所述沟道区具有包括所述顶部表面的第一部分和所述两个侧表面的第一部分的第一部分,并且具有包括所述顶部表面的第二部分和所述两个侧表面的第二部分的第二部分,
导电浮栅,所述导电浮栅包括:
第一部分,所述第一部分沿所述顶部表面的所述第一部分延伸并且与其绝缘;
第二部分,所述第二部分沿所述两个侧表面中的一个的所述第一部分延伸并与其绝缘,和
第三部分,所述第三部分沿所述两个侧表面中的另一个的所述第一部分延伸并与其绝缘;
导电控制栅,所述导电控制栅包括:
第一部分,所述第一部分沿所述顶部表面的所述第二部分延伸并与其绝缘,
第二部分,所述第二部分沿所述两个侧表面中的一个的所述第二部分延伸并与其绝缘,
第三部分,所述第三部分沿所述两个侧表面中的另一个的所述第二部分延伸并与其绝缘,
第四部分,所述第四部分沿所述浮栅第一部分中的至少一些向上并在其上方延伸并与其绝缘,
第五部分,所述第五部分延伸出并在所述浮栅第二部分的至少一些上方延伸并与其绝缘,和
第六部分,所述第六部分延伸出并在所述浮栅第三部分的至少一些上方延伸并与其绝缘,
其中,所述浮栅包括倾斜的上表面,所述倾斜的上表面终止于面向并与所述控制栅绝缘的锋利边缘。
2.根据权利要求1所述的非易失性存储器单元,其中所述沟道区第一部分与所述第一区相邻,并且所述沟道区第二部分与所述第二区相邻。
3.根据权利要求2所述的非易失性存储器单元,其中所述浮栅部分地在所述第一区上方延伸。
4.一种非易失性存储器阵列,包括:
第一导电类型的半导体衬底,所述半导体衬底具有沿第一方向延伸的多个平行的鳍形上表面部分,每个鳍形上表面部分具有顶部表面和两个侧表面;
形成在所述鳍形上表面部分的每一个上的多个存储器单元,其中每个存储器单元包括:
在所述一个鳍形上表面部分中不同于所述第一导电类型的第二导电类型的间隔开的第一区和第二区,沟道区在所述第一区和所述第二区之间延伸;
其中所述沟道区具有包括所述顶部表面的第一部分和所述两个侧表面的第一部分的第一部分,并且具有包括所述顶部表面的第二部分和所述两个侧表面的第二部分的第二部分,
导电浮栅,所述导电浮栅包括:
第一部分,所述第一部分沿所述顶部表面的所述第一部分延伸并且与其绝缘;
第二部分,所述第二部分沿所述两个侧表面中的一个的所述第一部分延伸并与其绝缘,和
第三部分,所述第三部分沿所述两个侧表面中的另一个的所述第一部分延伸并与其绝缘;
导电控制栅,所述导电控制栅包括:
第一部分,所述第一部分沿所述顶部表面的所述第二部分延伸并与其绝缘,
第二部分,所述第二部分沿所述两个侧表面中的一个的所述第二部分延伸并与其绝缘,
第三部分,所述第三部分沿所述两个侧表面中的另一个的所述第二部分延伸并与其绝缘,
第四部分,所述第四部分沿所述浮栅第一部分中的至少一些向上并在其上方延伸并与其绝缘,
第五部分,所述第五部分延伸出并在所述浮栅第二部分的至少一些上方延伸并与其绝缘,和
第六部分,所述第六部分延伸出并在所述浮栅第三部分的至少一些上方延伸并与其绝缘;
多个控制栅线,每个控制栅线沿垂直于所述第一方向的第二方向延伸,并且电连接到用于所述鳍形上表面部分中的每一个的所述控制栅中的一个,
其中,所述浮栅中的每一个包括倾斜的上表面,所述倾斜的上表面终止于面向并与所述控制栅中的一个绝缘的锋利边缘。
5.根据权利要求4所述的非易失性存储器阵列,还包括:
在所述衬底中沿所述第二方向延伸的多个平行扩散线,其中每个扩散线电连接到所述鳍形上表面部分中的每一个的所述第一区中的两个。
6.根据权利要求4所述的非易失性存储器阵列,还包括:
多个触点,每个触点从所述第一区中的两个延伸并电连接到所述第一区中的两个;和
多个源极线,所述多个源极线沿所述第二方向延伸并且电连接到用于所述鳍形上表面部分中的每一个的所述多个触点中的一个。
7.根据权利要求4所述的非易失性存储器阵列,其中所述沟道区第一部分中的每一个与所述第一区中的一个相邻,并且所述沟道区第二部分中的每一个与所述第二区中的一个相邻。
8.根据权利要求7所述的非易失性存储器阵列,其中所述浮栅中的每一个部分地在所述第一区中的一个上方延伸。
9.一种形成非易失性存储器单元的方法,包括:
在第一导电类型的半导体衬底的表面中形成一对平行的沟槽,从而在所述沟槽之间形成具有顶部表面和两个侧表面的鳍形上表面部分;
沿所述顶部表面和所述两个侧表面形成绝缘材料;
在所述鳍形上表面部分中形成与所述第一导电类型不同的第二导电类型的间隔开的第一区和第二区,沟道区在所述第一区和所述第二区之间延伸;
其中所述沟道区具有包括所述顶部表面的第一部分和所述两个侧表面的第一部分的第一部分,并且具有包括所述顶部表面的第二部分和所述两个侧表面的第二部分的第二部分,
形成导电浮栅,所述导电浮栅包括:
第一部分,所述第一部分沿所述顶部表面的所述第一部分延伸并且与其绝缘;
第二部分,所述第二部分沿所述两个侧表面中的一个的所述第一部分延伸并与其绝缘,和
第三部分,所述第三部分沿所述两个侧表面中的另一个的所述第一部分延伸并与其绝缘;
形成导电控制栅,所述导电控制栅包括:
第一部分,所述第一部分沿所述顶部表面的所述第二部分延伸并与其绝缘,
第二部分,所述第二部分沿所述两个侧表面中的一个的所述第二部分延伸并与其绝缘,
第三部分,所述第三部分沿所述两个侧表面中的另一个的所述第二部分延伸并与其绝缘,
第四部分,所述第四部分沿所述浮栅第一部分中的至少一些向上并在其上方延伸并与其绝缘,
第五部分,所述第五部分延伸出并在所述浮栅第二部分的至少一些上方延伸并与其绝缘,和
第六部分,所述第六部分延伸出并在所述浮栅第三部分的至少一些上方延伸并与其绝缘,
所述方法还包括:
氧化所述浮栅的顶部表面以形成氧化多晶硅,使得所述浮栅的所述顶部表面变得倾斜并且终止于面向并与所述控制栅绝缘的锋利边缘。
10.根据权利要求9所述的方法,其中所述一对沟槽的所述形成包括:
在所述衬底的所述表面上方形成材料块;
蚀刻所述衬底与所述材料块相邻的部分,使所述鳍形上表面部分在所述材料块下方。
11.根据权利要求10所述的方法,其中所述材料块的所述形成包括:
在所述衬底的所述表面上形成材料层;
在所述材料层上形成第二材料块;
在所述材料层上并沿所述第二材料块的侧表面形成材料的间隔物;
移除所述第二材料块;
蚀刻所述材料层与所述材料间隔物相邻的部分,使所述材料块在所述材料间隔物下方。
12.根据权利要求10所述的方法,其中所述材料块的所述形成包括:
在所述衬底的所述表面上形成材料层;
在所述材料层上形成光致抗蚀剂;
执行光刻曝光和蚀刻以选择性地移除所述光致抗蚀剂的部分,使光致抗蚀剂块在所述材料层上;
蚀刻所述材料层与所述光致抗蚀剂块相邻的部分,使所述材料块在所述光致抗蚀剂块下方。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201562134489P | 2015-03-17 | 2015-03-17 | |
US62/134489 | 2015-03-17 | ||
US15/050309 | 2016-02-22 | ||
US15/050,309 US9634018B2 (en) | 2015-03-17 | 2016-02-22 | Split gate non-volatile memory cell with 3D finFET structure, and method of making same |
PCT/US2016/019860 WO2016148873A1 (en) | 2015-03-17 | 2016-02-26 | Split gate non-volatile memory cell with 3d finfet structure, and method of making same |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107408499A CN107408499A (zh) | 2017-11-28 |
CN107408499B true CN107408499B (zh) | 2020-09-18 |
Family
ID=55485377
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201680015252.9A Active CN107408499B (zh) | 2015-03-17 | 2016-02-26 | 带有3d鳍式场效应晶体管结构的分裂栅非易失性存储器单元及其制作方法 |
Country Status (7)
Country | Link |
---|---|
US (2) | US9634018B2 (zh) |
EP (1) | EP3271936A1 (zh) |
JP (1) | JP6671386B2 (zh) |
KR (1) | KR102002240B1 (zh) |
CN (1) | CN107408499B (zh) |
TW (1) | TWI594402B (zh) |
WO (1) | WO2016148873A1 (zh) |
Families Citing this family (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9553090B2 (en) * | 2015-05-29 | 2017-01-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and formation method of semiconductor device structure |
US9972630B2 (en) | 2015-11-03 | 2018-05-15 | Silicon Storage Technology, Inc. | Split gate non-volatile flash memory cell having metal gates and method of making same |
CN105977299B (zh) * | 2016-06-17 | 2019-12-10 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
TWI765944B (zh) | 2016-12-14 | 2022-06-01 | 成真股份有限公司 | 標準大宗商品化現場可編程邏輯閘陣列(fpga)積體電路晶片組成之邏輯驅動器 |
US11625523B2 (en) | 2016-12-14 | 2023-04-11 | iCometrue Company Ltd. | Logic drive based on standard commodity FPGA IC chips |
US10447274B2 (en) | 2017-07-11 | 2019-10-15 | iCometrue Company Ltd. | Logic drive based on standard commodity FPGA IC chips using non-volatile memory cells |
US10957679B2 (en) | 2017-08-08 | 2021-03-23 | iCometrue Company Ltd. | Logic drive based on standardized commodity programmable logic semiconductor IC chips |
US10630296B2 (en) | 2017-09-12 | 2020-04-21 | iCometrue Company Ltd. | Logic drive with brain-like elasticity and integrality based on standard commodity FPGA IC chips using non-volatile memory cells |
US10587060B2 (en) | 2017-11-30 | 2020-03-10 | International Business Machines Corporation | Electrical contacts on the sidewall of a circuit board |
TWI760412B (zh) * | 2018-01-05 | 2022-04-11 | 聯華電子股份有限公司 | 記憶體元件及其製造方法 |
US10608642B2 (en) | 2018-02-01 | 2020-03-31 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile radom access memory cells |
US10424589B2 (en) * | 2018-02-13 | 2019-09-24 | Microchip Technology Incorporated | Floating gate spacer for controlling a source region formation in a memory cell |
US10623000B2 (en) | 2018-02-14 | 2020-04-14 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
US10312247B1 (en) * | 2018-03-22 | 2019-06-04 | Silicon Storage Technology, Inc. | Two transistor FinFET-based split gate non-volatile floating gate flash memory and method of fabrication |
US10468428B1 (en) | 2018-04-19 | 2019-11-05 | Silicon Storage Technology, Inc. | Split gate non-volatile memory cells and logic devices with FinFET structure, and method of making same |
US10608638B2 (en) | 2018-05-24 | 2020-03-31 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips |
US10727240B2 (en) | 2018-07-05 | 2020-07-28 | Silicon Store Technology, Inc. | Split gate non-volatile memory cells with three-dimensional FinFET structure |
US10892011B2 (en) | 2018-09-11 | 2021-01-12 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile random access memory cells |
US11309334B2 (en) | 2018-09-11 | 2022-04-19 | iCometrue Company Ltd. | Logic drive using standard commodity programmable logic IC chips comprising non-volatile random access memory cells |
US10937762B2 (en) | 2018-10-04 | 2021-03-02 | iCometrue Company Ltd. | Logic drive based on multichip package using interconnection bridge |
US11616046B2 (en) | 2018-11-02 | 2023-03-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
US11211334B2 (en) | 2018-11-18 | 2021-12-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
US10937794B2 (en) | 2018-12-03 | 2021-03-02 | Silicon Storage Technology, Inc. | Split gate non-volatile memory cells with FinFET structure and HKMG memory and logic gates, and method of making same |
US10797142B2 (en) | 2018-12-03 | 2020-10-06 | Silicon Storage Technology, Inc. | FinFET-based split gate non-volatile flash memory with extended source line FinFET, and method of fabrication |
US10985154B2 (en) | 2019-07-02 | 2021-04-20 | iCometrue Company Ltd. | Logic drive based on multichip package comprising standard commodity FPGA IC chip with cryptography circuits |
US11227838B2 (en) | 2019-07-02 | 2022-01-18 | iCometrue Company Ltd. | Logic drive based on multichip package comprising standard commodity FPGA IC chip with cooperating or supporting circuits |
US11887930B2 (en) | 2019-08-05 | 2024-01-30 | iCometrue Company Ltd. | Vertical interconnect elevator based on through silicon vias |
US11637056B2 (en) | 2019-09-20 | 2023-04-25 | iCometrue Company Ltd. | 3D chip package based on through-silicon-via interconnection elevator |
US20210193671A1 (en) | 2019-12-20 | 2021-06-24 | Silicon Storage Technology, Inc. | Method Of Forming A Device With Split Gate Non-volatile Memory Cells, HV Devices Having Planar Channel Regions And FINFET Logic Devices |
US11600526B2 (en) | 2020-01-22 | 2023-03-07 | iCometrue Company Ltd. | Chip package based on through-silicon-via connector and silicon interconnection bridge |
US11114451B1 (en) | 2020-02-27 | 2021-09-07 | Silicon Storage Technology, Inc. | Method of forming a device with FinFET split gate non-volatile memory cells and FinFET logic devices |
US11362100B2 (en) | 2020-03-24 | 2022-06-14 | Silicon Storage Technology, Inc. | FinFET split gate non-volatile memory cells with enhanced floating gate to floating gate capacitive coupling |
US11488970B2 (en) * | 2020-07-09 | 2022-11-01 | Silicon Storage Technology, Inc. | Method of forming split gate memory cells with thinner tunnel oxide |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001274362A (ja) * | 2000-03-27 | 2001-10-05 | Seiko Epson Corp | 不揮発性メモリトランジスタを有する半導体装置およびその製造方法 |
CN1630094A (zh) * | 2003-08-13 | 2005-06-22 | 台湾积体电路制造股份有限公司 | 多重栅极晶体管与其形成方法及形成一半导体组件的方法 |
US20050269622A1 (en) * | 2004-06-07 | 2005-12-08 | Pavel Klinger | Semiconductor memory array of floating gate memory cells with program/erase and select gates, and methods of making and operating same |
US20070054448A1 (en) * | 2005-09-08 | 2007-03-08 | Samsung Electronics Co., Ltd. | Nonvolatile memory device having multi-bit storage and method of manufacturing the same |
CN100470809C (zh) * | 2003-08-07 | 2009-03-18 | 三星电子株式会社 | 双浮栅结构的非易失性半导体存储器器件及其制造方法 |
US20090081835A1 (en) * | 2004-10-08 | 2009-03-26 | Seong-Gyun Kim | Non-Volatile Memory Devices and Methods of Forming the Same |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5029130A (en) | 1990-01-22 | 1991-07-02 | Silicon Storage Technology, Inc. | Single transistor non-valatile electrically alterable semiconductor memory device |
JPH06163921A (ja) * | 1992-11-19 | 1994-06-10 | Nippondenso Co Ltd | 不揮発性半導体記憶装置 |
US6936887B2 (en) * | 2001-05-18 | 2005-08-30 | Sandisk Corporation | Non-volatile memory cells utilizing substrate trenches |
US6657252B2 (en) | 2002-03-19 | 2003-12-02 | International Business Machines Corporation | FinFET CMOS with NVRAM capability |
KR100511032B1 (ko) * | 2003-02-28 | 2005-08-30 | 삼성전자주식회사 | 플로팅 게이트의 형성 방법 및 이를 이용한 불휘발성메모리 장치의 제조 방법 |
US6888199B2 (en) | 2003-10-07 | 2005-05-03 | International Business Machines Corporation | High-density split-gate FinFET |
KR100621628B1 (ko) * | 2004-05-31 | 2006-09-19 | 삼성전자주식회사 | 비휘발성 기억 셀 및 그 형성 방법 |
US7423310B2 (en) | 2004-09-29 | 2008-09-09 | Infineon Technologies Ag | Charge-trapping memory cell and charge-trapping memory device |
US7242051B2 (en) * | 2005-05-20 | 2007-07-10 | Silicon Storage Technology, Inc. | Split gate NAND flash memory structure and array, method of programming, erasing and reading thereof, and method of manufacturing |
KR101100428B1 (ko) | 2005-09-23 | 2011-12-30 | 삼성전자주식회사 | SRO(Silicon Rich Oxide) 및 이를적용한 반도체 소자의 제조방법 |
CN101711426A (zh) | 2007-03-14 | 2010-05-19 | Nxp股份有限公司 | 具有两个独立栅极的鳍片场效应管以及制造它的方法 |
JP5190985B2 (ja) * | 2008-02-08 | 2013-04-24 | ルネサスエレクトロニクス株式会社 | 不揮発性半導体記憶装置及びその製造方法 |
KR20100086556A (ko) * | 2009-01-23 | 2010-08-02 | 한양대학교 산학협력단 | 멀티비트 핀 펫 플래시 메모리, 이의 제조방법 및 이를 이용한 낸드 타입의 플래시 메모리 |
JP2010182751A (ja) | 2009-02-03 | 2010-08-19 | Renesas Electronics Corp | 不揮発性半導体記憶装置及びその製造方法 |
US9059302B2 (en) * | 2009-04-06 | 2015-06-16 | Infineon Technologies Ag | Floating gate memory device with at least partially surrounding control gate |
US8461640B2 (en) | 2009-09-08 | 2013-06-11 | Silicon Storage Technology, Inc. | FIN-FET non-volatile memory cell, and an array and method of manufacturing |
US9293359B2 (en) | 2013-03-14 | 2016-03-22 | Silicon Storage Technology, Inc. | Non-volatile memory cells with enhanced channel region effective width, and method of making same |
-
2016
- 2016-02-22 US US15/050,309 patent/US9634018B2/en active Active
- 2016-02-26 CN CN201680015252.9A patent/CN107408499B/zh active Active
- 2016-02-26 WO PCT/US2016/019860 patent/WO2016148873A1/en active Application Filing
- 2016-02-26 JP JP2017546140A patent/JP6671386B2/ja active Active
- 2016-02-26 EP EP16708579.4A patent/EP3271936A1/en active Pending
- 2016-02-26 KR KR1020177029763A patent/KR102002240B1/ko active IP Right Grant
- 2016-03-08 TW TW105107025A patent/TWI594402B/zh active
-
2017
- 2017-03-08 US US15/453,829 patent/US9887206B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001274362A (ja) * | 2000-03-27 | 2001-10-05 | Seiko Epson Corp | 不揮発性メモリトランジスタを有する半導体装置およびその製造方法 |
CN100470809C (zh) * | 2003-08-07 | 2009-03-18 | 三星电子株式会社 | 双浮栅结构的非易失性半导体存储器器件及其制造方法 |
CN1630094A (zh) * | 2003-08-13 | 2005-06-22 | 台湾积体电路制造股份有限公司 | 多重栅极晶体管与其形成方法及形成一半导体组件的方法 |
US20050269622A1 (en) * | 2004-06-07 | 2005-12-08 | Pavel Klinger | Semiconductor memory array of floating gate memory cells with program/erase and select gates, and methods of making and operating same |
US20090081835A1 (en) * | 2004-10-08 | 2009-03-26 | Seong-Gyun Kim | Non-Volatile Memory Devices and Methods of Forming the Same |
US20070054448A1 (en) * | 2005-09-08 | 2007-03-08 | Samsung Electronics Co., Ltd. | Nonvolatile memory device having multi-bit storage and method of manufacturing the same |
Also Published As
Publication number | Publication date |
---|---|
JP2018507563A (ja) | 2018-03-15 |
JP6671386B2 (ja) | 2020-03-25 |
US20160276357A1 (en) | 2016-09-22 |
TWI594402B (zh) | 2017-08-01 |
EP3271936A1 (en) | 2018-01-24 |
KR102002240B1 (ko) | 2019-07-19 |
KR20170128538A (ko) | 2017-11-22 |
US20170179141A1 (en) | 2017-06-22 |
US9634018B2 (en) | 2017-04-25 |
WO2016148873A1 (en) | 2016-09-22 |
TW201709485A (zh) | 2017-03-01 |
CN107408499A (zh) | 2017-11-28 |
US9887206B2 (en) | 2018-02-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107408499B (zh) | 带有3d鳍式场效应晶体管结构的分裂栅非易失性存储器单元及其制作方法 | |
TWI264115B (en) | Self-aligned split-gate NAND flash memory and fabrication process | |
US8461640B2 (en) | FIN-FET non-volatile memory cell, and an array and method of manufacturing | |
TWI714011B (zh) | 具有鰭狀場效電晶體(finfet)結構之分離閘型非揮發性記憶體單元及邏輯裝置、及其製造方法 | |
TWI600144B (zh) | 使用增強橫向控制閘至浮閘耦合之改良尺度之分離閘快閃記憶體單元 | |
CN107342288B (zh) | 分裂栅型双位非易失性存储器单元 | |
US10038102B2 (en) | Semiconductor device and method for manufacturing same | |
CN113169175A (zh) | 具有鳍式场效应晶体管结构和hkmg存储器和逻辑栅的分裂栅非易失性存储器单元及其制备方法 | |
TWI709247B (zh) | 具有三維鰭狀場效電晶體(finfet)結構之分離閘非揮發性記憶體單元及其製造方法 | |
US11594453B2 (en) | Method of forming a device with split gate non-volatile memory cells, HV devices having planar channel regions and FINFET logic devices | |
KR102380362B1 (ko) | 확장형 소스 라인 핀펫을 갖는 핀펫 기반 분리형 게이트 비휘발성 플래시 메모리, 및 제조 방법 | |
CN114335185A (zh) | 具有设置在字线栅上方的擦除栅的分裂栅双位非易失性存储器单元及其制备方法 | |
JP7364801B2 (ja) | FinFETスプリットゲート不揮発性メモリセル及びFinFET論理デバイスを備えるデバイスを形成する方法 | |
TWI470741B (zh) | Nonvolatile memory with intermittent isolation structure and SONOS memory cell and its operation method, production method | |
KR20240130790A (ko) | 기판 상에 평면 분리형 게이트 비휘발성 메모리 셀, 평면 HV 소자 및 FinFET 논리 소자를 갖는 소자를 형성하는 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |