CN106784001A - 一种场效应晶体管及其制作方法 - Google Patents
一种场效应晶体管及其制作方法 Download PDFInfo
- Publication number
- CN106784001A CN106784001A CN201611022835.2A CN201611022835A CN106784001A CN 106784001 A CN106784001 A CN 106784001A CN 201611022835 A CN201611022835 A CN 201611022835A CN 106784001 A CN106784001 A CN 106784001A
- Authority
- CN
- China
- Prior art keywords
- material layer
- semiconductor material
- layer
- grid
- supporting construction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000002360 preparation method Methods 0.000 title claims abstract description 24
- 238000002353 field-effect transistor method Methods 0.000 title abstract description 6
- 239000000463 material Substances 0.000 claims abstract description 130
- 239000004065 semiconductor Substances 0.000 claims abstract description 125
- 230000005669 field effect Effects 0.000 claims abstract description 66
- 238000002955 isolation Methods 0.000 claims abstract description 55
- 238000010276 construction Methods 0.000 claims abstract description 46
- 238000000926 separation method Methods 0.000 claims abstract description 25
- 239000000758 substrate Substances 0.000 claims abstract description 23
- 238000000034 method Methods 0.000 claims abstract description 20
- 239000003989 dielectric material Substances 0.000 claims description 22
- 238000005530 etching Methods 0.000 claims description 20
- 238000011049 filling Methods 0.000 claims description 16
- 230000000694 effects Effects 0.000 claims description 10
- 230000004888 barrier function Effects 0.000 claims description 9
- 238000009413 insulation Methods 0.000 claims description 5
- 230000003247 decreasing effect Effects 0.000 claims description 3
- 238000000151 deposition Methods 0.000 claims description 3
- 230000000737 periodic effect Effects 0.000 claims description 3
- 230000002093 peripheral effect Effects 0.000 claims description 3
- 239000010409 thin film Substances 0.000 claims description 2
- 230000003071 parasitic effect Effects 0.000 abstract description 15
- 238000010586 diagram Methods 0.000 description 18
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 239000000377 silicon dioxide Substances 0.000 description 4
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 3
- 238000000231 atomic layer deposition Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 239000012212 insulator Substances 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 239000002210 silicon-based material Substances 0.000 description 3
- 230000005641 tunneling Effects 0.000 description 3
- 229910003978 SiClx Inorganic materials 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000026267 regulation of growth Effects 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 230000032258 transport Effects 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- AUEPDNOBDJYBBK-UHFFFAOYSA-N [Si].[C-]#[O+] Chemical compound [Si].[C-]#[O+] AUEPDNOBDJYBBK-UHFFFAOYSA-N 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(IV) oxide Inorganic materials O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 238000011068 loading method Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 239000002070 nanowire Substances 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66545—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B82—NANOTECHNOLOGY
- B82Y—SPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
- B82Y10/00—Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
- H01L29/0653—Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0657—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
- H01L29/0665—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
- H01L29/0669—Nanowires or nanotubes
- H01L29/0673—Nanowires or nanotubes oriented parallel to a substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42384—Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
- H01L29/42392—Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66446—Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
- H01L29/66469—Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with one- or zero-dimensional channel, e.g. quantum wire field-effect transistors, in-plane gate transistors [IPG], single electron transistors [SET], Coulomb blockade transistors, striped channel transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/7613—Single electron transistors; Coulomb blockade devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/775—Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78684—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78696—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/20—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Nanotechnology (AREA)
- Manufacturing & Machinery (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Materials Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明的实施例提供一种场效应晶体管及其制作方法,涉及半导体技术领域,可减小场效应晶体管的寄生参数,从而提高场效应晶体管的可靠性。该方法包括:在半导体衬底上形成具有超晶格特征的支撑结构,该支撑结构包括交替设置的第一半导体材料层和第二半导体材料层,支撑结构的两侧设置有隔离层;沿着隔离层与支撑结构的交界形成覆盖支撑结构的假栅结构,假栅结构在栅长方向的长度小于第一半导体材料层在栅长方向的长度;沿栅长方向,去除第一半导体材料层中除牺牲层以外的区域,形成绝缘凹槽,绝缘凹槽中所填充的介质的介电常数小于第一半导体材料层的介电常数;沿栅长方向,在预设的源漏区域形成源极和漏极,源极和漏极通过绝缘凹槽与牺牲层隔离。
Description
技术领域
本发明实施例涉及半导体技术领域,尤其涉及一种场效应晶体管及其制作方法。
背景技术
目前,在制作场效应晶体管(Field-Effect Transistor,FET)时,以MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor,金属-氧化物半导体场效应晶体管)为例,如图1所示,沟道100内一般依次堆叠有第一半导体材料层11和第二半导体材料层12,以及位于第二半导体材料层12上的假栅结构13,在沟道100两侧的源漏区域通过掺杂工艺形成源极14和漏极15之后,可通过刻蚀工艺去除第二半导体材料层12以及假栅结构13,进而,如图2所示,可通过RMG(Replacement Metal Gate,替代栅)工艺,在第一半导体材料层11和假栅结构13的位置填充栅极材料,例如,高介电常数(High-K)材料,形成真正的栅极21。
在上述制作方法中,通过掺杂工艺形成源极14和漏极15时,如图1所示,源极14(或漏极15)与沟道100内的第一半导体材料层11和第二半导体材料层12直接接触,使得一部分杂质原子扩散至第二半导体材料层12和第一半导体材料层11中形成扩展(Extension)区域22,导致后续形成的MOSFET的寄生电容等寄生参数增大,MOSFET的GIDL(gated-inducedrain leakage,栅诱导漏极泄漏电流)也会增加,严重影响了MOSFET的性能和可靠性。
发明内容
本发明的实施例提供一种场效应晶体管及其制作方法,可减小场效应晶体管的寄生参数,从而提高场效应晶体管的性能和可靠性。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,本发明的实施例提供一种场效应晶体管的制作方法,包括:在半导体衬底上形成具有超晶格特征的鳍状的支撑结构,该支撑结构包括交替设置的第一半导体材料层和第二半导体材料层,该支撑结构的两侧设置有隔离层;沿着隔离层与支撑结构的交界形成覆盖该支撑结构的假栅结构,该假栅结构在栅长方向(栅长方向用于指示所述场效应晶体管中载流子的输运方向)的长度小于该第一半导体材料层在该栅长方向的长度;沿栅长方向,去除第一半导体材料层中除牺牲层以外的区域,形成绝缘凹槽,该牺牲层为:第一半导体材料层中该假栅结构沿目标方向(即垂直于该半导体衬底底面的方向)的投影区域,该绝缘凹槽中填充的介质的介电常数小于该第一半导体材料层的介电常数;沿该栅长方向,在预设的源漏区域形成源极和漏极,该源极和漏极通过该绝缘凹槽与该牺牲层隔离。这样,后续去除该牺牲层后,在牺牲层的位置填充的栅极材料(即介电常数较大的材料)也能够通过绝缘凹槽与源极和漏极隔离,从而减小因源极和漏极直接与栅极材料接触形成的寄生电容等寄生参数,提高场效应晶体管的性能和可靠性。
在一种可能的设计方式中,沿该栅长方向,沿栅长方向,去除第一半导体材料层中除牺牲层以外的区域,形成绝缘凹槽,包括:沿栅长方向,对第一半导体材料层进行选择性氧化工艺,使得第一半导体材料层中除牺牲层以外的区域被氧化,形成绝缘凹槽,此时,绝缘凹槽中填充的介质为第一半导体材料层的氧化物,其介电常数一般比较低,因此,该绝缘凹槽可以隔离后续形成的源极(或漏极)与填充牺牲层的High-K(高介电常数)介质材料,避免源极(或漏极)直接与High-K介质材料接触后产生寄生电容。
在一种可能的设计方式中,沿该栅长方向,沿栅长方向,去除第一半导体材料层中除牺牲层以外的区域,形成绝缘凹槽,包括:沿栅长方向,对第一半导体材料层进行选择性刻蚀工艺,使得第一半导体材料层中除牺牲层以外的区域被去除,形成绝缘凹槽。此时,绝缘凹槽内填充的介质为介电常数较低的空气,因此,该绝缘凹槽可以隔离后续形成的源极(或漏极)与填充牺牲层的High-K介质材料,避免源极(或漏极)直接与High-K介质材料接触后产生寄生电容。
在一种可能的设计方式中,在形成上述绝缘凹槽之后,还包括:在该绝缘凹槽内填充介电常数小于3.9的介质材料。此时,绝缘凹槽内被介电常数小于3.9的介质材料,即Low-K介质材料填充,因此,该绝缘凹槽可以隔离后续形成的源极(或漏极)与填充牺牲层的High-K介质材料,避免源极(或漏极)直接与High-K介质材料接触后产生寄生电容。
在一种可能的设计方式中,在该绝缘凹槽内填充介电常数小于3.9的介质材料之前,还包括:沿该栅长方向,通过ALD工艺在该绝缘凹槽的表层上形成刻蚀停止层。这样,后续在去除牺牲层时,刻蚀停止层可以阻挡刻蚀液刻蚀到除牺牲层以外的区域。
在一种可能的设计方式中,在沿该栅长方向,在预设的源漏区域形成源极和漏极之后,还包括:去除该假栅结构和该牺牲层;沿栅结构截面方向,调整该第二半导体材料层的厚度,该栅结构截面方向与该栅长方向垂直。由于场效应晶体管的沟道效应与第二半导体材料层的厚度是相关的,因此,通过调整第二半导体材料层的厚度,可以改善场效应晶体管的沟道效应,实现沟道效应的灵活调节。
在一种可能的设计方式中,调整该第二半导体材料层的厚度,包括:通过刻蚀工艺,将该第二半导体材料层的厚度从8nm减小至4nm。
在一种可能的设计方式中,在沿栅结构截面方向,调整该第二半导体材料层的厚度之后,还包括:通过RMG工艺,在已去除的该假栅结构和该牺牲层的位置形成栅极。
在一种可能的设计方式中,在半导体衬底上形成具有超晶格特征的支撑结构,包括:在半导体衬底上依次生长第一半导体材料层和第二半导体材料层的周期性超晶格结构,该第一半导体材料层和该第二半导体材料层的厚度均小于50nm;对该超晶格结构进行刻蚀,形成鳍状的支撑结构。
在一种可能的设计方式中,沿着隔离层与支撑结构的交界形成覆盖支撑结构的假栅结构,包括:在裸露出的支撑结构上形成氧化层;在氧化层上形成覆盖该支撑结构的假栅结构。
在一种可能的设计方式中,该假栅结构在栅结构截面方向的长度小于该隔离层的长度,其中,在该隔离层上形成包裹该支撑结构的假栅结构之后,还包括:在该假栅结构的外围沉积绝缘层,该绝缘层的侧壁与该隔离层的侧壁齐平。
第二方面,本发明的实施例提供一种场效应晶体管,包括源极和漏极,该源极与漏极之间的沟道内设置有栅极,栅极通过绝缘凹槽与源极和漏极隔离,该绝缘凹槽内填充的介质的介电常数小于第一半导体材料层的介电常数,该第一半导体材料层为制作场效应晶体管时形成的一种超晶格材料薄膜。
本发明的这些方面或其他方面在以下实施例的描述中会更加简明易懂。
附图说明
图1为现有技术中场效应晶体管的制作原理示意图一;
图2为现有技术中场效应晶体管的制作原理示意图二;
图3为本发明实施例提供的一种场效应晶体管的结构示意图;
图4为本发明实施例提供的一种场效应晶体管的制作方法的流程示意图;
图5为本发明实施例提供的一种场效应晶体管的制作原理示意图一;
图6为本发明实施例提供的一种场效应晶体管的制作原理示意图二;
图7为本发明实施例提供的一种场效应晶体管的制作原理示意图三;
图8为本发明实施例提供的一种场效应晶体管的制作原理示意图四;
图9为本发明实施例提供的一种场效应晶体管的制作原理示意图五;
图10为本发明实施例提供的一种场效应晶体管的制作原理示意图六;
图11为本发明实施例提供的一种场效应晶体管的制作原理示意图七;
图12为本发明实施例提供的一种场效应晶体管的制作原理示意图八;
图13为本发明实施例提供的一种场效应晶体管的制作原理示意图九;
图14为本发明实施例提供的一种场效应晶体管的制作原理示意图十;
图15为本发明实施例提供的一种场效应晶体管的制作原理示意图十一;
图16为本发明实施例提供的一种场效应晶体管的制作原理示意图十二;
图17为本发明实施例提供的一种场效应晶体管的制作原理示意图十三。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
本发明的实施例提供一种场效应晶体管,该场效应晶体管可以为MOSFET,例如,堆叠环栅纳米线晶体管(Stacked Gate-All-Around Nanowire Transistor),鳍式场效应晶体管(Fin Field-Effect Transistor,FinFET)等,也可以为隧穿场效应晶体管(TFET,Tunneling Field Effect Transistor)等,本发明实施例对此不作限制。
另外,为方便阐述本发明的实施例提供一种场效应晶体管及其制作方法,首先对场效应晶体管的各个截面方向进行解释,如图3所示,为本发明的实施例提供的一种场效应晶体管的结构示意图,其中,半导体衬底31上设置有栅极32,栅极32的两侧为源漏区域,分别设置有鳍状的源极33和漏极34,那么,沿XX’方向用于指示场效应晶体管的栅长方向,即场效应晶体管中载流子的输运方向;沿YY’方向用于指示场效应晶体管的栅结构(Gatestructure)截面方向,栅长方向与栅结构截面方向互相垂直。
需要说明的是,图3中仅示出了场效应晶体管内一组栅极32,源极33和漏极34的结构,可以理解的是,场效应晶体管内还可以包括多组结构类似的栅极,源极和漏极,本发明实施例对此不作限制。
那么,基于图3所示的栅长方向和栅结构截面方向,本发明的实施例提供一种场效应晶体管的制作方法,如图4所示,包括:
401、在半导体衬底上形成具有超晶格特征的支撑结构,该支撑结构包括交替设置的第一半导体材料层和第二半导体材料层,支撑结构的两侧设置有隔离层。
其中,该半导体衬底可以为SOI(Silicon-On-Insulator,绝缘衬底上的硅)衬底、体硅衬底、ETSOI(Extremely Thin SOI,超薄SOI)衬底、SGOI(SiGe-On-Insulator,绝缘衬底上的锗硅)衬底或IIIV-OI(IIIV-On-Insulator,绝缘衬底上的IIIV族化合物)衬底等,本发明实施例对此不作限制。
具体的,如图5所示(图5中的(a)为沿栅长方向的截面示意图,图5中的(b)为沿栅结构截面方向的截面示意图),可以先在半导体衬底51上交替生长第一半导体材料层52和第二半导体材料层53的周期性超晶格(superlattice)结构,其中,超晶格结构是指两种不同组元以几个纳米到几十个纳米的薄层交替生长并保持严格周期性的多层膜。
示例性的,第一半导体材料层52和第二半导体材料层53的厚度均可小于50nm,当第一半导体材料层52为硅材料时,第二半导体材料层53可以为锗硅材料。
进而,可以对上述第一半导体材料层52和第二半导体材料层53组成的超晶格结构进行刻蚀,形成如图6所示的支撑结构61,示例性的,该支撑结构61可以呈鳍状设置在半导体衬底51上。其中,图6中的(a)为沿栅长方向的截面示意图,图6中的(b)为沿栅结构截面方向的截面示意图。
进一步地,如图7所示,可继续通过CMP(chemical mechanical flattening,化学机械平坦化)工艺和回刻(Recess)工艺在支撑结构61的两侧形成隔离层71。
可选的,隔离层71的厚度与刻蚀掉的半导体衬底51的厚度相同。
示例性的,隔离层71具体可以为氧化硅等氧化物制成的,本发明实施例对此不作限制。
402、沿着隔离层与支撑结构的交界形成覆盖支撑结构的假栅结构,该假栅结构在栅长方向的长度小于第一半导体材料层在栅长方向的长度。
如图8所示,在形成隔离层71后,可进一步在隔离层71上形成覆盖支撑结构61的假栅(Poly Gate)结构81,此时,支撑结构61被镶嵌在隔离层71与假栅结构81形成的间隙中。
其中,如图9中的(a)所示,该假栅结构81在栅长方向的长度小于第一半导体材料层52在栅长方向的长度。其中,图9中的(a)为沿栅长方向的截面示意图,图9中的(b)为沿栅结构截面方向的截面示意图。
示例性的,假栅结构81具体可以为多晶硅或者非晶硅材料制成的,本发明实施例对此不作限制。
具体的,可以先在裸露出的支撑结构61上形成氧化层(Dummy Oxide);再在氧化层上形成包裹支撑结构61的假栅结构81。
进一步地,如图10所示,还可以在假栅结构81的外围沉积绝缘层91,使绝缘层91的侧壁在栅结构截面方向上与隔离层71的侧壁对齐,其中,图10中的(a)为沿栅长方向的截面示意图,图10中的(b)为沿栅结构截面方向的截面示意图。
另外,在形成假栅结构81时,尽可能的保证刻蚀的各向异性,并调节使多晶硅:氧化硅的刻蚀选择比例尽可能的高,从而形成形貌较为陡直的假栅结构81,形貌较为陡直的假栅结构81有利于后续形成绝缘层91时,能够较好地使得假栅结构81与绝缘层91贴合,从而保证假栅结构81被有效的隔离。
403、沿栅长方向,去除第一半导体材料层中除牺牲层以外的区域,形成绝缘凹槽。
上述牺牲层为第一半导体材料层52中,假栅结构81沿目标方向(该目标方向为垂直于半导体衬底51底面的方向,即假栅结构81在第一半导体材料层52的正投影方向)的投影区域。
其中,绝缘凹槽中填充的介质的介电常数小于上述第一半导体材料层的介电常数。
在一种可能的设计方式中,在栅长方向上,可以先沿绝缘层91的侧壁对第一半导体材料层52和第二半导体材料层53进行刻蚀,使第一半导体材料层52和第二半导体材料层53的侧壁与绝缘层91对齐(如图11中的(a)所示)。其中,图11中的(a)为沿栅长方向的截面示意图,图11中的(b)为沿栅结构截面方向的截面示意图。
进而,对图11中的(a)中所示的第一半导体材料层52进行选择性氧化(selectively oxidization)工艺,使得第一半导体材料层52中,假栅结构81在第一半导体材料层52的投影区域以外的区域被氧化,被氧化的这部分空间形成了如图12中的(a)所示的绝缘凹槽101,而假栅结构81在第一半导体材料层52的投影区域没有被氧化,形成如图12中的(a)所示的牺牲层102。此时,绝缘凹槽101内被第一半导体材料层52的氧化物(例如,氧化硅)填充,而第一半导体材料层52的氧化物的介电常数一般比较低,因此,该绝缘凹槽101可以隔离后续形成的源极(或漏极)与填充牺牲层102的栅极材料,例如,High-K(高介电常数)介质材料,避免后续形成的源极(或漏极)直接与栅极材料形成的栅极接触后产生寄生电容。其中,图12中的(a)为沿栅长方向的截面示意图,图12中的(b)为沿栅结构截面方向的截面示意图。
示例性的,当第一半导体材料层52为硅时,进行上述选择性氧化工艺后,在绝缘凹槽101内形成氧化硅,氧化硅的介电常数约为3.9,而硅的介电常数约为11.5,远小于氧化硅的介电常数。
在另一种可能的设计方式中,沿栅长方向,可以对图11中的(a)中所示的第一半导体材料层52进行选择性刻蚀(selectively removal)工艺,使得第一半导体材料层52中,假栅结构81在第一半导体材料层52的投影区域以外的区域被去除,形成如图13中的(a)所示的绝缘凹槽101,而假栅结构81在第一半导体材料层52的投影区域被保留,形成如图13中的(a)所示的牺牲层102。此时,填充绝缘凹槽101的为空气。空气作为一种介电常数较低的介质(空气的介电常数约为1),可以隔离后续形成的源极(或漏极)与填充牺牲层102的栅极材料,从而避免后续形成的源极(或漏极)直接与栅极材料形成的栅极接触后产生寄生电容。其中,图13中的(a)为沿栅长方向的截面示意图,图13中的(b)为沿栅结构截面方向的截面示意图。
另外,在形成图13中的(a)所示的绝缘凹槽101之后,如图14(图14中的(a)为沿栅长方向的截面示意图,图14中的(b)为沿栅结构截面方向的截面示意图)所示,沿栅长方向,可以通过ALD(Atomic Layer Deposition,原子层沉积)工艺在绝缘凹槽101的表层上形成刻蚀停止层111。这样,后续在去除牺牲层102时,刻蚀停止层111可以阻挡刻蚀液刻蚀到除牺牲层102以外的区域。
进一步地,仍如图14中的(a)所示,可在绝缘凹槽101内填充介电常数小于3.9的介质材料,例如,Low-K(低介电常数)介质材料121。使绝缘凹槽101内具有更低的K(介电常数)值,从而避免后续形成的源极(和漏极)与填充牺牲层102的栅极材料形成的栅极直接接触产生寄生电容。
通常,可以将介电常数在小于2.5以内的介质材料作为Low-K介质材料,例如,SiCOH(掺氢的氧化硅碳)等。
类似的,可以将介电常数在大于4的介质材料作为High-K介质材料,例如,HfO2(二氧化铪)等。
其中,本发明实施例中所述的介电常数(ε),是指相对介电常数(εr)与真空中绝对介电常数(ε0)乘积,即ε=εr*ε0,ε0=8.85*10-12F/m。
示例性的,上述第一半导体材料层52或第二半导体材料层53的介电常数约为10-12。
404、沿栅长方向,在预设的源漏区域形成源极和漏极,源极和漏极通过绝缘凹槽与牺牲层隔离。
以图14所示的绝缘凹槽101内填充Low-K介质材料121为例,在步骤404中,可利用选择性外延技术,在预设的源漏区域外延生长硅或锗硅等材料,进而,通过掺杂工艺使源漏区域具有一定的掺杂浓度,形成如图15(图15中的(a)为沿栅长方向的截面示意图,图15中的(b)为沿栅结构截面方向的截面示意图)所示源极131和漏极132。
此时,源极131和漏极132通过绝缘凹槽101与牺牲层102隔离。后续,当去除牺牲层102后,可以向牺牲层102的位置填充High-K介质材料以形成栅极,那么,源极131和漏极132仍然可通过绝缘凹槽101与栅极隔离,从而降低源极131和漏极132直接与栅极接触产生的寄生电容。
另外,仍如图15中的(a)所示,在形成源极131和漏极132时,杂质原子会扩散到第二半导体材料层53,形成扩展区域133,而扩展区域的大小与场效应晶体管的寄生电阻有关,当扩展区域越大时,寄生电阻的值越小,当扩展区域越小时,寄生电阻的值越大。
因此,为了减小寄生电阻,可以将第二半导体材料层53的厚度设置的尽可能的大,从而形成较大的扩展区域。但是,当第二半导体材料层53的厚度越大时,会降低场效应晶体管对短沟道效应(Short-channel effects)的抑制能力,例如,使得场效应晶体管的漏电流增大,对此,可通过下述步骤406解决上述问题。
405、去除假栅结构和牺牲层。
如图16所示(图16中的(a)为沿栅长方向的截面示意图,图16中的(b)为沿栅结构截面方向的截面示意图),可通过刻蚀工艺去除上述假栅结构81和牺牲层102。
406、沿栅结构截面方向,调整第二半导体材料层的厚度。
在步骤406中,如图16中的(b)所示,可调整沟道区域内第二半导体材料层53的厚度,例如,调整前第二半导体材料层53的厚度T1=8nm,可通过刻蚀等工艺,将第二半导体材料层53的厚度减小至T2,T2=4nm,这样,由于场效应晶体管的沟道效应与第二半导体材料层53的厚度是相关的,因此,通过调整第二半导体材料层53的厚度,可以改善场效应晶体管的短沟道效应,从而在不增加寄生电阻的情况下,实现短沟道效应的灵活调节。
407、通过RMG工艺,在已去除的假栅结构和牺牲层的位置形成栅极。
后续,可沿用现有技术,通过RMG(Replacement Metal Gate,替代栅)工艺,在已去除的假栅结构81和牺牲层102的位置形成如图17所示的栅极151(该栅极151中至少包括两层结构,一层是High-K介质材料,另外一层是具有特定功函数的金属材料),最终形成场效应晶体管,其中,图17中的(a)为沿栅长方向的截面示意图,图17中的(b)为沿栅结构截面方向的截面示意图。
如图17所示,在形成的场效应晶体管中,栅极151中原本设置第一半导体材料层51的位置,可通过绝缘凹槽101内介电常数较低的材料与源极131(或漏极132)隔离,而栅极151中原本填充有假栅结构81的位置,可通过绝缘层91与源极131(或漏极132)隔离,也就是说,栅极151通过绝缘凹槽101和绝缘层91,几乎完全与源极131(或漏极132)隔离,从而降低了整个场效应晶体管的寄生电容,提高场效应晶体管的性能和可靠性。
另外,本发明实施例还提供一种场效应晶体管,该场效应晶体管可以为MOSFET或隧穿场效应晶体管等,本发明实施例对此不作限制。
其中,本发明实施例还提供的场效应晶体管的制作方法可参见上述实施例中步骤401-407的相关内容,故此处不再赘述。
示例性的,如图17中的(a)所示,在本发明实施例提供的场效应晶体管中,栅极151设置在源极131与漏极132之间形成的沟道内,栅极151并不是与源极131(或漏极132)直接接触,而是通过绝缘凹槽101与源极131(或漏极132)隔离,而绝缘凹槽101内填充有介电常数较低的材料,因此,可避免栅极151与源极131(或漏极132)直接接触产生的寄生电容,提高场效应晶体管的性能和可靠性。
至此,本发明的实施例提供一种场效应晶体管及其制作方法,在该制作方法中,先在半导体衬底上形成具有超晶格特征的支撑结构,该支撑结构包括交替设置的第一半导体材料层和第二半导体材料层,该支撑结构的两侧设置有隔离层;进而,在隔离层上形成覆盖该支撑结构的假栅结构,该假栅结构在栅长方向的长度小于上述第一半导体材料层在栅长方向的长度;那么,沿栅长方向,可去除第一半导体材料层中除牺牲层以外的区域,形成绝缘凹槽,而第一半导体材料层中除牺牲层之外的区域形成了绝缘凹槽,该牺牲层为假栅结构沿目标方向(即垂直于设置有支撑结构的隔离层表面的方向)在第一半导体材料层的投影区域,该绝缘凹槽中所填充的介质的介电常数小于第一半导体材料层的介电常数,因此,后续沿栅长方向在预设的源漏区域形成源极和漏极后,该源极和漏极可通过上述绝缘凹槽与填充牺牲层的栅极材料(例如,High-K介质材料)隔离,避免源极(或漏极)直接与栅极材料接触后产生寄生电容,从而降低了整个场效应晶体管的寄生电容,提高场效应晶体管的性能和可靠性。
本领域技术人员应该可以意识到,在上述一个或多个示例中,本发明所描述的功能可以用硬件、软件、固件或它们的任意组合来实现。当使用软件实现时,可以将这些功能存储在计算机可读介质中或者作为计算机可读介质上的一个或多个指令或代码进行传输。计算机可读介质包括计算机存储介质和通信介质,其中通信介质包括便于从一个地方向另一个地方传送计算机程序的任何介质。存储介质可以是通用或专用计算机能够存取的任何可用介质。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的技术方案的基础之上,所做的任何修改、等同替换、改进等,均应包括在本发明的保护范围之内。
Claims (12)
1.一种场效应晶体管的制作方法,其特征在于,包括:
在半导体衬底上形成具有超晶格特征的支撑结构,所述支撑结构包括交替设置的第一半导体材料层和第二半导体材料层,所述支撑结构的两侧设置有隔离层;
沿着所述隔离层与所述支撑结构的交界形成覆盖所述支撑结构的假栅结构,所述假栅结构在栅长方向的长度小于所述第一半导体材料层在所述栅长方向的长度,所述栅长方向用于指示所述场效应晶体管中载流子的输运方向;
沿所述栅长方向,去除所述第一半导体材料层中除牺牲层以外的区域,形成绝缘凹槽,所述牺牲层为所述第一半导体材料层中所述假栅结构沿目标方向的投影区域,所述绝缘凹槽中填充的介质的介电常数小于所述第一半导体材料层的介电常数,所述目标方向为垂直于所述半导体衬底底面的方向;
沿所述栅长方向,在预设的源漏区域形成源极和漏极,所述源极和漏极通过所述绝缘凹槽与所述牺牲层隔离。
2.根据权利要求1所述的制作方法,其特征在于,沿所述栅长方向,去除所述第一半导体材料层中除牺牲层以外的区域,形成绝缘凹槽,包括:
沿所述栅长方向,对所述第一半导体材料层进行选择性氧化工艺,使得所述第一半导体材料层中除所述牺牲层以外的区域被氧化,形成所述绝缘凹槽,其中,所述绝缘凹槽中填充的介质为所述第一半导体材料层的氧化物。
3.根据权利要求1所述的制作方法,其特征在于,沿所述栅长方向,去除所述第一半导体材料层中除牺牲层以外的区域,形成绝缘凹槽,包括:
沿所述栅长方向,对所述第一半导体材料层进行选择性刻蚀工艺,使得所述第一半导体材料层中除所述牺牲层以外的区域被去除,形成所述绝缘凹槽。
4.根据权利要求3所述的制作方法,其特征在于,在形成所述绝缘凹槽之后,还包括:
在所述绝缘凹槽内填充介电常数小于3.9的介质材料。
5.根据权利要求4所述的制作方法,其特征在于,在所述绝缘凹槽内填充介电常数小于3.9的介质材料之前,还包括:
沿所述栅长方向,通过原子层沉积ALD工艺在所述绝缘凹槽的表层上形成刻蚀停止层。
6.根据权利要求1-5中任一项所述的制作方法,其特征在于,在沿所述栅长方向,在预设的源漏区域形成源极和漏极之后,还包括:
去除所述假栅结构和所述牺牲层;
沿栅结构截面方向,调整所述第二半导体材料层的厚度,所述栅结构截面方向与所述栅长方向垂直。
7.根据权利要求6所述的制作方法,其特征在于,调整所述第二半导体材料层的厚度,包括:
通过刻蚀工艺,将所述第二半导体材料层的厚度从8nm减小至4nm。
8.根据权利要求6或7所述的制作方法,其特征在于,在沿栅结构截面方向,调整所述第二半导体材料层的厚度之后,还包括:
通过替代栅RMG工艺,在已去除的所述假栅结构和所述牺牲层的位置形成栅极。
9.根据权利要求1-8中任一项所述的制作方法,其特征在于,在半导体衬底上形成具有超晶格特征的支撑结构,包括:
在半导体衬底上交替生长第一半导体材料层和第二半导体材料层的周期性超晶格结构,所述第一半导体材料层和所述第二半导体材料层的厚度均小于50nm;
对所述超晶格结构进行刻蚀,形成鳍状的所述支撑结构。
10.根据权利要求1-9中任一项所述的制作方法,其特征在于,沿着所述隔离层与所述支撑结构的交界形成覆盖所述支撑结构的假栅结构,包括:
在裸露出的支撑结构上形成氧化层;
在所述氧化层上形成覆盖所述支撑结构的假栅结构。
11.根据权利要求1-10中任一项所述的制作方法,其特征在于,所述假栅结构在栅结构截面方向的长度小于所述隔离层的长度,
其中,在所述隔离层上形成包裹所述支撑结构的假栅结构之后,还包括:
在所述假栅结构的外围沉积绝缘层,所述绝缘层的侧壁与所述隔离层的侧壁齐平。
12.一种场效应晶体管,其特征在于,包括源极和漏极,所述源极与所述漏极之间的沟道内设置有栅极,所述栅极通过绝缘凹槽与所述源极和漏极隔离,所述绝缘凹槽内填充的介质的介电常数小于第一半导体材料层的介电常数,所述第一半导体材料层为制作所述场效应晶体管时形成的一种超晶格材料薄膜。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010121987.8A CN111370466A (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
CN201611022835.2A CN106784001B (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
CN202010100849.1A CN111370489A (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
EP17872453.0A EP3534407B1 (en) | 2016-11-21 | 2017-06-13 | Field effect transistor and manufacturing method therefor |
PCT/CN2017/088086 WO2018090607A1 (zh) | 2016-11-21 | 2017-06-13 | 一种场效应晶体管及其制作方法 |
US16/417,544 US11043575B2 (en) | 2016-11-21 | 2019-05-20 | Field-effect transistor and fabrication method of field-effect transistor |
US17/352,161 US11664440B2 (en) | 2016-11-21 | 2021-06-18 | Field-effect transistor and fabrication method of field-effect transistor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611022835.2A CN106784001B (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010100849.1A Division CN111370489A (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
CN202010121987.8A Division CN111370466A (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106784001A true CN106784001A (zh) | 2017-05-31 |
CN106784001B CN106784001B (zh) | 2020-02-21 |
Family
ID=58969939
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010121987.8A Pending CN111370466A (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
CN201611022835.2A Active CN106784001B (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
CN202010100849.1A Pending CN111370489A (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010121987.8A Pending CN111370466A (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010100849.1A Pending CN111370489A (zh) | 2016-11-21 | 2016-11-21 | 一种场效应晶体管及其制作方法 |
Country Status (4)
Country | Link |
---|---|
US (2) | US11043575B2 (zh) |
EP (1) | EP3534407B1 (zh) |
CN (3) | CN111370466A (zh) |
WO (1) | WO2018090607A1 (zh) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018090607A1 (zh) * | 2016-11-21 | 2018-05-24 | 华为技术有限公司 | 一种场效应晶体管及其制作方法 |
CN109904074A (zh) * | 2017-12-11 | 2019-06-18 | 中芯国际集成电路制造(北京)有限公司 | 全包围栅场效应晶体管及其制造方法 |
CN110828541A (zh) * | 2018-08-14 | 2020-02-21 | 中芯国际集成电路制造(北京)有限公司 | 半导体结构及其形成方法 |
CN111180513A (zh) * | 2018-11-12 | 2020-05-19 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN112349592A (zh) * | 2020-10-27 | 2021-02-09 | 中国科学院微电子研究所 | 避免寄生沟道效应的ns-fet及其制备方法 |
CN112397581A (zh) * | 2020-11-18 | 2021-02-23 | 光华临港工程应用技术研发(上海)有限公司 | 隧道场效应晶体管及其制作方法 |
CN113284806A (zh) * | 2021-05-18 | 2021-08-20 | 复旦大学 | 环栅器件及其源漏制备方法、器件制备方法、电子设备 |
WO2022000257A1 (zh) * | 2020-06-30 | 2022-01-06 | 华为技术有限公司 | 半导体器件及其制作方法、电子设备 |
WO2022032488A1 (zh) * | 2020-08-11 | 2022-02-17 | 华为技术有限公司 | 场效应晶体管及其制造方法 |
WO2022205169A1 (zh) * | 2021-03-31 | 2022-10-06 | 华为技术有限公司 | 一种场效应晶体管、其制作方法、开关电路及电路板 |
WO2023024683A1 (en) * | 2021-08-25 | 2023-03-02 | International Business Machines Corporation | Field effect transistors with bottom dielectric isolation |
WO2024114579A1 (zh) * | 2022-11-30 | 2024-06-06 | 中国科学院微电子研究所 | 环珊tfet器件的制备方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113690313A (zh) * | 2020-05-18 | 2021-11-23 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及半导体结构的形成方法 |
US11322505B2 (en) | 2020-06-30 | 2022-05-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Ferroelectric random access memory devices and methods |
US11289586B2 (en) * | 2020-08-11 | 2022-03-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Spacer structure for semiconductor device |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9362355B1 (en) * | 2015-11-13 | 2016-06-07 | International Business Machines Corporation | Nanosheet MOSFET with full-height air-gap spacer |
CN106024890A (zh) * | 2015-03-31 | 2016-10-12 | 国际商业机器公司 | 晶体管装置及其制造方法 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4796329B2 (ja) * | 2004-05-25 | 2011-10-19 | 三星電子株式会社 | マルチ−ブリッジチャンネル型mosトランジスタの製造方法 |
KR100625177B1 (ko) * | 2004-05-25 | 2006-09-20 | 삼성전자주식회사 | 멀티-브리지 채널형 모오스 트랜지스터의 제조 방법 |
US20080076216A1 (en) * | 2006-09-25 | 2008-03-27 | Sangwoo Pae | Method to fabricate high-k/metal gate transistors using a double capping layer process |
CN100530726C (zh) * | 2007-11-30 | 2009-08-19 | 华南师范大学 | Ⅲ-ⅴ族金属氧化物半导体发光场效应晶体管及其制备方法 |
FR2945891B1 (fr) * | 2009-05-19 | 2011-07-15 | Commissariat Energie Atomique | Structure semiconductrice et procede de realisation d'une structure semiconductrice. |
US8753942B2 (en) * | 2010-12-01 | 2014-06-17 | Intel Corporation | Silicon and silicon germanium nanowire structures |
CN107742640A (zh) * | 2011-12-22 | 2018-02-27 | 英特尔公司 | 具有颈状半导体主体的半导体器件以及形成不同宽度的半导体主体的方法 |
US9281378B2 (en) * | 2012-01-24 | 2016-03-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin recess last process for FinFET fabrication |
US8994002B2 (en) * | 2012-03-16 | 2015-03-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET having superlattice stressor |
US9484447B2 (en) | 2012-06-29 | 2016-11-01 | Intel Corporation | Integration methods to fabricate internal spacers for nanowire devices |
KR102002380B1 (ko) * | 2012-10-10 | 2019-07-23 | 삼성전자 주식회사 | 반도체 장치 및 그 제조 방법 |
KR102033579B1 (ko) * | 2013-01-25 | 2019-10-17 | 삼성전자주식회사 | 나노 와이어 채널 구조의 반도체 소자 및 그 제조 방법 |
SG11201505765SA (en) * | 2013-03-15 | 2015-08-28 | Intel Corp | Nanowire transistor with underlayer etch stops |
US9184269B2 (en) * | 2013-08-20 | 2015-11-10 | Taiwan Semiconductor Manufacturing Company Limited | Silicon and silicon germanium nanowire formation |
US9257545B2 (en) * | 2013-09-12 | 2016-02-09 | Globalfoundries Inc. | Stacked nanowire device with variable number of nanowire channels |
WO2015050546A1 (en) | 2013-10-03 | 2015-04-09 | Intel Corporation | Internal spacers for nanowire transistors and method of fabrication thereof |
US9431512B2 (en) * | 2014-06-18 | 2016-08-30 | Globalfoundries Inc. | Methods of forming nanowire devices with spacers and the resulting devices |
US9673277B2 (en) * | 2014-10-20 | 2017-06-06 | Applied Materials, Inc. | Methods and apparatus for forming horizontal gate all around device structures |
US9711414B2 (en) * | 2014-10-21 | 2017-07-18 | Samsung Electronics Co., Ltd. | Strained stacked nanosheet FETS and/or quantum well stacked nanosheet |
US9748404B1 (en) * | 2016-02-29 | 2017-08-29 | International Business Machines Corporation | Method for fabricating a semiconductor device including gate-to-bulk substrate isolation |
CN111370466A (zh) * | 2016-11-21 | 2020-07-03 | 华为技术有限公司 | 一种场效应晶体管及其制作方法 |
US9997519B1 (en) * | 2017-05-03 | 2018-06-12 | International Business Machines Corporation | Dual channel structures with multiple threshold voltages |
US10074575B1 (en) * | 2017-06-21 | 2018-09-11 | International Business Machines Corporation | Integrating and isolating nFET and pFET nanosheet transistors on a substrate |
US10957601B2 (en) * | 2018-10-11 | 2021-03-23 | International Business Machines Corporation | Self-aligned fin recesses in nanosheet field effect transistors |
US10734286B1 (en) * | 2019-02-07 | 2020-08-04 | International Business Machines Corporation | Multiple dielectrics for gate-all-around transistors |
US10700064B1 (en) * | 2019-02-15 | 2020-06-30 | International Business Machines Corporation | Multi-threshold voltage gate-all-around field-effect transistor devices with common gates |
US10998234B2 (en) * | 2019-05-14 | 2021-05-04 | International Business Machines Corporation | Nanosheet bottom isolation and source or drain epitaxial growth |
-
2016
- 2016-11-21 CN CN202010121987.8A patent/CN111370466A/zh active Pending
- 2016-11-21 CN CN201611022835.2A patent/CN106784001B/zh active Active
- 2016-11-21 CN CN202010100849.1A patent/CN111370489A/zh active Pending
-
2017
- 2017-06-13 EP EP17872453.0A patent/EP3534407B1/en active Active
- 2017-06-13 WO PCT/CN2017/088086 patent/WO2018090607A1/zh unknown
-
2019
- 2019-05-20 US US16/417,544 patent/US11043575B2/en active Active
-
2021
- 2021-06-18 US US17/352,161 patent/US11664440B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106024890A (zh) * | 2015-03-31 | 2016-10-12 | 国际商业机器公司 | 晶体管装置及其制造方法 |
US9362355B1 (en) * | 2015-11-13 | 2016-06-07 | International Business Machines Corporation | Nanosheet MOSFET with full-height air-gap spacer |
Cited By (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11664440B2 (en) | 2016-11-21 | 2023-05-30 | Huawei Technologies Co., Ltd. | Field-effect transistor and fabrication method of field-effect transistor |
US11043575B2 (en) | 2016-11-21 | 2021-06-22 | Huawei Technologies Co., Ltd. | Field-effect transistor and fabrication method of field-effect transistor |
WO2018090607A1 (zh) * | 2016-11-21 | 2018-05-24 | 华为技术有限公司 | 一种场效应晶体管及其制作方法 |
CN109904074B (zh) * | 2017-12-11 | 2022-04-08 | 中芯国际集成电路制造(北京)有限公司 | 全包围栅场效应晶体管及其制造方法 |
CN109904074A (zh) * | 2017-12-11 | 2019-06-18 | 中芯国际集成电路制造(北京)有限公司 | 全包围栅场效应晶体管及其制造方法 |
CN110828541A (zh) * | 2018-08-14 | 2020-02-21 | 中芯国际集成电路制造(北京)有限公司 | 半导体结构及其形成方法 |
CN110828541B (zh) * | 2018-08-14 | 2023-05-16 | 中芯国际集成电路制造(北京)有限公司 | 半导体结构及其形成方法 |
CN111180513A (zh) * | 2018-11-12 | 2020-05-19 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN111180513B (zh) * | 2018-11-12 | 2023-07-14 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
WO2022000257A1 (zh) * | 2020-06-30 | 2022-01-06 | 华为技术有限公司 | 半导体器件及其制作方法、电子设备 |
WO2022032488A1 (zh) * | 2020-08-11 | 2022-02-17 | 华为技术有限公司 | 场效应晶体管及其制造方法 |
CN112349592A (zh) * | 2020-10-27 | 2021-02-09 | 中国科学院微电子研究所 | 避免寄生沟道效应的ns-fet及其制备方法 |
CN112349592B (zh) * | 2020-10-27 | 2022-07-19 | 中国科学院微电子研究所 | 避免寄生沟道效应的ns-fet及其制备方法 |
CN112397581B (zh) * | 2020-11-18 | 2022-06-10 | 光华临港工程应用技术研发(上海)有限公司 | 隧道场效应晶体管及其制作方法 |
CN112397581A (zh) * | 2020-11-18 | 2021-02-23 | 光华临港工程应用技术研发(上海)有限公司 | 隧道场效应晶体管及其制作方法 |
WO2022205169A1 (zh) * | 2021-03-31 | 2022-10-06 | 华为技术有限公司 | 一种场效应晶体管、其制作方法、开关电路及电路板 |
CN113284806B (zh) * | 2021-05-18 | 2022-04-05 | 复旦大学 | 环栅器件及其源漏制备方法、器件制备方法、电子设备 |
CN113284806A (zh) * | 2021-05-18 | 2021-08-20 | 复旦大学 | 环栅器件及其源漏制备方法、器件制备方法、电子设备 |
WO2023024683A1 (en) * | 2021-08-25 | 2023-03-02 | International Business Machines Corporation | Field effect transistors with bottom dielectric isolation |
WO2024114579A1 (zh) * | 2022-11-30 | 2024-06-06 | 中国科学院微电子研究所 | 环珊tfet器件的制备方法 |
Also Published As
Publication number | Publication date |
---|---|
EP3534407A1 (en) | 2019-09-04 |
CN111370466A (zh) | 2020-07-03 |
EP3534407A4 (en) | 2019-11-20 |
US20190280104A1 (en) | 2019-09-12 |
CN106784001B (zh) | 2020-02-21 |
WO2018090607A1 (zh) | 2018-05-24 |
US11664440B2 (en) | 2023-05-30 |
US20210313451A1 (en) | 2021-10-07 |
CN111370489A (zh) | 2020-07-03 |
EP3534407B1 (en) | 2023-12-20 |
US11043575B2 (en) | 2021-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106784001A (zh) | 一种场效应晶体管及其制作方法 | |
US11145553B2 (en) | Nonplanar device and strain-generating channel dielectric | |
US10115788B2 (en) | Semiconductor devices with horizontal gate all around structure and methods of forming the same | |
KR101683985B1 (ko) | 매립된 절연체층을 가진 finfet 디바이스 | |
TWI628797B (zh) | 將應變誘導緩衝器轉換為電絕緣體之技術 | |
US11245033B2 (en) | Semiconductor devices with core-shell structures | |
US9653546B2 (en) | Nanowire structure and manufacturing method thereof | |
CN1977387A (zh) | 高迁移率三栅器件及其制造方法 | |
CN104517847B (zh) | 无结晶体管及其形成方法 | |
JP6173083B2 (ja) | 電界効果半導体デバイスを製造する方法 | |
JP2012511256A (ja) | エネルギー障壁がトランジスタ・チャネルに隣接したトランジスタを有する半導体デバイス構造体および関連方法 | |
CN110034015A (zh) | 一种纳米线围栅器件的形成方法 | |
CN107039514A (zh) | Iii‑v族纳米线隧穿fet的方法及结构 | |
CN104425594B (zh) | 鳍式场效应晶体管及其形成方法 | |
CN102082096A (zh) | 一种Ge或SiGe纳米线场效应晶体管的制备方法 | |
CN109755290A (zh) | 纳米线晶体管及其制备方法 | |
CN106601815A (zh) | 一种环栅结构场效应晶体管及其制备方法 | |
CN106158859B (zh) | 一种半导体器件及其制造方法 | |
CN108933174B (zh) | 鳍式场效应晶体管及其形成方法 | |
CN104103506B (zh) | 半导体器件制造方法 | |
CN108470766A (zh) | 全包覆栅极晶体管及其制造方法 | |
CN106558603B (zh) | 一种纳米线结构、围栅纳米线器件及其制造方法 | |
CN105470300B (zh) | 一种FinFET结构及其制造方法 | |
CN105097938A (zh) | 一种鳍式场效应管及其形成方法 | |
CN104752501A (zh) | 一种半导体器件及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |