CN106330194A - 一种数模转换电路、显示面板及显示装置 - Google Patents
一种数模转换电路、显示面板及显示装置 Download PDFInfo
- Publication number
- CN106330194A CN106330194A CN201610669446.2A CN201610669446A CN106330194A CN 106330194 A CN106330194 A CN 106330194A CN 201610669446 A CN201610669446 A CN 201610669446A CN 106330194 A CN106330194 A CN 106330194A
- Authority
- CN
- China
- Prior art keywords
- node
- signal
- control module
- switch control
- digital signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/76—Simultaneous conversion using switching tree
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Analogue/Digital Conversion (AREA)
- Electronic Switches (AREA)
Abstract
本发明公开了一种数模转换电路、显示面板及显示装置,包括:分压单元、第一分段单元、第二分段单元以及第三分段单元;其中,采用分段模式,通过上述四个单元的相互配合,仅需要采用257个分压信号端,就可以输出1024个不同电压的模拟信号,与现有技术中需要采用1024个分压信号端相比,可以减少分压信号端的设置,简化结构、减小布线难度以及降低生产成本。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种数模转换电路、显示面板及显示装置。
背景技术
目前,一般适用于显示器的数字模拟转换器(Digital To Analog Converter,DAC)主要有电流舵式和电阻串分压式。其中,电流舵式DAC虽然具有高速、高精度等特点,但当其用于驱动信号向传输线传输时,为了抑制传输信号的反射,必须使电流舵式DAC的输出阻抗等于传输线的特征阻抗,导致功耗较大。电阻串分压式DAC虽然具有结构简单、噪声小、线性度好等优点,但是电阻串分压式DAC的精度主要有电阻串的匹配性决定。
随着高清显示技术的发展,对显示器中的DAC的性能要求也越来越高,一般通常要求在10比特(bit)以上。目前,如图1所示,电阻串分压式10bitDAC一般包括:电阻串10以及十位二进制选择开关网络20。其中,电阻串10包括1024个串联的阻值相同的电阻Rx(x=0、1、2…1023),电阻串10包括1025个串联节点,电位由低到高依次定义为d_0~d_1024,串联节点d_0与低参考电压端VREFL相连,串联节点d_1024与高参考电压端VREFH相连,十位二进制选择开关网络20包括2046个开关。电阻串10中的串联节点d_0~d_1023分别与十位二进制选择开关网络20的各信号输入端对应连接,数字信号B0~B9通过控制十位二进制选择开关网络20从电阻串10中选择对应的参考电压,实现数字信号到模拟信号的转换。由于上述10bit DAC中需要的开关数目为2046个,需要的参考电压点为1024个,导致其结构复杂、以及带来大量的布线问题。并且,该10bit DAC一般在芯片中占用面积高达60%-70%,导致占用芯片面积较大。
为了解决上述问题,一些采用两级分段式结构的10bit DAC被提出来。这种结构将10bit DAC分为两级,一般第一级采用全局电阻串结构,通过电压选择器从全局电阻串中选择两个相邻的参考电压VL和VH,然后第二级通过将第一级得到的两个相邻的电压进行精确分压,得到最终的模拟电压。虽然开关数目相对减少了一些,但是参考电压点数并没有减少,因此仍然会导致其结构复杂、带来大量的布线问题,以及占用面积也较大,不利于提高产品竞争力。
发明内容
本发明实施例提供的一种数模转换电路、显示面板及显示装置,用以解决现有技术中数模转换电路结构复杂、占用面积增加,以及带来大量的布线的问题。
因此,本发明实施例提供了一种数模转换电路,包括:分压单元、第一分段单元、第二分段单元以及第三分段单元;其中,
所述分压单元具有2i+1个分压信号端,按电压由低到高依次定义为第1至第2i+1分压信号端;其中,i为大于或等于8的偶数;
所述第一分段单元的各第1端分别与所述第1至第2i+1分压信号端对应相连,第2端与第一数字信号端相连,各输出端分别与第一节点、第二节点、第三节点、第四节点以及第五节点相连;所述第一分段单元用于在所述第2端接收的一组i-2位二进制序列中的第k个数字信号的控制下,将第4k-3分压信号端的信号提供给所述第一节点,将第4k-2分压信号端的信号提供给所述第二节点,将第4k-1分压信号端的信号提供给所述第三节点,将第4k分压信号端的信号提供给所述第四节点,将第4k+1分压信号端的信号提供给所述第五节点;其中,k为大于或等于1且小于或等于2i-2的整数;
所述第二分段单元的第1端与所述第一节点相连,第2端与所述第二节点相连,第3端与所述第三节点相连,第4端与所述第四节点相连,第5端与所述第五节点相连,第6端与第二数字信号端相连,各输出端分别与第六节点与第七节点相连;所述第二分段单元用于在所述第二分段单元的第2端接收的一组2位二进制序列中的第m个数字信号的控制下,将所述第二分段单元的第m端的信号提供给所述第六节点,将所述第二分段单元的第m+1端的信号提供给所述第七节点;其中,m为大于或等于1且小于或等于4的整数;
所述第三分段单元的第1端与所述第六节点相连,第2端与所述第七节点相连,输出端与所述数模转换电路的模拟信号输出端相连;所述第三分段模块用于将与所述第三分段单元的第1端的电压对应的四个具有不同电压的模拟信号提供给所述模拟信号输出端。
优选地,在本发明实施例提供的上述数模转换电路中,所述第一分段单元包括:第一开关控制模块、第二开关控制模块、第三开关控制模块、第四开关控制模块与第五开关控制模块;其中,
所述第一开关控制模块的各第1端分别与所述第4k-3分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第一节点相连;所述第一开关控制模块用于在所述第一开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k-3分压信号端的信号提供给所述第一节点;
所述第二开关控制模块的各第1端分别与所述第4k-2分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第二节点相连;所述第二开关控制模块用于在所述第二开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k-2分压信号端的信号提供给所述第二节点;
所述第三开关控制模块的各第1端分别与所述第4k-1分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第三节点相连;所述第三开关控制模块用于在所述第三开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k-1分压信号端的信号提供给所述第三节点;
所述第四开关控制模块的各第1端分别与所述第4k分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第四节点相连;所述第四开关控制模块用于在所述第四开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k分压信号端的信号提供给所述第四节点;
所述第五开关控制模块的各第1端分别与所述第4k+1分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第五节点相连;所述第五开关控制模块用于在所述第五开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k+1分压信号端的信号提供给所述第五节点。
优选地,在本发明实施例提供的上述数模转换电路中,所述第一开关控制模块包括:i-2位二进制开关树型的第一开关网络;其中,
所述第一开关网络的各第1输入端与所述第4k-3分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第一节点相连。
优选地,在本发明实施例提供的上述数模转换电路中,所述第二开关控制模块包括:i-2位二进制开关树型的第二开关网络;其中,
所述第二开关网络的各第1输入端与所述第4k-2分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第二节点相连。
优选地,在本发明实施例提供的上述数模转换电路中,所述第三开关控制模块包括:i-2位二进制开关树型的第三开关网络;其中,
所述第三开关网络的各第1输入端与所述第4k-1分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第三节点相连。
优选地,在本发明实施例提供的上述数模转换电路中,所述第四开关控制模块包括:i-2位二进制开关树型的第四开关网络;其中,
所述第四开关网络的各第1输入端与所述第4k分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第四节点相连。
优选地,在本发明实施例提供的上述数模转换电路中,所述第五开关控制模块包括:i-2位二进制开关树型的第五开关网络;其中,
所述第五开关网络的各第1输入端与所述第4k+1分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第五节点相连。
优选地,在本发明实施例提供的上述数模转换电路中,所述第二分段单元包括:第六开关控制模块和第七开关控制模块;其中,
所述第六开关控制模块的第1端与所述第一节点相连,第2端与所述第二节点相连,第3端与所述第三节点相连,第4端与所述第四节点相连,第5端与所述第二数字信号端相连,输出端与所述第六节点相连;所述第六开关控制模块用于在所述第六开关控制模块的第5端接收的第m个数字信号的控制下,将所述第六开关控制模块的第m端的信号提供给所述第六节点;
所述第七开关控制模块的第1端与所述第二节点相连,第2端与所述第三节点相连,第3端与所述第四节点相连,第4端与所述第五节点相连,第5端与所述第二数字信号端相连,输出端与所述第七节点相连;所述第七开关控制模块用于在所述第七开关控制模块的第5端接收的第m个数字信号的控制下,将所述第七开关控制模块的第m端的信号提供给所述第七节点。
优选地,在本发明实施例提供的上述数模转换电路中,所述第六开关控制模块包括:2位二进制开关树型的第六开关网络;其中,
所述第六开关网络的各第1输入端与所述第一节点、所述第二节点、所述第三节点以及所述第四节点对应相连,第2输入端与所述第二数字信号端相连,输出端与所述第六节点相连。
优选地,在本发明实施例提供的上述数模转换电路中,所述第七开关控制模块包括:2位二进制开关树型的第七开关网络;其中,
所述第七开关网络的各第1输入端与所述第二节点、所述第三节点、所述第四节点以及所述第五节点对应相连,第2输入端与所述第二数字信号端相连,输出端与所述第七节点相连。
优选地,在本发明实施例提供的上述数模转换电路中,所述第三分段单元包括:第八开关控制模块、第九开关控制模块和放大器;其中,
所述第八开关控制模块的第1端和第3端分别与所述第六节点相连,第2端和第4端分别与所述第七节点相连,第5端与第三数字信号端相连,输出端与所述放大器的第一同相输入端相连;所述第八开关控制模块用于在所述第八开关控制模块的第5端接收的一组2位二进制序列中的第n个数字信号的控制下,将所述第八开关控制模块的第n端的信号提供给所述第一同相输入端;n为大于或等于1且小于或等于4的整数;
所述第九开关控制模块的第1端和第2端分别与所述第六节点相连,第3端和第4端分别与所述第七节点相连,第5端与所述第三数字信号端相连,输出端与所述放大器的第二同相输入端相连;所述第九开关控制模块用于在所述第九开关控制模块的第5端接收的一组2位二进制序列中的第n个数字信号的控制下,将所述第九开关控制模块的第n端的信号提供给所述第二同相输入端;
所述放大器的第三同相输入端与所述第六节点相连,反相输入端分别与所述放大器的输出端以及所述模拟信号输出端相连;所述放大器用于根据预设求和规则将所述第一同相输入端的信号的电压、所述第二同相输入端的信号的电压以及所述第三同相输入端的信号的电压进行相加,以输出与所述第三同相输入端的信号对应的四个具有不同电压的模拟信号。
优选地,在本发明实施例提供的上述数模转换电路中,所述第八开关网络模块包括:2位二进制开关树型的第八开关网络;其中,
所述第八开关网络的第1输入端和第3输入端分别与所述第六节点对应相连,第2输入端和第4输入端分别与所述第七节点对应相连,第5输入端与所述第三数字信号端相连,输出端与所述第一同相输入端相连。
优选地,在本发明实施例提供的上述数模转换电路中,所述第九开关网络模块包括:2位二进制开关树型的第九开关网络;其中,
所述第九开关网络的第1输入端和第2输入端分别与所述第六节点对应相连,第3输入端和第4输入端分别与所述第七节点对应相连,第5输入端与所述第三数字信号端相连,输出端与所述第二同相输入端相连。
优选地,在本发明实施例提供的上述数模转换电路中,所述分压单元包括:具有串联连接的2i个电阻的电阻串、参考电压端与接地端;其中,
所述电阻串包括2i+1个串联节点,按电压由低到高依次定义为第1至第2i+1串联节点;所述第1串联节点与所述接地端相连,所述第2i+1串联节点与所述参考电压端相连;所述第1至第2i+1串联节点与所述第1至第2i+1分压信号端对应相连。
相应地,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述任一种数模转换电路。
相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。
本发明实施例提供的数模转换电路、显示面板及显示装置,包括:分压单元、第一分段单元、第二分段单元以及第三分段单元;其中,分压单元用于提供2i+1个分压信号端;第一分段单元用于在其第2端接收的一组i-2位二进制序列中的第k个数字信号的控制下,将第4k-3分压信号端的信号提供给第一节点,将第4k-2分压信号端的信号提供给第二节点,将第4k-1分压信号端的信号提供给第三节点,将第4k分压信号端的信号提供给第四节点,将第4k+1分压信号端的信号提供给第五节点,其中k为大于或等于1且小于或等于2i-2的整数;第二分段单元用于在其第2端接收的一组2位二进制序列中的第m个数字信号的控制下,将其第m端的信号提供给第六节点,将其第m+1端的信号提供给第七节点,其中m为大于或等于1且小于或等于4的整数;第三分段模块用于将与第三分段单元的第1端的电压对应的四个具有不同电压的模拟信号提供给模拟信号输出端。因此,本发明实施例提供的数模转换电路,采用分段模式,通过上述四个单元的相互配合,仅需要采用2i+1个分压信号端,就可以输出2i+2个不同电压的模拟信号,与现有技术中需要采用2i+2个分压信号端相比,可以减少分压信号端的设置,简化结构、减小布线难度以及降低生产成本。
附图说明
图1为现有技术中电阻串分压式10bit DAC的具体结构示意图;
图2为本发明实施例提供的数模转换电路的结构示意图之一;
图3为本发明实施例提供的数模转换电路的结构示意图之二;
图4为本发明实施例提供的数模转换电路的分压单元的具体结构示意图;
图5a为本发明实施例提供的数模转换电路的第一开关控制模块的具体结构示意图;
图5b为本发明实施例提供的数模转换电路的第二开关控制模块的具体结构示意图;
图5c为本发明实施例提供的数模转换电路的第三开关控制模块的具体结构示意图;
图5d为本发明实施例提供的数模转换电路的第四开关控制模块的具体结构示意图;
图5e为本发明实施例提供的数模转换电路的第五开关控制模块的具体结构示意图;
图6a为本发明实施例提供的数模转换电路的第六开关控制模块的具体结构示意图;
图6b为本发明实施例提供的数模转换电路的第七开关控制模块的具体结构示意图;
图7为本发明实施例提供的数模转换电路的第三分段单元的具体结构示意图。
具体实施方式
为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的数模转换电路、显示面板及显示装置的具体实施方式进行详细地说明。
本发明实施例提供的一种数模转换电路,如图2所示(图2以i=8为例),包括:分压单元1、第一分段单元2、第二分段单元3以及第三分段单元4;其中,
分压单元1具有2i+1个分压信号端,按电压由低到高依次定义为第1至第2i+1分压信号端V1~V2i+1,其中,i为大于或等于8的偶数;
第一分段单元2的各第1端分别与第1至第2i+1分压信号端V1~V2i+1对应相连,第2端与第一数字信号端D1相连,各输出端分别与第一节点Q1、第二节点Q2、第三节点Q3、第四节点Q4以及第五节点Q5相连;第一分段单元2用于在第2端接收的一组i-2位二进制序列中的第k个数字信号的控制下,将第4k-3分压信号端的信号提供给第一节点Q1,将第4k-2分压信号端的信号提供给第二节点Q2,将第4k-1分压信号端的信号提供给第三节点Q3,将第4k分压信号端的信号提供给第四节点Q4,将第4k+1分压信号端的信号提供给第五节点Q5;其中,k为大于或等于1且小于或等于2i-2的整数;
第二分段单元3的第1端与第一节点Q1相连,第2端与第二节点Q2相连,第3端与第三节点Q3相连,第4端与第四节点Q4相连,第5端与第五节点Q5相连,第6端与第二数字信号端D2相连,各输出端分别与第六节点Q6与第七节点Q7相连;第二分段单元3用于在第二分段单元3的第2端接收的一组2位二进制序列中的第m个数字信号的控制下,将第二分段单元3的第m端的信号提供给第六节点Q6,将第二分段单元3的第m+1端的信号提供给第七节点Q7;其中,m为大于或等于1且小于或等于4的整数;
第三分段单元4的第1端与第六节点Q6相连,第2端与第七节点Q7相连,输出端与数模转换电路的模拟信号输出端VOUT相连;第三分段模块4用于将与第三分段单元4的第1端的电压对应的四个具有不同电压的模拟信号提供给模拟信号输出端VOUT。
本发明实施例提供的上述数模转换电路,包括:分压单元、第一分段单元、第二分段单元以及第三分段单元;其中,分压单元用于提供2i+1个分压信号端;第一分段单元用于在其第2端接收的一组i-2位二进制序列中的第k个数字信号的控制下,将第4k-3分压信号端的信号提供给第一节点,将第4k-2分压信号端的信号提供给第二节点,将第4k-1分压信号端的信号提供给第三节点,将第4k分压信号端的信号提供给第四节点,将第4k+1分压信号端的信号提供给第五节点,其中k为大于或等于1且小于或等于2i-2的整数;第二分段单元用于在其第2端接收的一组2位二进制序列中的第m个数字信号的控制下,将其第m端的信号提供给第六节点,将其第m+1端的信号提供给第七节点,其中m为大于或等于1且小于或等于4的整数;第三分段模块用于将与第三分段单元的第1端的电压对应的四个具有不同电压的模拟信号提供给模拟信号输出端。因此,本发明实施例提供的数模转换电路,采用分段模式,通过上述四个单元的相互配合,仅需要采用2i+1个分压信号端,就可以输出2i+2个不同电压的模拟信号,与现有技术中需要采用2i+2个分压信号端相比,可以减少分压信号端的设置,简化结构、减小布线难度以及降低生产成本。
一般2位二进制序列包括:00、01、10、11共4个不同的数字信号;其中,第1个数字信号为00,第2个数字信号为01,第3个数字信号为10,第4个数字信号为11。当i=8时,6位二进制序列包括:000000、000001、000010…111110、111111共64个不同的数字信号;其中,第1个数字信号为000000,第2个数字信号为000001,第3个数字信号为000010,依次类推。当i=10时,8位二进制序列包括:00000000、00000001、00000010…11111110、11111111共256个不同的数字信号;其中,第1个数字信号为00000000,第2个数字信号为00000001,第3个数字信号为00000010,依次类推。同理,当i为大于10的偶数时,依次类推。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图3所示(图3以i=8为例),第一分段单元包括:第一开关控制模块2_1、第二开关控制模块2_2、第三开关控制模块2_3、第四开关控制模块2_4与第五开关控制模块2_5;其中,
第一开关控制模块2_1的各第1端分别与第4k-3分压信号端对应相连,第2端与第一数字信号端D1相连,输出端与第一节点Q1相连;第一开关控制模块2_1用于在第一开关控制模块2_1的第2端接收的第k个数字信号的控制下,将第4k-3分压信号端的信号提供给第一节点Q1;
第二开关控制模块2_2的各第1端分别与第4k-2分压信号端对应相连,第2端与第一数字信号端D1相连,输出端与第二节点Q2相连;第二开关控制模块2_2用于在第二开关控制模块2_2的第2端接收的第k个数字信号的控制下,将第4k-2分压信号端的信号提供给第二节点Q2;
第三开关控制模块2_3的各第1端分别与第4k-1分压信号端对应相连,第2端与第一数字信号端D1相连,输出端与第三节点Q3相连;第三开关控制模块2_3用于在第三开关控制模块2_3的第2端接收的第k个数字信号的控制下,将第4k-1分压信号端的信号提供给第三节点Q3;
第四开关控制模块2_4的各第1端分别与第4k分压信号端对应相连,第2端与第一数字信号端D1相连,输出端与第四节点Q4相连;第四开关控制模块2_4用于在第四开关控制模块2_4的第2端接收的第k个数字信号的控制下,将第4k分压信号端的信号提供给第四节点Q4;
第五开关控制模块2_5的各第1端分别与第4k+1分压信号端对应相连,第2端与第一数字信号D1端相连,输出端与第五节点Q5相连;第五开关控制模块2_5用于在第五开关控制模块2_5的第2端接收的第k个数字信号的控制下,将第4k+1分压信号端的信号提供给第五节点Q5。
在具体实施时,在本发明实施例提供的上述数模转换电路中,以i=8,k=1为例,第一开关控制模块在数字信号000000的控制下将第1分压信号端的信号提供给第一节点;第二开关控制模块在数字信号000000的控制下将第2分压信号端的信号提供给第二节点;第三开关控制模块在数字信号000000的控制下将第3分压信号端的信号提供给第三节点;第四开关控制模块在数字信号000000的控制下将第4分压信号端的信号提供给第四节点;第五开关控制模块在数字信号000000的控制下将第5分压信号端的信号提供给第五节点。因此,第一开关控制模块、第二开关控制模块、第三开关控制模块、第四开关控制模块与第五开关控制模块在数字信号000000的控制下输出了相邻的5个分压信号端的信号。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图3所示,第二分段单元包括:第六开关控制模块3_1和第七开关控制模块3_2;其中,
第六开关控制模块3_1的第1端与第一节点Q1相连,第2端与第二节点Q2相连,第3端与第三节点Q3相连,第4端与第四节点Q4相连,第5端与第二数字信号端D2相连,输出端与第六节点Q6相连;第六开关控制模块3_1用于在第六开关控制模块3_1的第5端接收的第m个数字信号的控制下,将第六开关控制模块3_1的第m端的信号提供给第六节点Q6;
第七开关控制模块3_2的第1端与第二节点Q2相连,第2端与第三节点Q3相连,第3端与第四节点Q4相连,第4端与第五节点Q5相连,第5端与第二数字信号端D2相连,输出端与第七节点Q7相连;第七开关控制模块3_2用于在第七开关控制模块3_2的第5端接收的第m个数字信号的控制下,将第七开关控制模块3_2的第m端的信号提供给第七节点Q7。
在具体实施时,在本发明实施例提供的上述数模转换电路中,以m=1为例,第六开关控制模块在数字信号00的控制下将其第1端的信号提供给第六节点,即将第1分压信号端的信号提供给第六节点;第七开关控制模块在数字信号00的控制下将其第1端的信号提供给第七节点,即将第2分压信号端的信号供给第七节点。因此,第六开关控制模块和第七开关控制模块在数字信号00的控制下输出了相邻的2个分压信号端的信号。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图3所示,第三分段单元包括:第八开关控制模块4_1、第九开关控制模块4_2和放大器4_3;其中,
第八开关控制模块4_1的第1端和第3端分别与第六节点Q6相连,第2端和第4端分别与第七节点Q7相连,第5端与第三数字信号端D3相连,输出端与放大器4_3的第一同相输入端相连;第八开关控制模块4_1用于在第八开关控制模块4_1的第5端接收的一组2位二进制序列中的第n个数字信号的控制下,将第八开关控制模块4_1的第n端的信号提供给第一同相输入端;n为大于或等于1且小于或等于4的整数;
第九开关控制模块4_2的第1端和第2端分别与第六节点Q6相连,第3端和第4端分别与第七节点Q7相连,第5端与第三数字信号端D3相连,输出端与放大器4_3的第二同相输入端相连;第九开关控制模块4_2用于在第九开关控制模块4_2的第5端接收的一组2位二进制序列中的第n个数字信号的控制下,将第九开关控制模块4_2的第n端的信号提供给第二同相输入端;
放大器4_3的第三同相输入端与第六节点Q6相连,反相输入端分别与放大器4_3的输出端以及模拟信号输出端VOUT相连;放大器4_3用于根据预设求和规则将第一同相输入端的信号的电压、第二同相输入端的信号的电压以及第三同相输入端的信号的电压进行相加,以输出与第三同相输入端的信号对应的四个具有不同电压的模拟信号。
在具体实施时,在本发明实施例提供的上述数模转换电路中,放大器为具有三输入的轨到轨(rail to rail)放大器;其中,第一同相输入端的薄膜晶体管的沟道的宽长比(W/L):第二同相输入端的薄膜晶体管的沟道的宽长比(W/L):第三同相输入端的薄膜晶体管的沟道的宽长比(W/L)为1:2:1。以输入放大器的第一同相输入端的电压为Ve1、第二同相输入端的电压为Ve2、第三同相输入端的电压为Ve3为例,放大器用于根据的预设求和规则,将第一同相输入端的电压、第二同相输入端的电压以及第三同相输入端的电压进行相加,以输出与第三同相输入端的信号对应的四个具有不同电压的模拟信号。
在具体实施时,在本发明实施例提供的上述数模转换电路中,以n=1,第1分压信号端的信号的电压为Vf1、第2分压信号端的信号为Vf2为例,第八开关控制模块在数字信号00的控制下将其第1端的信号提供给第一同相输入端,即将第1分压信号端的信号提供给第一同相输入端,则放大器的第一同相输入端的电压Ve1为Vf1;第九开关控制模块在数字信号00的控制下将其第1端的信号提供给第二同相输入端,即将第1分压信号端的信号提供给第二同相输入端,则放大器的第二同相输入端的电压Ve2为Vf1,并且放大器的第三同相输入端的电压为Vf1,因此,放大器根据将电压为Vf1的模拟信号输出。同理,输入第八开关控制模块和第九开关控制模块的数字信号为01时,放大器将电压为的模拟信号输出;输入第八开关控制模块和第九开关控制模块的数字信号为10时,放大器将电压为的模拟信号输出;输入第八开关控制模块和第九开关控制模块的数字信号为11时,放大器将电压为的模拟信号输出。因此,可以使第1分压信号端的电压在数字信号的控制下对应分压输出四个不同电压:Vf1、 的模拟信号。
同理,在具体实施时,可以使第2分压信号端的电压在数字信号的控制下对应分压输出四个不同电压的模拟信号;使第3分压信号端的电压在数字信号的控制下对应分压输出四个不同电压的模拟信号,依次类推,直至使第256分压信号端的电压在数字信号的控制下对应分压输出四个不同电压的模拟信号。从而可以得到1024个不同电压的模拟信号,从而使本发明实施例提供的数模转换电路实现10bit DAC精度。
下面以i=8为例,结合具体实施例,对本发明实施例提供的上述数模转换电路进行详细说明。需要说明的是,本实施例是为了更好的解释本发明,但不限制本发明。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图2和图3所示,分压单元1具有257个分压信号端,按电压由低到高依次定义为第1至第257分压信号端V1~V257。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图4所示,分压单元包括:具有串联连接的256个电阻R1~R256的电阻串1_1、高
电位参考电压端Vrefh与低电位参考信号端Vrehl;其中,电阻串1_1包括257个串联节点,按电压由低到高依次定义为第1至第257串联节点v1~v257,第1串联节点v1与低电位参考信号端Vrefl相连,第257串联节点v257与高电位参考电压端Vrefh相连;第1至第257串联节点v1~v257与第1至第257分压信号端对应相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,低电位参考信号端为接地端。当然低电位参考信号端也可以为具有其他电压的信号端,这需要根据数模转换电路的实际需要进行,在此不作限定。
在具体实施时,在本发明实施例提供的上述数模转换电路中,各电阻的阻值相等。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5a所示(图5a以i=8为例),第一开关控制模块包括:i-2位二进制开关树型的第一开关网络;其中,
第一开关网络的各第1输入端与第4k-3分压信号端对应相连,第2输入端与第一数字信号端D1相连,输出端与第一节点Q1相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5a所示,第4k-3分压信号端分别为:第1分压信号端V1、第5分压信号端V5、第9分压信号端V9…第249分压信号端V249、第253分压信号端V253,第一开关网络在一组六位二进制序列中的第k个数字信号的控制下,将第4k-3分压信号端的信号提供给第一节点Q1。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,开关在0时导通,在1时截止。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5a所示,以k=1为例,第一开关网络在第1个数字信号000000的控制下,将第1分压信号端V1的信号提供给第一节点Q1。
以上仅是举例说明本发明实施例提供的数模转换电路中第一开关控制模块的具体结构,在具体实施时,第一开关控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5b所示(图5b以i=8为例),第二开关控制模块包括:i-2位二进制开关树型的第二开关网络;其中,
第二开关网络的各第1输入端与第4k-2分压信号端对应相连,第2输入端与第一数字信号端D1相连,输出端与第二节点Q2相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5b所示,第4k-2分压信号端分别为:第2分压信号端V2、第6分压信号端V6、第10分压信号端V10…第250分压信号端V250、第254分压信号端V254,第二开关网络在一组六位二进制序列中的第k个数字信号的控制下,将第4k-2分压信号端的信号提供给第二节点Q2。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,开关在0时导通,在1时截止。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5b所示,以k=1为例,第二开关网络在第1个数字信号000000的控制下,将第2分压信号端V2的信号提供给第二节点Q2。
以上仅是举例说明本发明实施例提供的数模转换电路中第二开关控制模块的具体结构,在具体实施时,第二开关控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5c所示(图5c以i=8为例),第三开关控制模块包括:i-2位二进制开关树型的第三开关网络;其中,
第三开关网络的各第1输入端与第4k-1分压信号端对应相连,第2输入端与第一数字信号端D1相连,输出端与第三节点Q3相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5c所示,第4k-1分压信号端分别为:第3分压信号端V3、第7分压信号端V7、第11分压信号端V11…第251分压信号端V251、第255分压信号端V255,第三开关网络在一组六位二进制序列中的第k个数字信号的控制下,将第4k-1分压信号端的信号提供给第三节点Q3。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,开关在0时导通,在1时截止。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5c所示,以k=1为例,第三开关网络在第1个数字信号000000的控制下,将第3分压信号端V3的信号提供给第三节点Q3。
以上仅是举例说明本发明实施例提供的数模转换电路中第三开关控制模块的具体结构,在具体实施时,第三开关控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5d所示(图5d以i=8为例),第四开关控制模块包括:i-2位二进制开关树型的第四开关网络;其中,
第四开关网络的各第1输入端与第4k分压信号端对应相连,第2输入端与第一数字信号端D1相连,输出端与第四节点Q4相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5d所示,第4k分压信号端分别为:第4分压信号端V4、第8分压信号端V8、第12分压信号端V12…第252分压信号端V252、第256分压信号端V256,第四开关网络在一组六位二进制序列中的第k个数字信号的控制下,将第4k分压信号端的信号提供给第四节点Q4。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,开关在0时导通,在1时截止。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5d所示,以k=1为例,第四开关网络在第1个数字信号000000的控制下,将第4分压信号端V4的信号提供给第四节点Q4。
以上仅是举例说明本发明实施例提供的数模转换电路中第四开关控制模块的具体结构,在具体实施时,第四开关控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5e所示(图5e以i=8为例),第五开关控制模块包括:i-2位二进制开关树型的第五开关网络;其中,
第五开关网络的各第1输入端与第4k+1分压信号端对应相连,第2输入端与第一数字信号端D1相连,输出端与第五节点Q5相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5e所示,第4k+1分压信号端分别为:第5分压信号端V5、第9分压信号端V9、第13分压信号端V13…第253分压信号端V253、第257分压信号端V257,第五开关网络在一组六位二进制序列中的第k个数字信号的控制下,将第4k+1分压信号端的信号提供给第五节点Q5。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,开关在0时导通,在1时截止。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5e所示,以k=1为例,第五开关网络在第1个数字信号000000的控制下,将第5分压信号端V5的信号提供给第五节点Q5。
以上仅是举例说明本发明实施例提供的数模转换电路中第五开关控制模块的具体结构,在具体实施时,第五开关控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图6a所示,第六开关控制模块包括:2位二进制开关树型的第六开关网络;其中,
第六开关网络的各第1输入端与第一节点Q1、第二节点Q2、第三节点Q3以及第四节点Q4对应相连,第2输入端与第二数字信号端D2相连,输出端与第六节点Q6相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图6a所示,第六开关网络在一组2位二进制序列中的第m个数字信号的控制下,将第m端的信号提供给第六节点Q6。其中,B1代表0、B1’代表1;B2代表0、B2’代表1。并且,开关在0时导通,在1时截止。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图6a所示,以m=1为例,第六开关网络在第1个数字信号00的控制下,将第一节点Q1的信号提供给第六节点Q6,即将第1分压信号端的信号提供给第六节点Q6。
以上仅是举例说明本发明实施例提供的数模转换电路中第六开关控制模块的具体结构,在具体实施时,第六开关控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图6b所示,第七开关控制模块包括:2位二进制开关树型的第七开关网络;其中,
第七开关网络的各第1输入端与第二节点Q2、第三节点Q3、第四节点Q4以及第五节点Q5对应相连,第2输入端与第二数字信号端D2相连,输出端与第七节点Q7相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图6b所示,第七开关网络在一组2位二进制序列中的第m个数字信号的控制下,将第m端的信号提供给第七节点Q7。其中,B1代表0、B1’代表1;B2代表0、B2’代表1。并且,开关在0时导通,在1时截止。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图6b所示,以m=1为例,第七开关网络在第1个数字信号00的控制下,将第二节点Q2的信号提供给第七节点Q7,即将第2分压信号端的信号提供给第七节点Q7。
以上仅是举例说明本发明实施例提供的数模转换电路中第七开关控制模块的具体结构,在具体实施时,第七开关控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图7所示,第八开关网络模块4_1包括:2位二进制开关树型的第八开关网络;其中,
第八开关网络的第1输入端和第3输入端分别与第六节点Q6对应相连,第2输入端和第4输入端分别与第七节点Q7对应相连,第5输入端与第三数字信号端D3相连,输出端与第一同相输入端相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图7所示,第八开关网络在一组2位二进制序列中的第n个数字信号的控制下,将第n端的信号提供给放大器4_3的第一同相输入端。其中,B1代表0、B1’代表1;B2代表0、B2’代表1。并且,开关在0时导通,在1时截止。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图7所示,以n=1为例,第八开关网络在第1个数字信号00的控制下,将其第1输入端即第六节点Q6的信号提供给放大器4_3的第一同相输入端,即将第1分压信号端的信号提供给放大器4_3的第一同相输入端。
以上仅是举例说明本发明实施例提供的数模转换电路中第八开关控制模块的具体结构,在具体实施时,第八开关控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图7所示,第九开关网络模块4_2包括:2位二进制开关树型的第九开关网络;其中,
第九开关网络的第1输入端和第2输入端分别与第六节点Q6对应相连,第3输入端和第4输入端分别与第七节点Q7对应相连,第5输入端与第三数字信号端D3相连,输出端与第二同相输入端相连。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图7所示,第九开关网络在一组2位二进制序列中的第n个数字信号的控制下,将第n端的信号提供给放大器4_3的第二同相输入端。其中,B1代表0、B1’代表1;B2代表0、B2’代表1。并且,开关在0时导通,在1时截止。
在具体实施时,在本发明实施例提供的上述数模转换电路中,如图7所示,以n=1为例,第九开关网络在第1个数字信号00的控制下,将其第1输入端即第六节点Q6的信号提供给放大器4_3的第二同相输入端,即将第1分压信号端的信号提供给第二同相输入端。
以上仅是举例说明本发明实施例提供的数模转换电路中第九开关控制模块的具体结构,在具体实施时,第九开关控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
一般二进制开关树型的开关网络指的是由连接成树状的开关组成的网络,在具体实施时,在本发明实施例提供的上述数模转换电路中,i-2位二进制开关树型的开关网络为由连接成树状的2i-2+2i-3+2i-4+...+21的开关组成。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图5a至图5e所示,各六位二进制开关树型的开关网络分别由连接成树状的26+25+24+23+22+21的开关组成。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,如图6a至图7所示,各2位二进制开关树型开关网络分别由连接成树状的22+21的开关组成。
具体地,在具体实施时,在本发明实施例提供的上述数模转换电路中,所有开关为CMOS传输门结构。这样可以在传输信号电压时保证传输的信号电压不失真。
下面以i=8且各开关控制模块均包括开关网络为例对本发明实施例提供的上述数模转换电路的工作过程作以描述。
实施例一、
以第一数字信号端提供一组6位二进制序列中的第1个数字信号000000,第二数字信号端提供一组2位二进制序列中的第1个数字信号00,第三数字信号端提供一组2位二进制序列中的第1个数字信号00为例进行说明。
在数字信号000000的控制下,第一开关网络将第1分压信号端的信号提供给第一节点,则第一节点的信号的电压为Vf1;第二开关网络将第2分压信号端的信号提供给第二节点,则第二节点的信号的电压为Vf2;第三开关网络将第3分压信号端的信号提供给第三节点,则第三节点的信号的电压为Vf3;第四开关网络将第4分压信号端的信号提供给第四节点,则第四节点的信号的电压为Vf4;第五开关网络将第5分压信号端的信号提供给第五节点,则第五节点的信号的电压为Vf5。
在数字信号00的控制下,第六开关网络将第一节点的信号提供给第六节点,则第六节点的信号的电压为Vf1;第七开关网络将第二节点的信号提供给第七节点,则第七节点的信号的电压为Vf2。
在数字信号00的控制下,第八开关网络将第六节点的信号提供给放大器的第一同相输入端,则放大器的第一同相输入端的电压Ve1为Vf1;第九开关网络将第六节点的信号提供给放大器的第二同相输入端,则放大器的第二同相输入端的电压Ve2为Vf1;并且放大器的第三同相输入端的电压Ve3为Vf1,因此,放大器根据将其第一同相输入端的电压Ve1、第二同相输入端的电压Ve2以及第三同相输入端的电压Ve3进行相加,从而将Vf1的模拟信号输出。
实施例二、
以第一数字信号端提供一组6位二进制序列中的第1个数字信号000000,第二数字信号端提供一组2位二进制序列中的第1个数字信号00,第三数字信号端提供一组2位二进制序列中的第2个数字信号01为例进行说明。
在数字信号000000的控制下,第一开关网络将第1分压信号端的信号提供给第一节点,则第一节点的信号的电压为Vf1;第二开关网络将第2分压信号端的信号提供给第二节点,则第二节点的信号的电压为Vf2;第三开关网络将第3分压信号端的信号提供给第三节点,则第三节点的信号的电压为Vf3;第四开关网络第4分压信号端的信号提供给第四节点,则第四节点的信号的电压为Vf4;第五开关网络将第5分压信号端的信号提供给第五节点,则第五节点的信号的电压为Vf5。
在数字信号00的控制下,第六开关网络将第一节点的信号提供给第六节点,则第六节点的信号的电压为Vf1;第七开关网络将第二节点的信号提供给第七节点,则第七节点的信号的电压为Vf2。
在数字信号01的控制下,第八开关网络将第七节点的信号提供给放大器的第一同相输入端,则放大器的第一同相输入端的电压Ve1为Vf2;第九开关网络在数字信号01的控制下将第六节点的信号提供给放大器的第二同相输入端,则放大器的第二同相输入端的电压Ve2为Vf1;并且放大器的第三同相输入端的电压Ve3为Vf1,因此,放大器根据将其第一同相输入端的电压Ve1、第二同相输入端的电压Ve2以及第三同相输入端的电压Ve3进行相加,从而将的模拟信号输出。
实施例三、
以第一数字信号端提供一组6位二进制序列中的第1个数字信号000000,第二数字信号端提供一组2位二进制序列中的第1个数字信号00,第三数字信号端提供一组2位二进制序列中的第3个数字信号10为例进行说明。
在数字信号000000的控制下,第一开关网络将第1分压信号端的信号提供给第一节点,则第一节点的信号的电压为Vf1;第二开关网络将第2分压信号端的信号提供给第二节点,则第二节点的信号的电压为Vf2;第三开关网络将第3分压信号端的信号提供给第三节点,则第三节点的信号的电压为Vf3;第四开关网络将第4分压信号端的信号提供给第四节点,则第四节点的信号的电压为Vf4;第五开关网络将第5分压信号端的信号提供给第五节点,则第五节点的信号的电压为Vf5。
在数字信号00的控制下,第六开关网络将第一节点的信号提供给第六节点,则第六节点的信号的电压为Vf1;第七开关网络将第二节点的信号提供给第七节点,则第七节点的信号的电压为Vf2。
在数字信号10的控制下,第八开关网络将第六节点的信号提供给放大器的第一同相输入端,则放大器的第一同相输入端的电压Ve1为Vf1;第九开关网络在数字信号10的控制下将第七节点的信号提供给放大器的第二同相输入端,则放大器的第二同相输入端的电压Ve2为Vf2;并且放大器的第三同相输入端的电压Ve3为Vf1,因此,放大器根据将其第一同相输入端的电压Ve1、第二同相输入端的电压Ve2以及第三同相输入端的电压Ve3进行相加,从而将的模拟信号输出。
实施例四、
以第一数字信号端提供一组6位二进制序列中的第1个数字信号000000,第二数字信号端提供一组2位二进制序列中的第1个数字信号00,第三数字信号端提供一组2位二进制序列中的第4个数字信号11为例进行说明。
在数字信号000000的控制下,第一开关网络将第1分压信号端的信号提供给第一节点,则第一节点的信号的电压为Vf1;第二开关网络将第2分压信号端的信号提供给第二节点,则第二节点的信号的电压为Vf2;第三开关网络将第3分压信号端的信号提供给第三节点,则第三节点的信号的电压为Vf3;第四开关网络将第4分压信号端的信号提供给第四节点,则第四节点的信号的电压为Vf4;第五开关网络将第5分压信号端的信号提供给第五节点,则第五节点的信号的电压为Vf5。
在数字信号00的控制下,第六开关网络将第一节点的信号提供给第六节点,则第六节点的信号的电压为Vf1;第七开关网络将第二节点的信号提供给第七节点,则第七节点的信号的电压为Vf2。
在数字信号11的控制下,第八开关网络将第七节点的信号提供给放大器的第一同相输入端,则放大器的第一同相输入端的电压Ve1为Vf2;第九开关网络在数字信号10的控制下将第七节点的信号提供给放大器的第二同相输入端,则放大器的第二同相输入端的电压Ve2为Vf2;并且放大器的第三同相输入端的电压Ve3为Vf1,因此,放大器根据将其第一同相输入端的电压Ve1、第二同相输入端的电压Ve2以及第三同相输入端的电压Ve3进行相加,从而将的模拟信号输出。
通过实施例一、实施例二、实施例三与实施例四可以看出,当第三数字信号端输入的数字信号由00、01、10、11依次变化时,放大器输出的对应的模拟信号的电压分别为:Vf1、并且,再根据第一数字信号端输入的六位二进制序列的数字信号的控制以及第二数字信号端输入的2位二进制序列的数字信号的控制,可以达到10bit DAC精度。
本发明实施例提供的上述数模转换电路,仅需要采用257个分压信号端以及采用654个开关,一个放大器,可以输出1024个不同电压的模拟信号,从而实现了10bit DAC精度,并减少了开关和分压信号端的数量,因此可以简化结构、减小布线难度以及降低生产成本。并且,与现有技术中的10bit DAC相比,本申请实施例提供的上述数模转换电路的面积减少了从而可以使设置数模转换电路的芯片的面积减少大约从而可以节省成本,提高产品竞争力。
基于同一发明构思,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述任一项数模转换电路。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。
目前,有机电致发光显示装置具有超轻薄,宽视觉,低功耗,响应快,色彩逼真等优点,越来越多应用于电视、平板等设备。在具体实施时,在本发明实施例提供的上述显示装置中,显示装置为有机电致发光显示装置。
具体地,在具体实施时,在本发明实施例提供的上述显示装置中,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置解决问题的原理与前述数模转换电路相似,因此该显示装置的实施可以参见前述数模转换电路的实施,重复之处在此不再赘述。
本发明实施例提供的数模转换电路、显示面板及显示装置,包括:分压单元、第一分段单元、第二分段单元以及第三分段单元;其中,分压单元用于提供2i+1个分压信号端;第一分段单元用于在其第2端接收的一组i-2位二进制序列中的第k个数字信号的控制下,将第4k-3分压信号端的信号提供给第一节点,将第4k-2分压信号端的信号提供给第二节点,将第4k-1分压信号端的信号提供给第三节点,将第4k分压信号端的信号提供给第四节点,将第4k+1分压信号端的信号提供给第五节点,其中k为大于或等于1且小于或等于2i-2的整数;第二分段单元用于在其第2端接收的一组2位二进制序列中的第m个数字信号的控制下,将其第m端的信号提供给第六节点,将其第m+1端的信号提供给第七节点,其中m为大于或等于1且小于或等于4的整数;第三分段模块用于将与第三分段单元的第1端的电压对应的四个具有不同电压的模拟信号提供给模拟信号输出端。因此,本发明实施例提供的数模转换电路,采用分段模式,通过上述四个单元的相互配合,仅需要采用2i+1个分压信号端,就可以输出2i+2个不同电压的模拟信号,与现有技术中需要采用2i+2个分压信号端相比,可以减少分压信号端的设置,简化结构、减小布线难度以及降低生产成本。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (16)
1.一种数模转换电路,其特征在于,包括:分压单元、第一分段单元、第二分段单元以及第三分段单元;其中,
所述分压单元具有2i+1个分压信号端,按电压由低到高依次定义为第1至第2i+1分压信号端;其中,i为大于或等于8的偶数;
所述第一分段单元的各第1端分别与所述第1至第2i+1分压信号端对应相连,第2端与第一数字信号端相连,各输出端分别与第一节点、第二节点、第三节点、第四节点以及第五节点相连;所述第一分段单元用于在所述第2端接收的一组i-2位二进制序列中的第k个数字信号的控制下,将第4k-3分压信号端的信号提供给所述第一节点,将第4k-2分压信号端的信号提供给所述第二节点,将第4k-1分压信号端的信号提供给所述第三节点,将第4k分压信号端的信号提供给所述第四节点,将第4k+1分压信号端的信号提供给所述第五节点;其中,k为大于或等于1且小于或等于2i-2的整数;
所述第二分段单元的第1端与所述第一节点相连,第2端与所述第二节点相连,第3端与所述第三节点相连,第4端与所述第四节点相连,第5端与所述第五节点相连,第6端与第二数字信号端相连,各输出端分别与第六节点与第七节点相连;所述第二分段单元用于在所述第二分段单元的第2端接收的一组2位二进制序列中的第m个数字信号的控制下,将所述第二分段单元的第m端的信号提供给所述第六节点,将所述第二分段单元的第m+1端的信号提供给所述第七节点;其中,m为大于或等于1且小于或等于4的整数;
所述第三分段单元的第1端与所述第六节点相连,第2端与所述第七节点相连,输出端与所述数模转换电路的模拟信号输出端相连;所述第三分段模块用于将与所述第三分段单元的第1端的电压对应的四个具有不同电压的模拟信号提供给所述模拟信号输出端。
2.如权利要求1所述的数模转换电路,其特征在于,所述第一分段单元包括:第一开关控制模块、第二开关控制模块、第三开关控制模块、第四开关控制模块与第五开关控制模块;其中,
所述第一开关控制模块的各第1端分别与所述第4k-3分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第一节点相连;所述第一开关控制模块用于在所述第一开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k-3分压信号端的信号提供给所述第一节点;
所述第二开关控制模块的各第1端分别与所述第4k-2分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第二节点相连;所述第二开关控制模块用于在所述第二开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k-2分压信号端的信号提供给所述第二节点;
所述第三开关控制模块的各第1端分别与所述第4k-1分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第三节点相连;所述第三开关控制模块用于在所述第三开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k-1分压信号端的信号提供给所述第三节点;
所述第四开关控制模块的各第1端分别与所述第4k分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第四节点相连;所述第四开关控制模块用于在所述第四开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k分压信号端的信号提供给所述第四节点;
所述第五开关控制模块的各第1端分别与所述第4k+1分压信号端对应相连,第2端与所述第一数字信号端相连,输出端与所述第五节点相连;所述第五开关控制模块用于在所述第五开关控制模块的第2端接收的第k个数字信号的控制下,将所述第4k+1分压信号端的信号提供给所述第五节点。
3.如权利要求2所述的数模转换电路,其特征在于,所述第一开关控制模块包括:i-2位二进制开关树型的第一开关网络;其中,
所述第一开关网络的各第1输入端与所述第4k-3分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第一节点相连。
4.如权利要求2所述的数模转换电路,其特征在于,所述第二开关控制模块包括:i-2位二进制开关树型的第二开关网络;其中,
所述第二开关网络的各第1输入端与所述第4k-2分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第二节点相连。
5.如权利要求2所述的数模转换电路,其特征在于,所述第三开关控制模块包括:i-2位二进制开关树型的第三开关网络;其中,
所述第三开关网络的各第1输入端与所述第4k-1分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第三节点相连。
6.如权利要求2所述的数模转换电路,其特征在于,所述第四开关控制模块包括:i-2位二进制开关树型的第四开关网络;其中,
所述第四开关网络的各第1输入端与所述第4k分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第四节点相连。
7.如权利要求2所述的数模转换电路,其特征在于,所述第五开关控制模块包括:i-2位二进制开关树型的第五开关网络;其中,
所述第五开关网络的各第1输入端与所述第4k+1分压信号端对应相连,第2输入端与所述第一数字信号端相连,输出端与所述第五节点相连。
8.如权利要求1所述的数模转换电路,其特征在于,所述第二分段单元包括:第六开关控制模块和第七开关控制模块;其中,
所述第六开关控制模块的第1端与所述第一节点相连,第2端与所述第二节点相连,第3端与所述第三节点相连,第4端与所述第四节点相连,第5端与所述第二数字信号端相连,输出端与所述第六节点相连;所述第六开关控制模块用于在所述第六开关控制模块的第5端接收的第m个数字信号的控制下,将所述第六开关控制模块的第m端的信号提供给所述第六节点;
所述第七开关控制模块的第1端与所述第二节点相连,第2端与所述第三节点相连,第3端与所述第四节点相连,第4端与所述第五节点相连,第5端与所述第二数字信号端相连,输出端与所述第七节点相连;所述第七开关控制模块用于在所述第七开关控制模块的第5端接收的第m个数字信号的控制下,将所述第七开关控制模块的第m端的信号提供给所述第七节点。
9.如权利要求8所述的数模转换电路,其特征在于,所述第六开关控制模块包括:2位二进制开关树型的第六开关网络;其中,
所述第六开关网络的各第1输入端与所述第一节点、所述第二节点、所述第三节点以及所述第四节点对应相连,第2输入端与所述第二数字信号端相连,输出端与所述第六节点相连。
10.如权利要求8所述的数模转换电路,其特征在于,所述第七开关控制模块包括:2位二进制开关树型的第七开关网络;其中,
所述第七开关网络的各第1输入端与所述第二节点、所述第三节点、所述第四节点以及所述第五节点对应相连,第2输入端与所述第二数字信号端相连,输出端与所述第七节点相连。
11.如权利要求1所述的数模转换电路,其特征在于,所述第三分段单元包括:第八开关控制模块、第九开关控制模块和放大器;其中,
所述第八开关控制模块的第1端和第3端分别与所述第六节点相连,第2端和第4端分别与所述第七节点相连,第5端与第三数字信号端相连,输出端与所述放大器的第一同相输入端相连;所述第八开关控制模块用于在所述第八开关控制模块的第5端接收的一组2位二进制序列中的第n个数字信号的控制下,将所述第八开关控制模块的第n端的信号提供给所述第一同相输入端;n为大于或等于1且小于或等于4的整数;
所述第九开关控制模块的第1端和第2端分别与所述第六节点相连,第3端和第4端分别与所述第七节点相连,第5端与所述第三数字信号端相连,输出端与所述放大器的第二同相输入端相连;所述第九开关控制模块用于在所述第九开关控制模块的第5端接收的一组2位二进制序列中的第n个数字信号的控制下,将所述第九开关控制模块的第n端的信号提供给所述第二同相输入端;
所述放大器的第三同相输入端与所述第六节点相连,反相输入端分别与所述放大器的输出端以及所述模拟信号输出端相连;所述放大器用于根据预设求和规则将所述第一同相输入端的信号的电压、所述第二同相输入端的信号的电压以及所述第三同相输入端的信号的电压进行相加,以输出与所述第三同相输入端的信号对应的四个具有不同电压的模拟信号。
12.如权利要求11所述的数模转换电路,其特征在于,所述第八开关网络模块包括:2位二进制开关树型的第八开关网络;其中,
所述第八开关网络的第1输入端和第3输入端分别与所述第六节点对应相连,第2输入端和第4输入端分别与所述第七节点对应相连,第5输入端与所述第三数字信号端相连,输出端与所述第一同相输入端相连。
13.如权利要求11所述的数模转换电路,其特征在于,所述第九开关网络模块包括:2位二进制开关树型的第九开关网络;其中,
所述第九开关网络的第1输入端和第2输入端分别与所述第六节点对应相连,第3输入端和第4输入端分别与所述第七节点对应相连,第5输入端与所述第三数字信号端相连,输出端与所述第二同相输入端相连。
14.如权利要求1-13任一项所述的数模转换电路,其特征在于,所述分压单元包括:具有串联连接的2i个电阻的电阻串、参考电压端与接地端;其中,
所述电阻串包括2i+1个串联节点,按电压由低到高依次定义为第1至第2i+1串联节点;所述第1串联节点与所述接地端相连,所述第2i+1串联节点与所述参考电压端相连;所述第1至第2i+1串联节点与所述第1至第2i+1分压信号端对应相连。
15.一种显示面板,其特征在于,包括如权利要求1-14任一项所述的数模转换电路。
16.一种显示装置,其特征在于,包括如权利要求15所述的显示面板。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610669446.2A CN106330194B (zh) | 2016-08-15 | 2016-08-15 | 一种数模转换电路、显示面板及显示装置 |
US15/736,732 US10277245B2 (en) | 2016-08-15 | 2017-07-03 | Digital to analog converter circuit, display panel and display device |
PCT/CN2017/091426 WO2018032891A1 (zh) | 2016-08-15 | 2017-07-03 | 一种数模转换电路、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610669446.2A CN106330194B (zh) | 2016-08-15 | 2016-08-15 | 一种数模转换电路、显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106330194A true CN106330194A (zh) | 2017-01-11 |
CN106330194B CN106330194B (zh) | 2017-11-10 |
Family
ID=57740369
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610669446.2A Active CN106330194B (zh) | 2016-08-15 | 2016-08-15 | 一种数模转换电路、显示面板及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10277245B2 (zh) |
CN (1) | CN106330194B (zh) |
WO (1) | WO2018032891A1 (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018032891A1 (zh) * | 2016-08-15 | 2018-02-22 | 京东方科技集团股份有限公司 | 一种数模转换电路、显示面板及显示装置 |
CN107809251A (zh) * | 2017-11-22 | 2018-03-16 | 京东方科技集团股份有限公司 | 一种数模转换电路及其方法、显示装置 |
CN109586726A (zh) * | 2019-01-22 | 2019-04-05 | 江苏集萃微纳自动化系统与装备技术研究所有限公司 | 分段式数模转换器 |
CN109787635A (zh) * | 2019-01-10 | 2019-05-21 | 京东方科技集团股份有限公司 | 数模转换电路及其数模转换方法、显示装置 |
WO2019214412A1 (zh) * | 2018-05-09 | 2019-11-14 | 京东方科技集团股份有限公司 | 数模转换电路、方法和显示装置 |
CN111247742A (zh) * | 2017-11-14 | 2020-06-05 | 松下知识产权经营株式会社 | 数模转换器 |
CN111292671A (zh) * | 2020-03-31 | 2020-06-16 | 京东方科技集团股份有限公司 | 数据驱动电路及其驱动方法、和显示装置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102398445B1 (ko) * | 2017-05-26 | 2022-05-16 | 주식회사 디비하이텍 | 데이터 드라이버 및 이를 포함하는 디스플레이 장치 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101316103A (zh) * | 2007-05-30 | 2008-12-03 | 三星电子株式会社 | 数模转换器及其方法 |
CN103354451A (zh) * | 2013-06-03 | 2013-10-16 | 友达光电(苏州)有限公司 | 数模转换模块及包含其的灰阶电压产生模块 |
US20140347202A1 (en) * | 2013-03-15 | 2014-11-27 | Qualcomm Incorporated | DUAL-STRING DIGITAL-TO-ANALOG CONVERTERS (DACs), AND RELATED CIRCUITS, SYSTEMS, AND METHODS |
CN105007677A (zh) * | 2015-08-21 | 2015-10-28 | 中国科学院上海高等研究院 | 用于amoled列驱动电路的数模转换电路及方法 |
CN105609038A (zh) * | 2016-02-17 | 2016-05-25 | 京东方科技集团股份有限公司 | 一种驱动信号的补偿方法、补偿电路及显示面板 |
CN105656490A (zh) * | 2016-01-27 | 2016-06-08 | 深圳市华星光电技术有限公司 | 一种数模转换模块、数据驱动电路及液晶显示器 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5703588A (en) * | 1996-10-15 | 1997-12-30 | Atmel Corporation | Digital to analog converter with dual resistor string |
KR100304955B1 (ko) * | 1998-08-20 | 2001-09-24 | 김영환 | 디지털/아날로그변환기 |
US6317069B1 (en) * | 1999-05-06 | 2001-11-13 | Texas Instruments Incorporated | Digital-to-analog converter employing binary-weighted transistor array |
US6486818B1 (en) * | 2001-07-26 | 2002-11-26 | Maxim Integrated Products, Inc. | Segmented resistor string digital-to-analog converters |
US6885236B2 (en) * | 2002-06-14 | 2005-04-26 | Broadcom Corporation | Reference ladder having improved feedback stability |
WO2004088848A2 (en) * | 2003-03-28 | 2004-10-14 | Ess Technology Inc. | Improved voltage segmented digital to analog converter |
US6914547B1 (en) * | 2004-05-04 | 2005-07-05 | Analog Devices, Inc. | Triple resistor string DAC architecture |
KR100588745B1 (ko) * | 2004-07-30 | 2006-06-12 | 매그나칩 반도체 유한회사 | 액정표시장치의 소스 드라이버 |
US7015847B1 (en) * | 2005-02-11 | 2006-03-21 | Analog Devices, Inc. | Digital to analog converter |
US7330066B2 (en) * | 2005-05-25 | 2008-02-12 | Himax Technologies Limited | Reference voltage generation circuit that generates gamma voltages for liquid crystal displays |
US7714758B2 (en) | 2007-05-30 | 2010-05-11 | Samsung Electronics Co., Ltd. | Digital-to-analog converter and method thereof |
JP4931704B2 (ja) * | 2007-06-21 | 2012-05-16 | オンセミコンダクター・トレーディング・リミテッド | Da変換回路 |
US7710302B2 (en) * | 2007-12-21 | 2010-05-04 | International Business Machines Corporation | Design structures and systems involving digital to analog converters |
US7982581B2 (en) * | 2009-02-06 | 2011-07-19 | Analog Devices, Inc. | Digital potentiometer architecture with multiple string arrays allowing for independent calibration in rheostat mode |
US7956786B2 (en) * | 2009-10-30 | 2011-06-07 | Analog Devices, Inc. | Digital-to-analogue converter |
US8350739B2 (en) * | 2011-03-28 | 2013-01-08 | National Semiconductor Corporation | Reference current compensation circuit for D/A converter |
US8907832B2 (en) * | 2013-03-15 | 2014-12-09 | Qualcomm Incorporated | Polarity compensating dual-string digital-to-analog converters (DACs), and related circuits, systems, and methods |
US9276598B1 (en) * | 2015-05-22 | 2016-03-01 | Texas Instruments Incorporated | Trim-matched segmented digital-to-analog converter apparatus, systems and methods |
CN106330194B (zh) | 2016-08-15 | 2017-11-10 | 京东方科技集团股份有限公司 | 一种数模转换电路、显示面板及显示装置 |
-
2016
- 2016-08-15 CN CN201610669446.2A patent/CN106330194B/zh active Active
-
2017
- 2017-07-03 US US15/736,732 patent/US10277245B2/en active Active
- 2017-07-03 WO PCT/CN2017/091426 patent/WO2018032891A1/zh active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101316103A (zh) * | 2007-05-30 | 2008-12-03 | 三星电子株式会社 | 数模转换器及其方法 |
US20140347202A1 (en) * | 2013-03-15 | 2014-11-27 | Qualcomm Incorporated | DUAL-STRING DIGITAL-TO-ANALOG CONVERTERS (DACs), AND RELATED CIRCUITS, SYSTEMS, AND METHODS |
CN103354451A (zh) * | 2013-06-03 | 2013-10-16 | 友达光电(苏州)有限公司 | 数模转换模块及包含其的灰阶电压产生模块 |
CN105007677A (zh) * | 2015-08-21 | 2015-10-28 | 中国科学院上海高等研究院 | 用于amoled列驱动电路的数模转换电路及方法 |
CN105656490A (zh) * | 2016-01-27 | 2016-06-08 | 深圳市华星光电技术有限公司 | 一种数模转换模块、数据驱动电路及液晶显示器 |
CN105609038A (zh) * | 2016-02-17 | 2016-05-25 | 京东方科技集团股份有限公司 | 一种驱动信号的补偿方法、补偿电路及显示面板 |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10277245B2 (en) | 2016-08-15 | 2019-04-30 | Boe Technology Group Co., Ltd. | Digital to analog converter circuit, display panel and display device |
WO2018032891A1 (zh) * | 2016-08-15 | 2018-02-22 | 京东方科技集团股份有限公司 | 一种数模转换电路、显示面板及显示装置 |
CN111247742A (zh) * | 2017-11-14 | 2020-06-05 | 松下知识产权经营株式会社 | 数模转换器 |
CN107809251A (zh) * | 2017-11-22 | 2018-03-16 | 京东方科技集团股份有限公司 | 一种数模转换电路及其方法、显示装置 |
CN107809251B (zh) * | 2017-11-22 | 2021-02-26 | 京东方科技集团股份有限公司 | 一种数模转换电路及其方法、显示装置 |
WO2019214412A1 (zh) * | 2018-05-09 | 2019-11-14 | 京东方科技集团股份有限公司 | 数模转换电路、方法和显示装置 |
US11323127B2 (en) | 2018-05-09 | 2022-05-03 | Boe Technology Group Co., Ltd. | Digital-to-analog conversion circuit and method, and display device |
CN109787635A (zh) * | 2019-01-10 | 2019-05-21 | 京东方科技集团股份有限公司 | 数模转换电路及其数模转换方法、显示装置 |
US11296718B2 (en) | 2019-01-10 | 2022-04-05 | Boe Technology Group Co., Ltd. | Digital-to-analog conversion circuit, digital-to-analog conversion method, and display apparatus |
CN109586726A (zh) * | 2019-01-22 | 2019-04-05 | 江苏集萃微纳自动化系统与装备技术研究所有限公司 | 分段式数模转换器 |
CN109586726B (zh) * | 2019-01-22 | 2024-03-08 | 江苏集萃微纳自动化系统与装备技术研究所有限公司 | 分段式数模转换器 |
CN111292671A (zh) * | 2020-03-31 | 2020-06-16 | 京东方科技集团股份有限公司 | 数据驱动电路及其驱动方法、和显示装置 |
CN111292671B (zh) * | 2020-03-31 | 2023-09-29 | 京东方科技集团股份有限公司 | 数据驱动电路及其驱动方法、和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US10277245B2 (en) | 2019-04-30 |
WO2018032891A1 (zh) | 2018-02-22 |
US20180358978A1 (en) | 2018-12-13 |
CN106330194B (zh) | 2017-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106330194A (zh) | 一种数模转换电路、显示面板及显示装置 | |
CN106788442B (zh) | 数模转换电路及方法、源极驱动器和显示装置 | |
CN101459413B (zh) | 数字模拟变换电路和使用它的显示装置的数据驱动器 | |
CN101136636B (zh) | 数模转换器及图像显示设备 | |
CN101505154B (zh) | 数字模拟转换电路和数据驱动器及显示装置 | |
CN102142840B (zh) | 折叠模数转换器 | |
TWI395187B (zh) | 資料驅動器 | |
US7652607B2 (en) | Digital to analogue converters | |
CN101192831A (zh) | 数字模拟转换器 | |
CN107809251B (zh) | 一种数模转换电路及其方法、显示装置 | |
US20070237407A1 (en) | Decoding circuit and display apparatus | |
US7259706B2 (en) | Balanced dual resistor string digital to analog converter system and method | |
CN101101744A (zh) | 低温多晶硅驱动电路 | |
CN106998206A (zh) | 电荷再分配连续逼近式模拟数字转换器及其控制方法 | |
CN109104195A (zh) | 一种数模转换电路、其使用方法及显示装置 | |
CN107786203A (zh) | 辅助数字模拟转换器及其执行方法 | |
CN104143985B (zh) | 数字模拟转换器、可编程伽玛校正缓冲电路及显示装置 | |
CN108540135A (zh) | 一种数模转换器及转换电路 | |
CN111292671B (zh) | 数据驱动电路及其驱动方法、和显示装置 | |
CN106027055A (zh) | 一种低功耗两步式闪烁型模数转换器 | |
KR101239613B1 (ko) | 데이터 드라이버의 디지털 아날로그 변환장치 및 그 변환방법 | |
CN109672443B (zh) | 数模转换器以及显示装置 | |
CN101547000B (zh) | 一种信号转换电路、数模转换装置和音频输出设备 | |
US9780777B1 (en) | Methods and apparatus for level-shifting high speed serial data with low power consumption | |
Lee et al. | A 10 bit piecewise linear cascade interpolation DAC with loop gain ratio control |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |