CN106033663A - 用于显示装置、显示驱动器和显示装置系统的内部时钟信号控制 - Google Patents

用于显示装置、显示驱动器和显示装置系统的内部时钟信号控制 Download PDF

Info

Publication number
CN106033663A
CN106033663A CN201610192670.7A CN201610192670A CN106033663A CN 106033663 A CN106033663 A CN 106033663A CN 201610192670 A CN201610192670 A CN 201610192670A CN 106033663 A CN106033663 A CN 106033663A
Authority
CN
China
Prior art keywords
data
path
clock signal
signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610192670.7A
Other languages
English (en)
Other versions
CN106033663B (zh
Inventor
野濑圭司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sin Knapp Dick J Japan Contract Society
Original Assignee
Sin Knapp Dick J Japan Contract Society
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sin Knapp Dick J Japan Contract Society filed Critical Sin Knapp Dick J Japan Contract Society
Publication of CN106033663A publication Critical patent/CN106033663A/zh
Application granted granted Critical
Publication of CN106033663B publication Critical patent/CN106033663B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/033Pointing devices displaced or positioned by the user, e.g. mice, trackballs, pens or joysticks; Accessories therefor
    • G06F3/038Control and interface arrangements therefor, e.g. drivers or device-embedded control circuitry
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • H04L7/0012Synchronisation information channels, e.g. clock distribution lines by comparing receiver clock with transmitter clock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0083Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4305Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

一种显示装置包含显示板和驱动显示板的显示驱动器。显示驱动器用时钟路径和至少一个数据路径连接到主机。显示驱动器包含:接口电路,其配置成经由时钟路径从主机接收外部时钟信号,经由数据路径从主机接收数据信号,并输出通过数据信号发射的接收数据;控制电路,其配置成输出与外部时钟信号同步的内部时钟信号;以及驱动电路,其配置成响应于包含在接收数据中的图像数据而与从控制电路馈送的内部时钟信号同步地驱动显示板。控制电路配置成响应于包含在接收数据中的接收分组的类型而馈送内部时钟信号。

Description

用于显示装置、显示驱动器和显示装置系统的内部时钟信号控制
技术领域
本发明涉及显示驱动器、显示装置和显示装置系统。
背景技术
由MIPI联盟定义和归档的MIPI-DSI(移动工业处理器接口-显示器串行接口)是用于便携式装置中的外围装置(例如显示装置)与处理器之间通信的标准串行接口。MIPI-DSI接口具有以低功耗进行高速通信的特征。
MIPI-DSI用一个时钟路径和一到四个数据路径实现数据通信。每个路径都包含发射差分信号的两条信号线(一对信号线)。更确切地说,时钟路径包含发射差分时钟信号的一对信号线,并且每个数据路径包含发射差分数据信号的一对信号线。MIPI-DSI规范定义了两种通信模式:LP(低功率)模式和HS(高速)模式。LP模式是用于以低速但降低的功耗通信的通信模式,而HS模式是用于以高速通信的通信模式。
MIPI-DSI接口经常用于主机(例如CPU(中央处理单元))与驱动显示板(诸如液晶显示板)的显示驱动器之间的通信。包含图像数据的大量数据在显示驱动器与主机之间交换,并且MIPI-DSI接口特别适合于这个目的。当MIPI-DSI接口用于显示驱动器与主机之间的通信时,通常在HS模式发射图像数据,因为有必要在每个水平同步周期中发射相当大量的图像数据,水平同步周期具有有限的持续时间。然而,使用HS模式不合期望地增大了显示驱动器的功耗。
应该注意,日本专利申请公布No.2012-150152A公开了在液晶显示装置中基于MIPI-DSI规范的通信。
近来,显示驱动器的功耗倾向于由于先进的多功能性而增大,同时用户期望功耗降低。特别对于包含在便携式装置中的显示驱动器,满足这个要求是重要的。存在用于降低显示驱动器的功耗的技术需要。
发明内容
因此,本发明的一个目的是降低显示驱动器的功耗。本领域技术人员根据如下公开将理解本发明的其它目的和新特征。
在一个实施例中,显示装置包含显示板和驱动显示板的显示驱动器。显示驱动器用时钟路径和至少一个数据路径连接到主机。显示驱动器包含:接口电路,其配置成经由时钟路径从主机接收外部时钟信号,经由数据路径从主机接收数据信号,并输出通过数据信号发射的接收数据;控制电路,其配置成输出与外部时钟信号同步的内部时钟信号;以及驱动电路,其配置成响应于包含在接收数据中的图像数据而与从控制电路馈送的内部时钟信号同步地驱动显示板。当时钟路径和数据路径被设置成第一模式时,接口电路对通过数据路径发射的数据信号执行时钟恢复,并通过与通过时钟恢复获得的恢复的时钟信号同步地对数据信号采样来生成接收数据。当时钟路径和数据路径被设置成第二模式时,接口电路通过与通过时钟路径发射的外部时钟信号同步地对数据信号采样来生成接收数据。当时钟路径和数据路径被设置成第二模式时,控制电路配置成响应于包含在接收数据中的接收分组的类型而馈送内部时钟信号。
在另一实施例中,提供了适合于用时钟路径和至少一个数据路径连接到主机的显示驱动器以驱动显示板。显示驱动器包含:接口电路,其配置成经由时钟路径从主机接收外部时钟信号,经由数据路径从主机接收数据信号,并输出通过数据信号发射的接收数据;控制电路,其配置成输出与外部时钟信号同步的内部时钟信号;以及驱动电路,其配置成响应于包含在接收数据中的图像数据而与从控制电路馈送的内部时钟信号同步地驱动显示板。当时钟路径和数据路径被设置成第一模式时,接口电路对通过数据路径发射的数据信号执行时钟恢复,并通过与通过时钟恢复获得的恢复的时钟信号同步地对数据信号采样来生成接收数据。当时钟路径和数据路径被设置成第二模式时,接口电路通过与通过时钟路径发射的外部时钟信号同步地对数据信号采样来生成接收数据。当时钟路径和数据路径被设置成第二模式时,控制电路配置成响应于包含在接收数据中的接收分组的类型而馈送内部时钟信号。
在又一实施例中,显示装置系统包含主机和显示装置。显示装置包含显示板和驱动显示板的显示驱动器。显示驱动器和主机用时钟路径和至少一个数据路径彼此连接。显示驱动器包含:接口电路,其配置成经由时钟路径从主机接收外部时钟信号,经由数据路径从主机接收数据信号,并输出通过数据信号发射的接收数据;控制电路,其配置成输出与外部时钟信号同步的内部时钟信号;以及驱动电路,其配置成响应于包含在接收数据中的图像数据而与从控制电路馈送的内部时钟信号同步地驱动显示板。当时钟路径和数据路径被设置成第一模式时,接口电路对通过数据路径发射的数据信号执行时钟恢复,并通过与通过时钟恢复获得的恢复的时钟信号同步地对数据信号采样来生成接收数据。当时钟路径和数据路径被设置成第二模式时,接口电路通过与通过时钟路径发射的外部时钟信号同步地对数据信号采样来生成接收数据。当时钟路径和数据路径被设置成第二模式时,控制电路配置成响应于包含在接收数据中的接收分组的类型而馈送内部时钟信号。
本发明有效地降低了显示驱动器的功耗。
附图说明
本发明的以上以及其它优点和特征根据结合附图获取的如下描述将更显而易见,附图中:
图1A是例证一个实施例中显示装置的示范配置的框图;
图1B是例证一个实施例中驱动电路的示范配置的框图;
图2是例证每个水平同步周期中典型的液晶显示装置的示范操作的时序图;以及
图3是例证一个实施例中显示驱动器的示范操作的时序图。
具体实施方式
在本文中现在将参考例证性实施例描述本发明。本领域技术人员将认识到,使用本发明的教导可实现许多备选实施例,并且本发明不限于为了说明性目的例证的实施例。
图1A是例证一个实施例中显示装置的示范配置的框图。本实施例的显示装置配置为液晶显示装置1。适合用在便携式装置中的显示装置系统例如由这个液晶显示装置1和主机4形成。
液晶显示装置1包含液晶显示(LCD)板2和显示驱动器3。液晶显示板2包含排列成行与列的多个像素、多条栅极线和多条源极线(注意:在图1A中未示出像素、栅极线和源极线)。每个像素都连接到对应栅极线和对应源极线。
显示驱动器3以可通信方式连接到主机4,并响应于从主机4接收的数据而驱动液晶显示板2。在本实施例中,MIPI-DSI接口用于在显示驱动器3与主机4之间通信。更确切地说,显示驱动器3和主机4用时钟路径和4个数据路径彼此连接。时钟路径用于将差分时钟信号(外部时钟信号)从主机4馈送到显示驱动器3,并且数据路径各用于将差分数据信号从主机4馈送到显示驱动器3。每个路径都包含发射差分信号的一对信号线。在图1A中,图例“DSI_CLKP”和“DSI_CLKN”指代形成时钟路径的一对信号线。图例“DSI_DATA0P”和“DSI_DATA0N”指代形成数据路径“0”的一对信号线,并且图例“DSI_DATA1P”和“DSI_DATA1N”指代形成数据路径“1”的一对信号线。对应地,图例“DSI_DATA2P”和“DSI_DATA2N”指代形成数据路径“2”的一对信号线,并且图例“DSI_DATA3P”和“DSI_DATA3N”指代形成数据路径“3”的一对信号线。尽管图1A例证了提供4个数据路径的显示装置配置,但数据路径的数量不限于4;MIPI-DSI规范定义可能存在1到4个数据路径。
显示驱动器3包含接口电路11、控制电路12、驱动电路13和供电电路14。
接口电路11操作为从主机4接收差分时钟信号和差分数据信号的接收器。接口电路11配置成支持在MIPI-DSI规范中定义的操作。如上所述,MIPI-DSI规范定义LP(低功率)模式和HS(高速)模式。LP模式与HS模式之间的切换可在时钟路径与数据路径之间单独执行。然而,应该注意,不允许时钟路径设置成LP模式而数据路径设置成HS模式的状态。LP模式与HS模式之间的切换通过改变特定序列中相关路径(时钟路径或数据路径)的信号线上的电压电平实现。接口电路11在时钟路径和数据路径中每个路径的两条信号线的电压电平的基础上,识别时钟路径和数据路径中每个路径的通信模式的切换。
响应于时钟路径和数据路径的通信模式而切换接口电路11的操作。当数据路径处于LP模式时,接口电路11对数据路径发射的差分数据信号执行时钟恢复,而与时钟路径的通信模式(HS模式或LP模式)无关,并通过与通过时钟恢复所获得的恢复的时钟信号同步地对差分数据信号进行采样来接收通过差分数据信号发射的接收数据。
另一方面,当时钟路径和数据路径全都处于HS模式时,接口电路11通过与通过时钟路径发射的差分时钟信号同步地对差分数据信号进行采样来接收通过差分数据信号发射的接收数据。接口电路11顺序地输出由此接收的接收数据。在图1A中,图例“DSI_DATA”指代从接口电路11输出的接收数据。
当时钟路径被设置成HS模式时,接口电路11此外通过将差分时钟信号转换成单端信号来生成时钟信号DSI_CLK,并输出所生成的时钟信号DSI_CLK。时钟信号DSI_CLK与差分时钟信号同步,并具有相同频率。在处于HS模式的时钟路径上发射的差分时钟信号的频率高于通过在数据路径上发射的差分数据信号的时钟恢复而获得的恢复的时钟信号的频率,并且相应地,时钟信号DSI_CLK的频率也高于恢复的时钟信号的频率。
接口电路11还操作为从显示驱动器3向主机4发射差分数据信号的发射器。包含信号线DSI_DATA0P和DSI_DATA0N的数据路径“0”用于将差分数据信号从显示驱动器3发射到主机4。当将差分数据信号从显示驱动器3发射到主机4时,数据路径“0”处于LP模式,并且差分数据信号从显示驱动器3经由数据路径“0”发射到主机4。
控制电路12处理时钟信号DSI_CLK和接收数据DSI_DATA,它们是从接口电路11接收的。按照图示,控制电路操作如下:
第一,控制电路12根据时钟信号DSI_CLK生成内部时钟信号INT_CLK。与时钟信号DSI_CLK同步的内部时钟信号INT_CLK被馈送到驱动液晶显示板2的各种电路,如后面所描述的。
第二,控制电路12分析包含在接收数据DSI_DATA中的接收分组,并按照相应接收分组的内容和类型执行各种操作。当接收分组是命令分组时,例如,控制电路12响应于命令分组的内容而访问来往于在驱动电路13中提供的寄存器电路的控制数据。在图1A中,写入到寄存器电路中的控制数据由图例“write_DATA”指代,并且从寄存器电路读出的控制数据由图例“read_DATA”指代。当接收分组包含图像数据时,控制电路12将图像数据转发到驱动电路13。在图1A中,要转发到驱动电路13的图像数据由图例“PIXEL_DATA”指代。如后面所描述的,控制电路12具有响应于包含在接收数据DSI_DATA中的每个接收分组的类型而控制内部时钟信号INT_CLK输出的开始和停止的功能。
在一个实施例中,控制电路12包含内部时钟生成器电路30、分组分析电路31、像素计数器32、“或”电路33和选择器34。应该注意到,图1A部分并示意性例证了控制电路12的配置;控制电路12在实际实现中可包含其它电路。
内部时钟生成器电路30根据时钟信号DSI_CLK生成内部时钟信号INT_CLK。在一个实施例中,内部时钟生成器电路30通过时钟信号DSI_CLK的分频来生成内部时钟信号INT_CLK。
分组分析电路31分析包含在接收数据DSI_DATA中的接收分组,并响应于分析结果而执行各种操作。在本实施例中,分组分析电路31操作如下:
第一,当在接收数据DSI_DATA中检测到特定类型的接收分组时,分组分析电路31断言(assert)分组检测信号SPKT_DETECT。在本实施例中,当检测到水平同步分组(Hsync分组)或命令分组时,分组分析电路31在一给定持续时间断言分组检测信号SPKT_DETECT。水平同步分组是指示水平同步周期开始的分组,并且命令分组是包含用于显示驱动器3的操作控制的命令的分组。应该注意,水平同步分组和命令分组都定义在MIPI-DSI规范中。断言分组检测信号SPKT_DETECT的周期的持续时间可取决于由分组分析电路31检测的检测分组的类型和/或包含在检测的命令分组中的命令的类型。
第二,当在接收数据DSI_DATA中检测到打包像素流时,分组分析电路31在一给定持续时间断言像素数据流开始信号SSTR_START。打包像素流是指示从主机4向显示驱动器3发射图像数据的开始的分组(通知显示驱动器3开始从主机4向显示驱动器3发射图像数据的分组);打包像素流也定义在MIPI-DSI规范中。
像素计数器32生成显示周期信号SDSP_PRD,该信号指示当前时间是否在每个水平同步周期中的有效显示周期中。更确切地说,响应于像素数据流开始信号SSTR_START的断言,像素计数器32断言显示周期信号SDSP_PRD,并且开始将其中存有的计数值加起来。当计数值达到预定值时,像素计数器32否定(negate)显示周期信号SDSP_PRD
“或”电路33计算分组检测信号SPKT_DETECT和像素数据流开始信号SSTR_START的逻辑和,并输出具有对应于所计算逻辑和的信号电平的输出信号。“或”电路33的输出信号被用作内部时钟使能信号SCLK_EN,其允许和禁止输出来自控制电路12的内部时钟信号INT_CLK。这意味着,“或”电路33充当时钟控制电路,其响应于分组检测信号SPKT_DETECT和显示周期信号SDSP_PRD而生成内部时钟使能信号SCLK_EN
选择器34操作为时钟门控电路,其响应于内部时钟使能信号SCLK_EN而输出内部时钟信号INT_CLK。更确切地说,当断言内部时钟使能信号SCLK_EN时,选择器34输出内部时钟信号INT_CLK,而当否定内部时钟使能信号SCLK_EN时,停止输出内部时钟信号INT_CLK。当停止输出内部时钟信号INT_CLK时,选择器34的输出被设置成对应于逻辑值“0”的电压电平(例如,低电平或电路地电平)。
驱动电路13与内部时钟信号INT_CLK同步操作,以响应于从控制电路12接收的图像数据PIXEL_DATA而驱动液晶显示板2。在本实施例中,如图1B中所例证的,驱动电路13包含图像IP(知识产权)核15、存储器16、数据锁存器17、灰度级电压选择器电路18、源极驱动器电路19、栅极控制驱动器20、寄存器电路21和时序发生器22。
图像IP核15对从控制电路12接收的图像数据PIXEL_DATA执行图像处理,并将通过图像处理获得的图像数据存储到存储器16中。
存储器16将从图像IP核15接收的图像数据暂时存储在其中。在一个实施例中,存储器16配置成存储图像一帧的图像数据。数据锁存器17锁存来自存储器16的图像数据,并将锁存的图像数据转发到灰度级电压选择器电路18。在一个实施例中,数据锁存器17配置成同时锁存与液晶显示板2的像素的一条水平线(也就是,连接到一条栅极线的像素)关联的图像数据。灰度级电压选择器电路18选择对应于从数据锁存器17接收的图像数据的灰度级电压,并将选择的灰度级电压馈送到源极驱动器电路19。源极驱动器电路19从灰度级电压选择器电路18接收与液晶显示板2的相应源极线关联的灰度级电压。源极驱动器电路19将液晶显示板2的相应源极线驱动到与从灰度级电压选择器电路18接收的灰度级电压对应的电压。
栅极控制驱动器20驱动液晶显示板2的栅极线。备选地,当驱动栅极线的栅极驱动器电路被集成在液晶显示板2(这类栅极驱动器电路经常被称为GIP(板内栅极)电路)中时,栅极控制驱动器20可将控制栅极驱动器电路的控制信号馈送到液晶显示板2。
寄存器电路21和时序发生器22形成控制电路,该控制电路与内部时钟信号INT_CLK同步操作以控制图像IP核15、存储器16、数据锁存器17、灰度级电压选择器电路18、源极驱动器电路19和栅极控制驱动器20。更确切地说,寄存器电路21包含命令寄存器21a和参数寄存器21b。命令寄存器21a存储用于控制显示驱动器3的操作的命令,并且参数寄存器21b存储用于控制显示驱动器3的操作的各种参数。时序发生器22响应于存储在命令寄存器21a中的命令和存储在参数寄存器21b中的参数而控制显示驱动器3的相应电路(例如,图像IP核15、存储器16、数据锁存器17、灰度级电压选择器电路18、源极驱动器电路19和栅极控制驱动器20)的操作时序。
供电电路14根据外部供应的供电电压生成用于显示驱动器3的相应电路操作的各种供电电压,并将生成的供电电压馈送到相应电路。
在下文,给出了如上所述配置的显示驱动器3的操作概述的描述。
在本实施例中,显示驱动器3配置成在每个水平周期中不需要向驱动电路13馈送内部时钟信号INT_CLK的周期中停止向驱动电路13馈送内部时钟信号INT_CLK。当停止向驱动电路13馈送内部时钟信号INT_CLK时,停止驱动电路13的操作,并且时钟树(其包含信号线和时钟缓冲器)的相应节点上的电压电平是固定的。这个操作有效地降低了显示驱动器3的功耗。
更确切地说,如图2中所例证的,每个水平同步周期包含三个周期:水平后沿周期(BP)、有效的显示周期和水平前沿周期(FP),这是普遍使用的显示装置的情况。在有效显示周期期间,其中图像数据被馈送到驱动电路13,内部时钟信号INT_CLK被馈送到驱动电路13。在此情况下,驱动电路13与内部时钟信号INT_CLK同步操作。例如,驱动电路13的图像IP核15与内部时钟信号INT_CLK同步地从控制电路12接收图像数据,并且存储器16与内部时钟信号INT_CLK同步操作以将从图像IP核15接收的图像数据存储其中。
另一方面,在水平后沿周期和水平前沿周期中,将内部时钟信号INT_CLK馈送到驱动电路13基本上是不必要的,因为驱动电路13不需要在这些周期中处理图像数据。一般而言,水平后沿周期和水平前沿周期占据每个水平同步周期的持续时间的20%,并且因此,如果在水平后沿周期和水平前沿周期中停止向驱动电路13馈送内部时钟信号INT_CLK,则预期功耗降低得相当大。
然而,应该注意,在水平后沿周期或水平前沿周期中可能出现向驱动电路13馈送内部时钟信号INT_CLK的必要性,取决于包含在由控制电路12接收的接收数据DSI_DATA中的分组类型。例如,当控制电路12将命令分组作为接收数据DSI_DATA接收时,驱动电路13有必要将由命令分组规定的命令存储到驱动电路13的寄存器电路21的命令寄存器21a中并执行由命令规定的操作。在此情况下,在水平后沿周期或水平前沿周期中还应该向驱动电路13馈送内部时钟信号INT_CLK。
在上面描述的技术想法的基础上,在本实施例中,显示驱动器3配置成确定在每个水平同步周期中的每个时间点向驱动电路13馈送内部时钟信号INT_CLK的必要性,取决于包含在接收数据DSI_DATA中的接收分组的类型。在本实施例中,当检测到(1)水平同步分组(Hsync分组)、(2)命令分组和(3)由控制电路12顺序接收的接收数据DSI_DATA中的打包分组流中的任一个时,显示驱动器3的控制电路12配置成将内部时钟信号INT_CLK馈送到驱动电路13。如上所述,水平同步分组是指示水平同步周期开始的分组,并且命令分组是包含用于显示驱动器3的操作控制的命令的分组。分组像素流是通知显示驱动器3图像数据将要从现在开始从主机4发射到显示驱动器3的分组。
更确切地说,控制电路12操作如下:
当在接收数据DSI_DATA中检测到水平同步分组或命令分组时,控制电路12在一给定持续时间向驱动电路13馈送内部时钟信号INT_CLK,并且然后停止馈送内部时钟信号INT_CLK。馈送内部时钟信号INT_CLK的持续时间的长度可根据分组类型(水平同步分组或命令分组)和/或包含在命令分组中的命令类型确定。
详细地说,当在接收数据DSI_DATA中检测到水平同步分组或命令分组时,控制电路12的分组分析电路31在一给定持续时间断言分组检测信号SPKT_DETECT。当分组检测信号SPKT_DETECT被断言时,从“或”电路33输出的内部时钟使能信号SCLK_EN被断言,并且选择器34开始输出内部时钟信号INT_CLK。当分组检测信号SPKT_DETECT然后被否定时,内部时钟使能信号SCLK_EN被否定,并且相应地,选择器34停止输出内部时钟信号INT_CLK。控制电路12中的相应电路的上述操作有效地实现了如下操作:在接收数据DSI_DATA中检测到水平同步分组或命令分组时,在一给定持续时间向驱动电路13馈送内部时钟信号INT_CLK,并且然后停止馈送内部时钟信号INT_CLK。
另一方面,当在接收数据DSI_DATA中检测到打包像素流时,控制电路12在与有效显示周期的时间长度对应的一持续时间向驱动电路13馈送内部时钟信号INT_CLK,并且然后停止馈送内部时钟信号INT_CLK。
详细地说,当在接收数据DSI_DATA中检测到打包像素流时,控制电路12的分组分析电路31在一给定持续时间断言像素数据流开始信号SSTR_START。响应于像素数据流开始信号SSTR_START的断言,像素计数器32断言显示周期信号SDSP_PRD,并且也开始计数。当显示周期信号SDSP_PRD被断言时,从“或”电路33输出的内部时钟使能信号SCLK_EN被断言,并且选择器34开始输出内部时钟信号INT_CLK。与此同时,由像素计数器32存有的计数值被加起来。注意,像素计数器32在每个水平同步周期开始时重新设置。当计数值然后达到预定值时,像素计数器32否定显示周期信号SDSP_PRD。调整预定值,使得断言显示周期信号SDSP_PRD的周期(也就是,向驱动电路13馈送内部时钟信号INT_CLK的周期)具有与有效显示周期的时间长度对应的时间长度(例如,与有效显示周期相同的时间长度)。当分组检测信号SPKT_DETECT被否定时,内部时钟使能信号SCLK_EN被否定,并且选择器34停止输出内部时钟信号INT_CLK。控制电路12中的相应电路的上述操作有效地实现了如下操作:在接收数据DSI_DATA中检测到打包像素流时,在与有效显示周期的持续时间对应的一持续时间向驱动电路13馈送内部时钟信号INT_CLK,并且然后停止馈送内部时钟信号INT_CLK。
可根据显示驱动器3的设计来确定分组的类型(在接收数据DSI_DATA中检测到该分组时,内部时钟信号INT_CLK被馈送到驱动电路13)。
图3是例证本实施例中显示驱动器3的示例的时序图。图3例证了第k个水平同步周期和一部分第(k+1)个水平同步周期中显示驱动器3的示范操作。在每个水平同步周期中,在HS模式执行从主机4到显示驱动器3的通信。这表明,时钟路径和数据路径在每个水平同步周期的整体中被设置成HS模式。相应地,在每个水平同步周期期间,差分时钟信号经由时钟路径不断从主机4馈送到显示驱动器3,并且时钟信号DSI_CLK不断从接口电路11馈送到控制电路12。这是因为每个水平同步周期的时间长度是有限的,并且因此,在每个水平同步周期中不能定义在HS模式与LP模式之间切换操作模式的充足时间。
当在HS模式实现从主机4到显示驱动器3的通信时,这可能不合期望地增大了功耗。然而,在此实施例的显示驱动器3中,通过执行在下面描述的操作来有效地降低显示驱动器3的功耗:
在每个水平同步周期开始时,主机4用在数据路径上发射的差分数据信号向显示驱动器3发射水平同步分组。当在从差分数据信号获得的接收数据DSI_DATA中检测到水平同步分组51时,显示驱动器3的控制电路12断言水平同步信号Hsync,并在一给定持续时间向驱动电路13馈送内部时钟信号INT_CLK。这允许驱动电路13与内部时钟信号INT_CLK同步地执行就在水平同步周期开始之后要执行的操作。注意,在图3中,水平同步信号Hsync被例证为低活动信号。
甚至当主机4在随后的水平后沿周期中向显示驱动器3发射消隐分组或空分组时,控制电路12并没有开始向驱动电路13馈送内部时钟信号INT_CLK。这是因为消隐分组和空分组不与驱动电路13的操作相关。注意,消隐分组和空分组在MIPI-DSI规范中定义;MIPI-DSI规范定义消隐分组和空分组要在给定间隔发射到接收侧。在图3中,消隐分组和空分组由数字“52”指代,并且例证了在第k个水平同步周期的水平后沿周期中发射3个消隐或空分组52的情况下显示驱动器3的操作。
当主机4然后将要开始向显示驱动器3发射图像数据时,主机4用在数据路径上发射的差分数据信号向显示驱动器3发射打包像素流。当在从差分数据信号获得的接收数据DSI_DATA中检测到打包像素流53时,显示驱动器3的控制电路12在与有效显示周期的持续时间对应的持续时间向驱动电路13馈送内部时钟信号INT_CLK。控制电路12然后在发射打包像素流53之后向驱动电路13转发从主机4发射的图像数据。在驱动电路13中,图像IP核15对转发的图像数据执行图像处理,并且通过图像处理获得的图像数据被存储在存储器16中。与此同时,响应于从存储器16读出的图像数据而驱动液晶显示板2的源极线。驱动电路13的上述操作与内部时钟信号INT_CLK同步执行。
当有效显示周期已经期满时,控制电路12停止向驱动电路13馈送内部时钟信号INT_CLK。
甚至当主机4在随后的水平前沿周期中向显示驱动器3发射消隐分组或空分组时,控制电路12并没有开始向驱动电路13馈送内部时钟信号INT_CLK。在图3中,例证了在第k个水平同步周期的水平前沿周期中向显示驱动器3发射3个消隐或空分组(由数字52指代)的情况下的显示驱动器3的操作。
当主机4在水平后沿周期或水平前沿周期中向显示驱动器3发射命令分组54时,控制电路12在检测到命令分组54时在一给定持续时间向驱动电路13馈送内部时钟信号INT_CLK,并且然后停止馈送内部时钟信号INT_CLK。在图3中,例证了在第(k+1)个水平同步周期的水平后沿周期中发射命令分组54的情况下的显示驱动器3的操作。这允许驱动电路13与内部时钟信号INT_CLK同步地执行由包含在命令分组54中的命令规定的操作。
尽管上面明确描述了各种实施例,但本发明不应当被理解为局限于上述实施例;本领域技术人员将明白,本发明可用各种修改来实现。例如,尽管上述实施例叙述了本发明在包含液晶显示板的液晶显示装置中的实现,但本发明可应用于包含不同类型的显示板(例如,OLED(有机发光二极管)显示板)的显示装置。
尽管上述实施例叙述了在显示驱动器3与主机4之间的通信中使用MIPI-DSI接口的实现,但本发明可应用于使用类似于MIPI-DSI的通信协议进行显示驱动器与主机之间通信的显示装置系统。例如,本发明一般可应用于使用如下定义的通信协议的显示装置系统,
(1)当时钟路径和数据路径被设置成第一模式时,显示驱动器对通过数据路径发射的数据信号执行时钟恢复,并通过与通过时钟恢复获得的时钟信号同步地对数据信号采样来接收通过数据信号发射的接收数据,以及
(2)当时钟路径和数据路径被设置成第二模式时,显示驱动器通过与通过时钟路径发射的外部时钟信号同步地对数据信号采样来接收通过数据信号发射的接收数据。

Claims (15)

1.一种显示装置,包括:
显示板;以及
显示驱动器,其驱动所述显示板,
其中所述显示驱动器用时钟路径和至少一个数据路径连接到主机,
其中所述显示驱动器包含:
接口电路,其配置成经由所述时钟路径从所述主机接收外部时钟信号,经由所述数据路径从所述主机接收数据信号,并输出通过所述数据信号发射的接收数据;
控制电路,其配置成输出与所述外部时钟信号同步的内部时钟信号;以及
驱动电路,其配置成响应于包含在所述接收数据中的图像数据而与从所述控制电路馈送的所述内部时钟信号同步地驱动所述显示板,
其中当所述时钟路径和所述数据路径被设置成第一模式时,所述接口电路对通过所述数据路径发射的所述数据信号执行时钟恢复,并通过与通过所述时钟恢复获得的恢复的时钟信号同步地对所述数据信号采样来生成所述接收数据,
其中当所述时钟路径和所述数据路径被设置成第二模式时,所述接口电路通过与通过所述时钟路径发射的所述外部时钟信号同步地对所述数据信号采样来生成所述接收数据,并且
其中当所述时钟路径和所述数据路径被设置成所述第二模式时,所述控制电路配置成响应于包含在所述接收数据中的接收分组的类型而馈送所述内部时钟信号。
2.如权利要求1所述的显示装置,其中所述控制电路包含像素计数器,并且
其中所述控制电路配置成:当在所述接收数据中检测到第一分组时,开始输出所述内部时钟信号,开始由所述像素计数器进行计数,并响应于所述像素计数器的计数值达到预定值而停止输出所述内部时钟信号,所述第一分组指示开始从所述主机向所述显示驱动器发射所述图像数据。
3.如权利要求1所述的显示装置,其中所述控制电路配置成:当在从所述接口电路接收的所述接收数据中检测到特定类型的接收分组时,在一给定持续时间向所述驱动电路馈送所述内部时钟信号。
4.如权利要求1所述的显示装置,其中所述控制电路配置成:当在从所述接口电路接收的所述接收数据中检测到第二分组时,在一给定持续时间向所述驱动电路馈送所述内部时钟信号,所述第二分组指示水平同步周期的开始。
5.如权利要求1所述的显示装置,其中所述控制电路配置成:当在从所述接口电路接收的所述接收数据中检测到第三分组时,在一给定持续时间向所述驱动电路馈送所述内部时钟信号,所述第三分组包含命令。
6.如权利要求1至5中任一项所述的显示装置,其中移动工业处理器接口-显示器串行接口(MIPI-DSI)用于在所述显示驱动器与所述主机之间通信,
其中所述第一模式是所述低功率(LP)模式,并且
其中所述第二模式是所述高速(HP)模式。
7.一种显示驱动器,用时钟路径和至少一个数据路径连接到主机以驱动显示板,所述驱动器包括:
接口电路,其配置成经由所述时钟路径从所述主机接收外部时钟信号,经由所述数据路径从所述主机接收数据信号,并输出通过所述数据信号发射的接收数据;
控制电路,其配置成输出与所述外部时钟信号同步的内部时钟信号;以及
驱动电路,其配置成响应于包含在所述接收数据中的图像数据而与从所述控制电路馈送的所述内部时钟信号同步地驱动所述显示板,
其中当所述时钟路径和所述数据路径被设置成第一模式时,所述接口电路对通过所述数据路径发射的所述数据信号执行时钟恢复,并通过与通过所述时钟恢复获得的恢复的时钟信号同步地对所述数据信号采样来生成所述接收数据,
其中当所述时钟路径和所述数据路径被设置成第二模式时,所述接口电路通过与通过所述时钟路径发射的所述外部时钟信号同步地对所述数据信号采样来生成所述接收数据,并且
其中当所述时钟路径和所述数据路径被设置成所述第二模式时,所述控制电路配置成响应于包含在所述接收数据中的接收分组的类型而馈送所述内部时钟信号。
8.如权利要求7所述的显示驱动器,其中所述控制电路包含像素计数器,并且
其中所述控制电路配置成:当在所述接收数据中检测到第一分组时,开始输出所述内部时钟信号,开始由所述像素计数器进行计数,并响应于所述像素计数器的计数值达到预定值而停止输出所述内部时钟信号,所述第一分组指示开始从所述主机向所述显示驱动器发射所述图像数据。
9.如权利要求7所述的显示驱动器,其中所述控制电路配置成:当在从所述接口电路接收的所述接收数据中检测到特定类型的接收分组时,在一给定持续时间向所述驱动电路馈送所述内部时钟信号。
10.如权利要求7所述的显示驱动器,其中所述控制电路配置成:当在从所述接口电路接收的所述接收数据中检测到第二分组时,在一给定持续时间向所述驱动电路馈送所述内部时钟信号,所述第二分组指示水平同步周期的开始。
11.如权利要求7所述的显示驱动器,其中所述控制电路配置成:当在从所述接口电路接收的所述接收数据中检测到第三分组时,在一给定持续时间向所述驱动电路馈送所述内部时钟信号,所述第三分组包含命令。
12.如权利要求7至11中任一项所述的显示驱动器,其中移动工业处理器接口-显示器串行接口(MIPI-DSI)用于在所述显示驱动器与所述主机之间通信,
其中所述第一模式是所述低功率(LP)模式,并且
其中所述第二模式是所述高速(HP)模式。
13.一种显示装置系统,包括:
主机;以及
显示装置,包含:
显示板;以及
显示驱动器,其驱动所述显示板,
其中所述显示驱动器和所述主机用时钟路径和至少一个数据路径彼此连接,
其中所述显示驱动器包含:
接口电路,其配置成经由所述时钟路径从所述主机接收外部时钟信号,经由所述数据路径从所述主机接收数据信号,并输出通过所述数据信号发射的接收数据;
控制电路,其配置成输出与所述外部时钟信号同步的内部时钟信号;以及
驱动电路,其配置成响应于包含在所述接收数据中的图像数据而与从所述控制电路馈送的所述内部时钟信号同步地驱动所述显示板,
其中当所述时钟路径和所述数据路径被设置成第一模式时,所述接口电路对通过所述数据路径发射的所述数据信号执行时钟恢复,并通过与通过所述时钟恢复获得的恢复的时钟信号同步地对所述数据信号采样来生成所述接收数据,
其中当所述时钟路径和所述数据路径被设置成第二模式时,所述接口电路通过与通过所述时钟路径发射的所述外部时钟信号同步地对所述数据信号采样来生成所述接收数据,并且
其中当所述时钟路径和所述数据路径被设置成所述第二模式时,所述控制电路配置成响应于包含在所述接收数据中的接收分组的类型而馈送所述内部时钟信号。
14.如权利要求13所述的显示装置系统,其中所述时钟路径和所述数据路径在每个水平同步周期的整体期间被设置成所述第二模式。
15.如权利要求13或14所述的显示装置系统,其中移动工业处理器接口-显示器串行接口(MIPI-DSI)用于在所述显示驱动器与所述主机之间通信,
其中所述第一模式是所述低功率(LP)模式,并且
其中所述第二模式是所述高速(HP)模式。
CN201610192670.7A 2015-03-31 2016-03-30 用于显示装置、显示驱动器和显示装置系统的内部时钟信号控制 Active CN106033663B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015073751A JP6883377B2 (ja) 2015-03-31 2015-03-31 表示ドライバ、表示装置及び表示ドライバの動作方法
JP2015-073751 2015-03-31

Publications (2)

Publication Number Publication Date
CN106033663A true CN106033663A (zh) 2016-10-19
CN106033663B CN106033663B (zh) 2021-02-12

Family

ID=57016725

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610192670.7A Active CN106033663B (zh) 2015-03-31 2016-03-30 用于显示装置、显示驱动器和显示装置系统的内部时钟信号控制

Country Status (3)

Country Link
US (1) US9940869B2 (zh)
JP (1) JP6883377B2 (zh)
CN (1) CN106033663B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108121434A (zh) * 2017-12-27 2018-06-05 Tcl移动通信科技(宁波)有限公司 一种显示接口的时钟控制方法、移动终端及存储介质
CN109697950A (zh) * 2019-02-21 2019-04-30 合肥奕斯伟集成电路有限公司 一种显示装置及其显示驱动芯片
CN111223430A (zh) * 2019-04-17 2020-06-02 友达光电股份有限公司 驱动电路及其驱动方法
CN113396386A (zh) * 2019-11-29 2021-09-14 高创(苏州)电子有限公司 一种显示装置及其驱动方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6530066B2 (ja) * 2015-06-04 2019-06-12 シャープ株式会社 表示制御装置および表示制御方法
CN109218510B (zh) 2017-07-04 2021-01-01 北京小米移动软件有限公司 息屏显示方法、装置及计算机可读存储介质
US10506139B2 (en) * 2017-08-03 2019-12-10 Mediatek Inc. Reconfigurable pin-to-pin interface capable of supporting different lane combinations and/or different physical layers and associated method
CN107403601B (zh) * 2017-09-09 2020-11-27 深圳吉迪思电子科技有限公司 一种显示驱动芯片和终端设备
CN107967144B (zh) * 2017-12-08 2021-10-22 京东方科技集团股份有限公司 一种数据烧录方法和装置
KR102637731B1 (ko) * 2017-12-26 2024-02-19 삼성전자주식회사 데이터 라인 구동 회로, 이를 포함하는 디스플레이 구동 회로 및 디스플레이 구동 방법
WO2020016673A1 (en) * 2018-07-18 2020-01-23 Lumus Ltd. Field mixing and color break-up mitigation methods, devices and systems
US11223575B2 (en) * 2019-12-23 2022-01-11 Advanced Micro Devices, Inc. Re-purposing byte enables as clock enables for power savings
CN114639340B (zh) * 2020-12-15 2024-05-14 京东方科技集团股份有限公司 显示设备及其驱动方法、显示系统
KR20230001050A (ko) 2021-06-25 2023-01-04 삼성디스플레이 주식회사 송수신 장치 및 그 구동 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08305316A (ja) * 1995-05-12 1996-11-22 Sharp Corp 画像表示装置
CN1423248A (zh) * 2001-11-30 2003-06-11 富士通株式会社 半导体器件及液晶面板显示驱动器
CN1530918A (zh) * 2003-03-10 2004-09-22 恩益禧电子股份有限公司 显示设备的驱动电路
CN104182080A (zh) * 2013-05-23 2014-12-03 瑞萨Sp驱动器公司 半导体装置及显示装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
PL1955470T3 (pl) * 2005-11-22 2015-02-27 Ericsson Telefon Ab L M Odbiornik synchronizowany
US8406361B2 (en) * 2007-03-20 2013-03-26 Nxp B.V. Fast powering-up of data communication system
US8175138B2 (en) * 2008-02-15 2012-05-08 Kylink Communications Corp. Power efficient FHSS base-band hardware architecture
KR101169210B1 (ko) * 2009-02-13 2012-07-27 주식회사 실리콘웍스 지연고정루프 기반의 클럭 복원부가 구비된 수신부 장치
KR101622207B1 (ko) * 2009-11-18 2016-05-18 삼성전자주식회사 디스플레이 구동장치, 디스플레이 구동시스템 및 디스플레이 구동방법
JP2012150152A (ja) 2011-01-17 2012-08-09 Renesas Electronics Corp データ処理装置及び半導体装置
US9123307B2 (en) * 2011-08-12 2015-09-01 Sharp Kabushiki Kaisha Display system, host device, and display device
DE102012107954A1 (de) * 2011-09-02 2013-03-07 Samsung Electronics Co. Ltd. Anzeigetreiber, Betriebsverfahren davon, Host zum Steuern des Anzeigetreibers und System mit dem Anzeigetreiber und dem Host
JP5885760B2 (ja) * 2012-02-02 2016-03-15 シャープ株式会社 表示装置およびその駆動方法
WO2013118644A1 (ja) * 2012-02-07 2013-08-15 シャープ株式会社 表示装置およびその駆動方法
KR101987160B1 (ko) * 2012-09-24 2019-09-30 삼성전자주식회사 디스플레이 드라이버 집적회로, 그것을 포함하는 디스플레이 시스템 및 그것의 디스플레이 데이터 처리 방법
JP2014067515A (ja) * 2012-09-25 2014-04-17 Stanley Electric Co Ltd 車両用灯具
KR102124127B1 (ko) * 2013-07-05 2020-06-29 삼성디스플레이 주식회사 표시장치 및 소비전력 저감 방법
JP6239288B2 (ja) * 2013-07-11 2017-11-29 シナプティクス・ジャパン合同会社 液晶表示ドライバic
US9020021B2 (en) * 2013-07-29 2015-04-28 International Business Machines Corporation Precoding loss reduction
JP2015094806A (ja) * 2013-11-11 2015-05-18 シナプティクス・ディスプレイ・デバイス株式会社 表示ドライバ、表示システム、及びマイクロコンピュータ
KR102035986B1 (ko) * 2013-11-13 2019-10-24 삼성전자 주식회사 타이밍 컨트롤러와 상기 타이밍 컨트롤러를 포함하는 디스플레이 시스템
US9312865B2 (en) * 2013-12-05 2016-04-12 Samsung Display Co., Ltd. Bimodal serial link CDR architecture
JP6585893B2 (ja) * 2014-10-27 2019-10-02 シナプティクス・ジャパン合同会社 表示駆動回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08305316A (ja) * 1995-05-12 1996-11-22 Sharp Corp 画像表示装置
CN1423248A (zh) * 2001-11-30 2003-06-11 富士通株式会社 半导体器件及液晶面板显示驱动器
CN1530918A (zh) * 2003-03-10 2004-09-22 恩益禧电子股份有限公司 显示设备的驱动电路
CN104182080A (zh) * 2013-05-23 2014-12-03 瑞萨Sp驱动器公司 半导体装置及显示装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
温浪明: "基于MIPI_DSI协议的LCD驱动接口设计", 《中国优秀硕士学位论文全文数据库·信息科技辑》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108121434A (zh) * 2017-12-27 2018-06-05 Tcl移动通信科技(宁波)有限公司 一种显示接口的时钟控制方法、移动终端及存储介质
CN108121434B (zh) * 2017-12-27 2021-09-14 Tcl移动通信科技(宁波)有限公司 一种显示接口的时钟控制方法、移动终端及存储介质
CN109697950A (zh) * 2019-02-21 2019-04-30 合肥奕斯伟集成电路有限公司 一种显示装置及其显示驱动芯片
CN109697950B (zh) * 2019-02-21 2022-08-05 合肥奕斯伟集成电路有限公司 一种显示装置及其显示驱动芯片
CN111223430A (zh) * 2019-04-17 2020-06-02 友达光电股份有限公司 驱动电路及其驱动方法
CN113396386A (zh) * 2019-11-29 2021-09-14 高创(苏州)电子有限公司 一种显示装置及其驱动方法

Also Published As

Publication number Publication date
US20160293096A1 (en) 2016-10-06
US9940869B2 (en) 2018-04-10
JP2016194562A (ja) 2016-11-17
JP6883377B2 (ja) 2021-06-09
CN106033663B (zh) 2021-02-12

Similar Documents

Publication Publication Date Title
CN106033663A (zh) 用于显示装置、显示驱动器和显示装置系统的内部时钟信号控制
CN103177680B (zh) 显示控制器、图像数据处理系统及处理显示数据的方法
CN108351670A (zh) 用于使控制器和传感器同步的设备和方法
TWI500009B (zh) 用以在空白週期傳送時脈信號之顯示裝置與方法
JP6321165B2 (ja) センサを同期させることによってエネルギー消費を低減するシステムおよび方法
JP2016194562A5 (ja) 表示ドライバ、表示装置及び表示ドライバの動作方法
KR100643323B1 (ko) 지그비 시스템에서 데이터 송수신 방법 및 그 방법을사용하는 코디네이터 및 디바이스
CN108141293A (zh) 用于使控制器和传感器同步的设备和方法
RU2006120478A (ru) Интерфейс высокоскоростной передачи данных с улучшенным управлением соединением
CN105389144A (zh) 主机和包括主机的多显示器系统
CN109992234A (zh) 图像数据读取方法、装置、电子设备及可读存储介质
US20160247456A1 (en) Pulse width modulation (pwm) driving scheme and bezel reduction
CN107107839B (zh) 电子控制装置
WO2022021123A1 (zh) 显示驱动电路及方法、led显示板和显示装置
WO2013174214A1 (zh) 一种红外触摸屏接收电路及红外触摸屏
KR20110115572A (ko) 메모리 요청과 데이터 전송 간 타이밍 교정을 포함하는 프로토콜
KR101853736B1 (ko) 디스플레이장치
CN101969721B (zh) 双线数据传输的方法及装置
CN111698739A (zh) 通信装置和通信系统
TW200949816A (en) A method of generating a frame start pulse signal in a source driver chip of a liquid crystal display
WO2014061621A1 (en) Data processing apparatus using network-on-chip technology and control method therefor
TWI478131B (zh) 源極驅動器與顯示裝置
ITMI20070023A1 (it) Dispositivo di pilotaggio di led con modalita' di funzionamento commutabile e-o autoperformante
CN103945018B (zh) 并联显示系统及其双向地址配置方法
WO2020186849A1 (zh) 显示面板及其驱动控制方法、驱动控制电路、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant