CN109992234A - 图像数据读取方法、装置、电子设备及可读存储介质 - Google Patents
图像数据读取方法、装置、电子设备及可读存储介质 Download PDFInfo
- Publication number
- CN109992234A CN109992234A CN201711498273.3A CN201711498273A CN109992234A CN 109992234 A CN109992234 A CN 109992234A CN 201711498273 A CN201711498273 A CN 201711498273A CN 109992234 A CN109992234 A CN 109992234A
- Authority
- CN
- China
- Prior art keywords
- row
- image data
- image
- block
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
- G09G5/397—Arrangements specially adapted for transferring the contents of two or more bit-mapped memories to the screen simultaneously, e.g. for mixing or overlay
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/08—Clock generators with changeable or programmable clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/147—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/60—Memory management
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
- G09F9/33—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/399—Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/02—Composition of display devices
- G09G2300/026—Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
- G09G2360/122—Tiling
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
- G09G2360/123—Frame memory handling using interleaving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/393—Arrangements for updating the contents of the bit-mapped memory
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Human Computer Interaction (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Image Input (AREA)
- Image Processing (AREA)
Abstract
本发明提供了图像数据读取方法、装置、电子设备及可读存储介质,涉及LED图像显示技术领域,包括对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;依次对每个存储块进行以下方式输出:按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出,在不改变硬件读写时钟频率或增大位宽的方式的基础上,采用突发读取方式,缩短LED驱动芯片对片外存储器中图像数据的读取时间。
Description
技术领域
本发明涉及LED图像显示技术领域,尤其是涉及图像数据读取方法、装置、电子设备及可读存储介质。
背景技术
一面小间距LED显示屏由个数不定的箱体拼接组成,一块箱体上贴满LED灯。箱体上插的接收卡控制行扫芯片和LED驱动芯片驱动LED灯的显示,箱体上显示的图像由源端发送卡逐行发送给箱体接收卡。由于接收卡主控芯片的片内存储器资源有限,一般情况下需将图像存储在片外存储器中。给LED驱动芯片传输图像数据时,逐个从图像的各个部分读取所需图像数据。然后一起发送给LED驱动芯片。
现有技术方案中,对片外存储器的读取效率太低,每次读取的图像数据太少,基本上不能突发读取,且为了保证数据传输不中断,多采用提高外部存储器读写时钟频率或增大位宽的方式,成本较高,限制较多。
发明内容
有鉴于此,本发明的目的在于提供图像数据读取方法、装置、电子设备及可读存储介质,在不改变硬件读写时钟频率或增大位宽的方式的基础上,采用突发读取方式,缩短LED驱动芯片对片外存储器中图像数据的读取时间。
第一方面,本发明实施例提供了图像数据读取方法,应用于电子设备,所述方法包括:
对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;
依次对每个所述存储块进行以下方式输出:
按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出。
结合第一方面,本发明实施例提供了第一方面的第一种可能的实施方式,其中,应用于划分为M个图像块的箱体,将所述图像块排列成N行,每个所述图像块包括v行图像数据,将每行的所述图像数据分成n组,每组包括h个图像数据,所述对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据包括:
对每行的图像块中的每行图像数据,进行以下方式存储:
从存储在缓存区的第j行图像数据中,按照从左至右的顺序依次将每组的第i个图像数据抽取出来,对应生成h个图像分组,将所述h个图像分组按照生成的先后顺序依次纵向排列,得到第j个排列组,并将所述第j个排列组存入第j个存储块中,其中,每个所述分组包括M*n/N个图像数据,1≤j≤v,1≤i≤h;
其中,片外存储器包括v个存储块,每个所述存储块包括h行;在每个所述存储块中,第k行图像块的第j行图像数据对应的第j个排列组,与第k+1行图像块的第j行图像数据对应的第j个排列组相邻,1≤k≤N-1。
结合第一方面,本发明实施例提供了第一方面的第二种可能的实施方式,其中,所述方法还包括通过片内存储器中的两行缓存区以乒乓方式读取来自源端的所述图像数据,并写入所述片外存储器的存储块中。
结合第一方面,本发明实施例提供了第一方面的第三种可能的实施方式,其中,所述通过片内存储器中的两行缓存区以乒乓方式读取来自源端的所述图像数据,并写入所述片外存储器的存储块中包括:
对每行的图像块中的每行图像数据,进行以下方式存储:
读取第e行的图像块中的第f行图像数据,将所述第f行图像数据按照从左至右的顺序存储在第a行缓存区中;
将已存储在第b行缓存区中的所述第f行图像数据存放至v个存储块中,1≤e≤N,1≤f≤v,a=1、b=2或a=2、b=1。
结合第一方面,本发明实施例提供了第一方面的第四种可能的实施方式,其中,所述图像分组具有预设的空间容量,根据下式计算所述空间容量:
P>=m*3*n*B(bit)
其中,P为空间容量,m为箱体划分的所述图像块的个数,n为每个所述图像块中的每个颜色通道使用的驱动芯片个数。
结合第一方面,本发明实施例提供了第一方面的第五种可能的实施方式,其中,所述缓存区包括至少一个存储间隔,其中,根据下式计算所述存储间隔:
Inter=2^i>=h
其中,Inter为存储间隔,i为能够使Inter大于且等于h的最小值,h为每个分组中包含的图像数据的个数。
结合第一方面,本发明实施例提供了第一方面的第六种可能的实施方式,其中,所述读取第e行的图像块中的第f行图像数据,将所述第f行图像数据按照从左至右的顺序存储在第a行缓存区中包括;
读取第e行的图像块中的第f行中的第g组图像数据;
当所述存储间隔不等于2^i时,将所述第g+1组图像数据的起始地址跨过2^i-h个图像数据地址,再存入第a行缓存区,其中,1≤g≤n-1。
第二方面,本发明实施例还提供图像数据读取装置,包括:
存储单元,用于对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;
读取单元,用于依次对每个所述存储块进行以下方式输出:按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出。
第三方面,本发明实施例还提供电子设备,包括:
存储介质;
处理器;以及
图像数据读取装置,所述装置存储于所述存储介质中并包括由所述处理器执行的软件功能模块,所述装置包括:
存储单元,用于对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;
读取单元,用于依次对每个所述存储块进行以下方式输出:按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出。
第四方面,本发明实施例还提供可读存储介质,所述可读存储介质中存储有计算机程序,所述计算机程序被执行时实现权利要求1-7中任意一项所述的图像数据读取方法。
本发明提供了图像数据读取方法、装置、电子设备及可读存储介质,包括对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;依次对每个存储块进行以下方式输出:按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出,在不改变硬件读写时钟频率或增大位宽的方式的基础上,采用突发读取方式,缩短LED驱动芯片对片外存储器中图像数据的读取时间。
本发明的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的图像数据读取方法流程图;
图2为本发明实施例提供的箱体分块示意图;
图3为本发明实施例提供的片外存储器空间开辟示意图;
图4为本发明实施例提供的图像数据在缓存区存储方式示意图;
图5为本发明实施例提供的各计数器计数示意图;
图6为本发明实施例提供的图像数据读取方法中存储步骤示意图;
图7为本发明实施例提供的图像数据读取方法中读取步骤示意图;
图8为本发明实施例提供的图像数据读取方法效率比对示意图;
图9为本发明实施例提供的不同分辨率大小的箱体比对示意图;
图10为本发明实施例提供的用于实现上述图像数据读取方法的电子设备的方框示意图。
图标:100-电子设备;110-存储介质;120-处理器;200-图像数据读取装置;210-存储单元;220-读取单元。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
当前LED驱动芯片能够控制的数量是有限的,一颗LED驱动芯片只能控制V行H列的LED灯,H为LED驱动芯片的最大数据通道,需要通过许多LED驱动芯片的级联来点亮一整个箱体LED灯。在垂直方向上,把箱体分成K个等分,每个部分的行数为v,即为LED驱动芯片的行扫数。点亮LED灯时,K个部分的同一行同时导通。基于此,同一时刻LED驱动芯片需要同点亮k行LED灯,接收卡需要把同一行的数据同步发送给LED驱动芯片。在水平方向上,由于LED驱动芯片数据时钟的限制,水平方向上不可能级联太多的芯片。
若设LED驱动芯片的数据时钟DCLK的周期为T,每个像素的每个颜色通道数据比特数为B(常见是16bit)。LED驱动芯片是以串行方式接收数据。一个像素发送的总时间(即像素周期)t1=B*T;
主控芯片读取m个图像块的m个待发送的图像数据的时间为t2;
要保证数据传输不中断,应该有t2<t1。
要满足t2<t1,可能的方法有:
(1)降低DCLK,增大t1;DCLK的下限是能保证一帧时间内能把一副画面数据传输完,所以DCLK不能无限制的降低。
(2)降低t2,提高外部存储器读写时钟频率或增大位宽,但会提高外部存储器和主控制器的成本;另外是想办法提高读取效率。
箱体的分辨率提高,像素点越多,DCLK要求越大,t1越小;考虑到LED芯片要求,单板EMC要求,DCLK有上限,级联的芯片数有上限,箱体每个图像块大小有上限,为了提高箱体LED分辨率,只能增大图像分块个数,增加数据组数,即增大m。图像数据读取效率太低,t2时间太大,限制了图像块个数和数据组数,一定程度上限制了接收卡可以支持的最多数据组数和箱体分辨率大小。
基于此,本发明实施例提供的图像数据读取方法、装置、电子设备及可读存储介质,在不改变硬件读写时钟频率或增大位宽的方式的基础上,采用突发读取方式,缩短LED驱动芯片对片外存储器中图像数据的读取时间。
为便于对本实施例进行理解,首先对本发明实施例所公开的图像数据读取方法进行详细介绍。
一个箱体在水平方向上把箱体分成L个等分,分成K*L个图像块部分,标记1、2、3...m。如图2所示的箱体在水平方向上2折,垂直方向m/2折。其中v和h为每个LED驱动芯片配置的行扫个数和数据通道个数。n为水平方向上LED驱动芯片级联个数;
其中,m个图像块,需要m个数据组。每一个图像块的相同位置图像数据需要同时发送,并且水平方向上以h长度为单位分成图像分组,即每个图像分组的同一位置的数据需同时发送,且从最右边图像分组开始发送,如图2中首先发送最右边图像分组最右的数据即第n*h图像分组的图像数据,接着发送第(n-1)*h图像分组的图像数据,直到h图像分组。然后回到最右边图像分组,发送第n*h图像分组的第n*h-1数据,以此类推,现有方案需要一个个数据进行传输,效率较低,读取时间较长,本发明实施例采用突发性图像数据读取方法就能够解决上述问题;
图1为本发明实施例提供的图像数据读取方法流程图。
参照图1,图像数据读取方法,应用于电子设备,所述方法包括:
步骤S110,对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;
步骤S120,依次对每个存储块进行以下方式输出:
按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出。
具体地,通过片内存储器缓存区获取每行的各个图像块中的图像数据,以特定方式排列图像数据,再存放在片外存储器存储块中,使得在存储块中进行读取输出时,能够突发性地读取箱体上离散地图像数据点,缩短LED驱动芯片对片外存储器中图像数据的读取时间,并以较低的成本实现能支持多数据组大分辨率的箱体的接收卡。
进一步的,上述方法实施例,应用于划分为M个图像块的箱体,将图像块排列成N行,每个图像块包括v行图像数据,将每行的图像数据分成n组,每组包括h个图像数据,根据上述图像数据读取方法实施例中,步骤S110可采用以下方式实现,包括:
步骤S201,对每行的图像块中的每行图像数据,进行以下方式存储:
从存储在缓存区的第j行图像数据中,按照从左至右的顺序依次将每组的第i个图像数据抽取出来,对应生成h个图像分组,将h个图像分组按照生成的先后顺序依次纵向排列,得到第j个排列组,并将第j个排列组存入第j个存储块中,其中,每个分组包括M*n/N个图像数据,1≤j≤v,1≤i≤h;
其中,片外存储器包括v个存储块,每个存储块包括h行;在每个存储块中,第k行图像块的第j行图像数据对应的第j个排列组,与第k+1行图像块的第j行图像数据对应的第j个排列组相邻,1≤k≤N-1;
具体地,参照图6,先从存储在缓存区的第1行图像数据中的各个分组中第一个图像数据抽取出来,形成第一个图像分组,此时,这个图像分组中包括2n组中每组的第一个图像数据,即这个图像分组包括2n个图像数据,同理,分别挑选余下的第2个-第h个图像数据,分别形成第2个-第h个图像分组,再将这h个图像分组按照生成的先后顺序依次纵向排列,得到第一行图像数据对应的第一个排列组,并将第一个排列组存入第一个存储块中,此时箱体第一行图像块中的第一行图像数据已存入存储块,继续按照上述过程将第一行图像块中的第二行图像数据,生成第二个排列组,并存入第二存储块中,以此类推,直至第一行图像块中的v行图像数据都被分别放入v个存储块中,再将第二行图像块进行上述存储流程,直至N行图像块中所有图像数据都被存放到v个存储块中,再对v个存储块中的图像数据进行输出;
这里,依次对每个存储块进行以下方式输出:按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出;
其中,直至一帧图像写入完成后,即箱体全部的图像块中的所有图像数据都存入存储块中,从第一个存储块的第h行开始突发读取图像输出,读完h行后,读取h-1行,直到读完当前存储块;然后地址跳转到第二个存储块的第h行起始地址,直到循序读完所有的存储块,如图7所示;
具体地,当N行图像块全部写入时,由于每行图像块形成的排列组左右相邻,即第一个排列组在第二个排列组的左边或右边,此时整个存储块的一行中有N*M*n/N个图像数据,即M*n个图像数据;
这里,将第一个存储块的第h行中的M*n个图像数据按照从右至左的顺序,读取在箱体上相应图像块中相同位置的图像数据,如先将M个n*h图像数据同时在M个数据组中进行输出,接着将M个(n-1)*h图像数据同时输出,直至把M个h图像数据同时输出,此时再输出M个n*(h-1)图像数据至M个h-1图像数据,以此类推,即分别把M个图像块中的n个分组的相同位置的图像数据同时输出;
其中,通过图像数据在存储块中的上述排列方式以及将存储块中图像数据的输出形式,实现箱体图像块中互不相连、离散的图像数据的突发性读取和输出;
需要说明的是,M个图像数据在M个数据组中通过一个像素周期进行输出,即需经过N个像素周期,将第h行M*n个图像数据输出完毕,此时再按上述流程将第一个存储块的第h-1行中的M*n个图像数据进行输出;
其中,存储块和横向分组的读取顺序即由第一组到第v组读取或第v组到第一组,第一行到第h行读取或第h行到第一行读取,根据LED驱动芯片的需求和三分量RGB的排列顺序而决定,上述实施例中的读取顺序仅为一种示例;
进一步的,图像分组具有预设的空间容量,根据下式计算空间容量:
P>=m*3*n*B(bit)
其中,P为空间容量,m为箱体划分的图像块的个数,n为每个图像块中的每个颜色通道使用的驱动芯片个数,数字3表征为三分量RGB。
这里,在片外存储器中开辟v块空间,即形成v个存储块,每块空间分成h行,组内使用片外存储器的连续地址空间,每个图像分组需要满足预设的空间容量要求,如图3所示。
进一步的,方法还包括:
步骤S122,通过片内存储器中的两行缓存区以乒乓方式读取来自源端的图像数据,并写入片外存储器的存储块中。
进一步的,步骤S122可用以下步骤实现,包括:
步骤S301,对每行的图像块中的每行图像数据,进行以下方式存储:
读取第e行的图像块中的第f行图像数据,将第f行图像数据按照从左至右的顺序存储在第a行缓存区中;
将已存储在第b行缓存区中的第f行图像数据存放至v个存储块中,1≤e≤N,1≤f≤v,a=1、b=2或a=2、b=1。
其中,在主控芯片内开辟两个行buffer(缓存区),交替存储源端发送的每行数据,如图4所示,其中h为每个LED驱动芯片开通的数据通道,n表示每个图像块每个颜色通道使用的驱动芯片个数。箱体水平方向的折数不固定,图4中以2折图像块为例。
这里,片内存储器中的两行缓存区同时进行工作,当一行缓存区进行读取第一行图像块的第二行图像数据时,另一行缓存区同时在将第一行图像块的第一行图像数据存入第一个存储块中,直至将第一行图像块的v行图像数据全部读取写入v个存储块,再开始进行第二行图像块的读取写入工作,其过程与上述实施例相同,在此不再赘述;
进一步的,缓存区包括至少一个存储间隔,其中,根据下式计算存储间隔:
Inter=2^i>=h
其中,Inter为存储间隔,i为能够使Inter大于且等于h的最小值,h为每个分组中包含的图像数据的个数。
进一步的,步骤S301中读取第e行的图像块中的第f行图像数据,将第f行图像数据按照从左至右的顺序存储在第a行缓存区中可用以下步骤实现,包括:
步骤S401,读取第e行的图像块中的第f行中的第g组图像数据;
步骤S402,当存储间隔不等于2^i时,将第g+1组图像数据的起始地址跨过2^i-h个图像数据地址,再存入第a行缓存区,其中,1≤g≤n-1。
这里,当h不等于2^i时,下一段数据起始地址跨过(2^i-h)像素地址,图4所示的XX是跳过的空间;
如图5所示,计数器RCnt表示读时钟计数器,GRPCnt表示LED数据通道计数器,BLKCnt表示行扫计数器。设箱体水平方向使用的LED芯片个数为N,每个图像块的行扫个数为V。RCnt从0开始到N-1循环计数。GRPCnt从0开始到Inter-1循环计数。BLKCnt从1开始到V循环计数。各个计数条件如图5所示。rd_clk表示片内行buffer的读时钟,Sol表示每行的行标志。每行开始对RCnt和GRPCnt做清零处理,每帧开始对BLKCnt做置1处理。
每个时刻,行buffer的读地址rd_addr={RCnt,GRPCnt},当Rcnt=N-1且GRPCnt=Inter-1时,当前行读取结束。每当Rcnt=N-1时,将读取的N个像素数据以突发的方式写入片外存储器第BLKCnt块、第GRPCnt+1组,组内的写入起始地是m*3*n*B(bit地址),如图6所示。
图8为本发明实施例提供的图像数据读取方法效率比对示意图。
其中,t1表示读命令发起到读返回数据的间隔时间。现有技术方案读取每一个LED像素数据时都有t1的时间开销,本申请一次突发读取只有一个t1时间开销,如果以外部存储器支持的最大突发读,可以尽可能节省读取时间;
设数据组个数为m,LED驱动芯片数据时钟DCLK为f,设每个图像块的分辨率大小为V*H,如图9所示,每个通道数据位宽为N,图像帧率为F,则f>V*H*N*F;
LED驱动芯片传输数据的瞬时带宽BW=3*m*f*,设m=32,f=9.6MHz时,BW=0.92Gbps,即读LED数据的瞬时带宽需要大于0.92Gbps;
现有技术方案读取的效率较低,在10%~40%,要达到0.92Gbps有效带宽,对应外部存储器物理带宽2.3Gbps~9.2Gbps。本申请的读取效率可以达到70%~90%,对应外部存储器物理带宽1.0Gbps~1.3Gbps;
如图9所示,如果将左侧原始箱体的水平分辨率加大到2*H(每个图像块总像素增大一倍,f随之需增大一倍),即变为中间水平扩大箱体,纵向分辨率不变,则BW=3*32*9.6M*2=1.84Gbps。两种方案外部存储器所需的带宽要求分别是4.6Gbps~18.4Gbps和2.0Gbps~2.6Gbps;
如果箱体的水平分辨率不变,将左侧原始箱体的纵向分辨率加大到2*V(数据组m需增大一倍),即变为中间水平扩大箱体,BW=3*64*9.6M=1.84Gbps。两种方案外部存储器所需的带宽要求分别是4.6Gbps~18.4Gbps和2.0Gbps~2.6Gbps;
所以本申请对外部存储器带宽的要求可以更低,能够用较低性能的主控芯片和外部存储器支持多数据组大分辨率的箱体接收卡;
这里,主控芯片包括FPGA(Field Programmable Gate Array,现场可编程门阵列);
进一步地,如图10所示,是本发明实施例提供的用于实现所述图像分析方法的电子设备100的示意图。本实施例中,所述电子设备100可以是,但不限于,个人电脑(PersonalComputer,PC)、笔记本电脑、监控设备、服务器等具备图像数据读取及处理能力的计算机设备。
所述电子设备100还包括图像数据读取装置200、存储介质110以及处理器120。本发明较佳实施例中,图像数据读取装置200包括至少一个可以软件或固件(Firmware)的形式存储于所述存储介质110中或固化在所述电子设备100的操作系统(Operating System,OS)中的软件功能模块。所述处理器120用于执行所述存储介质110中存储的可执行软件模块,例如,所述图像数据读取装置200所包括的软件功能模块及计算机程序等。本实施例中,所述图像数据读取装置200也可以集成于所述操作系统中,作为所述操作系统的一部分。具体地,所述图像数据读取装置200包括:
存储单元210,用于对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;
读取单元220,用于依次对每个所述存储块进行以下方式输出:按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出。
可以理解的是,本实施例中的各功能模块的具体操作方法可参照上述方法实施例中相应步骤的详细描述,在此不再重复赘述。
综上所述,本发明实施例提供了图像数据读取方法、装置、电子设备及可读存储介质,包括对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;依次对每个存储块进行以下方式输出:按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出,在不改变硬件读写时钟频率或增大位宽的方式的基础上,采用突发读取方式,缩短LED驱动芯片对片外存储器中图像数据的读取时间。
在本发明所提供的实施例中,应该理解到,所揭露的装置和方法,也可以通过其它的方式实现。以上所描述的装置和方法实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本发明的多个实施例的系统、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本发明各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
需要说明的是,在本文中,术语"包括"、"包含"或者其任何其它变体意在涵盖非排它性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其它要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句"包括一个……"限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神或基本特征的情况下,能够以其它的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
Claims (10)
1.一种图像数据读取方法,其特征在于,应用于电子设备,所述方法包括:
对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;
依次对每个所述存储块进行以下方式输出:
按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出。
2.根据权利要求1所述的图像数据读取方法,其特征在于,应用于划分为M个图像块的箱体,将所述图像块排列成N行,每个所述图像块包括v行图像数据,将每行的所述图像数据分成n组,每组包括h个图像数据,所述对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据包括:
对每行的图像块中的每行图像数据,进行以下方式存储:
从存储在缓存区的第j行图像数据中,按照从左至右的顺序依次将每组的第i个图像数据抽取出来,对应生成h个图像分组,将所述h个图像分组按照生成的先后顺序依次纵向排列,得到第j个排列组,并将所述第j个排列组存入第j个存储块中,其中,每个所述分组包括M*n/N个图像数据,1≤j≤v,1≤i≤h;
其中,片外存储器包括v个存储块,每个所述存储块包括h行;在每个所述存储块中,第k行图像块的第j行图像数据对应的第j个排列组,与第k+1行图像块的第j行图像数据对应的第j个排列组相邻,1≤k≤N-1。
3.根据权利要求2所述的图像数据读取方法,其特征在于,所述方法还包括通过片内存储器中的两行缓存区以乒乓方式读取来自源端的所述图像数据,并写入所述片外存储器的存储块中。
4.根据权利要求3所述的图像数据读取方法,其特征在于,所述通过片内存储器中的两行缓存区以乒乓方式读取来自源端的所述图像数据,并写入所述片外存储器的存储块中包括:
对每行的图像块中的每行图像数据,进行以下方式存储:
读取第e行的图像块中的第f行图像数据,将所述第f行图像数据按照从左至右的顺序存储在第a行缓存区中;
将已存储在第b行缓存区中的所述第f行图像数据存放至v个存储块中,1≤e≤N,1≤f≤v,a=1、b=2或a=2、b=1。
5.根据权利要求2所述的图像数据读取方法,其特征在于,所述图像分组具有预设的空间容量,根据下式计算所述空间容量:
P>=m*3*n*B(bit)
其中,P为空间容量,m为箱体划分的所述图像块的个数,n为每个所述图像块中的每个颜色通道使用的驱动芯片个数。
6.根据权利要求4所述的图像数据读取方法,其特征在于,所述缓存区包括至少一个存储间隔,其中,根据下式计算所述存储间隔:
Inter=2^i>=h
其中,Inter为存储间隔,i为能够使Inter大于且等于h的最小值,h为每个分组中包含的图像数据的个数。
7.根据权利要求6所述的图像数据读取方法,其特征在于,所述读取第e行的图像块中的第f行图像数据,将所述第f行图像数据按照从左至右的顺序存储在第a行缓存区中包括;
读取第e行的图像块中的第f行中的第g组图像数据;
当所述存储间隔不等于2^i时,将所述第g+1组图像数据的起始地址跨过2^i-h个图像数据地址,再存入第a行缓存区,其中,1≤g≤n-1。
8.一种图像数据读取装置,其特征在于,包括:
存储单元,用于对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;
读取单元,用于依次对每个所述存储块进行以下方式输出:按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出。
9.一种电子设备,其特征在于,所述电子设备包括:
存储介质;
处理器;以及
图像数据读取装置,所述装置存储于所述存储介质中并包括由所述处理器执行的软件功能模块,所述装置包括:
存储单元,用于对每行的图像块中的每行图像数据存放至v个存储块中,每个存储块h行,其中每行的数据包括每个图像块的相同行中每个组的相同位置的图像数据;
读取单元,用于依次对每个所述存储块进行以下方式输出:按照纵向顺序依次读取每行的图像数据,并将相同位置的图像数据同时进行输出。
10.一种可读存储介质,其特征在于,所述可读存储介质中存储有计算机程序,所述计算机程序被执行时实现权利要求1-7中任意一项所述的图像数据读取方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711498273.3A CN109992234B (zh) | 2017-12-29 | 2017-12-29 | 图像数据读取方法、装置、电子设备及可读存储介质 |
US16/954,489 US11270675B2 (en) | 2017-12-29 | 2018-09-10 | Burst image data reading method and apparatus, electronic device, and readable storage medium |
PCT/CN2018/104861 WO2019128306A1 (zh) | 2017-12-29 | 2018-09-10 | 图像数据读取方法、装置、电子设备及可读存储介质 |
EP18894854.1A EP3734582A4 (en) | 2017-12-29 | 2018-09-10 | IMAGE DATA READING METHOD AND DEVICE, ELECTRONIC DEVICE AND READABLE STORAGE MEDIUM |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711498273.3A CN109992234B (zh) | 2017-12-29 | 2017-12-29 | 图像数据读取方法、装置、电子设备及可读存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109992234A true CN109992234A (zh) | 2019-07-09 |
CN109992234B CN109992234B (zh) | 2020-11-17 |
Family
ID=67062983
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711498273.3A Active CN109992234B (zh) | 2017-12-29 | 2017-12-29 | 图像数据读取方法、装置、电子设备及可读存储介质 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11270675B2 (zh) |
EP (1) | EP3734582A4 (zh) |
CN (1) | CN109992234B (zh) |
WO (1) | WO2019128306A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110580273A (zh) * | 2019-09-11 | 2019-12-17 | 四川易利数字城市科技有限公司 | 地图gis数据处理存储方法、装置、可读存储介质 |
CN110610679A (zh) * | 2019-09-26 | 2019-12-24 | 京东方科技集团股份有限公司 | 一种数据处理方法及装置 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6958526B2 (ja) * | 2018-09-26 | 2021-11-02 | 株式会社デンソー | 画像処理装置及び画像表示システム |
CN112529016A (zh) * | 2020-12-21 | 2021-03-19 | 浙江欣奕华智能科技有限公司 | 一种图像中特征点的提取方法及提取装置 |
TWI797961B (zh) * | 2022-01-17 | 2023-04-01 | 大陸商北京集創北方科技股份有限公司 | 顯示數據之儲存和顯示方法及利用其之顯示裝置和資訊處理裝置 |
CN114422807B (zh) * | 2022-03-28 | 2022-10-21 | 麒麟软件有限公司 | 一种基于Spice协议的传输优化方法 |
CN115113424A (zh) * | 2022-06-24 | 2022-09-27 | 利亚德光电股份有限公司 | 数据存取方法、装置、非易失性存储介质及图像处理设备 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1636239A (zh) * | 2002-02-21 | 2005-07-06 | 皇家飞利浦电子股份有限公司 | 存储数据元素的方法 |
CN101137061A (zh) * | 2006-08-30 | 2008-03-05 | 三星电子株式会社 | 映射方法和视频系统 |
CN101261807A (zh) * | 2007-03-09 | 2008-09-10 | 株式会社日立显示器 | 显示装置 |
US7916572B1 (en) * | 2008-07-28 | 2011-03-29 | Altera Corporation | Memory with addressable subword support |
CN104378574A (zh) * | 2014-12-01 | 2015-02-25 | 北京理工大学 | 基于SoPC的VGA图像采集与压缩存储装置 |
CN105741237A (zh) * | 2016-01-26 | 2016-07-06 | 南京铁道职业技术学院 | 一种基于fpga图像翻转的硬件实现方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5745118A (en) * | 1995-06-06 | 1998-04-28 | Hewlett-Packard Company | 3D bypass for download of textures |
US6411302B1 (en) | 1999-01-06 | 2002-06-25 | Concise Multimedia And Communications Inc. | Method and apparatus for addressing multiple frame buffers |
US6999091B2 (en) * | 2001-12-28 | 2006-02-14 | Intel Corporation | Dual memory channel interleaving for graphics and video |
CN100366068C (zh) * | 2004-03-09 | 2008-01-30 | 北京中星微电子有限公司 | 一种节省存储空间的存储处理方法 |
JP2008052522A (ja) * | 2006-08-25 | 2008-03-06 | Fujitsu Ltd | 画像データアクセス装置及び画像データアクセス方法 |
KR101467935B1 (ko) * | 2007-12-11 | 2014-12-03 | 삼성전자주식회사 | 디스플레이 장치 및 그 제어방법 |
CN101236740B (zh) * | 2008-02-25 | 2010-06-02 | 华为技术有限公司 | 一种显示数据的传输方法及装置 |
CN101511021B (zh) * | 2009-03-24 | 2014-10-29 | 北京中星微电子有限公司 | 在sdram中存取图像数据的方法 |
CN102163404B (zh) * | 2011-04-26 | 2013-11-06 | 西安交通大学 | 基于sdram的大屏幕led显示控制装置及方法 |
WO2013094259A1 (ja) | 2011-12-20 | 2013-06-27 | シャープ株式会社 | 表示装置 |
CN105431831B (zh) * | 2014-02-17 | 2018-10-02 | 联发科技股份有限公司 | 数据存取方法和利用相同方法的数据存取装置 |
CN106101712B (zh) * | 2016-06-13 | 2019-07-16 | 浙江大华技术股份有限公司 | 一种视频流数据的处理方法及装置 |
-
2017
- 2017-12-29 CN CN201711498273.3A patent/CN109992234B/zh active Active
-
2018
- 2018-09-10 EP EP18894854.1A patent/EP3734582A4/en active Pending
- 2018-09-10 US US16/954,489 patent/US11270675B2/en active Active
- 2018-09-10 WO PCT/CN2018/104861 patent/WO2019128306A1/zh unknown
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1636239A (zh) * | 2002-02-21 | 2005-07-06 | 皇家飞利浦电子股份有限公司 | 存储数据元素的方法 |
CN101137061A (zh) * | 2006-08-30 | 2008-03-05 | 三星电子株式会社 | 映射方法和视频系统 |
CN101261807A (zh) * | 2007-03-09 | 2008-09-10 | 株式会社日立显示器 | 显示装置 |
US7916572B1 (en) * | 2008-07-28 | 2011-03-29 | Altera Corporation | Memory with addressable subword support |
CN104378574A (zh) * | 2014-12-01 | 2015-02-25 | 北京理工大学 | 基于SoPC的VGA图像采集与压缩存储装置 |
CN105741237A (zh) * | 2016-01-26 | 2016-07-06 | 南京铁道职业技术学院 | 一种基于fpga图像翻转的硬件实现方法 |
Non-Patent Citations (1)
Title |
---|
李锋: "LED大屏幕扫描控制系统设计", 《中国优秀硕士学位论文全文数据库》 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110580273A (zh) * | 2019-09-11 | 2019-12-17 | 四川易利数字城市科技有限公司 | 地图gis数据处理存储方法、装置、可读存储介质 |
CN110610679A (zh) * | 2019-09-26 | 2019-12-24 | 京东方科技集团股份有限公司 | 一种数据处理方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
EP3734582A1 (en) | 2020-11-04 |
US20210142767A1 (en) | 2021-05-13 |
WO2019128306A1 (zh) | 2019-07-04 |
US11270675B2 (en) | 2022-03-08 |
EP3734582A4 (en) | 2021-08-25 |
CN109992234B (zh) | 2020-11-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109992234A (zh) | 图像数据读取方法、装置、电子设备及可读存储介质 | |
US20060184758A1 (en) | Storage device | |
JP2015001549A (ja) | 信号出力装置、信号出力方法、及び映像表示装置 | |
CN1619524A (zh) | 具有共享本地存储器的通信装置和方法 | |
CN103237157B (zh) | 一种实时高清视频图像转置器 | |
CN102497575B (zh) | 一种多片面阵ccd的筛选测试系统 | |
CN104267801A (zh) | 一种降低功耗和带宽的方法及系统 | |
CN106101712B (zh) | 一种视频流数据的处理方法及装置 | |
CN109388370A (zh) | 一种实现先入先出队列的方法及装置 | |
CN109343954A (zh) | 电子设备工作方法及系统 | |
CN108256643A (zh) | 一种基于hmc的神经网络运算装置和方法 | |
CN103019988B (zh) | 电脑、嵌入式控制器及其方法 | |
JP2005140959A (ja) | 表示装置及びこれを用いた携帯機器 | |
CN106508008B (zh) | 基于fpga的多路温度芯片接口实现方法 | |
CN107481692A (zh) | 一种段式lcd的显示方法及设备 | |
CN102184715B (zh) | 一种基于融合通信终端的刷屏装置和方法 | |
US20110153923A1 (en) | High speed memory system | |
CN114760529B (zh) | 多通道视频数据的传输方法、装置、计算机设备 | |
CN105138467A (zh) | 数据存取装置、方法及磁共振设备 | |
CN108024116A (zh) | 一种数据缓存方法及装置 | |
CN115394242A (zh) | 一种基于微指令的led显示屏描点方法和装置 | |
CN104571984B (zh) | 带微处理器mcu可扩展的fpga显示系统、方法及电子设备 | |
CN202871257U (zh) | 一种基于dma的能够刷led显示屏的gpio模块 | |
WO2022027172A1 (zh) | 数据处理装置、方法和系统以及神经网络加速器 | |
CN206282270U (zh) | 一种处理器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |