JP6530066B2 - 表示制御装置および表示制御方法 - Google Patents
表示制御装置および表示制御方法 Download PDFInfo
- Publication number
- JP6530066B2 JP6530066B2 JP2017522223A JP2017522223A JP6530066B2 JP 6530066 B2 JP6530066 B2 JP 6530066B2 JP 2017522223 A JP2017522223 A JP 2017522223A JP 2017522223 A JP2017522223 A JP 2017522223A JP 6530066 B2 JP6530066 B2 JP 6530066B2
- Authority
- JP
- Japan
- Prior art keywords
- timing
- signal
- display mode
- switching
- timing signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
後述する実施形態1〜3に共通する表示システム11について、図1を参照して説明する。図1は表示システム11を示すブロック図である。図1に示すように、表示システム11は、ホストプロセッサ1と、LCD2と、LCDコントローラ3(表示制御装置)とを備えている。ホストプロセッサ1と、LCD2と、LCDコントローラ3とには、表示システム11の内外で発生した動作クロックCLKが与えられる。なお、本表示システム11は、表示装置としてLCD2を備えるが、背景技術で説明した問題を生じるタイプの表示装置であれば、LCD2以外のプラズマディスプレイ、EL等を備えていてもよい。
本発明の実施形態1について、図1〜図6を参照して説明すれば以下の通りである。図2の(a)は、表示システム11におけるLCDコントローラ3のメモリ表示モードから通常表示モードへの切り替え時の動作を示すタイミングチャートであり、図2の(b)は図2の(a)の一部を拡大して示すタイミングチャートである。図3の(a)はLCDコントローラ3のメモリ表示モードから通常表示モードへの切り替え時の処理手順を示すフローチャートであり、図3の(b)は図3の(a)のフローチャートにおけるタイミング調整の詳細な処理手順を示すフローチャートである。図4は、内部タイミング生成部32によるタイミングの設定例を示す図である。ここでは、表示モードをメモリ表示モードから通常表示モードに切り替えるLCDコントローラ3の動作について説明する。
実施形態1の変形例について説明する。図5の(a)は本変形例に係る表示システム11におけるLCDコントローラ3の通常表示モードからメモリ表示モードへの切り替え時の動作を示すタイミングチャートであり、図5の(b)は図5の(a)の一部を拡大して示すタイミングチャートである。図6は、本変形例のLCDコントローラ3の通常表示モードからメモリ表示モードへの切り替え時の処理手順を示すフローチャートである。本変形例では、通常表示モードからメモリ表示モードへの切り替え時における、LCDコントローラ3のタイミング調整を行わない動作について説明する。
本発明の他の実施形態について、図1、図7および図8に基づいて説明すれば、以下の通りである。なお、説明の便宜上、前述の実施形態1にて説明した構成要素と同じ機能を有する構成要素については、同じ符号を付記し、その説明を省略する。図7は、実施形態2の表示システム11における内部タイミング生成部32によるタイミングの変更例を示す図である。図8は、実施形態2の表示システム11における切替制御部33によるタイミング調整の詳細な処理手順を示すフローチャートである。本実施形態では、実施形態1と異なり、図7に示すように、タイミング調整部33aが、フロントポーチIVfpの設定を長くするフロントポーチIVfp+(IVfp+>IVfp−)に変更するように内部タイミング生成部32に指示する。
本発明のさらに他の実施形態について、図1、図9〜図12に基づいて説明すれば、以下の通りである。なお、説明の便宜上、前述の実施形態1および2にて説明した構成要素と同じ機能を有する構成要素については、同じ符号を付記し、その説明を省略する。図9は、実施形態3の表示システム11における内部タイミング生成部32によるタイミングの変更例を示す図である。図10は、実施形態3の表示システム11における切替制御部33によるタイミング調整の詳細な処理手順を示すフローチャートである。本実施形態では、実施形態1および2と異なり、図9に示すように、タイミング調整部33aが、フロントポーチIVfpの設定をフロントポーチIVfp−またはフロントポーチIVfp+に変更するように内部タイミング生成部32に指示する。また、タイミング比較部33bは、フロントポーチIVfp−,IVfp+のいずれを用いるかを判断するため、タイミング調整時に、水平ライン数の閾値期間Vthがホストプロセッサ1によって予め設定されている。例えば、ホストプロセッサ1からの1フレームの画像転送期間HVdeが、内部タイミング生成部32で設定される1フレームの画像転送期間IVdeにほぼ等しい場合、閾値期間Vthが図9に示す垂直走査期間IVtotalの1/2に設定される。なお、IVtotalをこのように設定する理由については、後に詳しく説明する。
LCDコントローラ3の制御ブロック(制御部31、内部タイミング生成部32および表示モード切替制御部33)は、集積回路(ICチップ)等に形成された論理回路(ハードウェア)によって実現してもよいし、CPU(Central Processing Unit)を用いてソフトウェアによって実現してもよい。
本発明の態様1に係る表示制御装置(LCDコントローラ3)は、メモリ34を介さずに転送される画像信号および当該画像信号によって画像を表示するタイミングを規定する第1タイミング信号(外部タイミング信号TMG1)を表示装置に出力する通常表示モードと、前記メモリ34を介して転送される前記画像信号および当該画像信号によって画像を表示するタイミングを規定する第2タイミング信号(内部タイミング信号TMG2)を前記表示装置に出力するメモリ表示モードとを切り替える表示制御装置であって、前記通常表示モードから前記メモリ表示モードへの切り替え時、および前記メモリ表示モードから前記通常表示モードへ切り替え時の少なくともいずれか一方において、前記第1タイミング信号が前記第2タイミング信号を基準とする切替判定期間TSWに含まれるように、前記第2タイミング信号のタイミングを調整するタイミング調整部33aと、前記第1タイミング信号が前記切替判定期間TSWに含まれたとき、前記通常表示モードと前記メモリ表示モードとを切り替える表示モード切替部33cとを備える。また、本発明の他の態様に係る表示制御方法は、タイミング調整部33aが行う処理を実行するタイミング調整工程と、表示モード切替部33cが行う処理を実行する表示モード切替工程とを含むものである。上記の構成では、表示モードの切り替え時に生じる表示画像のちらつきを防止することができる。
2 LCD(表示装置)
3 LCDコントローラ(表示制御装置)
32 内部タイミング生成部(タイミング信号生成部)
33a タイミング調整部
33c 表示モード切替部
HD ホスト画像信号(画像信号)
HIdiff 差期間
IVfp 垂直フロントポーチ
IVbp 垂直バックポーチ
TMG1 外部タイミング信号(第1タイミング信号)
TMG2 内部タイミング信号(第2タイミング信号)
Vth 閾値期間
Claims (6)
- メモリを介さずに転送される画像信号および当該画像信号によって画像を表示するタイミングを規定する第1タイミング信号を表示装置に出力する通常表示モードと、前記メモリを介して転送される前記画像信号および当該画像信号によって画像を表示するタイミングを規定する第2タイミング信号を前記表示装置に出力するメモリ表示モードとを切り替える表示制御装置であって、
前記通常表示モードから前記メモリ表示モードへの切り替え時、および前記メモリ表示モードから前記通常表示モードへ切り替え時の少なくともいずれか一方において、前記第1タイミング信号が前記第2タイミング信号を基準とする切替判定期間に含まれるように、前記第2タイミング信号のタイミングを調整するタイミング調整部と、
前記第1タイミング信号が前記切替判定期間に含まれたとき、前記通常表示モードと前記メモリ表示モードとを切り替える表示モード切替部とを備え、
前記タイミング調整部は、前記画像信号と前記第2タイミング信号との間の垂直フロントポーチおよび垂直バックポーチの少なくとも一方を短くするように前記第2タイミング信号のタイミングを調整することを特徴とする表示制御装置。 - メモリを介さずに転送される画像信号および当該画像信号によって画像を表示するタイミングを規定する第1タイミング信号を表示装置に出力する通常表示モードと、前記メモリを介して転送される前記画像信号および当該画像信号によって画像を表示するタイミングを規定する第2タイミング信号を前記表示装置に出力するメモリ表示モードとを切り替える表示制御装置であって、
前記通常表示モードから前記メモリ表示モードへの切り替え時、および前記メモリ表示モードから前記通常表示モードへ切り替え時の少なくともいずれか一方において、前記第1タイミング信号が前記第2タイミング信号を基準とする切替判定期間に含まれるように、前記第2タイミング信号のタイミングを調整するタイミング調整部と、
前記第1タイミング信号が前記切替判定期間に含まれたとき、前記通常表示モードと前記メモリ表示モードとを切り替える表示モード切替部とを備え、
前記タイミング調整部は、前記画像信号と前記第2タイミング信号との間の垂直フロントポーチおよび垂直バックポーチの少なくとも一方を長くするように前記第2タイミング信号のタイミングを調整することを特徴とする表示制御装置。 - メモリを介さずに転送される画像信号および当該画像信号によって画像を表示するタイミングを規定する第1タイミング信号を表示装置に出力する通常表示モードと、前記メモリを介して転送される前記画像信号および当該画像信号によって画像を表示するタイミングを規定する第2タイミング信号を前記表示装置に出力するメモリ表示モードとを切り替える表示制御装置であって、
前記通常表示モードから前記メモリ表示モードへの切り替え時、および前記メモリ表示モードから前記通常表示モードへ切り替え時の少なくともいずれか一方において、前記第1タイミング信号が前記第2タイミング信号を基準とする切替判定期間に含まれるように、前記第2タイミング信号のタイミングを調整するタイミング調整部と、
前記第1タイミング信号が前記切替判定期間に含まれたとき、前記通常表示モードと前記メモリ表示モードとを切り替える表示モード切替部とを備え、
前記タイミング調整部は、前記第1タイミング信号と前記第2タイミング信号との立ち上がりの差期間が所定の閾値期間以下の長さであるとき、前記画像信号と前記第2タイミング信号との間の垂直フロントポーチおよび垂直バックポーチの少なくとも一方を短くするように前記第2タイミング信号のタイミングを調整する一方、前記差期間が前記閾値期間を超える長さであるとき、前記垂直フロントポーチおよび垂直バックポーチの少なくとも一方を長くするように前記第2タイミング信号のタイミングを調整することを特徴とする表示制御装置。 - メモリを介さずに転送される画像信号および当該画像信号によって画像を表示するタイミングを規定する第1タイミング信号を表示装置に出力する通常表示モードと、前記メモリを介して転送される前記画像信号および当該画像信号によって画像を表示するタイミングを規定する第2タイミング信号を前記表示装置に出力するメモリ表示モードとを切り替える表示制御方法であって、
前記通常表示モードから前記メモリ表示モードへの切り替え時、および前記メモリ表示モードから前記通常表示モードへ切り替え時の少なくともいずれか一方において、前記第1タイミング信号が前記第2タイミング信号を基準とする切替判定期間に含まれるように、前記第2タイミング信号のタイミングを調整するタイミング調整工程と、
前記第1タイミング信号が前記切替判定期間に含まれたとき、前記通常表示モードと前記メモリ表示モードとを切り替える表示モード切替工程とを含み、
前記タイミング調整工程において、前記画像信号と前記第2タイミング信号との間の垂直フロントポーチおよび垂直バックポーチの少なくとも一方を短くするように前記第2タイミング信号のタイミングを調整することを特徴とする表示制御方法。 - メモリを介さずに転送される画像信号および当該画像信号によって画像を表示するタイミングを規定する第1タイミング信号を表示装置に出力する通常表示モードと、前記メモリを介して転送される前記画像信号および当該画像信号によって画像を表示するタイミングを規定する第2タイミング信号を前記表示装置に出力するメモリ表示モードとを切り替える表示制御方法であって、
前記通常表示モードから前記メモリ表示モードへの切り替え時、および前記メモリ表示モードから前記通常表示モードへ切り替え時の少なくともいずれか一方において、前記第1タイミング信号が前記第2タイミング信号を基準とする切替判定期間に含まれるように、前記第2タイミング信号のタイミングを調整するタイミング調整工程と、
前記第1タイミング信号が前記切替判定期間に含まれたとき、前記通常表示モードと前記メモリ表示モードとを切り替える表示モード切替工程とを含み、
前記タイミング調整工程において、前記画像信号と前記第2タイミング信号との間の垂直フロントポーチおよび垂直バックポーチの少なくとも一方を長くするように前記第2タイミング信号のタイミングを調整することを特徴とする表示制御方法。 - メモリを介さずに転送される画像信号および当該画像信号によって画像を表示するタイミングを規定する第1タイミング信号を表示装置に出力する通常表示モードと、前記メモリを介して転送される前記画像信号および当該画像信号によって画像を表示するタイミングを規定する第2タイミング信号を前記表示装置に出力するメモリ表示モードとを切り替える表示制御方法であって、
前記通常表示モードから前記メモリ表示モードへの切り替え時、および前記メモリ表示モードから前記通常表示モードへ切り替え時の少なくともいずれか一方において、前記第1タイミング信号が前記第2タイミング信号を基準とする切替判定期間に含まれるように、前記第2タイミング信号のタイミングを調整するタイミング調整工程と、
前記第1タイミング信号が前記切替判定期間に含まれたとき、前記通常表示モードと前記メモリ表示モードとを切り替える表示モード切替工程とを含み、
前記タイミング調整工程において、前記第1タイミング信号と前記第2タイミング信号との立ち上がりの差期間が所定の閾値期間以下の長さであるとき、前記画像信号と前記第2タイミング信号との間の垂直フロントポーチおよび垂直バックポーチの少なくとも一方を短くするように前記第2タイミング信号のタイミングを調整する一方、前記差期間が前記閾値期間を超える長さであるとき、前記垂直フロントポーチおよび垂直バックポーチの少なくとも一方を長くするように前記第2タイミング信号のタイミングを調整することを特徴とする表示制御方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015114097 | 2015-06-04 | ||
JP2015114097 | 2015-06-04 | ||
PCT/JP2016/066278 WO2016194974A1 (ja) | 2015-06-04 | 2016-06-01 | 表示制御装置、表示制御方法および表示制御プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2016194974A1 JPWO2016194974A1 (ja) | 2018-02-08 |
JP6530066B2 true JP6530066B2 (ja) | 2019-06-12 |
Family
ID=57442049
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017522223A Active JP6530066B2 (ja) | 2015-06-04 | 2016-06-01 | 表示制御装置および表示制御方法 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP6530066B2 (ja) |
WO (1) | WO2016194974A1 (ja) |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4885461B2 (ja) * | 2005-02-24 | 2012-02-29 | 日立プラズマディスプレイ株式会社 | 表示パネルの表示制御装置及びそれを有する表示装置 |
JP5239177B2 (ja) * | 2007-03-12 | 2013-07-17 | カシオ計算機株式会社 | 表示駆動装置及びそれを備えた表示装置 |
JP2009037074A (ja) * | 2007-08-02 | 2009-02-19 | Nec Electronics Corp | 表示装置 |
US9165518B2 (en) * | 2011-08-08 | 2015-10-20 | Samsung Display Co., Ltd. | Display device and driving method thereof |
DE102012107954A1 (de) * | 2011-09-02 | 2013-03-07 | Samsung Electronics Co. Ltd. | Anzeigetreiber, Betriebsverfahren davon, Host zum Steuern des Anzeigetreibers und System mit dem Anzeigetreiber und dem Host |
JP2015004885A (ja) * | 2013-06-21 | 2015-01-08 | 株式会社東芝 | 画像処理装置および画像表示装置 |
JP6883377B2 (ja) * | 2015-03-31 | 2021-06-09 | シナプティクス・ジャパン合同会社 | 表示ドライバ、表示装置及び表示ドライバの動作方法 |
-
2016
- 2016-06-01 WO PCT/JP2016/066278 patent/WO2016194974A1/ja active Application Filing
- 2016-06-01 JP JP2017522223A patent/JP6530066B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JPWO2016194974A1 (ja) | 2018-02-08 |
WO2016194974A1 (ja) | 2016-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8624817B2 (en) | Method of synchronizing a driving device and display apparatus for performing the method | |
KR100885913B1 (ko) | 티어링 효과를 감소시키는 방법 및 그에 따른 lcd 장치 | |
US9135675B2 (en) | Multiple graphics processing unit display synchronization system and method | |
US9972260B2 (en) | Display device and driving method thereof | |
CN105103214A (zh) | 具有可变刷新率的低功率显示设备 | |
TWI408947B (zh) | 影像調整裝置及影像調整方法 | |
US9734791B2 (en) | Display control device and method, semiconductor integrated circuit device, and display device | |
JP2009288461A (ja) | 表示装置、表示パネルドライバ、表示パネルの駆動方法、及び表示パネルドライバへの画像データ供給方法 | |
US9761202B2 (en) | Seamless video transitions | |
US20140191936A1 (en) | Driving Module and Driving Method | |
US20180166040A1 (en) | Semiconductor device for mitigating through current and electronic apparatus thereof | |
TWI549105B (zh) | 具動態調整輸出之顯示驅動方法及其顯示裝置 | |
US9659522B2 (en) | Display driver, method for driving display driver, and image display system | |
US10102817B2 (en) | Display device and driving method thereof | |
KR20180085104A (ko) | 표시 장치 및 이의 동작 방법 | |
JP2016138903A (ja) | 表示ドライバ | |
JP2010160318A (ja) | ソースドライバ回路及び駆動方法 | |
TW202223872A (zh) | 積體電路、其操作方法和包括其的顯示系統 | |
CN116635929A (zh) | 在多显示器系统上执行异步存储器时钟改变 | |
JP6530066B2 (ja) | 表示制御装置および表示制御方法 | |
JP2007017604A (ja) | 表示パネル駆動装置および表示パネル駆動方法 | |
KR20190010822A (ko) | 표시 장치 및 이의 구동 방법 | |
JP2019139060A (ja) | 画像処理装置および画像処理方法 | |
TW201506899A (zh) | 顯示系統及其資料傳遞方法 | |
JP2018173496A (ja) | 画像処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171012 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181002 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181126 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190416 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190515 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6530066 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |