CN104465795A - 一种肖特基二极管及其制作方法 - Google Patents

一种肖特基二极管及其制作方法 Download PDF

Info

Publication number
CN104465795A
CN104465795A CN201410663922.0A CN201410663922A CN104465795A CN 104465795 A CN104465795 A CN 104465795A CN 201410663922 A CN201410663922 A CN 201410663922A CN 104465795 A CN104465795 A CN 104465795A
Authority
CN
China
Prior art keywords
field
anode
schottky diode
layer
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410663922.0A
Other languages
English (en)
Other versions
CN104465795B (zh
Inventor
陈洪维
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SUZHOU JIEXINWEI SEMICONDUCTOR TECHNOLOGY Co Ltd
Original Assignee
SUZHOU JIEXINWEI SEMICONDUCTOR TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SUZHOU JIEXINWEI SEMICONDUCTOR TECHNOLOGY Co Ltd filed Critical SUZHOU JIEXINWEI SEMICONDUCTOR TECHNOLOGY Co Ltd
Priority to CN201410663922.0A priority Critical patent/CN104465795B/zh
Publication of CN104465795A publication Critical patent/CN104465795A/zh
Priority to PCT/CN2015/081501 priority patent/WO2016078400A1/zh
Priority to JP2017500024A priority patent/JP6474881B2/ja
Priority to US15/382,562 priority patent/US9985143B2/en
Application granted granted Critical
Publication of CN104465795B publication Critical patent/CN104465795B/zh
Priority to US15/967,257 priority patent/US10367101B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66143Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/66196Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices with an active layer made of a group 13/15 material
    • H01L29/66204Diodes
    • H01L29/66212Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/66196Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices with an active layer made of a group 13/15 material
    • H01L29/66204Diodes
    • H01L29/66219Diodes with a heterojunction, e.g. resonant tunneling diodes [RTD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明公开了一种肖特基二极管及其制造方法,该肖特基二极管包括:衬底;位于衬底上的第一半导体层;位于第一半导体层上的第二半导体层;在第一半导体层和第二半导体层的交界面处形成有二维电子气;位于第二半导体层上的阴极;位于第二半导体层上的第一钝化介质层;位于第一钝化介质层和第二半导体层之内的阳极沟槽;位于阳极沟槽与阴极之间的第一钝化介质层内的场板沟槽;覆盖阳极沟槽、场板沟槽以及阳极沟槽和场板沟槽之间的第一钝化介质层的阳极。本发明所述的肖特基二极管具有正向导通电压低、反向漏电小和耐压高的特性。

Description

一种肖特基二极管及其制作方法
技术领域
本发明涉及半导体领域,尤其涉及一种肖特基二极管及其制作方法。
背景技术
在高压开关应用领域中,希望二极管具有反向漏电小、反向耐压大和正向导通压降小的特性。基于宽禁带半导体材料,特别是氮化镓材料的功率电子器件具有优越的特性。因此,氮化镓肖特基二极管近年来逐渐成为研究的热点。在氮化镓衬底上同质外延氮化镓的技术尚处于小尺寸、高成本的阶段,虽然可以获得质量较高的外延材料和较理想的器件性能,但是基于成本的考虑尚未被广泛的采用。目前氮化镓材料主要是在异质材料上外延生长而得,氮化镓材料的缺陷密度仍处于较高的水平(一般为108cm-3),因而垂直结构的氮化镓肖特基二极管仍不能获得理想的性能。但是基于铝镓氮/氮化镓异质结构所形成的水平方向的高电子迁移率的二维电子气沟道制作的高电子迁移率器件(HEMT)已经被广泛的应用于射频和电力电子领域。一方面是因为氮化镓是宽禁带半导体材料具有比硅材料大10倍左右临界击穿电场以及相应的高耐压的特性,另一方面是由于二维电子气沟道能够提供非常小的导通电阻,从而减少开关器件的功率损耗。因此基于铝镓氮/氮化镓异质结构的水平二极管逐渐成为业界的重要研究方向。在铝镓氮/氮化镓异质结构上直接沉积肖特基金属所形成的肖特基二极管,由于肖特基金属与二维电子气之间的铝镓氮势垒层厚度一般达到20nm左右,会形成比较大的肖特基势垒厚度,并且在铝镓氮势垒层的表面态密度较大会形成费米能级钉扎效应使得肖特基势垒高度比较大,从而使得肖特基的正向开启电压较大(>1V),不利于减小二极管的导通损耗。为了减小肖特基二极管的正向导通电压,阳极沟槽结构被提出来,通过在阳极区域刻蚀去除铝镓氮势垒层和部分氮化镓沟道层,然后沉积阳极金属,使得阳极金属从侧壁与二维电子气沟道形成金半接触,从而消除了20nm厚的铝镓氮势垒层所形成的肖特基势垒厚度,减小了二极管的正向开启电压(<0.7V),同时高电子迁移率的二维电子气沟道提供了很低的导通电阻,从而形成具有低导通电压和低导通电阻的高性能肖特基二极管。并且由于氮化镓材料的宽禁带特性,其二维电子气沟道中的空穴浓度非常低,因而具有非常小的反向恢复时间。但现有的氮化镓肖特基二极管仍然存在不足之处。例如,在高电场下场致热电子发射或电子隧穿效应会使得反向漏电增大,导致器件的耐压特性降低。
现在,也有很多的文献和专利中提出了不同结构的肖特基二极管,以改善其肖特基二极管的性能。例如,
文献“Fast Switching GaN Based Lateral power Schottky Barrier Diodewith Low Onset Voltage and Strong Reverse Blocking”提出了将肖特基二极管的阳极11设计为沟槽形加场板结构,场板下介质为氮化硅层12,沟槽中阳极11金属直接与二维电子气13接触,如图1所示,此文献提出通过增加场板结构和增大阳极和阴极的距离能够提高肖特基二极管的耐压。
Yuvaraj Dora等人发明的专利号为US8772842B2的专利“SemiconductorDiodes With Low Reverse Bias Currents”提出了如图2所示的肖特基二极管:阳极21采用了两层复合介质层结构,其中一层22用于形成阶梯状的场板结构,另一层23用于钝化层,起到降低峰值电场、提高击穿电压的作用。
Yifeng Wu等人发明的专利号为US7898004B2的专利“SemiconductorHeterostucture Diodes”也提出多阶梯结构的肖特基二极管:如图3所示,采用单层介质层,用来形成阳极阶梯式场板结构,起到降低峰值电场的作用。阳极31沟槽底部金属与半导体材料32形成肖特基接触,构成阳极结构。
在上述解决方案中,都提到了增加场板的方式,在外加反偏电压下场板可以通过降低肖特基结所在位置的电场强度来减小肖特基二极管的反向漏电,提高肖特基二极管在关断状态下的击穿电压。然而在实际应用中,由于场板下钝化介质层的存在,阳极上施加的反偏电压在耗尽其下沟道的二维电子气之前将被完全施加于反偏肖特基结之上。而为了达到理想的钝化效果和较优化的场板缓和电场的效果,钝化介质层的厚度一般需要达到100nm左右的厚度,相比于铝镓氮势垒层的厚度(一般为20nm)是比较大的,并且目前一般使用的是氮化硅作为钝化介质层,其介电常数也比铝镓氮要低,因此会导致耗尽二维电子气所需的电压较大,也就意味着在二维电子气沟道被耗尽并且场板起到缓和电场的作用之前肖特基结上已经承受了较大的反向偏压,场致热电子发射和隧穿效应都使得反向漏电增大,因此反向漏电仍处于比较高的水平。
因此,如何进一步减小氮化镓肖特基二极管反偏下的漏电,提高耐压特性,成为一个亟待解决的技术难题。
发明内容
本发明是为了解决现有技术中的上述不足而完成的,本发明的目的在于提出一种肖特基二极管及其制作方法。该肖特基二极管能够解决现有技术中氮化镓异质结构中金属/二维电子气肖特基结在阳极反偏电压下漏电较大的问题。为达此目的,本发明采用以下技术方案:
第一方面,本发明提供了一种肖特基二极管,包括:
衬底;
第一半导体层,位于所述衬底之上;
第二半导体层,位于所述第一半导体层之上,所述第一半导体层与所述第二半导体层的交界面处形成有二维电子气;
阴极,所述阴极位于所述第二半导体层之上,其中,所述阴极与所述第二半导体层形成欧姆接触;
第一钝化介质层,所述第一钝化介质层位于所述第二半导体层之上;
阳极沟槽,所述阳极沟槽位于所述第一钝化介质层和所述第二半导体层之内,且所述阳极沟槽的底部延伸至所述二维电子气所在的区域或超过所述二维电子气所在的区域;
场板沟槽,所述场板沟槽位于所述阳极沟槽与所述阴极之间的第一钝化介质层内,且所述场板沟槽的底部位于所述第一钝化介质层内或延伸至所述第二半导体层上表面或延伸至所述第二半导体层内;
阳极,所述阳极覆盖所述阳极沟槽、所述场板沟槽以及所述阳极沟槽和所述场板沟槽之间的第一钝化介质层,所述阳极沟槽内的阳极和所述第二半导体层形成肖特基接触,所述场板沟槽和所述第一钝化介质层上的阳极构成阳极场板。
进一步地,还包括:
场板沟槽介质层,所述场板沟槽介质层位于所述场板沟槽之外的第一钝化介质层之上和所述场板沟槽之上。
进一步地,所述阳极还覆盖所述场板沟槽之外的部分第一钝化介质层。
进一步地,所述阳极上沉积有第二钝化介质层,所述第二钝化介质层上沉积有第二阳极场板,所述第二阳极场板与所述阳极电性连接。
进一步地,所述第二阳极场板上沉积有第三钝化介质层,所述第三钝化介质层上沉积有第三阳极场板,所述第三阳极场板与所述阳极电性连接。
进一步地,所述第二半导体层包括第一势垒层和第二势垒层。
进一步地,所述第一势垒层和第二势垒层之间沉积有阻挡层。
进一步地,所述第一势垒层和第二势垒层材料为铝镓氮;所述第一势垒层的铝组分为10-15%,所述第一势垒层的厚度为5-15nm;所述第二势垒层的铝组分为20-45%,所述第二势垒层的厚度为15-50nm。
进一步地,所述阻挡层材料为氮化铝。
进一步地,所述阳极沟槽的任一个侧面的截面形状为直线、折线或弧形中的任一个或至少两个的组合,所述阳极沟槽的任一个侧面与所述阳极沟槽的底部的夹角为直角、钝角或锐角。
进一步地,所述场板沟槽的任一个侧面的截面形状为直线、折线或弧线中的任一个或至少两个的组合,所述场板沟槽的任一个侧面与所述场板沟槽的底部的夹角为直角、钝角或锐角。
进一步地,所述衬底与所述第一半导体层之间依次沉积有成核层、缓冲层或背势垒层中的任一个或至少两个的组合。
进一步地,所述成核层材料为氮化铝、氮化镓或其它III-V族氮化物;所述缓冲层材料为非掺杂的氮化铝、氮化镓、铝镓氮或其它III-V族氮化物;所述背势垒层材料为铝镓氮,所述背势垒层的铝组分为5-8%。
进一步地,所述衬底材料为碳化硅、硅、蓝宝石、氮化铝、氮化镓或其它能够生长III-V族氮化物的衬底材料;所述第一半导体层材料为非掺杂氮化镓层;所述第二半导体层材料为铝镓氮或其它III-V族氮化物。
第二方面,本发明提供了一种肖特基二极管的制作方法,包括:
在所述衬底上依次沉积第一半导体层、第二半导体层和第一钝化介质层;
在所述第二半导体层上形成阴极;
在所述阴极之间的第一钝化介质层和第二半导体层内形成阳极沟槽;
在所述阳极沟槽与所述阴极之间的第一钝化介质层内形成场板沟槽;
在所述阳极沟槽和所述场板沟槽上以及所述阳极沟槽和所述场板沟槽之间的第一钝化介质层上和/或所述场板沟槽之外的第一钝化介质层上形成阳极。
进一步地,所述阳极沟槽或场板沟槽是通过干法刻蚀和/或湿法腐蚀工艺制备而成的。
本发明所述的肖特基二极管能够解决现有技术中氮化镓异质结构中金属/二维电子气肖特基结在阳极反偏电压下漏电较大的问题,同时也保留了氮化镓二极管正向开启电压小和正向导通电阻低的优点。
附图说明
为了更加清楚地说明本发明示例性实施例的技术方案,下面对描述实施例中所需要用到的附图做一简单介绍。显然,所介绍的附图只是本发明所要描述的一部分实施例的附图,而不是全部的附图,对于本领域普通技术人员,在不付出创造性劳动的前提下,还可以根据这些附图得到其他的附图。
图1-图3是现有技术中的肖特基二极管的剖面示意图。
图4是本发明实施例一提供的肖特基二极管的剖面示意图。
图5A和图5B是图1所示的现有技术中的肖特基二极管的电特性与本发明实施例一提供的肖特基二极管的电特性的比较曲线图。
图6A和图6B分别是阳极施加相同反偏电压时,本发明实施例一提供的肖特基二极管的电子浓度分布图和图1所示的现有技术中的肖特基二极管的电子浓度分布图。
图7A和图7B分别是阳极施加相同反偏电压时,本发明实施例一提供的肖特基二极管的电场分布图和图1所示的现有技术中的肖特基二极管的电场分布图。
图8是本发明实施例二提供的肖特基二极管的剖面示意图。
图9是本发明实施例三提供的肖特基二极管的剖面示意图。
图10是本发明实施例四提供的肖特基二极管的剖面示意图。
图11是本发明实施例五提供的肖特基二极管的剖面示意图。
图12是本发明实施例六提供的肖特基二极管的剖面示意图。
图13是本发明实施例七提供的肖特基二极管的剖面示意图。
图14是本发明实施例八提供的肖特基二极管的剖面示意图。
图15是本发明实施例九提供的肖特基二极管的剖面示意图。
图16是本发明实施例十提供的肖特基二极管的剖面示意图。
图17是本发明实施例十一提供的肖特基二极管的剖面示意图。
图18是本发明实施例十二提供的肖特基二极管的制造方法的流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,以下将结合本发明实施例中的附图,通过具体实施方式,完整地描述本发明的技术方案。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例,基于本发明的实施例,本领域普通技术人员在没有做出创造性劳动的前提下获得的所有其他实施例,均落入本发明的保护范围之内。
实施例一:
图4给出了本发明实施例一提供的肖特基二极管的剖面示意图。如图4所示,该肖特基二极管包括:
衬底1,其中,衬底1的材料可以是氮化镓、硅、蓝宝石、氮化硅、氮化铝、SOI或其它可以外延生长III-V族氮化物的衬底材料。
在衬底1上依次生长的成核层2、缓冲层3、第一半导体层4和第二半导体层6,其中,第一半导体层4的禁带宽度小于第二半导体层6的禁带宽度,成核层2的材料可以是氮化铝或氮化镓,缓冲层3的材料可以是铝镓氮的缓变层或超晶格材料,第一半导体层4的材料可以是氮化镓,第二半导体层6的材料可以是铝镓氮,在第一半导体层4和第二半导体层5的交界面处形成有二维电子气7。
在第二半导体层6上形成的阴极5,其中,阴极5的材料为金属,阴极5与第二半导体层6形成欧姆接触。
在阴极5之间的第二半导体层6上沉积有第一钝化介质层8,其中,该第一钝化介质层8能够起到抑制铝镓氮表面态引起的电流崩塌效应的作用。该第一钝化介质层8的材料可以是氮化硅、二氧化硅、氮氧化硅,氟化物或氧化铝中的任意一种或至少两种的组合。
在阴极5之间的第一钝化介质层8和第二半导体层6内形成的阳极沟槽结构。在阳极沟槽和阴极金属之间的第一钝化介质层8内形成的场板沟槽结构。其中,在制作阳极沟槽或场板沟槽时,可以通过干法刻蚀手段,控制纵向和横向的不同刻蚀速率以获得不同形状的沟槽结构,也可以通过湿法腐蚀工艺形成,或者是通过其他工艺形成,沟槽侧面与底面的夹角为直角、钝角或锐角中任意一种或其中两种的组合,沟槽的具体尺寸可以按照设计要求而定。阳极沟槽结构的底部可以达到或超过二维电子气7,场板沟槽结构的底部可以达到或超过第二半导体层6的表面。
在阳极沟槽与场板沟槽之间的第一钝化介质层8、场板沟槽以及场板沟槽边缘延伸的第一钝化介质层8上形成的阳极9,阳极9与第二半导体层6、二维电子气7以及第一半导体层4形成肖特基接触。阳极沟槽中阳极金属直接与二维电子气7接触,可以减小该肖特基结的势垒高度和势垒宽度,进而减小二极管正向的导通电压;场板沟槽结构使得场板金属更加接近二维电子气沟道,因此可以在较小的阳极反偏电压的作用下将沟槽下方的二维电子气耗尽,隔离肖特基结与阴极的导电通道。从而使得金属/二维电子气形成的肖特基结上所承受的反偏电压被大大减小,进而减小肖特基结反偏下的漏电,提高耐压特性。
在实际应用中,肖特基二极管的电特性参数,例如,正向开启电压、导通电阻、反向耐压以及反向漏电,都会影响其应用效果。为了有更好的应用效果,需要肖特基二极管具有正向开启电压小、导通电阻小、反向耐压高以及反向漏电小的特性。
图5A和图5B给出了图1所示的现有技术中的肖特基二极管的反向电特性与本发明实施例一提供的肖特基二极管的反向电特性的比较曲线图。
图5A中,虚线a1为现有技术中的肖特基二极管的反向电特性,实线b1为本发明实施例一提供的肖特基二极管的反向电特性。从图5A中可以看出:在相同的反偏电压条件下,本发明实施例一提供的肖特基二极管的反偏电流比现有技术中的肖特基二极管的反偏电流有明显的降低。如果以同样的漏电水平来定义二极管的耐压特性,则采用本发明所提出具有场板沟槽结构的肖特基二极管的耐压特性得到了显著的提高。其中,纵坐标的电流单位采用的是绝对单位,au是absolute unit(绝对单位)的缩写。图5B中,虚线a2为现有技术中的肖特基二极管的正向电特性,实线b2为本发明实施例一提供的肖特基二极管的正向电特性。从图5B中可以看出:本发明实施例一提供的肖特基二极管的正向电压和正向电流的关系与现有技术中的肖特基二极管的正向电压和正向电流相比基本保持不变,亦即采用场板沟槽结构后对肖特基二极管的正向特性影响很小。其中,纵坐标的电流单位采用的是绝对单位,au是absolute unit(绝对单位)的缩写。
根据上述电特性的比较,进一步证明了本发明实施例一提供的肖特基二极管具有反向漏电小的优点,同时也保留了正向开启电压低、导通电阻小的优点。
图6A和图6B分别给出了阳极施加相同反偏电压(-20V)时,本发明实施例一提供的肖特基二极管的电子浓度分布和图1所示的现有技术中的肖特基二极管的电子浓度分布。
从图6A和6B中可以看出,在阳极施加相同的反偏电压条件(-20V)下,本发明实施例一提供的肖特基二极管,其阳极场板下第二沟槽对应沟道区域的电子基本被耗尽,二维电子气浓度只有2.4×10-6/cm3;而现有技术中的肖特基二极管的阳极场板下方沟道没有被耗尽,二维电子气浓度高达1.7×1012/cm3
图7A和图7B分别给出了阳极施加相同反偏电压时,本发明实施例一提供的肖特基二极管的电场分布和图1所示的现有技术中的肖特基二极管的电场分布。
从图7A和7B中可以看出,在阳极施加相同的反偏电压条件下,本发明实施例一提供的肖特基二极管的阳极中第一沟槽侧面电场强度为2.6×106V/cm;而现有技术中的肖特基二极管的阳极沟槽侧面电场强度为3.1×106V/cm。和现有技术中的肖特基二极管相比,本发明实施例一提供的肖特基二极管的阳极中第一沟槽侧面电场强度约为现有技术肖特基二极管的阳极电场强度的83%;在肖特基结中场致热电子发射和隧穿效应引起的反向漏电都与电场强度呈指数相关特性,因此降低反向偏压下的电场强度可以有效的减小反向漏电。
通过图6A、6B中沟道电子浓度的比较以及图7A、7B中电场强度的比较,进一步证明了本发明实施例一提供的肖特基二极管的阳极结构可以在小的反偏电压下耗尽场板下场板沟槽对应沟道区域的二维电子气,从而使得金属/二维电子气所形成的肖特基结上所承担的电场强度减小了。
本发明实施例一提供的肖特基二极管,结合了阳极沟槽结构和场板沟槽结构,能够有效的降低正向导通电压并抑制反向漏电流。阳极沟槽使得阳极的肖特基金属与二维电子气沟道形成直接的接触,使得肖特基的势垒高度和势垒宽度相比于非沟槽结构得到了极大的减小,因此能获得较低的正向导通电压。而场板沟槽结构则使得场板沟槽下方的二维电子气沟道能够在较小的阳极反偏电压下被耗尽,因此减小了肖特基结所承受的反偏电压,即能够减小肖特基结的反偏电场强度,进而减小场致热电子发射或隧穿效应引起的反向漏电流,从而达到减小反向漏电的效果。
应用钝化技术在铝镓氮势垒层上沉积一定厚度的第一钝化介质层(通常使用的是100nm左右的氮化硅介质层),第一钝化介质层主要起到抑制铝镓氮材料的表面态的充放电引起的电流崩塌效应。在阴极之间的半导体结构以及介质层中,采用刻蚀工艺实现阳极沟槽结构和场板沟槽结构,其中阳极沟槽结构的底部会达到或超过二维电子气,场板沟槽结构的底部达到或超过第二半导体层的表面。
沉积阳极金属,阳极沟槽结构中阳极金属与二维电子气沟道直接接触,用于减小肖特基势垒高度和势垒宽度,从而降低二极管的正向开启电压。
场板沟槽结构中阳极金属与第二半导体层的表面形成肖特基接触。由于场板沟槽结构的存在,使得场板金属更加接近二维电子气沟道。因此,在更小反偏电压的作用下,可以将沟槽区域下方的二维电子气沟道耗尽。从而使得金属/二维电子气所形成的肖特基结上所承受的反偏电压被大大减小,进而减小该肖特基结反偏下的漏电。
场板可以与阳极金属同时沉积并延伸覆盖场板沟槽与阴极之间的部分第一钝化介质层,该延伸部分可以对场板沟槽靠近阴极边缘的强场进行调制,使得该处的电场尖峰被拉平,从而减小峰值电场,提高耐压特性。
实施例二:
图8给出了本发明实施例二提供的肖特基二极管的剖面示意图。
如图8所示,与实施例一不同的是,本实施例二提供的肖特基二极管的阳极沟槽延伸至第二半导体层6内,但不会超出第二半导体层6。第二半导体层被刻蚀减薄后会导致其下的二维电子气浓度减小,引起导通电阻的增大,如果刻蚀深度过深将导致二维电子气被耗尽,则二极管的正向导通电压会增大。因此场板沟槽的刻蚀深度需要控制在合理的范围内,一般而言沟槽底部距离二维电子气沟道的距离需要大于5nm以保证具有可正常导通的二维电子气的浓度。
与本发明实施例一提供的肖特基二极管相比,本发明实施例二提供的肖特基二极管使得场板更加接近二维电子气沟道,因此可以在更小的反偏电压的作用下将沟槽区域场板下方的二维电子气耗尽。从而使得金属/二维电子气所形成的肖特基结上所承担的反偏电压被进一步减小,进而减小该肖特基结反偏下的漏电。
实施例三:
图9给出了本发明实施例三提供的肖特基二极管的剖面示意图。
如图9所示,与实施例一不同的是,本实施例三提供的肖特基二极管还包括:
场板沟槽介质层10,位于钝化介质层8之上和场板沟槽之上。
本实施例中,场板沟槽介质层10的材料可以是氮化硅、二氧化硅、氧氮化硅或氧化铝中的任意一种或至少两种的组合。
与本发明实施例一提供的肖特基二极管相比,本发明实施例三提供的肖特基二极管的阳极结构中,在场板沟槽与阳极之间增加了场板沟槽介质层,可以进一步减小反偏电压下流过场板沟槽区域肖特基结的漏电。
实施例四:
图10给出了本发明实施例四提供的肖特基二极管的剖面示意图。
如图10所示,与实施例三不同的是,本实施例四提供的肖特基二极管中场板沟槽结构,在沟槽刻蚀工艺中,采用干法刻蚀工艺,对刻蚀时间进行控制,保留部分的钝化介质层形成场板沟槽介质层。
与本发明实施例三提供的肖特基二极管相比,本发明实施例四提供的肖特基二极管的阳极结构简化了场板沟槽介质沉积的步骤。
实施例五:
图11给出了本发明实施例五提供的肖特基二极管的剖面示意图。
如图11所示,与实施例一不同的是,本发明实施例五提供的肖特基二极管的半导体结构中,在第一半导体层4下面插入背势垒层11。
背势垒层11的材料可以是铝镓氮,其铝组分为5~15%,且背势垒层的铝组分低于第二半导体层的铝组分。
铝镓氮具有比氮化镓更大的禁带宽度,引入背势垒层可以对第一半导体层中的二维电子气沟道起到更好的限制作用。在外加反偏电压作用下,电子会从阳极通过缓冲层泄漏到阴极,从而增大肖特基二极管的反向漏电。通过引入低铝组分铝镓氮背势垒层可以限制电子进入缓冲层,从而降低通过缓冲层泄漏的反向漏电流。
与本发明实施例一提供的肖特基二极管相比,本发明实施例五提供的肖特基二极管的半导体结构中加入了较低铝组分的背势垒层,起到了抑制流过缓冲层的反向漏电的作用。
实施例六:
图12给出了本发明实施例六提供的肖特基二极管的剖面示意图。
如图12所示,与实施例一不同的是,本发明实施例六提供的肖特基二极管的第二半导体层由第一势垒层6a和第二势垒层6b组成。
第一势垒层6a的材料可以是铝镓氮,铝组分可以为10-15%,厚度可以为5-15nm,第二势垒层6b的材料可以是铝镓氮,且第二势垒层6b的铝组分要高于第一势垒层6a,其铝组分可以为25-45%,厚度可以为15-50nm。
利用场板沟槽刻蚀工艺在第一钝化介质层和高铝组分势垒层中形成场板沟槽,沟槽底部达到或超过第一势垒层的表面。场板沟槽下方的第一势垒层的铝组分较低并且厚度也较薄,因此相比于实施例一,场板沟槽下的二维电子气浓度更低,在阳极施加负偏压时更易耗尽,使得金属/二维电子气肖特基结上承受的反偏电压更低,从而进一步减小场致热电子发射和隧穿效应引起的反向漏电。在场板沟槽与阴极之间,第二势垒层的高铝组分可以使得其下的二维电子气具有比较高的浓度,因此使得肖特基二极管具有比较小的导通电阻并降低了正向导通电压。
本实施例六提供的肖特基二极管还可以在第一半导体层下面插入背势垒层,起到抑制流过缓冲层的反向漏电的作用,背势垒层的材料可以是铝镓氮。由于背势垒层会进一步耗尽二维电子气,使得导通电阻变大,正向导通电压增加,因此,需要将铝镓氮的铝组分限定为5-8%,即背势垒层的铝组分低于第一势垒层的铝组分,由此可以保证在场板沟槽下方的二维电子气仍具有一定的浓度,不会被完全耗尽,从而使得该结构下的肖特基二极管的正向导通电压仍保持较低。
实施例七:
图13给出了本发明实施例七提供的肖特基二极管的剖面示意图。
如图13所示,与实施例六不同的是,本发明实施例七提供的肖特基二极管还包括:
阻挡层6c,位于第一势垒层6a和第二势垒层6b之间,阻挡层6c的材料可以是氮化铝。
与本发明实施例六提供的肖特基二极管相比,本发明实施例七提供的肖特基二极管的第二半导体层,在第二势垒层和第一势垒层间插入了阻挡层,通过引入阻挡层氮化铝,在干法刻蚀时氮化铝与铝镓氮之间的刻蚀选择比比较大,使得刻蚀的沟槽界面具有比较精确的停止位置,从而提高肖特基二极管开启电压的均匀性。
实施例八:
图14给出了本发明实施例八提供的肖特基二极管的剖面示意图。
如图14所示,与实施例一不同的是,本发明实施例八提供的肖特基二极管的结构中,还包括:
第二钝化介质层12,在阳极9上沉积有第二钝化介质层12。
第二阳极场板13,在第二钝化介质层12上沉积有第二阳极场板13,第二阳极场板与阳极9互连。
本实施例中,第二钝化介质层12的材料可以是氮化硅、二氧化硅、氧氮化硅或氧化铝中的任意一种或至少两种的组合。
与本发明实施例一提供的肖特基二极管相比,本发明实施例八提供的肖特基二极管结构中,在阳极上沉积有第二钝化介质层,在第二钝化介质层上沉积有第二阳极场板,该第二阳极场板与阳极互连。通过增加第二阳极场板,可以进一步降低阴阳电极间阳极边缘的峰值电场,提高耐压特性。
实施例九:
图15给出了本发明实施例九提供的肖特基二极管的剖面示意图。
如图15所示,与实施例八不同的是,本发明实施例九提供的肖特基二极管还包括:
第三钝化介质层14,在第二钝化介质层12上和第二阳极场板13上沉积有第三钝化介质层14;
第三阳极场板15,在第三钝化介质层14上沉积有第三阳极场板15,第三阳极场板与阳极9以及第二阳极场板13互连。
本实施例中,第三钝化介质层14的材料可以是氮化硅、二氧化硅、氧氮化硅或氧化铝中的任意一种或至少两种的组合。
与本发明实施例八提供的肖特基二极管相比,本发明实施例九提供的肖特基二极管结构中,在第二钝化介质层以及第二阳极场板上沉积有第三钝化介质层和第三阳极场板,该第三阳极场板与阳极互连。通过增加第三阳极场板,可以在实施例八的基础上,进一步降低阴阳电极间阳极边缘的峰值电场,提高耐压特性。
实施例十:
图16给出了本发明实施例十提供的肖特基二极管的剖面示意图。
如图16所示,与实施例一不同的是,本发明实施例十提供的肖特基二极管的结构中,第一半导体层4沉积在了第二半导体层6的上表面,阴极5与第一半导体层4表面形成欧姆接触,阳极9与第一半导体层4表面形成肖特基接触。由于第一半导体层4的禁带宽度比第二半导体层6的禁带宽度小,第一半导体层4与阴极5更容易形成欧姆接触。与本发明实施例一提供的肖特基二极管相比,本发明实施例十提供的肖特基二极管同样可以实现小反向漏电,低正向开启电压的电特性。
实施例十一:
图17给出了本发明实施例十一提供的肖特基二极管的剖面示意图。
如图17所示,与实施例一不同的是,本发明实施例十一提供的肖特基二极管的结构中,只有一个阴极和一个场板沟槽。
与本发明实施例一提供的肖特基二极管相比,本发明实施例十一提供的肖特基二极管同样具有小反向漏电、低正向开启电压的优点,同时,该二极管的制造工艺更加简单。
实施例十二:
图18给出了本发明实施例十二提供的肖特基二极管的制作方法。如图18所示,包括以下步骤:
步骤S1、在衬底上依次沉积第一半导体层、第二半导体层和第一钝化介质层;
步骤S2、在第二半导体层上形成阴极;
步骤S3、在阴极之间的第一钝化介质层和第二半导体层内形成阳极沟槽;
步骤S4、在阳极沟槽与述阴极之间的第一钝化介质层内形成场板沟槽;
步骤S5、在阳极沟槽和场板沟槽上以及阳极沟槽和场板沟槽之间的第一钝化介质层上和/或场板沟槽之外的第一钝化介质层上形成阳极。
其中,阳极沟槽或场板沟槽可以通过干法刻蚀和/或湿法腐蚀工艺制备而成的。
上述仅为本发明的较佳实施例及所运用的技术原理。本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行的各种明显变化、重新调整及替代均不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由权利要求的范围决定。

Claims (16)

1.一种肖特基二极管,其特征在于,包括:
衬底;
第一半导体层,位于所述衬底之上;
第二半导体层,位于所述第一半导体层之上,所述第一半导体层与所述第二半导体层的交界面处形成有二维电子气;
阴极,所述阴极位于所述第二半导体层之上,其中,所述阴极与所述第二半导体层形成欧姆接触;
第一钝化介质层,所述第一钝化介质层位于所述第二半导体层之上;
阳极沟槽,所述阳极沟槽位于所述第一钝化介质层和所述第二半导体层之内,且所述阳极沟槽的底部延伸至所述二维电子气所在的区域或超过所述二维电子气所在的区域;
场板沟槽,所述场板沟槽位于所述阳极沟槽与所述阴极之间的第一钝化介质层内,且所述场板沟槽的底部位于所述第一钝化介质层内或延伸至所述第二半导体层上表面或延伸至所述第二半导体层内;
阳极,所述阳极覆盖所述阳极沟槽、所述场板沟槽以及所述阳极沟槽和所述场板沟槽之间的第一钝化介质层,所述阳极沟槽内的阳极和所述第二半导体层形成肖特基接触,所述场板沟槽和所述第一钝化介质层上的阳极构成阳极场板。
2.根据权利要求1所述的肖特基二极管,其特征在于,还包括:
场板沟槽介质层,所述场板沟槽介质层位于所述场板沟槽之外的第一钝化介质层之上和所述场板沟槽之上。
3.根据权利要求1所述的肖特基二极管,其特征在于,所述阳极还覆盖所述场板沟槽之外的部分第一钝化介质层。
4.根据权利要求1所述的肖特基二极管,其特征在于,所述阳极上沉积有第二钝化介质层,所述第二钝化介质层上沉积有第二阳极场板,所述第二阳极场板与所述阳极电性连接。
5.根据权利要求4所述的肖特基二极管,其特征在于,所述第二阳极场板上沉积有第三钝化介质层,所述第三钝化介质层上沉积有第三阳极场板,所述第三阳极场板与所述阳极电性连接。
6.根据权利要求1所述的肖特基二极管,其特征在于,所述第二半导体层包括第一势垒层和第二势垒层。
7.根据权利要求6所述的肖特基二极管,其特征在于,所述第一势垒层和第二势垒层之间沉积有阻挡层。
8.根据权利要求6所述的肖特基二极管,其特征在于,所述第一势垒层和第二势垒层材料为铝镓氮;所述第一势垒层的铝组分为10-15%,所述第一势垒层的厚度为5-15nm;所述第二势垒层的铝组分为20-45%,所述第二势垒层的厚度为15-50nm。
9.根据权利要求7所述的肖特基二极管,其特征在于,所述阻挡层材料为氮化铝。
10.根据权利要求1-9任一所述的肖特基二极管,其特征在于,所述阳极沟槽的任一个侧面的截面形状为直线、折线或弧形中的任一个或至少两个的组合,所述阳极沟槽的任一个侧面与所述阳极沟槽的底部的夹角为直角、钝角或锐角。
11.根据权利要求1-9任一所述的肖特基二极管,其特征在于,所述场板沟槽的任一个侧面的截面形状为直线、折线或弧线中的任一个或至少两个的组合,所述场板沟槽的任一个侧面与所述场板沟槽的底部的夹角为直角、钝角或锐角。
12.根据权利要求1-9任一所述的肖特基二极管,其特征在于,所述衬底与所述第一半导体层之间依次沉积有成核层、缓冲层或背势垒层中的任一个或至少两个的组合。
13.根据权利要求12所述的肖特基二极管,其特征在于,所述成核层材料为氮化铝、氮化镓或其它III-V族氮化物;所述缓冲层材料为非掺杂的氮化铝、氮化镓、铝镓氮或其它III-V族氮化物;所述背势垒层材料为铝镓氮,所述背势垒层的铝组分为5-8%。
14.根据权利要求1-9任一所述的肖特基二极管,其特征在于,所述衬底材料为碳化硅、硅、蓝宝石、氮化铝、氮化镓或其它能够生长III-V族氮化物的衬底材料;所述第一半导体层材料为非掺杂氮化镓层;所述第二半导体层材料为铝镓氮或其它III-V族氮化物。
15.一种肖特基二极管的制作方法,其特征在于,包括:
在所述衬底上依次沉积第一半导体层、第二半导体层和第一钝化介质层;
在所述第二半导体层上形成阴极;
在所述阴极之间的第一钝化介质层和第二半导体层内形成阳极沟槽;
在所述阳极沟槽与所述阴极之间的第一钝化介质层内形成场板沟槽;
在所述阳极沟槽和所述场板沟槽上以及所述阳极沟槽和所述场板沟槽之间的第一钝化介质层上和/或所述场板沟槽之外的第一钝化介质层上形成阳极。
16.根据权利要求15所述的肖特基二极管的制作方法,其特征在于,所述阳极沟槽或场板沟槽是通过干法刻蚀和/或湿法腐蚀工艺制备而成的。
CN201410663922.0A 2014-11-19 2014-11-19 一种肖特基二极管及其制作方法 Active CN104465795B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201410663922.0A CN104465795B (zh) 2014-11-19 2014-11-19 一种肖特基二极管及其制作方法
PCT/CN2015/081501 WO2016078400A1 (zh) 2014-11-19 2015-06-15 一种肖特基二极管及其制作方法
JP2017500024A JP6474881B2 (ja) 2014-11-19 2015-06-15 ショットキーダイオード及びその製造方法
US15/382,562 US9985143B2 (en) 2014-11-19 2016-12-16 Schottky diode and method of manufacturing the same
US15/967,257 US10367101B2 (en) 2014-11-19 2018-04-30 Schottky diode and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410663922.0A CN104465795B (zh) 2014-11-19 2014-11-19 一种肖特基二极管及其制作方法

Publications (2)

Publication Number Publication Date
CN104465795A true CN104465795A (zh) 2015-03-25
CN104465795B CN104465795B (zh) 2017-11-03

Family

ID=52911538

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410663922.0A Active CN104465795B (zh) 2014-11-19 2014-11-19 一种肖特基二极管及其制作方法

Country Status (4)

Country Link
US (2) US9985143B2 (zh)
JP (1) JP6474881B2 (zh)
CN (1) CN104465795B (zh)
WO (1) WO2016078400A1 (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016078400A1 (zh) * 2014-11-19 2016-05-26 苏州捷芯威半导体有限公司 一种肖特基二极管及其制作方法
CN106611776A (zh) * 2015-10-22 2017-05-03 南京励盛半导体科技有限公司 一种n型碳化硅肖特基二极管结构
CN107104040A (zh) * 2016-02-23 2017-08-29 北京大学 氮化镓肖特基二极管的阳极制作方法
CN108493257A (zh) * 2017-05-12 2018-09-04 苏州捷芯威半导体有限公司 肖特基二极管及其制造方法
CN109786453A (zh) * 2018-04-25 2019-05-21 苏州捷芯威半导体有限公司 半导体器件及其制作方法
CN111370483A (zh) * 2020-02-27 2020-07-03 常熟理工学院 一种具有多场板结构的氮化镓功率器件及其制备方法
CN111477678A (zh) * 2020-04-02 2020-07-31 西安电子科技大学 一种基于叉指结构的横向肖特基二极管及其制备方法
CN112420850A (zh) * 2019-08-23 2021-02-26 苏州捷芯威半导体有限公司 一种半导体器件及其制备方法
CN117716496A (zh) * 2021-08-03 2024-03-15 新唐科技日本株式会社 可变电容元件
CN118136692A (zh) * 2024-05-08 2024-06-04 山东大学 基于GaN HEMT结终端的SiC肖特基二极管

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6558385B2 (ja) * 2017-02-23 2019-08-14 トヨタ自動車株式会社 半導体装置の製造方法
TW201911583A (zh) * 2017-07-26 2019-03-16 新唐科技股份有限公司 異質接面蕭特基二極體元件
WO2019155768A1 (ja) * 2018-02-09 2019-08-15 三菱電機株式会社 電力用半導体装置
US11699749B2 (en) * 2018-07-12 2023-07-11 Namlab Ggmbh Heterostructure of an electronic circuit having a semiconductor device
CN109346532A (zh) * 2018-09-26 2019-02-15 深圳市晶相技术有限公司 半导体器件及其制作方法
CN110521005B (zh) * 2018-12-28 2022-03-18 香港应用科技研究院有限公司 碳化硅肖特基二极管及其制作方法
CN111755510B (zh) * 2019-03-26 2024-04-12 苏州捷芯威半导体有限公司 一种半导体器件及其制备方法
CN111952366A (zh) * 2020-08-19 2020-11-17 深圳方正微电子有限公司 场效应晶体管及其制备方法
CN115084231B (zh) * 2022-07-19 2023-03-03 浙江大学 一种二极管及其制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101540343A (zh) * 2009-04-14 2009-09-23 西安电子科技大学 偏移场板结构的4H-SiC PiN/肖特基二极管及其制作方法
US20100117186A1 (en) * 2008-06-27 2010-05-13 Hiroshi Kambayashi Semiconductor device and method of producing the same
CN102598275A (zh) * 2009-08-28 2012-07-18 特兰斯夫公司 具有场板的半导体器件
CN103107151A (zh) * 2011-11-11 2013-05-15 万国半导体股份有限公司 用于氮化镓肖特基二极管的端接结构
CN103794641A (zh) * 2012-10-29 2014-05-14 古河电气工业株式会社 半导体装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5065595B2 (ja) * 2005-12-28 2012-11-07 株式会社東芝 窒化物系半導体装置
JP4761319B2 (ja) * 2008-02-19 2011-08-31 シャープ株式会社 窒化物半導体装置とそれを含む電力変換装置
CN101604704B (zh) * 2008-06-13 2012-09-05 西安能讯微电子有限公司 Hemt器件及其制造方法
US7898004B2 (en) * 2008-12-10 2011-03-01 Transphorm Inc. Semiconductor heterostructure diodes
JP2010219117A (ja) * 2009-03-13 2010-09-30 Toshiba Corp 半導体装置
JP5589329B2 (ja) * 2009-09-24 2014-09-17 豊田合成株式会社 Iii族窒化物半導体からなる半導体装置、電力変換装置
JPWO2011118098A1 (ja) * 2010-03-26 2013-07-04 日本電気株式会社 電界効果トランジスタ、電界効果トランジスタの製造方法、および電子装置
JP5056883B2 (ja) * 2010-03-26 2012-10-24 サンケン電気株式会社 半導体装置
US8772842B2 (en) * 2011-03-04 2014-07-08 Transphorm, Inc. Semiconductor diodes with low reverse bias currents
JP2013232578A (ja) * 2012-05-01 2013-11-14 Advanced Power Device Research Association ショットキーバリアダイオード
DE102012105162B4 (de) * 2012-06-14 2017-02-02 Infineon Technologies Austria Ag Integriertes Leistungshalbleiterbauelement, Herstellungsverfahren dafür und Chopperschaltung mit integriertem Halbleiterbauelement
KR101927408B1 (ko) * 2012-07-20 2019-03-07 삼성전자주식회사 고전자 이동도 트랜지스터 및 그 제조방법
JP5777586B2 (ja) * 2012-09-20 2015-09-09 株式会社東芝 半導体装置及びその製造方法
CN104465795B (zh) * 2014-11-19 2017-11-03 苏州捷芯威半导体有限公司 一种肖特基二极管及其制作方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100117186A1 (en) * 2008-06-27 2010-05-13 Hiroshi Kambayashi Semiconductor device and method of producing the same
CN101540343A (zh) * 2009-04-14 2009-09-23 西安电子科技大学 偏移场板结构的4H-SiC PiN/肖特基二极管及其制作方法
CN102598275A (zh) * 2009-08-28 2012-07-18 特兰斯夫公司 具有场板的半导体器件
CN103107151A (zh) * 2011-11-11 2013-05-15 万国半导体股份有限公司 用于氮化镓肖特基二极管的端接结构
CN103794641A (zh) * 2012-10-29 2014-05-14 古河电气工业株式会社 半导体装置

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016078400A1 (zh) * 2014-11-19 2016-05-26 苏州捷芯威半导体有限公司 一种肖特基二极管及其制作方法
CN106611776A (zh) * 2015-10-22 2017-05-03 南京励盛半导体科技有限公司 一种n型碳化硅肖特基二极管结构
CN107104040A (zh) * 2016-02-23 2017-08-29 北京大学 氮化镓肖特基二极管的阳极制作方法
CN108493257B (zh) * 2017-05-12 2021-07-13 苏州捷芯威半导体有限公司 肖特基二极管及其制造方法
CN108493257A (zh) * 2017-05-12 2018-09-04 苏州捷芯威半导体有限公司 肖特基二极管及其制造方法
CN109786453A (zh) * 2018-04-25 2019-05-21 苏州捷芯威半导体有限公司 半导体器件及其制作方法
CN112420850A (zh) * 2019-08-23 2021-02-26 苏州捷芯威半导体有限公司 一种半导体器件及其制备方法
CN112420850B (zh) * 2019-08-23 2024-04-12 苏州捷芯威半导体有限公司 一种半导体器件及其制备方法
CN111370483A (zh) * 2020-02-27 2020-07-03 常熟理工学院 一种具有多场板结构的氮化镓功率器件及其制备方法
CN111370483B (zh) * 2020-02-27 2023-05-26 常熟理工学院 一种具有多场板结构的氮化镓功率器件及其制备方法
CN111477678A (zh) * 2020-04-02 2020-07-31 西安电子科技大学 一种基于叉指结构的横向肖特基二极管及其制备方法
CN111477678B (zh) * 2020-04-02 2021-07-09 西安电子科技大学 一种基于叉指结构的横向肖特基二极管及其制备方法
CN117716496A (zh) * 2021-08-03 2024-03-15 新唐科技日本株式会社 可变电容元件
CN118136692A (zh) * 2024-05-08 2024-06-04 山东大学 基于GaN HEMT结终端的SiC肖特基二极管

Also Published As

Publication number Publication date
WO2016078400A1 (zh) 2016-05-26
US20180248049A1 (en) 2018-08-30
CN104465795B (zh) 2017-11-03
US9985143B2 (en) 2018-05-29
JP6474881B2 (ja) 2019-02-27
US20170098719A1 (en) 2017-04-06
US10367101B2 (en) 2019-07-30
JP2017524247A (ja) 2017-08-24

Similar Documents

Publication Publication Date Title
CN104465795B (zh) 一种肖特基二极管及其制作方法
CN104332498B (zh) 一种斜场板功率器件及斜场板功率器件的制备方法
US9287368B2 (en) Nitride semiconductor device and method for manufacturing same
CN104241400B (zh) 场效应二极管及其制备方法
CN102386223B (zh) GaN高阈值电压增强型MOSHFET器件及制备方法
CN103503152A (zh) 用于半导体器件的电极配置
CN105280725B (zh) 一种氮化镓二极管及其制作方法
CN110352498A (zh) 沟槽mos型肖特基二极管
CN104882491B (zh) 一种肖特基二极管及其制作方法
CN106601789B (zh) 一种氮化镓基肖特基势垒整流器
CN110729346B (zh) 一种低导通电阻高耐压能力的宽禁带半导体整流器件
CN104332504A (zh) 一种GaN基异质结肖特基二极管器件及其制作方法
CN111477690A (zh) 基于P-GaN帽层和叉指结构的横向肖特基二极管及其制备方法
CN102916055A (zh) 一种沟槽肖特基势垒二极管及其制造方法
CN106298977B (zh) 二极管阳极结构、纵向二极管以及横向二极管
CN109786453A (zh) 半导体器件及其制作方法
CN210897283U (zh) 一种半导体器件
CN116799036A (zh) 宽禁带半导体沟槽mosfet器件结构及其制作方法
JP2009182217A (ja) 半導体装置およびその製造方法
CN110416318A (zh) 一种氮化镓基二极管结构及其制备方法
CN113078204B (zh) 一种氮化镓3d-resurf场效应晶体管及其制造方法
CN105185841B (zh) 一种场效应二极管及其制作方法
CN216354231U (zh) 一种高耐压双p型夹层功率pin肖特基二极管器件
CN113707712B (zh) 高耐压硅基氮化镓功率半导体器件及其制作方法
CN106784024B (zh) 一种肖特基二极管

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant