CN104299915B - 金属氧化物薄膜晶体管制备方法 - Google Patents

金属氧化物薄膜晶体管制备方法 Download PDF

Info

Publication number
CN104299915B
CN104299915B CN201410562680.6A CN201410562680A CN104299915B CN 104299915 B CN104299915 B CN 104299915B CN 201410562680 A CN201410562680 A CN 201410562680A CN 104299915 B CN104299915 B CN 104299915B
Authority
CN
China
Prior art keywords
layer
region
metal
film transistor
passivation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410562680.6A
Other languages
English (en)
Other versions
CN104299915A (zh
Inventor
张盛东
邵阳
肖祥
贺鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Peking University Shenzhen Graduate School
Original Assignee
Peking University Shenzhen Graduate School
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peking University Shenzhen Graduate School filed Critical Peking University Shenzhen Graduate School
Priority to CN201410562680.6A priority Critical patent/CN104299915B/zh
Priority to PCT/CN2014/000963 priority patent/WO2016061715A1/zh
Priority to US15/521,246 priority patent/US9991135B2/en
Publication of CN104299915A publication Critical patent/CN104299915A/zh
Application granted granted Critical
Publication of CN104299915B publication Critical patent/CN104299915B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/46Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428
    • H01L21/461Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/469Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After-treatment of these layers
    • H01L21/471Inorganic layers
    • H01L21/473Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02244Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of a metallic layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02258Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by anodic treatment, e.g. anodic oxidation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02614Transformation of metal, e.g. oxidation, nitridation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/44Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/38 - H01L21/428
    • H01L21/441Deposition of conductive or insulating materials for electrodes
    • H01L21/443Deposition of conductive or insulating materials for electrodes from a gas or vapour, e.g. condensation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/46Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428
    • H01L21/461Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/469Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After-treatment of these layers
    • H01L21/475Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After-treatment of these layers using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02551Group 12/16 materials
    • H01L21/02554Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds

Abstract

本发明涉及一种金属氧化物薄膜晶体管制备方法,其步骤:选取衬底,在衬底制作栅电极;在衬底上生长一层绝缘介质或高介电常数介质,并覆盖在栅电极上作为栅介质层;在栅介质层上生成一层第一金属层;在第一金属层上生成一层第二金属层;在第一金属层中间位置上制备沟道区,在第二金属层中间位置上制备钝化区;在常压和室温下对沟道区和钝化区的金属进行阳极氧化处理;制作源区和漏区,形成包含源区、漏区和沟道区的有源区;源区和漏区由未经过阳极氧化处理的第一金属层和第二金属层的双层金属组成;在有源区上淀积一层氮化硅层,制作电极的两个接触孔;法淀积一层金属铝膜,然后光刻和刻蚀制成两个金属接触电极。本发明可以广泛在薄膜晶体管领域中应用。

Description

金属氧化物薄膜晶体管制备方法
技术领域
本发明涉及一种晶体管制备方法,特别是关于一种金属氧化物薄膜晶体管制备方法。
背景技术
薄膜晶体管一直是平板显示开关控制元件或周边驱动电路的集成元件。此外,薄膜晶体管还被广泛研究用于传感器,存储器,处理器等领域。目前被产业界广泛采用的薄膜晶体管主要是传统的硅基薄膜晶体管,如非晶硅薄膜晶体管和多晶硅薄膜晶体管。但是,随着显示技术的不断发展,这些硅基薄膜晶体管开始无法满足人们对平板显示技术越来越高的要求。在非晶硅薄膜晶体管中,主要存在迁移率低和性能易退化等缺点,在OLED像素驱动以及LCD和OLED周边驱动电路集成等方面的应用上受到了很大的限制。而多晶硅薄膜晶体管的工艺温度较高,制作成本高,器件性能的均匀性较差,因此不太适合大尺寸平板显示应用。因此为了平板显示技术的发展,金属氧化物薄膜晶体管就是近几年被广泛研究的一种新型薄膜晶体管技术。
金属氧化物薄膜晶体管具有低的工艺温度,低的工艺成本,高的载流子迁移率以及均匀且稳定的器件性能,不但汇集了非晶硅和多晶硅薄膜晶体管两者的优点,还具有可见光透过率高等优势,非常有希望应用于下一代大尺寸、高分辨率、高帧频透明显示中。金属氧化物薄膜晶体管采用的沟道层材料主要有氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓锌(GIZO)、氧化锌锡(ZTO)、氧化铟锌(IZO)、氧化铟锌锡(TIZO)、氧化锡(SnO2),氧化亚锡(SnO)、氧化亚铜(Cu2O)等。
在底栅薄膜晶体管制作工艺中,钝化层通常是在沟道层和源漏形成之后淀积的一层不可缺少的,使沟道与大气隔绝的保护层,但钝化层的生长条件通常会影响器件的电学特性,如常用的等离子体增强化学汽相淀积(PECVD)长SiO2钝化层过程中,背沟道通常会遭受到等离子体的轰击,引入氢离子等,使得沟道层变得导电,阈值往负漂,器件特性退化,漏电增加等。这些有害的影响,使得钝化层的生长条件苛刻而难以把握。因此,如何生长钝化层成为薄膜晶体管制作中一项需要突破的技术难点。另一方面,沟道层是低载流子浓度的高阻层,而源漏部分为了减小寄生电阻,需要另加一层低阻的金属层工艺,增加了制备工艺的复杂度。
发明内容
针对上述问题,本发明的目的是提供一种金属氧化物薄膜晶体管制备方法,该方法能使沟道背面免受等离子体轰击,避免背沟道造成损伤引起器件特性退化。
另一目的是,该方法工艺简单、节省了生产成本。
另一目的是,在阳极氧化双层金属中,底部金属由于受到上层金属的保护而不与溶液直接接触,因此,一些不耐酸不耐碱的金属及其氧化物也可能在上层金属的保护下实现阳极氧化。
为实现上述目的,本发明采取以下技术方案:一种金属氧化物薄膜晶体管制备方法,其包括以下步骤:1)选取衬底,在衬底上生长一层金属薄膜或者透明导电薄膜,然后在该金属薄膜或透明导电薄膜上采用光刻和刻蚀在衬底中心位置处形成栅电极;2)在衬底上生长一层绝缘介质或高介电常数介质,并覆盖在栅电极上作为栅介质层;3)在栅介质层上生成一层10~100纳米厚第一金属层,该生长方法采用直流磁控溅射的方法,使用金属或者合金靶,纯度≥99.99%,溅射气压为0.3~2.5Pa之间,气体为纯氩气;4)在第一金属层上生成一层50~300纳米厚第二金属层,该生长方法也采用直流磁控溅射的方法,使用金属或者合金靶,纯度≥99.99%,溅射气压为0.3~2.5Pa之间,气体为纯氩气;5)在第一金属层中间位置上制备沟道区,在第二金属层中间位置上制备钝化区,钝化区位于沟道区的上部;然后在常压和室温下对沟道区和钝化区的金属进行阳极氧化处理,阳极氧化使第一金属层为半导体金属氧化层,而使第二金属层成为绝缘介质的金属氧化物层;半导体金属氧化物层为薄膜晶体管的沟道层,而绝缘介质的金属氧化物层成为沟道层的钝化层;6)制作源区和漏区,形成包含源区、漏区和沟道区的有源区;源区及漏区位于沟道区两侧,并与沟道区相连,源区和漏区由未经过阳极氧化处理的第一金属层和第二金属层的双层金属组成;7)在有源区上采用等离子增强化学汽相淀积或磁控溅射方法淀积一层氮化硅层,该氮化硅层覆盖栅介质层,然后在氮化硅层上位于源区一侧和漏区一侧都采用光刻和刻蚀,形成电极的两个接触孔;8)在整个器件上表面上采用磁控溅射方法淀积一层金属铝膜,然后光刻和刻蚀制成薄膜晶体管电极的两个金属接触电极,两个金属接触电极将薄膜晶体管的各电极引出,完成金属氧化物薄膜晶体管制备。
所述步骤5)中,所述沟道区和钝化区的制备方法如下:在所述第二金属层上采用等离子增强化学汽相淀积方法生长一层50纳米厚的氮化硅薄膜作为介质保护层,并在所述介质保护层上涂覆光刻胶,对所述介质保护层进行光刻和刻蚀,在所述第二金属层中间位置上露出所述钝化区,该钝化区对应的所述第一金属层上的区域即为所述沟道区。
所述步骤5)中,所述沟道区和钝化区的制备方法如下:在所述第二金属层上采用等离子增强化学汽相淀积方法生长一层50纳米厚的氮化硅薄膜作为介质保护层,并在所述介质保护层上涂覆光刻胶,然后对该光刻胶进行图形化曝光和显影,在所述介质保护层上开窗口,但不刻蚀所述介质保护层,该窗口区域对应晶体管的沟道区和钝化区。
所述步骤6)中,所述源区和漏区的制作方法为:去除所述光刻胶,对所述介质保护层和其下的所述第一金属层、第二金属层进行光刻和刻蚀,形成所述源区和漏区。
所述步骤5)中,所述沟道区和钝化区的制备方法如下:在所述第二金属层上涂覆光刻胶,然后对所述光刻胶进行曝光显影,使所述第二金属层上的钝化区露出,该钝化区对应的所述第一金属层上的区域即为沟道区,其余部分被光刻胶层覆盖保护。
所述步骤5)中,所述源区和漏区的制作方法为:去除所述光刻胶层,对所述第一金属层和第二金属层进行光刻和刻蚀,形成所述源区和漏区。
所述步骤1)中,所述衬底采用耐高温的玻璃衬底或非耐高温的柔性塑料衬底。
所述步骤1)中,所述金属薄膜采用磁控溅射或热蒸发方法生成,所述透明导电薄膜由磁控溅射方法生成。
所述步骤2)中,所述衬底上生长一层绝缘介质的方法如下:采用等离子增强化学汽相淀积方法在所述衬底上生长一层绝缘介质;在所述衬底上生长一层高介电常数介质的方法如下:采用磁控溅射或阳极氧化的方法在所述衬底上生长一层高介电常数介质。
所述步骤4)中,对所述沟道区和钝化区的金属进行阳极氧化处理方法为:采用先恒流模式氧化后恒压模式的氧化方法,即恒流时电流密度在0.01~10mA/cm2之间,当电压上升到预定值1~500V时转为恒压模式,在恒压模式下保持一小时左右,此时电流下降到小于0.01mA/cm2,阳极氧化过程完成。
本发明由于采取以上技术方案,其具有以下优点:1、本发明由于采用对第一金属层和第二金属层进行阳极氧化处理,使得第一金属层成为半导体的金属氧化层,而第二金属层成为绝缘介质的金属氧化物层。半导体金属氧化物层为沟道层,而绝缘介质的金属氧化物层成为沟道层的钝化层。采用此处理方法,避免了沟道区表面遭受等离子体的轰击。2、本发明由于薄膜晶体管的源区、漏区是由未进行阳极氧化处理的第一金属层和第二层金属层的双层金属形成,不需另加源漏金属层工艺步骤,因此简化了晶体管的制备工艺。3、本发明由于阳极氧化只需在常压、室温环境下进行,操作简单,实验设备简易,通过阳极氧化,不仅形成了沟道层和钝化层,同时也保证了源区、漏区为低阻的金属,简化了器件的工艺,节省了生产成本。同时,在阳极氧化双层金属中,底部金属由于受到上层金属的保护而不与溶液直接接触。因此,一些不耐酸不耐碱的金属及其氧化物也可能在上层金属的保护下实现阳极氧化。本发明可以广泛在薄膜晶体管领域中应用。
附图说明
图1.1是本发明实施例一中制作栅电极示意图;
图1.2是本发明实施例一中制作栅介质层示意图;
图1.3是本发明实施例一中制作第一金属层示意图;
图1.4是本发明实施例一中制作第二金属层示意图;
图1.5是本发明实施例一中制作介质保护层示意图;
图1.6是本发明实施例一中制作沟道区示意图;
图1.7是本发明实施例一中对介质保护层、第一金属层、第二金属层进行光刻和刻蚀,形成包含源区、漏区和沟道区的有源区以及位于沟道区之上的钝化区的示意图;
图1.8是本发明实施例一中制作钝化层和接触孔示意图;
图1.9是本发明实施例一中制成的金属氧化物薄膜晶体管剖面示意图;
图2.1是本发明实施例二中制作栅电极示意图;
图2.2是本发明实施例二中制作栅介质层示意图;
图2.3是本发明实施例二中制作第一金属层示意图;
图2.4是本发明实施例二中制作第二金属层示意图;
图2.5是本发明实施例二中制作介质保护层示意图;
图2.6是本发明实施例二中制作沟道区示意图;
图2.7是本发明实施例二中对介质保护层、第一金属层、第二金属层进行光刻和刻蚀,形成包含源区、漏区和沟道区的有源区以及位于沟道区之上的钝化区的示意图;
图2.8是本发明实施例二中制作钝化层和接触孔示意图;
图2.9是本发明实施例二中制成的金属氧化物薄膜晶体管剖面示意图;
图3.1是本发明实施例三中制作栅电极示意图;
图3.2是本发明实施例三中制作栅介质层示意图;
图3.3是本发明实施例三中制作第一金属层示意图;
图3.4是本发明实施例三中制作第二金属层示意图;
图3.5是本发明实施例三中制作沟道区示意图;
图3.6是本发明实施例三中制作包含源区、漏区和沟道区的有源区以及位于沟道区之上的钝化区示意图;
图3.7是本发明实施例三中制作钝化层和接触孔示意图;
图3.8是本发明实施例三中制成的金属氧化物薄膜晶体管剖面示意图。
具体实施方式
下面结合附图和实施例对本发明进行详细的描述。
实施例一:
如图1.1~图1.9所示,本发明提供一种金属氧化物薄膜晶体管制备方法,该方法利用阳极氧化双层金属同时形成沟道层及钝化层。其具体包括以下步骤:
1)如图1.1所示,选取衬底1,在衬底1上生长一层铬、钼、钛、铪、钽或铝等金属薄膜或者透明导电薄膜,然后在该金属薄膜或透明导电薄膜上采用光刻和刻蚀在衬底1中心位置处形成栅电极2;其中,
金属薄膜或者透明导电薄膜的厚度为100~300纳米;金属薄膜采用磁控溅射或热蒸发方法生成,透明导电薄膜例如氧化铟锡(ITO)等,由磁控溅射方法生成。
2)如图1.2所示,在衬底1上生长一层绝缘介质或高介电常数(high-k)介质,并覆盖在栅电极2上作为栅介质层3;其中,
在衬底1上生长一层绝缘介质的方法如下:采用等离子增强化学汽相淀积(PECVD)方法在衬底1上生长一层100~300纳米厚的绝缘介质,该绝缘介质为氮化硅或氧化硅等;
在衬底1上生长一层高介电常数介质的方法如下:采用磁控溅射或阳极氧化的方法在衬底1上生长一层100~300纳米厚的高介电常数介质,该高介电常数介质为氧化铪、氧化钽、氧化铝或由氧化铪、氧化钽、氧化铝及其他氧化物等构成的叠层等,即该高介电常数介质可以是单层、双层或多层材料组成。
3)如图1.3所示,在栅介质层3上生成一层10~100纳米厚第一金属层4,该生长方法可以采用直流磁控溅射的方法,使用金属或者合金靶,纯度≥99.99%,溅射气压为0.3~2.5Pa之间,气体为纯氩气;其中,
第一金属层4为金属材料,可以是单质材料也可以是合金材料,单质材料例如铟(In)、锌(Zn)、锡(Sn)、铜(Cu)、镍(Ni)、钛(Ti)、钼(Mo)、钨(W)等,合金材料例如铟锡、锌钛、锌锡、铟锌锡等。
4)如图1.4所示,在第一金属层4上生成一层50~300纳米厚第二金属层5,该生长方法也采用直流磁控溅射的方法,使用金属或者合金靶,纯度≥99.99%,溅射气压为0.3~2.5Pa之间,气体为纯氩气;其中,
第二金属层5为金属材料,例如铝(Al)、钛(Ti)、钽(Ta)、铪(Hf)、锆(Zr)等。
5)如图1.5和图1.6所示,在第一金属层4中间位置上制备沟道区6,在第二金属层5中间位置上制备钝化区7,钝化区7位于沟道区6的上部。然后在常压和室温下对沟道区6和钝化区7的金属进行阳极氧化处理,阳极氧化使第一金属层4成为半导体金属氧化层,而使第二金属层5成为绝缘介质的金属氧化物层;半导体金属氧化物层为本发明薄膜晶体管的沟道层,而绝缘介质的金属氧化物层成为沟道层的钝化层;其中,
沟道区6和钝化区7的制备方法如下:在第二金属层5上采用等离子增强化学汽相淀积方法生长一层50纳米厚的氮化硅薄膜作为介质保护层51,并在介质保护层51上涂覆光刻胶61,对介质保护层51进行光刻和刻蚀,在第二金属层5中间位置上露出钝化区7,该钝化区7对应的第一金属层4上的区域即为沟道区6,需对第一金属层4的沟道区6和第二金属层5的钝化区7进行阳极氧化处理,使金属氧化成氧化物;其余部分被介质保护层51覆盖保护;
对沟道区6和钝化区7的金属进行阳极氧化处理方法为:采用先恒流模式氧化后恒压模式的氧化方法,即恒流时电流密度在0.01~10mA/cm2之间,当电压上升到预定值1~500V时转为恒压模式,在恒压模式下保持一小时左右,此时电流下降到小于0.01mA/cm2,阳极氧化过程完成;
金属氧化物半导体层可以为氧化铟(In2O3)、氧化锌(ZnO)、氧化锡(SnO2)、氧化亚锡(SnO)、氧化亚铜(Cu2O)、氧化镍(NiO)、氧化钛(TiO2)、氧化钼(MoO3)、氧化钨(WO3),也可以为前述材料的二元或多元组合,例如氧化铟锡(InO2:Sn,简称ITO)、氧化铟锌(IZO)、氧化锌锡(TZO)、氧化铟锌锡(TIZO)等;绝缘介质的金属氧化物层可以为氧化铝(Al2O3),氧化钛(TiO2)、氧化钽(Ta2O5)氧化铪(HfO2)氧化锆(ZrO2)等;
由于本发明采用的阳极氧化处理是在常压和室温下进行,是一种操作简单、低成本的低温工艺,适用于大批量生产。而且阳极氧化过程中涉及的变量主要是氧化电压和氧化电流,因此,提高了制作的可控性和可重复性。
6)如图1.7所示,制作源区8和漏区9,形成包含源区8、漏区9和沟道区6的有源区;源区8及漏区9位于沟道区6两侧,并与沟道区6相连,源区8和漏区9由未经过阳极氧化处理的第一金属层4和第二金属层5的双层金属组成;其中,
源区8和漏区9的制作方法为:去除光刻胶61,对介质保护层51和其下的第一金属层4、第二金属层5进行光刻和刻蚀,形成包含源区8、漏区9和沟道区6的有源区。
7)如图1.8所示,在有源区上采用等离子增强化学汽相淀积或磁控溅射方法淀积一层氮化硅层10,该氮化硅层10覆盖栅介质层3,然后在氮化硅层10上位于源区8一侧和漏区9一侧都采用光刻和刻蚀,形成电极的两个接触孔11、12;其中,氮化硅层10的厚度为100~300纳米。
8)如图1.9所示,在整个器件上表面上采用磁控溅射方法淀积一层金属铝膜,然后光刻和刻蚀制成薄膜晶体管电极的两个金属接触电极11、12,金属接触电极11、12将薄膜晶体管的各电极引出,完成金属氧化物薄膜晶体管制备;其中,金属铝膜的厚度为100~300纳米。
上述步骤1)中,衬底1可以采用耐高温的衬底或非耐高温的柔性衬底,耐高温的衬底例如玻璃衬底,非耐高温的柔性衬底例如塑料衬底。
实施例二:
如图2.1~2.9所示,本实施例中公开的金属氧化物薄膜晶体管制作方法与实施例一中公开的方法类似,其不同之处如下:
步骤5)中,沟道区6和钝化区7的制备方法如下:在第二金属层5上采用等离子增强化学汽相淀积方法生长一层50纳米厚的氮化硅薄膜作为介质保护层51,并在介质保护层51上涂覆光刻胶61,然后对光刻胶61进行图形化曝光和显影,在介质保护层51上开窗口,但不刻蚀介质保护层51,该窗口区域对应晶体管的沟道区6和钝化区7。
实施例三:
如图3.1~图3.8所示,本实施例中公开的金属氧化物薄膜晶体管制作方法与实施例一中公开的方法类似,其不同之处如下:
步骤5)中,如图3.5所示,沟道区6和钝化区7的制备方法如下:在第二金属层5上涂覆光刻胶61,然后对光刻胶61进行曝光显影,使第二金属层5上的钝化区7露出,钝化区7对应的第一金属层4上的区域即为沟道区6,其余部分被光刻胶层覆盖保护。
步骤6)中,如图3.6所示,源区8和漏区9的制作方法为:去除光刻胶层61,对第一金属层4和第二金属层5进行光刻和刻蚀,形成包含源区8、漏区9和沟道区6的有源区。
上述各实施例中,本发明通过对沟道区6和钝化区7进行阳极氧化处理,使沟道区6和钝化区7变为金属氧化物。薄膜晶体管的源区8、漏区9是由未阳极氧化处理的金属薄膜形成,不需另加源漏金属层工艺步骤,因此简化了薄膜晶体管的制备工艺。
上述各实施例仅用于说明本发明,各部件的连接和结构都是可以有所变化的,在本发明技术方案的基础上,凡根据本发明原理对个别部件的连接和结构进行的改进和等同变换,均不应排除在本发明的保护范围之外。

Claims (10)

1.一种金属氧化物薄膜晶体管制备方法,其包括以下步骤:
1)选取衬底,在衬底上生长一层金属薄膜或者透明导电薄膜,然后在该金属薄膜或透明导电薄膜上采用光刻和刻蚀在衬底中心位置处形成栅电极;
2)在衬底上生长一层绝缘介质,并覆盖在栅电极上作为栅介质层;
3)在栅介质层上生成一层10~100纳米厚第一金属层,该生长方法采用直流磁控溅射的方法,使用金属或者合金靶,纯度≥99.99%,溅射气压为0.3~2.5Pa之间,气体为纯氩气;
4)在第一金属层上生成一层50~300纳米厚第二金属层,该生长方法也采用直流磁控溅射的方法,使用金属或者合金靶,纯度≥99.99%,溅射气压为0.3~2.5Pa之间,气体为纯氩气;
5)在第一金属层中间位置上制备沟道区,在第二金属层中间位置上制备钝化区,钝化区位于沟道区的上部;然后在常压和室温下对沟道区和钝化区的金属进行阳极氧化处理,阳极氧化使第一金属层成为半导体金属氧化层,而使第二金属层成为绝缘介质的金属氧化物层;半导体金属氧化物层为薄膜晶体管的沟道层,而绝缘介质的金属氧化物层成为沟道层的钝化层;
6)制作源区和漏区,形成包含源区、漏区和沟道区的有源区;源区及漏区位于沟道区两侧,并与沟道区相连,源区和漏区由未经过阳极氧化处理的第一金属层和第二金属层的双层金属组成;
7)在有源区上采用等离子增强化学汽相淀积或磁控溅射方法淀积一层氮化硅层,该氮化硅层覆盖栅介质层,然后在氮化硅层上位于源区一侧和漏区一侧都采用光刻和刻蚀,形成电极的两个接触孔;
8)在整个器件上表面上采用磁控溅射方法淀积一层金属铝膜,然后光刻和刻蚀制成薄膜晶体管电极的两个金属接触电极,两个金属接触电极将薄膜晶体管的源、漏电极引出,完成金属氧化物薄膜晶体管制备。
2.如权利要求1所述的金属氧化物薄膜晶体管制备方法,其特征在于:所述步骤5)中,所述沟道区和钝化区的制备方法如下:在所述第二金属层上采用等离子增强化学汽相淀积方法生长一层50纳米厚的氮化硅薄膜作为介质保护层,并在所述介质保护层上涂覆光刻胶,对所述介质保护层进行光刻和刻蚀,在所述第二金属层中间位置上露出所述钝化区,该钝化区对应的所述第一金属层上的区域即为所述沟道区。
3.如权利要求1所述的金属氧化物薄膜晶体管制备方法,其特征在于:所述步骤5)中,所述沟道区和钝化区的制备方法如下:在所述第二金属层上采用等离子增强化学汽相淀积方法生长一层50纳米厚的氮化硅薄膜作为介质保护层,并在所述介质保护层上涂覆光刻胶,然后对该光刻胶进行图形化曝光和显影,在所述介质保护层上开窗口,但不刻蚀所述介质保护层,该窗口区域对应晶体管的沟道区和钝化区。
4.如权利要求2或3所述的金属氧化物薄膜晶体管制备方法,其特征在于:所述步骤6)中,所述源区和漏区的制作方法为:去除所述光刻胶,对所述介质保护层和其下的所述第一金属层、第二金属层进行光刻和刻蚀,形成所述源区和漏区。
5.如权利要求1所述的金属氧化物薄膜晶体管制备方法,其特征在于:所述步骤5)中,所述沟道区和钝化区的制备方法如下:在所述第二金属层上涂覆光刻胶,然后对所述光刻胶进行曝光显影,使所述第二金属层上的钝化区露出,该钝化区对应的所述第一金属层上的区域即为沟道区,其余部分被光刻胶层覆盖保护。
6.如权利要求5所述的金属氧化物薄膜晶体管制备方法,其特征在于:所述步骤6)中,所述源区和漏区的制作方法为:去除所述光刻胶层,对所述第一金属层和第二金属层进行光刻和刻蚀,形成所述源区和漏区。
7.如权利要求1或2或3或5或6所述的金属氧化物薄膜晶体管制备方法,其特征在于:所述步骤1)中,所述衬底采用耐高温的玻璃衬底或非耐高温的柔性塑料衬底。
8.如权利要求1或2或3或5或6所述的金属氧化物薄膜晶体管制备方法,其特征在于:所述步骤1)中,所述金属薄膜采用磁控溅射或热蒸发方法生成,所述透明导电薄膜由磁控溅射方法生成。
9.如权利要求1或2或3或5或6所述的金属氧化物薄膜晶体管制备方法,其特征在于:所述步骤2)中,所述衬底上生长一层绝缘介质的方法如下:采用等离子增强化学汽相淀积方法在所述衬底上生长一层绝缘介质。
10.如权利要求1或2或3或5或6所述的金属氧化物薄膜晶体管制备方法,其特征在于:所述步骤5)中,对所述沟道区和钝化区的金属进行阳极氧化处理方法为:采用先恒流模式氧化后恒压模式的氧化方法,即恒流时电流密度在0.01~10mA/cm2之间,当电压上升到预定值1~500V时转为恒压模式,在恒压模式下保持一小时左右,此时电流下降到小于0.01mA/cm2,阳极氧化过程完成。
CN201410562680.6A 2014-10-21 2014-10-21 金属氧化物薄膜晶体管制备方法 Active CN104299915B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201410562680.6A CN104299915B (zh) 2014-10-21 2014-10-21 金属氧化物薄膜晶体管制备方法
PCT/CN2014/000963 WO2016061715A1 (zh) 2014-10-21 2014-10-31 金属氧化物薄膜晶体管制备方法
US15/521,246 US9991135B2 (en) 2014-10-21 2014-10-31 Method for fabricating a metal oxide thin film transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410562680.6A CN104299915B (zh) 2014-10-21 2014-10-21 金属氧化物薄膜晶体管制备方法

Publications (2)

Publication Number Publication Date
CN104299915A CN104299915A (zh) 2015-01-21
CN104299915B true CN104299915B (zh) 2017-03-22

Family

ID=52319589

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410562680.6A Active CN104299915B (zh) 2014-10-21 2014-10-21 金属氧化物薄膜晶体管制备方法

Country Status (3)

Country Link
US (1) US9991135B2 (zh)
CN (1) CN104299915B (zh)
WO (1) WO2016061715A1 (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104282576B (zh) 2014-10-21 2017-06-20 北京大学深圳研究生院 一种金属氧化物薄膜晶体管制作方法
CN104638016A (zh) * 2015-01-28 2015-05-20 京东方科技集团股份有限公司 薄膜晶体管及制备方法、阵列基板及制备方法、显示装置
CN104576760A (zh) 2015-02-02 2015-04-29 合肥鑫晟光电科技有限公司 薄膜晶体管及其制备方法、阵列基板和显示装置
US10497636B2 (en) * 2015-11-20 2019-12-03 AZ Power Inc. Passivation for silicon carbide (SiC) device and method for fabricating same
CN105572990B (zh) * 2015-12-21 2019-07-12 武汉华星光电技术有限公司 阵列基板及其制造方法、液晶显示面板
CN105529275A (zh) 2016-02-03 2016-04-27 京东方科技集团股份有限公司 薄膜晶体管及其制造方法
CN107644810A (zh) * 2016-07-20 2018-01-30 全球能源互联网研究院 一种压接式igbt/frd芯片的正面电极加工方法
CN106057828A (zh) * 2016-08-12 2016-10-26 京东方科技集团股份有限公司 一种基板及其制备方法、显示面板
CN106373998A (zh) * 2016-11-02 2017-02-01 北京大学深圳研究生院 一种金属氧化物薄膜晶体管的制备方法
KR20180078665A (ko) * 2016-12-30 2018-07-10 엘지디스플레이 주식회사 박막 트랜지스터, 그의 제조방법, 및 그를 포함한 표시장치
US9934977B1 (en) * 2017-01-27 2018-04-03 International Business Machines Corporation Salicide bottom contacts
KR101846443B1 (ko) * 2017-02-23 2018-04-06 엘지전자 주식회사 태양전지를 위한 산화막 형성 방법
CN109037349B (zh) * 2018-07-24 2020-09-29 深圳市华星光电半导体显示技术有限公司 薄膜晶体管及其制备方法、阵列基板
CN109192739B (zh) * 2018-09-17 2020-12-18 合肥鑫晟光电科技有限公司 一种薄膜晶体管及其制备方法、阵列基板和显示装置
TWI760200B (zh) * 2019-05-03 2022-04-01 美商電子墨水股份有限公司 以dc不均衡波形驅動電泳顯示器之方法
CN112635572A (zh) * 2020-12-24 2021-04-09 广东省科学院半导体研究所 薄膜晶体管及其制备方法和显示器件
CN113314615A (zh) * 2021-06-04 2021-08-27 华南理工大学 一种薄膜晶体管以及制备方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101814529A (zh) * 2009-02-20 2010-08-25 株式会社半导体能源研究所 薄膜晶体管及其制造方法,以及半导体装置
CN101908537A (zh) * 2009-06-03 2010-12-08 乐金显示有限公司 用于显示设备的阵列基板及其制造方法
CN102122620A (zh) * 2011-01-18 2011-07-13 北京大学深圳研究生院 一种自对准薄膜晶体管的制作方法
CN102629628A (zh) * 2011-09-29 2012-08-08 京东方科技集团股份有限公司 一种tft阵列基板及其制造方法和液晶显示器
CN102646699A (zh) * 2012-01-13 2012-08-22 京东方科技集团股份有限公司 一种氧化物薄膜晶体管及其制备方法
CN102812555A (zh) * 2010-03-11 2012-12-05 夏普株式会社 半导体装置及其制造方法
CN103208527A (zh) * 2012-01-11 2013-07-17 索尼公司 薄膜晶体管、制造薄膜晶体管的方法、显示器和电子设备
CN103247532A (zh) * 2012-02-14 2013-08-14 群康科技(深圳)有限公司 薄膜晶体管及其制作方法及显示器
CN103325840A (zh) * 2013-04-15 2013-09-25 北京大学深圳研究生院 薄膜晶体管及其制作方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5127183B2 (ja) * 2006-08-23 2013-01-23 キヤノン株式会社 アモルファス酸化物半導体膜を用いた薄膜トランジスタの製造方法
KR100759086B1 (ko) * 2007-02-23 2007-09-19 실리콘 디스플레이 (주) 국부 산화를 이용한 박막 트랜지스터 제조 방법 및 투명박막 트랜지스터
JP5504008B2 (ja) * 2009-03-06 2014-05-28 株式会社半導体エネルギー研究所 半導体装置
TWI396314B (zh) * 2009-07-27 2013-05-11 Au Optronics Corp 畫素結構、有機電激發光顯示單元及其製造方法
TW201220504A (en) * 2010-11-05 2012-05-16 Univ Nat Chiao Tung Metal oxide thin film transistor and manufacturing method thereof
CN102157565A (zh) 2011-01-18 2011-08-17 北京大学深圳研究生院 一种薄膜晶体管的制作方法
CN102790012A (zh) * 2012-07-20 2012-11-21 京东方科技集团股份有限公司 阵列基板的制造方法及阵列基板、显示装置
TW201427026A (zh) 2012-12-25 2014-07-01 Hon Hai Prec Ind Co Ltd 薄膜電晶體
CN104269414B (zh) * 2014-09-25 2018-03-09 合肥京东方光电科技有限公司 一种阵列基板及其制作方法、显示装置
CN104282576B (zh) * 2014-10-21 2017-06-20 北京大学深圳研究生院 一种金属氧化物薄膜晶体管制作方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101814529A (zh) * 2009-02-20 2010-08-25 株式会社半导体能源研究所 薄膜晶体管及其制造方法,以及半导体装置
CN101908537A (zh) * 2009-06-03 2010-12-08 乐金显示有限公司 用于显示设备的阵列基板及其制造方法
CN102812555A (zh) * 2010-03-11 2012-12-05 夏普株式会社 半导体装置及其制造方法
CN102122620A (zh) * 2011-01-18 2011-07-13 北京大学深圳研究生院 一种自对准薄膜晶体管的制作方法
CN102629628A (zh) * 2011-09-29 2012-08-08 京东方科技集团股份有限公司 一种tft阵列基板及其制造方法和液晶显示器
CN103208527A (zh) * 2012-01-11 2013-07-17 索尼公司 薄膜晶体管、制造薄膜晶体管的方法、显示器和电子设备
CN102646699A (zh) * 2012-01-13 2012-08-22 京东方科技集团股份有限公司 一种氧化物薄膜晶体管及其制备方法
CN103247532A (zh) * 2012-02-14 2013-08-14 群康科技(深圳)有限公司 薄膜晶体管及其制作方法及显示器
CN103325840A (zh) * 2013-04-15 2013-09-25 北京大学深圳研究生院 薄膜晶体管及其制作方法

Also Published As

Publication number Publication date
US9991135B2 (en) 2018-06-05
WO2016061715A1 (zh) 2016-04-28
US20170316953A1 (en) 2017-11-02
CN104299915A (zh) 2015-01-21

Similar Documents

Publication Publication Date Title
CN104299915B (zh) 金属氧化物薄膜晶体管制备方法
CN104282576B (zh) 一种金属氧化物薄膜晶体管制作方法
CN103325840B (zh) 薄膜晶体管及其制作方法
CN106128963B (zh) 薄膜晶体管及制备方法、阵列基板及制备方法、显示面板
CN104934481B (zh) 一种薄膜晶体管及其制备方法
US10186617B2 (en) Thin film transistor, method of fabricating the same, array substrate and display device
CN207925480U (zh) 薄膜晶体管和场效应二极管
JP2009260254A (ja) 酸化物半導体薄膜用組成物、これを採用した電界効果トランジスタ及びその製造方法
CN110462830A (zh) 显示基板及其制备方法、显示面板和显示装置
CN105633170A (zh) 金属氧化物薄膜晶体管及其制备方法以及阵列基板和显示装置
CN106252395B (zh) 一种薄膜晶体管及其制备方法
CN103972110B (zh) 薄膜晶体管及其制备方法、阵列基板、显示装置
JP2013254931A (ja) 薄膜トランジスタ基板
CN109148594A (zh) 一种高性能薄膜晶体管的近室温制备工艺及应用
TW201220504A (en) Metal oxide thin film transistor and manufacturing method thereof
TW201618168A (zh) 顯示面板之製備方法
CN108766972A (zh) 薄膜晶体管及其制作方法、显示基板
US10790309B2 (en) Conductive pattern structure, manufacturing method thereof, array substrate and display device
CN108010960B (zh) 一种氧化物薄膜晶体管栅电极及其制备方法
CN104934482B (zh) 一种薄膜晶体管、阵列基板及其制备方法、显示装置
CN106373998A (zh) 一种金属氧化物薄膜晶体管的制备方法
KR101678776B1 (ko) 박막 트랜지스터 제조방법
CN105655409A (zh) 一种具有金属覆盖层的薄膜晶体管及其制备方法
CN104979364B (zh) 显示阵列基板及显示阵列基板的制造方法
CN107749422A (zh) 氧化物半导体薄膜晶体管

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant