CN103746695A - 时间交织模数转换器通道间采样时间失配的校正方法 - Google Patents
时间交织模数转换器通道间采样时间失配的校正方法 Download PDFInfo
- Publication number
- CN103746695A CN103746695A CN201310739587.3A CN201310739587A CN103746695A CN 103746695 A CN103746695 A CN 103746695A CN 201310739587 A CN201310739587 A CN 201310739587A CN 103746695 A CN103746695 A CN 103746695A
- Authority
- CN
- China
- Prior art keywords
- mismatch
- sampling time
- value
- time
- digital converter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
本发明涉及时间交织模数转换器。本发明针对通道间的采样时间校正困难的问题,提供时间交织模数转换器通道间采样时间失配的校正方法,首先,时间交织模数转换器对正弦信号进行正常转换,产生各通道数字输出;其次,利用各通道数字输出进行泰勒展开式运算,计算出理想的数字输出值;然后,通过做差运算,对相邻通道间理想的数字输出值做差,求得差值;最后,利用差值计算得到各通道的采样时间失配量的准确值,实现采样时间失配的校正。通过使用TIADC相邻通道的数字输出以及相应的微分输出来近似理想数字输出,求得理想数字输出间的差量,再求得各通道的采样时间失配量的准确值,实现采样时间失配的校正。适用于时间交织模数转换器的采样时间失配的校正。
Description
技术领域
本发明涉及微电子技术中的时间交织模数转换器,特别涉及时间交织模数转换器的采样时间失配的校正方法。
背景技术
时间交织模数转换器(Time-interleaved ADC,以下简称TIADC)是一种将多个模数转换器并联起来,利用交错时钟使其轮流工作的模数转换系统。一个M通道时间交织模数转换器的基本结构,如图1所示,通过将M个工作频率为fs的子模数转换器并联起来,整个模数转换系统的工作频率增大为Mfs。
理论上,通道数越多,时间交织模数转换器的工作速度越快。但是,通道间的各种失配会严重影响整个模数转换器的动态性能,尤其是通道间的采样时间失配难以检测,因而校正困难。
发明内容
本发明所要解决的技术问题,提供时间交织模数转换器通道间采样时间失配的校正方法,以解决通道间的采样时间失配难以检测,校正困难的问题,从而保证多通道时间交织模数转换器的性能。
本发明解决所述技术问题,采用的技术方案是,时间交织模数转换器通道间采样时间失配的校正方法,包括以下步骤:
步骤1、时间交织模数转换器对正弦信号进行正常转换,产生各通道数字输出;
步骤2、利用各通道数字输出,根据泰勒展开式计算出理想的数字输出值;
步骤3、通过做差运算,对相邻通道间理想的数字输出值做差,求得差值;
步骤4、利用差值计算得到各通道的采样时间失配量的准确值,实现采样时间失配的校正。
具体的,所述步骤1中,时间交织模数转换器通道对正弦信号进行正常转换,产生各通道数字输出,计为Y:
Y=[y1[k],y2[k],…,yM[k]];
其中,yi[k](i=1、2、…、M),(k=1,2,···,P)为实际数字输出,P为单通道采样点数,M为时间交织模数转换通道数。
具体的,所述步骤2中,利用各通道数字输出,根据泰勒展开式计算出理想的数字输出值,包括以下步骤:
步骤201、各通道数字输出Y经微分滤波器产生相应的微分输出,微分输出计为Y';
步骤202、设定采样时间失配量的估计值,采样时间失配量的估计值计为
步骤203、利用各通道数字输出Y、相应的微分输出Y'及设定的采样时间失配量的估计值根据泰勒展开式计算出理想的数字输出值,理想的数字输出值计为yi 0[k]。
具体的,所述步骤201中,数字输出Y经微分滤波器产生相应的微分输出Y'为:
Y'=[y'1[k],y'2[k],…,y'M[k]];
其中,yi'[k]为实际数字输出的导数;
所述步骤203中,利用各通道数字输出Y及其相应的微分输出Y'及设定的采样时间失配量的估计值根据泰勒展开式计算出理想的数字输出值,理想的数字输出值计为yi 0[k],计算公式为:
具体的,所述步骤3中,通过做差运算,对相邻通道间理想的数字输出值做差,求得差值的计算公式如下所述,所述差值计为Ei[k]:
Ei[k]=yi+1 0[k]-yi 0[k]
即:
具体的,所述步骤4中,利用差值计算得到各通道的采样时间失配量的准确值,实现采样时间失配的校正,包括以下步骤:
具体的,所述步骤401中,对差值Ei[k]的绝对值求平均值得到绝对值平均值Ai,并对所有的绝对值平均值Ai求和取平均值得到平均值的计算公式为:
其中,M为时间交织模数转换通道数。
通过迭代运算得到采样时间失配量的准确值△ti。
具体的,所述时间交织模数转换器通道总数不少于两组。
本发明的有益效果是,通过使用TIADC相邻通道的数字输出以及相应的微分输出来近似理想的数字输出,求得理想的数字输出的差值及其绝对值的平均值,根据差值及其绝对值的平均值求的相对误差,并以相对误差来表征采样时间失配,以归一化的值来量化采样时间失配的估计值,最后通过迭代法计算采样时间失配量的准确值,实现采样时间失配的校正。
附图说明
图1为本发明时间交织模数转换器通道间采样时间失配的校正方法背景技术中的传统M通道时间交织模数转换器的原理图;
图2为本发明时间交织模数转换器通道间采样时间失配的校正方法实施例中的传统4通道时间交织模数转换器的原理图;
图3为本发明时间交织模数转换器通道间采样时间失配的校正方法实施例中不存在采样时间失配时的Ei[k](i=1,2,3,4)分布图;
图4为本发明时间交织模数转换器通道间采样时间失配的校正方法实施例中存在采样时间失配时的Ei[k](i=1,2,3,4)分布图;
图5为本发明时间交织模数转换器通道间采样时间失配的校正方法实施例中设计的采样时间失配校正环路;
图6为本发明时间交织模数转换器通道间采样时间失配的校正方法实施例中采样时间失配的收敛过程;
图7为本发明时间交织模数转换器通道间采样时间失配的校正方法实施例中校正前TIADC的输出频谱图;
图8为本发明时间交织模数转换器通道间采样时间失配的校正方法实施例中校正后TIADC的输出频谱图。
具体实施方式
下面结合附图及实施例详细描述本发明的技术方案:
本发明针对通道间的各种失配严重影响了整个模数转换器的动态性能,尤其是通道间的采样时间失配难以检测,因而校正困难的问题,提供时间交织模数转换器通道间采样时间失配的校正方法,首先,时间交织模数转换器对正弦信号进行正常转换,产生各通道数字输出;其次,利用各通道数字输出,根据泰勒展开式计算出理想的数字输出值;然后,通过做差运算,对相邻通道间理想的数字输出值做差,求得差值;最后,利用差值计算得到各通道的采样时间失配量的准确值,实现采样时间失配的校正。通过使用TIADC相邻通道的数字输出以及相应的微分输出来近似理想的数字输出,求得理想的数字输出的差值及其绝对值的平均值,根据差值及其绝对值的平均值求的相对误差,并以相对误差来表征采样时间失配,以归一化的值来量化采样时间失配的估计值,最后通过迭代法计算采样时间失配量的准确值。
实施例
为了更好的阐述和理解本发明的思想,此处以四通道TIADC为例,四通道TIADC如图2所示。当输入频率为fin的模拟信号Vin=f(t)时,第i(i=1,2,3,4)个通道TIADC的理想的数字输出分别为:
yi 0(n)=f((nM+i)Ts)
其中,yi 0(n)为理想的数字输出,n为单通道采样点数,M为通道数,Ts为TIADC的采样周期。
根据一阶泰勒展开式,可得:
则第i通道TIADC的理想的数字输出为:
由上式可知,可以使用TIADC的通道实际数字输出以及其微分值来近似理想的数字输出。因此相邻通道间理想的数字输出的差值为:
Ei[k]=yi+1 0[ki+1]-yi 0[ki]
其中,Ei[k](i=1,2,3,4)为相邻通道间理想的数字输出的差值。
Ei[k]=yi+1[k]-yi[k]
当存在时间失配时,Ei[k]为:
其中, 的初始值为0。
此时,计算得到一个新的值,从而将的值进行更新。将更新后的带入上述各公式,通过迭代运算得到采样时间失配的准确值△ti。迭代运算经过重复多次归一化运算,会重复的更新,直到最后稳定在某一个值附近,而该值即为我们想要得到的真实的失配量△ti。
完整校正电路,如图5所示,DLL产生四相时钟,分别为各TIADC各通道提供工作时钟。TIADC对模拟输出进行采样转换得到数字输出yi[k](i=1,2,3,4)。HD为数字微分滤波器,用以求取数字输出信号的微分yi'[k](i=1,2,3,4)。理想的数字输出基于yi[k]和yi'[k]估算得到。通过使用TIADC相邻通道的数字输出以及相应的微分输出来近似理想的数字输出,求得理想的数字输出的差值及其绝对值的平均值,根据差值及其绝对值的平均值求的相对误差,并以相对误差来表征采样时间失配,以归一化的值来量化采样时间失配的估计值,最后通过迭代法计算采样时间失配量的准确值。实现采样时间失配的校正。
为了验证该数字校正算法,利用Matlab软件搭建了行为级模型。利用高斯分布(u=0,σ=0.01·Ts),设置四通道采样时间失配依次为9.6ps,-8.2ps,12.5ps和5.5ps。
如图6所示,为四个通道B1、B2、B3及B4的采样失配时间的收敛过程。在初始时刻,各通道具有最大的失配量,随着校正的进行,失配逐渐减小,最终趋于零。
如图7及图8所示,分别为校正前后的TIADC的信号噪声谐波比(以下简称SNDR)。如图7所示,校正前,在和频率处,因为采样时间失配导致的谐波,SNDR仅为62.7dB;校正后上述谐波被完全抑制,SNDR增大至72.9dB。综上所述,本发明能有效校正采样失配误差,改善系统系统性能。
以上实例仅为本发明的优选例子,本发明的使用并不局限于该实例,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.时间交织模数转换器通道间采样时间失配的校正方法,其特征在于,包括以下步骤:
步骤1、时间交织模数转换器对正弦信号进行正常转换,产生各通道数字输出;
步骤2、利用各通道数字输出,根据泰勒展开式计算出理想的数字输出值;
步骤3、通过做差运算,对相邻通道间理想的数字输出值做差,求得差值;
步骤4、利用差值计算得到各通道的采样时间失配量的准确值,实现采样时间失配的校正。
2.根据权利要求1所述的时间交织模数转换器通道间采样时间失配的校正方法,其特征在于,所述步骤1中,时间交织模数转换器通道对正弦信号进行正常转换,产生各通道数字输出,计为Y:
Y=[y1[k],y2[k],…,yM[k]];
其中,yi[k](i=1、2、…、M),(k=1,2,···,P)为实际数字输出,P为单通道采样点数,M为时间交织模数转换通道数。
5.根据权利要求4所述的时间交织模数转换器通道间采样时间失配的校正方法,其特征在于,所述步骤3中,通过做差运算,对相邻通道间理想的数字输出值做差,求得差值的计算公式如下所述,所述差值计为Ei[k]:
Ei[k]=yi+1 0[k]-yi 0[k];
即:
6.根据权利要求5所述的时间交织模数转换器通道间采样时间失配的校正方法,其特征在于,所述步骤4中,利用差值计算得到各通道的采样时间失配量的准确值,实现采样时间失配的校正,包括以下步骤:
步骤404、根据采样时间失配量运算得到采样时间失配量的准确值,采样时间失配量的准确值计为△ti,实现采样时间失配的校正。
10.根据权利要求1至9任意一项所述的时间交织模数转换器通道间采样时间失配的校正方法,其特征在于,所述时间交织模数转换器通道总数不少于两组。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310739587.3A CN103746695B (zh) | 2013-12-27 | 2013-12-27 | 时间交织模数转换器通道间采样时间失配的校正方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310739587.3A CN103746695B (zh) | 2013-12-27 | 2013-12-27 | 时间交织模数转换器通道间采样时间失配的校正方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103746695A true CN103746695A (zh) | 2014-04-23 |
CN103746695B CN103746695B (zh) | 2017-04-19 |
Family
ID=50503694
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310739587.3A Active CN103746695B (zh) | 2013-12-27 | 2013-12-27 | 时间交织模数转换器通道间采样时间失配的校正方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103746695B (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104393872A (zh) * | 2014-11-17 | 2015-03-04 | 大唐微电子技术有限公司 | 一种多通道并行adc系统的采样时间误差校正方法 |
CN104901694A (zh) * | 2015-04-13 | 2015-09-09 | 厦门市迅芯电子科技有限公司 | 一种高速高精度模数转换电路 |
CN105141312A (zh) * | 2015-09-22 | 2015-12-09 | 西安电子科技大学 | 一种n通道时域交织模数转换器时钟偏差的数字后台校准算法 |
CN106571823A (zh) * | 2016-11-10 | 2017-04-19 | 电子科技大学 | 一种多通道时间交织模数转换器带宽失配优化方法 |
CN107147392A (zh) * | 2017-05-05 | 2017-09-08 | 北华航天工业学院 | 基于自适应滤波和泰勒级数的tiadc失配误差校准方法 |
CN108111169A (zh) * | 2018-01-03 | 2018-06-01 | 中山大学 | 一种四通道tiadc线性失配和非线性失配的联合校正方法 |
CN110311678A (zh) * | 2019-07-18 | 2019-10-08 | 电子科技大学 | 一种适用于时间交织模数转换器的时间失配校正电路 |
CN110557122A (zh) * | 2019-09-25 | 2019-12-10 | 电子科技大学 | 一种tiadc系统频响非一致性误差的校正方法 |
CN114244360A (zh) * | 2021-12-24 | 2022-03-25 | 电子科技大学 | 一种用于时间交织adc的模拟域补偿电路 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7012559B1 (en) * | 2004-09-24 | 2006-03-14 | Broadcom Corporation | Hierarchical parallel pipelined operation of analog and digital circuits |
CN102420612B (zh) * | 2011-12-16 | 2013-11-13 | 电子科技大学 | 一种可抑制采样时间失配的时间交织模数转换器 |
CN103312329B (zh) * | 2013-05-23 | 2016-08-10 | 电子科技大学 | 用于时间交织adc采样时间失配的校正方法及校正器 |
-
2013
- 2013-12-27 CN CN201310739587.3A patent/CN103746695B/zh active Active
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104393872A (zh) * | 2014-11-17 | 2015-03-04 | 大唐微电子技术有限公司 | 一种多通道并行adc系统的采样时间误差校正方法 |
CN104393872B (zh) * | 2014-11-17 | 2018-01-16 | 大唐微电子技术有限公司 | 一种多通道并行adc系统的采样时间误差校正方法 |
CN104901694B (zh) * | 2015-04-13 | 2019-02-19 | 厦门市迅芯电子科技有限公司 | 一种高速高精度模数转换电路 |
CN104901694A (zh) * | 2015-04-13 | 2015-09-09 | 厦门市迅芯电子科技有限公司 | 一种高速高精度模数转换电路 |
CN105141312A (zh) * | 2015-09-22 | 2015-12-09 | 西安电子科技大学 | 一种n通道时域交织模数转换器时钟偏差的数字后台校准算法 |
CN105141312B (zh) * | 2015-09-22 | 2018-09-14 | 西安电子科技大学 | 一种n通道时域交织模数转换器时钟偏差的数字后台校准算法 |
CN106571823A (zh) * | 2016-11-10 | 2017-04-19 | 电子科技大学 | 一种多通道时间交织模数转换器带宽失配优化方法 |
CN106571823B (zh) * | 2016-11-10 | 2020-03-27 | 电子科技大学 | 一种多通道时间交织模数转换器带宽失配优化方法 |
CN107147392A (zh) * | 2017-05-05 | 2017-09-08 | 北华航天工业学院 | 基于自适应滤波和泰勒级数的tiadc失配误差校准方法 |
CN107147392B (zh) * | 2017-05-05 | 2020-11-20 | 北华航天工业学院 | 基于自适应滤波和泰勒级数的tiadc失配误差校准方法 |
CN108111169A (zh) * | 2018-01-03 | 2018-06-01 | 中山大学 | 一种四通道tiadc线性失配和非线性失配的联合校正方法 |
CN108111169B (zh) * | 2018-01-03 | 2021-04-20 | 中山大学 | 一种四通道tiadc线性失配和非线性失配的联合校正方法 |
CN110311678A (zh) * | 2019-07-18 | 2019-10-08 | 电子科技大学 | 一种适用于时间交织模数转换器的时间失配校正电路 |
CN110557122A (zh) * | 2019-09-25 | 2019-12-10 | 电子科技大学 | 一种tiadc系统频响非一致性误差的校正方法 |
CN110557122B (zh) * | 2019-09-25 | 2022-04-19 | 电子科技大学 | 一种tiadc系统频响非一致性误差的校正方法 |
CN114244360A (zh) * | 2021-12-24 | 2022-03-25 | 电子科技大学 | 一种用于时间交织adc的模拟域补偿电路 |
CN114244360B (zh) * | 2021-12-24 | 2023-04-25 | 电子科技大学 | 一种用于时间交织adc的模拟域补偿电路 |
Also Published As
Publication number | Publication date |
---|---|
CN103746695B (zh) | 2017-04-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103746695A (zh) | 时间交织模数转换器通道间采样时间失配的校正方法 | |
CN103312329B (zh) | 用于时间交织adc采样时间失配的校正方法及校正器 | |
CN102291141B (zh) | 无冗余通道的时间交叉adc劈分校准结构及其自适应校准方法 | |
EP2961072B1 (en) | Multi-channel time-interleaved analog-to-digital converter | |
CN104901695B (zh) | 一种用于tiadc采样时间误差的校准模块及其校准方法 | |
US20120262318A1 (en) | System and Method for Background Calibration of Time Interleaved Analog to Digital Converters | |
CN201957001U (zh) | 一种可进行后台数字校准的流水线式模数转换器 | |
CN111064469B (zh) | 一种基于相邻通道自相关函数的tiadc采样时间失配误差的校正方法 | |
CN103891149B (zh) | 模数转换器中的数字误差校正 | |
CN103929178A (zh) | 逐次逼近模数转换器及其转换方法 | |
JP2013093850A (ja) | マルチビット遂次比較型adc | |
CN103392297A (zh) | 流水线式adc级间误差校准 | |
CN104796149A (zh) | 高精度逐次逼近型模数转换器及其基于dnl的性能提升方法 | |
CN103825612A (zh) | 基于时间数字转换器的采样时钟失配后台校正方法 | |
CN101291055A (zh) | 一种输电线路故障行波初始波头到达时刻精确标定方法 | |
CN105141312A (zh) | 一种n通道时域交织模数转换器时钟偏差的数字后台校准算法 | |
CN104467842A (zh) | 一种带参考通道的tiadc的数字后台实时补偿方法 | |
CN109412593B (zh) | 一种部分分裂流水线逐次逼近型adc数字电路 | |
CN103684456A (zh) | 采样时间失配的校正方法 | |
CN113872599A (zh) | 基于ga优化的tiadc系统失配误差校准系统及方法 | |
CN113063978B (zh) | 一种数字示波器及采样时刻失配的校正方法 | |
CN106992783B (zh) | 基于二分查找的时间交织adc用采样时间失配校正方法 | |
CN110912556A (zh) | 一种基于差值均衡的tiadc系统采样时刻失配误差估计方法 | |
CN103986465A (zh) | 基于并行时间交替数据采集系统的误差测量与校正的方法 | |
CN204216883U (zh) | 流水线adc的后台校准电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |