CN103151267B - 一种nmos管的掺杂方法 - Google Patents

一种nmos管的掺杂方法 Download PDF

Info

Publication number
CN103151267B
CN103151267B CN201310067263.XA CN201310067263A CN103151267B CN 103151267 B CN103151267 B CN 103151267B CN 201310067263 A CN201310067263 A CN 201310067263A CN 103151267 B CN103151267 B CN 103151267B
Authority
CN
China
Prior art keywords
doping
drain region
source region
ion
ion implantation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201310067263.XA
Other languages
English (en)
Other versions
CN103151267A (zh
Inventor
吕燕翔
居勤坤
史仁龙
万传友
彭芳美
周国忠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LIYANG HONGXIANG MACHINERY MANUFACTURING Co Ltd
Original Assignee
LIYANG HONGXIANG MACHINERY MANUFACTURING Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LIYANG HONGXIANG MACHINERY MANUFACTURING Co Ltd filed Critical LIYANG HONGXIANG MACHINERY MANUFACTURING Co Ltd
Priority to CN201310067263.XA priority Critical patent/CN103151267B/zh
Publication of CN103151267A publication Critical patent/CN103151267A/zh
Application granted granted Critical
Publication of CN103151267B publication Critical patent/CN103151267B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明公开了一种NMOS管的掺杂方法,通过采用源区离子注入和漏区离子注入交替进行,并且通过硬质掩模层的遮挡,从而在无需旋转衬底的情况下完成对源区和漏区的掺杂。

Description

一种NMOS管的掺杂方法
技术领域
本发明属于半导体集成电路制造领域,具体来说涉及一种NMOS管的掺杂方法。
背景技术
在半导体集成电路领域,NMOS晶体管是各种电路的基础单元之一。随着信息技术的发展,对于信息数据的处理速度要求越来越高,对其中采用的NMOS晶体管的频率响应特性要求也越来越高。然而,NMOS晶体管的寄生电容随着工作频率的升高起到越来越大的负面作用,如何减小这些寄生电容对NMOS运算放大器的影响,已经成为提高NMOS晶体管频率响应特性的关键。
请参照图1,其为现有技术中制造NMOS晶体管的掺杂方法,其步骤为:在P型衬底100上形成栅氧化层103和硬质掩模层104,采用离子注入(图1中的200)工艺对衬底100进行掺杂,以形成源区101和漏区102。
这种现有的掺杂方法中,从理论上来说,当进行离子注入时,应预先调整离子束发射装置,并使离子束发射装置所发射的离子束垂直于衬底表面。由于采用垂直离子注入的方式,因此,其寄生电容无法有效的减小。
中国专利申请2009101958587公开了一种掺杂方法,该方法在半导体衬底上形成栅极结构,并在栅极结构两侧形成侧壁层后,调整离子束的角度,并使离子束与衬底表面的垂直方向保持一固定夹角,采用预设的离子注入剂量的一半对栅极两侧的衬底进行轻掺杂或重掺杂;然后,将晶圆在水平方向上旋转180度,采用预设的离子注入剂量的一半再次对栅极两侧的衬底进行轻掺杂或重掺杂,形成轻掺杂漏极和轻掺杂源极,或漏极和源极。这种方法虽然能够达到减小寄生电容的效果,但是这种方法在掺杂过程中,其首先以一定角度进行一半剂量的掺杂后,还需要将晶圆在水平方向上旋转180度后再次进行另一半剂量的掺杂,因此,这种方法在掺杂过程中必须经过“半剂量掺杂-掺杂停止-旋转180度-再次半剂量掺杂”的过程,这种两次掺杂的方法的效率并不能让人满意。
发明内容:
本发明要解决的技术问题是提供一种既能有效减小寄生电容,又能提高效率的掺杂方法。
本发明提出的NMOS管的掺杂方法包括如下步骤:
1.在P型半导体衬底上形成栅氧化层,在栅氧化层上淀积硬质掩模层;
2.漏区的第一次离子注入:以离子束与水平方向成α的角度对漏区进行第一次掺杂,掺杂杂质为N型杂质,掺杂剂量为漏区总掺杂剂量的1/2;其中,硬质掩模层的高度为:在进行漏区的第一次离子注入时,通过该硬质掩模层的遮挡,离子束仅能对漏区进行掺杂,而源区无离子注入;
3.源区的第一次离子注入:以离子束与水平方向成(90°+α)的角度对源区进行第一次掺杂,掺杂杂质为N型杂质,掺杂剂量为源区总掺杂剂量的1/2;其中,硬质掩模层的高度为:在进行源区的第一次离子注入时,通过该硬质掩模层的遮挡,离子束仅能对源区进行掺杂,而漏区无离子注入;
4.重复步骤2和3,直至源区和漏区完成全部剂量的掺杂。
5.对NMOS管完成掺杂后,对其进行退火,以激活掺杂杂质。
附图说明:
图1为现有的掺杂方法示意图。
图2为本发明提出的掺杂方法的示意图。
具体实施方式:
下面通过具体实施方式对本发明提出的掺杂方法进行详细说明。
实施例
如图2所示,本发明提出的掺杂方法包括如下步骤:
1.在P型半导体衬底100上形成栅氧化层103,在栅氧化层103上淀积硬质掩模层105;
2.漏区的第一次离子注入:以离子束200与水平方向成α的角度在P型半导体衬底100进行掺杂,以定义出漏区102,掺杂杂质为N型杂质,掺杂剂量为漏区102总掺杂剂量的1/2;其中,硬质掩模层105的高度为:在进行漏区的第一次离子注入时,通过该硬质掩模层的遮挡,离子束仅能对漏区102进行掺杂,而源区101无离子注入,即如图2所示,在进行漏区的第一次离子注入时,由于硬质掩模层105的遮挡,离子束200’(其方向与离子束200平行)无法对源区101进行离子注入;
3.源区的第一次离子注入:以离子束201与水平方向成(90°+α)的角度对半导体衬底100进行掺杂,以定义出源区101,掺杂杂质为N型杂质,掺杂剂量为源区总掺杂剂量的1/2;其中,硬质掩模层105的高度为:在进行源区的第一次离子注入时,通过该硬质掩模层105的遮挡,离子束仅能对源区101进行掺杂,而漏区102无离子注入,即如图2所示,在进行源区第一次离子注入时,由于硬质掩模层105的遮挡,离子束201’(其方向与离子束201平行)无法对漏区102进行离子注入
4.重复步骤2和3,直至漏区102和源区101完成全部剂量的掺杂。
5.在源区101和漏区102完成掺杂后,对该NMOS管进行退火,以激活掺杂杂质。
其中,在对P型半导体衬底100进行源区101和漏区102掺杂时,注入离子的种类选择N型离子进行注入,如磷离子或砷离子等;如果采用磷离子,其注入能量为15~25Kev,P型半导体衬底的总掺杂剂量为5×1016~1×1017/cm2;如果采用砷离子,其注入能量为20~30Kev,P型半导体衬底的总掺杂剂量为1×1016~5×1017/cm2
其中,对NMOS管进行退火的步骤可以采用本领常规的退火方法。
本发明提出的掺杂方法,通过采用源区离子注入和漏区离子注入交替进行,并且通过硬质掩模层的遮挡,从而在无需旋转衬底的情况下完成对源区和漏区的掺杂,因此其无需旋转的步骤,其效率更优。
以上实施方式已经对本发明进行了详细的介绍,但上述实施方式并非为了限定本发明的范围,本发明的保护范围由所附的权利要求限定。

Claims (2)

1.一种NMOS管的掺杂方法,包括如下步骤:
(1).在P型半导体衬底上形成栅氧化层,在栅氧化层上淀积硬质掩模层;
(2).漏区的第一次离子注入:以离子束与水平方向成α的角度对漏区进行第一次掺杂,掺杂杂质为N型杂质,掺杂剂量为漏区总掺杂剂量的1/2;其中,硬质掩模层的高度为:在进行漏区的第一次离子注入时,通过该硬质掩模层的遮挡,离子束仅能对漏区进行掺杂,而源区无离子注入;
(3).源区的第一次离子注入:以离子束与水平方向成(90°+α)的角度对源区进行第一次掺杂,掺杂杂质为N型杂质,掺杂剂量为源区总掺杂剂量的1/2;其中,硬质掩模层的高度为:在进行源区的第一次离子注入时,通过该硬质掩模层的遮挡,离子束仅能对源区进行掺杂,而漏区无离子注入;
(4).重复步骤2和3,直至源区和漏区完成全部剂量的掺杂;
(5).对NMOS管完成掺杂后,对其进行退火,以激活掺杂杂质。
2.如权利要求1所述的NMOS管的掺杂方法,其特征在于:
其中所述掺杂杂质为N型杂质,该N型杂质为磷离子或砷离子;如果采用磷离子,其注入能量为15~25Kev,P型半导体衬底的总掺杂剂量为5×1016~1×1017/cm2;如果采用砷离子,其注入能量为20~30Kev,P型半导体衬底的总掺杂剂量为1×1016~5×1017/cm2
CN201310067263.XA 2013-03-01 2013-03-01 一种nmos管的掺杂方法 Expired - Fee Related CN103151267B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310067263.XA CN103151267B (zh) 2013-03-01 2013-03-01 一种nmos管的掺杂方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310067263.XA CN103151267B (zh) 2013-03-01 2013-03-01 一种nmos管的掺杂方法

Publications (2)

Publication Number Publication Date
CN103151267A CN103151267A (zh) 2013-06-12
CN103151267B true CN103151267B (zh) 2015-07-15

Family

ID=48549255

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310067263.XA Expired - Fee Related CN103151267B (zh) 2013-03-01 2013-03-01 一种nmos管的掺杂方法

Country Status (1)

Country Link
CN (1) CN103151267B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1247632A (zh) * 1996-12-30 2000-03-15 英特尔公司 使阈值电压上升的升压阱
CN101350300A (zh) * 2007-07-20 2009-01-21 中芯国际集成电路制造(上海)有限公司 轻掺杂源漏极离子注入方法
CN101427356A (zh) * 2004-05-13 2009-05-06 德克萨斯仪器股份有限公司 注入最优化方案
CN101996885A (zh) * 2009-08-11 2011-03-30 中芯国际集成电路制造(上海)有限公司 Mos晶体管及其制作方法
CN102024703A (zh) * 2009-09-17 2011-04-20 中芯国际集成电路制造(上海)有限公司 掺杂的方法
CN102427064A (zh) * 2011-08-15 2012-04-25 上海华力微电子有限公司 后栅极两晶体管零电容动态随机存储器的制备方法
CN102446927A (zh) * 2011-10-17 2012-05-09 上海华力微电子有限公司 提高写入速度的浮体动态随机存储器单元及其制作方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000091350A (ja) * 1998-09-11 2000-03-31 Japan Radio Co Ltd 半導体電界効果トランジスタの製造方法
JP2001196594A (ja) * 1999-08-31 2001-07-19 Fujitsu Ltd 薄膜トランジスタ、液晶表示用基板及びその製造方法
KR20100133676A (ko) * 2009-06-12 2010-12-22 삼성전자주식회사 경사 이온 주입을 이용한 비휘발성 메모리 장치의 제조 방법

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1247632A (zh) * 1996-12-30 2000-03-15 英特尔公司 使阈值电压上升的升压阱
CN101427356A (zh) * 2004-05-13 2009-05-06 德克萨斯仪器股份有限公司 注入最优化方案
CN101350300A (zh) * 2007-07-20 2009-01-21 中芯国际集成电路制造(上海)有限公司 轻掺杂源漏极离子注入方法
CN101996885A (zh) * 2009-08-11 2011-03-30 中芯国际集成电路制造(上海)有限公司 Mos晶体管及其制作方法
CN102024703A (zh) * 2009-09-17 2011-04-20 中芯国际集成电路制造(上海)有限公司 掺杂的方法
CN102427064A (zh) * 2011-08-15 2012-04-25 上海华力微电子有限公司 后栅极两晶体管零电容动态随机存储器的制备方法
CN102446927A (zh) * 2011-10-17 2012-05-09 上海华力微电子有限公司 提高写入速度的浮体动态随机存储器单元及其制作方法

Also Published As

Publication number Publication date
CN103151267A (zh) 2013-06-12

Similar Documents

Publication Publication Date Title
CN101572251B (zh) 半导体器件、n型MOS晶体管及其制作方法
CN103187276B (zh) n型MOS场效应管及形成方法,半导体器件及形成方法
CN102468178B (zh) 晶体管的制作方法
CN103165537B (zh) 一种cmos管的掺杂方法
CN103151267B (zh) 一种nmos管的掺杂方法
CN102044438A (zh) Mos晶体管及其制造方法
US8877594B2 (en) CMOS device for reducing radiation-induced charge collection and method for fabricating the same
CN103177942B (zh) 一种pmos管的掺杂方法
CN102569077B (zh) 用于制作半导体器件的源/漏区的方法
CN100570837C (zh) 半导体元件的制作方法
CN104241381A (zh) 一种射频ldmos器件及其制备方法
CN102468167A (zh) Mos晶体管及其制作方法
CN104992943A (zh) Sonos存储器的制作工艺方法
CN101996885A (zh) Mos晶体管及其制作方法
CN104241377A (zh) 一种射频ldmos器件及其制备方法
CN103295913B (zh) 改善半导体器件负偏压温度不稳定性的方法
CN102623314A (zh) 源漏轻掺杂方法、半导体器件及其制造方法
CN102623313A (zh) 环状离子注入方法、半导体器件及其制造方法
CN103035637B (zh) Rfldmos工艺中的esd器件及制造方法
CN102610505A (zh) 一种源漏重掺杂方法、半导体器件及其制造方法
CN105742166A (zh) 一种降低器件漏电流的方法
CN104241380A (zh) 一种射频ldmos器件及其制备方法
CN104347724A (zh) 一种具有屏蔽环的ldmos器件及其制备方法
CN101800179A (zh) 一种非对称型mosfet的制造方法
CN104766791A (zh) 半导体装置及其形成方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150715

Termination date: 20160301

CF01 Termination of patent right due to non-payment of annual fee