CN103000579A - 一种半导体器件及其制备方法 - Google Patents
一种半导体器件及其制备方法 Download PDFInfo
- Publication number
- CN103000579A CN103000579A CN2012105443717A CN201210544371A CN103000579A CN 103000579 A CN103000579 A CN 103000579A CN 2012105443717 A CN2012105443717 A CN 2012105443717A CN 201210544371 A CN201210544371 A CN 201210544371A CN 103000579 A CN103000579 A CN 103000579A
- Authority
- CN
- China
- Prior art keywords
- metal
- silicon
- hole
- sige
- mixture
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本发明涉及半导体领域,公开了一种半导体器件及其制备方法。本发明中,通过在对应于晶体管的源极和漏极的金属硅化物接触区的位置上的绝缘介质层中形成通孔,并在通孔内填充金属半导体混合物,将源极和漏极引出。由于金属半导体混合物的电阻率较低,因此可以使得通孔内物质本身的电阻尽量小;而且,由于通孔内的填充材料与源极和漏极接触区的材料均为金属半导体混合物,因此可以使通孔内物质与源极和漏极接触区之间的接触电阻尽量小。此外,由于通孔内填充的是金属半导体混合物,使得通孔内的材料与绝缘介质层的材料之间具有良好的界面和粘附性,又不破坏介质层材料的结构,因此也无需在通孔内的填充材料和绝缘介质层之间形成阻挡层。
Description
技术领域
本发明涉及半导体领域,特别涉及一种半导体器件及其制备方法。
背景技术
随着半导体工业朝着更小、速度更快的器件发展,半导体器件的特征横向尺寸如栅长和深度如源/漏区结深逐渐减小,器件的工作速度也越来越快。为了抑制短沟道效应,要求源/漏以及源/漏极扩展区相应地变浅,当前工艺水平要求半导体器件的源/漏极结的深度小于30纳米,未来技术节点器件的超浅结的深度会小于15纳米。
在半导体器件的后道(Back-end of Line,简称“BEOL”)制程中,需要通过在通孔(Via)中填充金属如钨等把源极和漏极引出,以进行后续的连接各个器件的金属互连。如本领域众所周知的,该通孔作为连接后道金属层如铜等和器件源/漏及栅电极之间的电气通路,通常通过在介电层中蚀刻开口和沟槽并用金属填充开口和沟槽来形成。随着半导体器件的尺寸越来越小,该通孔也越来越小,而且通孔里的金属沿电流方向的长度与垂直于电流方向的横截面积之比会变大,从而导致通孔内金属本身的电阻变大;另外,还需要通孔内的金属与介质层的二氧化硅的界面良好,具有好的粘附性,而又不破坏二氧化硅的结构;此外,通孔内的金属与源极和/或漏极的金属硅化物之间的接触电阻也会变大;由于通孔内金属本身的电阻和接触电阻变大,会影响器件的工作效率。此外,由于通孔的尺寸越来越小,其高宽比变大,在通孔中填充金属变的越来越难,而且填充一致性也遇到了挑战。
为了使通孔内的金属本身的电阻和接触电阻尽量小、保证在高高宽比的通孔中填充的一致性,一般选择低电阻率的金属材料如钨来填充通孔,但钨与二氧化硅介质层或源极和/或漏极的硅化物直接接触会破坏二氧化硅或者硅化物,甚至会与硅化物之下的硅发生反应。因此,考虑在钨与二氧化硅或者硅化物之间增加阻挡层,比如,阻挡层可以为氮化钛(TiN),但该阻挡层的电阻率比钨大;由于增加了阻挡层,通孔中的钨会变少,会使通孔内金属的电阻率进一步变大,从而使通孔内的电阻变大。
发明内容
本发明的目的在于提供一种半导体器件及其制备方法,使得通孔内物质本身的电阻、通孔内物质与源极和漏极处的接触区之间的接触电阻均尽量小。
为解决上述技术问题,本发明的实施方式提供了一种半导体器件的制备方法,包含以下步骤:
A.在至少一个晶体管上覆盖绝缘层;其中,在每一个晶体管的源极和漏极形成金属硅化物接触区;
B.对所述绝缘层进行刻蚀,在所述晶体管的源极和漏极的金属硅化物接触区上形成通孔;
C.在所述通孔内形成金属半导体混合物,将所述晶体管的源极和漏极引出。
本发明的实施方式还提供了一种半导体器件,包含:至少一个晶体管和位于所述晶体管之上的绝缘层;
所述晶体管的源极和漏极具有金属硅化物接触区;
在所述绝缘层中,对应于所述晶体管的源极和漏极的金属硅化物接触区的位置具有通孔,所述通孔内形成有金属半导体混合物,用于将所述晶体管的源极和漏极引出。
本发明实施方式相对于现有技术而言,通过在对应于晶体管的源极和漏极的金属硅化物接触区的位置上的绝缘介质层中形成通孔,并在通孔内填充金属半导体混合物,将晶体管的源极和漏极引出。由于金属半导体混合物的电阻率较低,因此可以使得通孔内物质本身的电阻尽量小;而且,由于通孔内的填充材料与源极和漏极处的接触区的材料均为金属半导体混合物,因此可以使通孔内物质与源极和漏极处的接触区之间的接触电阻尽量小。此外,由于通孔内填充的是金属半导体混合物,使得通孔内的导电材料与绝缘层的介质材料之间具有良好的界面,以及良好的粘附性,又不破坏介质层材料的结构,因此也无需在通孔内的填充材料和绝缘介质层之间形成阻挡层。
另外,可以通过以下方式在所述通孔内形成金属半导体混合物:
C1-1.在所述通孔内,淀积一层硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构;
C1-2.在所述硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上,淀积金属层;
C1-3.将所述淀积了金属层的晶体管放置在微波加热设备的腔体内,进行加热退火,得到金属半导体混合物;所述微波加热设备的腔体在加热时采用多模态和多频率的电磁波;
C1-4.进行化学机械抛光CMP,去除所述通孔外的金属层及金属半导体混合物,保留所述通孔内形成的金属半导体混合物。
通过上述方式在通孔内形成金属半导体混合物,其工艺简单,易于实现,从而降低生产成本。
另外,还可以通过以下方式在所述通孔内形成金属半导体混合物:
C2-1.在所述通孔的内壁淀积金属薄层;
C2-2.在所述金属薄层之上淀积一层硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构;
C2-3.将所述淀积了金属层的晶体管放置在微波加热设备的腔体内,进行加热退火,得到金属半导体混合物;所述微波加热设备的腔体在加热时采用多模态和多频率的电磁波;
C2-4.进行CMP,去除通孔外的金属层及金属半导体混合物,保留所述通孔内形成的金属半导体混合物。
或者,还可以通过以下方式在所述通孔内形成金属半导体混合物:
C3-1.在所述通孔的内壁淀积金属薄层;
C3-2.在所述金属薄层之上淀积一层硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构;
C3-3.进行CMP,将所述通孔外的金属、硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构去除;
C3-4.将所述进行CMP之后的晶体管放置在微波加热设备的腔体内,进行加热退火,在所述通孔内形成金属半导体混合物;所述微波加热设备的腔体在加热时采用多模态和多频率的电磁波。
通过上述方式在通孔内形成金属半导体混合物,可以使金属均匀地渗透到硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构中,从而使通孔内的金属半导体混合物的电阻尽量小。
另外,在所述步骤C2-2之后,在所述步骤C2-3之前,还可以在所述硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上,淀积金属层。
或者,在所述步骤C3-3之后,在所述步骤C3-4之前,还包含以下步骤:
在所述硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上,淀积金属层;
在所述步骤C3-4之后,还包含以下步骤:
进行CMP,去除通孔外的金属层,保留所述通孔内形成的金属半导体混合物。
通过上述方式在通孔内形成金属半导体混合物,可以使金属从四面向中间的硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构扩散,使金属进一步渗透到硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构中,使通孔内的金属半导体混合物更均匀,从而使通孔内的金属半导体混合物的电阻尽量小。
另外,所述通孔内的金属半导体混合物包含金属硅化物;其中,所述晶体管源极和漏极的金属硅化物与所述通孔内的金属硅化物的种类相同或不同。可以扩大在通孔内形成金属半导体混合物时可使用的金属的选择范围,可以根据实际需要选择金属来制备金属半导体混合物,使通孔内的金属半导体混合物的电阻,以及通孔内金属半导体混合物与源漏极的金属硅化物的接触电阻均尽量小,应用更加灵活。
附图说明
图1是根据本发明第一实施方式的半导体器件的制备方法的流程图;
图2是根据本发明第一实施方式的在通孔内形成金属半导体混合物的流程图;
图3A至图3E是根据本发明第一实施方式的在通孔内形成金属半导体混合物的各步骤对应的结构剖面示意图;
图4A至图4C根据本发明第二实施方式的在通孔内形成金属半导体混合物的各步骤对应的结构剖面示意图;
图5是根据本发明第三实施方式的在通孔内形成金属半导体混合物的结构剖面示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明的各实施方式进行详细的阐述。然而,本领域的普通技术人员可以理解,在本发明各实施方式中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施方式的种种变化和修改,也可以实现本申请各权利要求所要求保护的技术方案。
本发明的第一实施方式涉及一种半导体器件的制备方法,其流程如图1所示,具体步骤如下:
步骤S101,制备至少一个晶体管;
步骤S102,在晶体管的源极和漏极形成金属硅化物接触区;
步骤S103,在晶体管上覆盖绝缘层,并对绝缘层进行刻蚀,在晶体管的源极和漏极的金属硅化物接触区上形成通孔;
在步骤S101至S103中,本实施方式采用沉积、刻蚀、离子注入、退火等制备半导体器件的技术制备晶体管、晶体管的源极和漏极处的接触区、绝缘层和通孔,与现有技术相同,在此不再赘述。
在步骤103之后,将得到如图3A所示的结构,图中300为两个晶体管之间的浅沟道隔离(Shallow trench isolation,简称“STI”),301为基底,302为源极,303为漏极,304为源极金属硅化物接触区,305为漏极金属硅化物接触区,306为绝缘层,307为对应于源极金属硅化物接触区的通孔,308为对应于漏极金属硅化物接触区的通孔。
步骤S104,在通孔内形成金属半导体混合物,将晶体管的源极和漏极引出。
本实施方式在通孔内形成金属半导体混合物的具体方法的流程如图2所示,图3A至3E是各步骤对应的结构剖面示意图,以下结合图2、图3A至图3E具体说明本实施方式在通孔内形成金属半导体混合物的方法。
步骤S201,在通孔内,淀积一层半导体材料,比如,硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构。
在本步骤中,在通孔(比如,307和308)中,淀积一层硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构,如图3B中309和310所示,可以采用常见的淀积方法来制备,比如说,等离子体增强化学气相沉积(PECVD)法、物理气相沉积(PVD)法、原子层沉积(ALD)法等。其中,硅可以为非晶硅、多晶硅。
步骤S202,在硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上,淀积金属层,如图3C中311所示,在本实施方式中,可以采用物理气相沉积(PVD)法制备金属层。其中,所使用的金属可以为镍、钴、钛、铂、钨中的任一种或者任意组合的混合物。优选的金属为镍或者镍和铂钨的混合物。
步骤S203,将淀积了金属层的晶体管放置在微波加热设备的腔体内,进行加热退火,得到金属半导体混合物,如图3D中312和313所示。
在本实施方式中,采用微波退火技术,可以在较低的低温下实现金属向硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构的扩散,可以减小退火对高K栅介质/金属栅电极的影响。此外,微波加热设备的腔体在加热时采用多模态和多频率的电磁波,微波频率在1.5GHz至20GHz之间,加热时长为1至30分钟。
具体地说,将欲进行退火的晶体管放入微波退火设备的微波腔体内,根据被加热的金属的特性,控制微波腔体内的气体压力、气氛种类及密度、微波频率、微波模态等,进行微波退火。可以采用比如德士通科技(DSGtechnologies)的微波加热设备Axom150/Axom300,在需要退火时,将欲进行退火的晶体管放入微波退火设备的微波腔体内,通过该设备的人机交互界面输入控制参数之后,开启设备即可完成微波退火,操作简单。此外,值得说明的是,该微波加热设备Axom150/Axom300在进行微波加热时,微波电磁波在5.8GHz附近呈高斯分布,可以以30Hz-50Hz的间隔进行多频率加热,同时在腔体里面这些不同频率的微波同时具有多模态(multi-mode)的特征,这样可以保证微波能量在腔体内部分布的均匀性和一致性,进一步导致对晶体管加热时的均匀性和一致性。
步骤S204,进行化学机械抛光(CMP),去除通孔外的金属层及金属半导体混合物,保留通孔内形成的金属半导体混合物,去除图3D中的311即可得到通孔内形成的金属半导体混合物,如图3E所示。
此外,值得一提的是,在步骤S201之后,步骤S202之前,还可以进行CMP,去除通孔以外的硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构,也就是说,只保留通孔内的硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构。
在通孔内形成了金属半导体混合物,将晶体管的源极和漏极引出之后,执行步骤S105,进行后段制程(BEOL)的布线,封装,即可得到半导体器件。
此外,值得说明的是,本实施方式采用的绝缘层材料为低介电常数材料,如常见的SiO2,既可使得通孔内的金属半导体混合物与SiO2具有良好的界面,和良好的粘附性,又不破坏SiO2的结构,无需因为通孔内的金属半导体混合物而选用特殊材料。
与现有技术相比,本实施方式通过在对应于晶体管的源极和漏极的金属硅化物接触区的位置上的绝缘介质层中形成通孔,并在通孔内填充金属半导体混合物,将晶体管的源极和漏极引出。由于金属半导体混合物的电阻率较低,因此可以使得通孔内物质本身的电阻尽量小;而且,由于通孔内的填充材料与源极和漏极处的接触区的材料均为金属半导体混合物,因此可以使通孔内物质与源极和漏极的金属半导体混合物之间的接触电阻尽量小。此外,由于通孔内填充的是金属半导体混合物,使得通孔内的导电材料与绝缘层的介质材料之间具有良好的界面,以及良好的粘附性,又不破坏介质层材料的结构,因此也无需在通孔内的填充材料和绝缘介质层之间形成阻挡层。
本发明的第二实施方式涉及一种半导体器件的制备方法。第二实施方式与第一实施方式大致相同,主要区别之处在于:在第一实施方式中,在通孔内形成金属半导体混合物时,先在通孔内淀积硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构,然后在硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上淀积金属层。通过金属与硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构发生反应,在通孔内形成金属半导体混合物,包含:金属硅化物、金属锗化物、或者金属锗硅化物中的任意一种或混合物。而在本发明第二实施方式中,在通孔内形成金属半导体混合物时,先在通孔内淀积金属薄层,然后在金属薄层之上淀积硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构,通过金属与硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构发生反应,在通孔内形成金属半导体混合物。
具体地说,在步骤103之后将得到如图3A的晶体管结构,然后通过以下方式在通孔内形成金属半导体混合物:
首先,在通孔307和308内淀积一层金属薄层,如图4A中的409和410所示,在本实施方式中,可以采用物理气相沉积(PVD)法制备金属层,其中,所使用的金属可以为镍、钴、钛、铂、钨中的任一种或者任意组合的混合物。
接着,在金属薄层409和410之上,淀积一层硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构,如图4B中411和412所示,可以采用常见的淀积方法来制备,比如说,等离子体增强化学气相沉积(PECVD)法、物理气相淀积(PVD)、低压化学气相淀积(LPCVD)、原子层沉积(ALD)法等。
其中,硅可以为非晶硅、多晶硅。
然后,将淀积了金属层的晶体管放置在微波加热设备的腔体内,进行加热退火,即可得到金属半导体混合物,如图4C中413和414所示。与第一实施方式类似,微波加热设备的腔体在加热时采用多模态和多频率的电磁波,微波频率在1.5GHz至20GHz之间,加热时长为1至30分钟。
此外,值得一提的是,由于淀积金属层和硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构时,不会只局限于通孔内,不可避免会在通孔外形成一些金属层和金属半导体混合物,因此,可以通过进行CMP,去除通孔外的金属层及金属半导体混合物,保留通孔内形成的金属半导体混合物。或者,也可以在完成金属层和硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构的淀积之后,进行微波退火之前,进行CMP,将通孔外的金属、硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构去除。
本发明的第三实施方式涉及一种半导体器件的制备方法。第三实施方式在第二实施方式基础上做了进一步改进,主要改进之处在于:在通孔内形成金属半导体混合物时,先在通孔内淀积金属薄层,然后在金属薄层之上淀积硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构,最后再淀积金属层,使得金属可以从四面向中间的硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构扩散,在通孔内形成金属半导体混合物。
具体地说,在金属薄层之上淀积硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之后,在进行微波退火,得到金属半导体混合物的步骤之前,还在硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上,淀积金属层,如图5中512所示。然后再将淀积了金属层的晶体管放置在微波加热设备的腔体内,进行加热退火,得到金属半导体混合物;接着进行CMP,去除通孔外的金属层及金属半导体混合物,保留通孔内形成的金属半导体混合物。
或者,在完成金属层和硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构的淀积之后,进行微波退火之前,进行CMP,将通孔外的金属、硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构去除,接着在硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上,淀积金属层。然后再进行微波加热退火,得到金属半导体混合物;接着进行CMP,去除通孔外的金属层,保留通孔内形成的金属半导体混合物。
另外,值得一提的是,在上述各实施方式中,通孔内的金属半导体混合物包含金属硅化物,晶体管源极和漏极的金属硅化物与通孔内的金属硅化物的种类可以相同,也可以不同。也就是说,在制备晶体管源极和漏极的金属硅化物时选用的金属,和在通孔内形成金属半导体混合物所使用的金属,可以相同,也可以不同。比如说,在制备晶体管源极和漏极的金属硅化物时选用铂,那么在通孔内形成金属半导体混合物时可以选用铂,也可以选用其他金属,比如镍、钴、钛等,这样就扩大了在通孔内形成金属半导体混合物时可使用的金属的选择范围,可以根据实际需要选择金属来制备金属半导体混合物,使通孔内的金属半导体混合物的电阻,以及与源漏极的金属硅化物的接触电阻均尽量小,应用更加灵活。
上面各种方法的步骤划分,只是为了描述清楚,实现时可以合并为一个步骤或者对某些步骤进行拆分,分解为多个步骤,只要包含相同的逻辑关系,都在本专利的保护范围内。
本发明第四实施方式涉及一种半导体器件,如图3E所示,包含:至少一个晶体管和位于晶体管之上的绝缘层306;晶体管的源极302和漏极303具有金属硅化物接触区304、305;在绝缘层306中,对应于晶体管的源极和漏极的金属硅化物接触区的位置具有通孔,通孔内形成有金属半导体混合物312、313,用于将晶体管的源极和漏极引出。
其中,金属半导体混合物由金属与硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构反应生成,金属可以为镍、钴、钛、铂、钨中的任一种或者任意组合的混合物,硅可以为非晶硅、多晶硅。金属半导体混合物包含:金属硅化物、金属锗化物或者金属锗硅化物中的任意一种或者混合物。
此外,通孔内的金属半导体混合物包含金属硅化物,晶体管源极和漏极的金属硅化物与通孔内的金属硅化物的种类可以相同,也可以不同。
本领域的普通技术人员可以理解,上述各实施方式是实现本发明的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本发明的精神和范围。
Claims (17)
1.一种半导体器件的制备方法,其特征在于,包含:
A.在至少一个晶体管上覆盖绝缘层;其中,在每一个晶体管的源极和漏极形成金属硅化物接触区;
B.对所述绝缘层进行刻蚀,在所述晶体管的源极和漏极的金属硅化物接触区上形成通孔;
C.在所述通孔内形成金属半导体混合物,将所述晶体管的源极和漏极引出。
2.根据权利要求1所述的半导体器件的制备方法,其特征在于,在所述步骤C中,包含以下子步骤:
C1-1.在所述通孔内,淀积一层硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构;
C1-2.在所述硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上,淀积金属层;
C1-3.将所述淀积了金属层的晶体管放置在微波加热设备的腔体内,进行加热退火,得到金属半导体混合物;所述微波加热设备的腔体在加热时采用多模态和多频率的电磁波;
C1-4.进行化学机械抛光CMP,去除所述通孔外的金属层及金属半导体混合物,保留所述通孔内形成的金属半导体混合物。
3.根据权利要求2所述的半导体器件的制备方法,其特征在于,在所述步骤C1-1之后,在所述步骤C1-2之前,还包含以下步骤:
进行CMP,去除所述通孔以外的硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构。
4.根据权利要求1所述的半导体器件的制备方法,其特征在于,在所述步骤C中,包含以下子步骤:
C2-1.在所述通孔的内壁淀积金属薄层;
C2-2.在所述金属薄层之上淀积一层硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构;
C2-3.将所述淀积了金属层的晶体管放置在微波加热设备的腔体内,进行加热退火,得到金属半导体混合物;所述微波加热设备的腔体在加热时采用多模态和多频率的电磁波;
C2-4.进行CMP,去除通孔外的金属层及金属半导体混合物,保留所述通孔内形成的金属半导体混合物。
5.根据权利要求4所述的半导体器件的制备方法,其特征在于,在所述步骤C2-2之后,在所述步骤C2-3之前,还包含以下步骤:
在所述硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上,淀积金属层。
6.根据权利要求1所述的半导体器件的制备方法,其特征在于,在所述步骤C中,包含以下子步骤:
C3-1.在所述通孔的内壁淀积金属薄层;
C3-2.在所述金属薄层之上淀积一层硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构;
C3-3.进行CMP,将所述通孔外的金属、硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构去除;
C3-4.将所述进行CMP之后的晶体管放置在微波加热设备的腔体内,进行加热退火,在所述通孔内形成金属半导体混合物;所述微波加热设备的腔体在加热时采用多模态和多频率的电磁波。
7.根据权利要求6所述的半导体器件的制备方法,其特征在于,在所述步骤C3-3之后,在所述步骤C3-4之前,还包含以下步骤:
在所述硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构之上,淀积金属层;
在所述步骤C3-4之后,还包含以下步骤:
进行CMP,去除通孔外的金属层,保留所述通孔内形成的金属半导体混合物。
8.根据权利要求1至7任一项所述的半导体器件的制备方法,其特征在于,所述通孔内的金属半导体混合物包含金属硅化物;
其中,所述晶体管源极和漏极的金属硅化物与所述通孔内的金属硅化物的种类相同。
9.根据权利要求1至7任一项所述的半导体器件的制备方法,其特征在于,所述通孔内的金属半导体混合物包含金属硅化物;
其中,所述晶体管源极和漏极的金属硅化物与所述通孔内的金属硅化物的种类不同。
10.根据权利要求1至7任一项所述的半导体器件的制备方法,其特征在于,所述绝缘层材料为低介电常数的材料。
11.根据权利要求10所述的半导体器件的制备方法,其特征在于,所述绝缘层材料为二氧化硅。
12.根据权利要求1至7任一项所述的半导体器件的制备方法,其特征在于,所述金属半导体混合物由金属与硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构反应生成;
其中,所述金属为镍、钴、钛、铂、钨中的任一种或者任意组合的混合物;
所述硅为非晶硅、多晶硅。
13.根据权利要求1至7任一项所述的半导体器件的制备方法,其特征在于,在进行微波加热退火的过程中,所述微波的频率在1.5GHz至20GHz之间;加热时长为1至30分钟。
14.一种半导体器件,包含至少一个晶体管、位于所述晶体管之上的绝缘层,其特征在于,
所述晶体管的源极和漏极具有金属硅化物接触区;
在所述绝缘层中,对应于所述晶体管的源极和漏极的金属硅化物接触区的位置具有通孔,所述通孔内形成有金属半导体混合物,用于从所述晶体管的源极和漏极的金属硅化物接触区将所述晶体管的源极和漏极引出。
15.根据权利要求14所述的半导体器件,其特征在于,所述通孔内的金属半导体混合物包含金属硅化物;
其中,所述晶体管源极和漏极的金属硅化物与所述通孔内的金属硅化物的种类相同。
16.根据权利要求14所述的半导体器件,其特征在于,所述通孔内的金属半导体混合物包含金属硅化物;
其中,所述晶体管源极和漏极的金属硅化物与所述通孔内的金属硅化物的种类不同。
17.根据权利要求14至16任一项所述的半导体器件,其特征在于,所述金属半导体混合物由金属与硅、锗硅SiGe、或者硅和锗硅Si/SiGe的叠层结构反应生成;
其中,所述金属为镍、钴、钛、铂、钨中的任一种或者任意组合的混合物;
所述硅为非晶硅、多晶硅。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210544371.7A CN103000579B (zh) | 2012-12-14 | 2012-12-14 | 一种半导体器件及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210544371.7A CN103000579B (zh) | 2012-12-14 | 2012-12-14 | 一种半导体器件及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103000579A true CN103000579A (zh) | 2013-03-27 |
CN103000579B CN103000579B (zh) | 2016-12-21 |
Family
ID=47928986
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210544371.7A Expired - Fee Related CN103000579B (zh) | 2012-12-14 | 2012-12-14 | 一种半导体器件及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103000579B (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014089814A1 (zh) * | 2012-12-14 | 2014-06-19 | 复旦大学 | 一种半导体器件及其制备方法 |
CN104425449A (zh) * | 2013-08-20 | 2015-03-18 | 中芯国际集成电路制造(上海)有限公司 | 硅通孔及其形成方法 |
CN107658310A (zh) * | 2017-08-31 | 2018-02-02 | 长江存储科技有限责任公司 | 降低晶片翘曲的共源极阵列形成方法 |
CN107785249A (zh) * | 2016-08-31 | 2018-03-09 | 台湾积体电路制造股份有限公司 | 制造半导体装置的方法 |
CN110066984A (zh) * | 2013-09-27 | 2019-07-30 | 应用材料公司 | 实现无缝钴间隙填充的方法 |
CN111477631A (zh) * | 2020-04-23 | 2020-07-31 | 长江存储科技有限责任公司 | 一种三维存储器及其制造方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070141798A1 (en) * | 2005-12-20 | 2007-06-21 | Intel Corporation | Silicide layers in contacts for high-k/metal gate transistors |
CN101079419A (zh) * | 2006-05-24 | 2007-11-28 | 国际商业机器公司 | 用于减小接触电阻的方法和结构 |
CN102074479A (zh) * | 2009-11-24 | 2011-05-25 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
CN102104006A (zh) * | 2011-01-17 | 2011-06-22 | 复旦大学 | 一种场效应晶体管的制备方法 |
-
2012
- 2012-12-14 CN CN201210544371.7A patent/CN103000579B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070141798A1 (en) * | 2005-12-20 | 2007-06-21 | Intel Corporation | Silicide layers in contacts for high-k/metal gate transistors |
CN101079419A (zh) * | 2006-05-24 | 2007-11-28 | 国际商业机器公司 | 用于减小接触电阻的方法和结构 |
CN102074479A (zh) * | 2009-11-24 | 2011-05-25 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
CN102104006A (zh) * | 2011-01-17 | 2011-06-22 | 复旦大学 | 一种场效应晶体管的制备方法 |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014089814A1 (zh) * | 2012-12-14 | 2014-06-19 | 复旦大学 | 一种半导体器件及其制备方法 |
CN104425449A (zh) * | 2013-08-20 | 2015-03-18 | 中芯国际集成电路制造(上海)有限公司 | 硅通孔及其形成方法 |
CN110066984A (zh) * | 2013-09-27 | 2019-07-30 | 应用材料公司 | 实现无缝钴间隙填充的方法 |
CN110066984B (zh) * | 2013-09-27 | 2021-06-08 | 应用材料公司 | 实现无缝钴间隙填充的方法 |
CN107785249A (zh) * | 2016-08-31 | 2018-03-09 | 台湾积体电路制造股份有限公司 | 制造半导体装置的方法 |
CN107785249B (zh) * | 2016-08-31 | 2022-01-18 | 台湾积体电路制造股份有限公司 | 制造半导体装置的方法 |
CN107658310A (zh) * | 2017-08-31 | 2018-02-02 | 长江存储科技有限责任公司 | 降低晶片翘曲的共源极阵列形成方法 |
CN107658310B (zh) * | 2017-08-31 | 2020-04-14 | 长江存储科技有限责任公司 | 降低晶片翘曲的共源极阵列形成方法 |
CN111477631A (zh) * | 2020-04-23 | 2020-07-31 | 长江存储科技有限责任公司 | 一种三维存储器及其制造方法 |
CN111477631B (zh) * | 2020-04-23 | 2022-04-08 | 长江存储科技有限责任公司 | 一种三维存储器及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103000579B (zh) | 2016-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI639193B (zh) | 位於電晶體閘極上方的氣隙以及相關方法 | |
TWI637480B (zh) | 在電晶體閘極上方之氣隙及相關方法 | |
CN103000579A (zh) | 一种半导体器件及其制备方法 | |
CN106449524B (zh) | 具有选择性的蚀刻停止衬层的自对准栅极系紧接触 | |
US9076816B2 (en) | Method and device for self-aligned contact on a non-recessed metal gate | |
US8759208B2 (en) | Method for manufacturing contact holes in CMOS device using gate-last process | |
US9799746B2 (en) | Preventing leakage inside air-gap spacer during contact formation | |
CN103681269B (zh) | 选择性形成高k介质层的方法 | |
CN110310892A (zh) | 一种半导体器件及其制作方法、电子装置 | |
TW202137400A (zh) | 用以封閉氣隙結構的雙介電層 | |
CN103681291B (zh) | 一种金属硅化物的形成方法 | |
CN102969276B (zh) | 半导体器件及其制备方法 | |
CN101640218B (zh) | 金属氧化物半导体场效应晶体管及其制造方法 | |
CN104752334B (zh) | 接触插塞的形成方法 | |
CN103915322A (zh) | 半导体器件的制备方法 | |
US9209268B2 (en) | Semiconductor device and method of making | |
CN102983104B (zh) | Cmos晶体管的制作方法 | |
US8664050B2 (en) | Structure and method to improve ETSOI MOSFETS with back gate | |
CN106298669A (zh) | 半导体器件的形成方法 | |
CN108573911A (zh) | 半导体结构及其形成方法 | |
US20060286756A1 (en) | Semiconductor process and method for reducing parasitic capacitance | |
US9385005B2 (en) | Semiconductor device and method of making | |
CN103545184A (zh) | 金属栅极、其形成方法及cmos晶体管 | |
CN102386079B (zh) | 高k栅介电层的制作方法及形成mos晶体管的方法 | |
KR100766211B1 (ko) | 플래시 메모리 소자의 콘택 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20161221 Termination date: 20211214 |