CN102201359A - 双沟槽隔离结构的形成方法 - Google Patents

双沟槽隔离结构的形成方法 Download PDF

Info

Publication number
CN102201359A
CN102201359A CN2011101420586A CN201110142058A CN102201359A CN 102201359 A CN102201359 A CN 102201359A CN 2011101420586 A CN2011101420586 A CN 2011101420586A CN 201110142058 A CN201110142058 A CN 201110142058A CN 102201359 A CN102201359 A CN 102201359A
Authority
CN
China
Prior art keywords
layer
mask layer
hard mask
silicon
opening
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011101420586A
Other languages
English (en)
Other versions
CN102201359B (zh
Inventor
高超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN201110142058.6A priority Critical patent/CN102201359B/zh
Publication of CN102201359A publication Critical patent/CN102201359A/zh
Application granted granted Critical
Publication of CN102201359B publication Critical patent/CN102201359B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

一种双沟槽隔离结构的形成方法包括:提供包括衬底硅,掩埋绝缘层和顶层硅的SOI,在顶层硅上形成衬垫层,硬掩膜层和第一掩模层;以图案化第一掩膜层为掩模,刻蚀硬掩模层,衬垫层和顶层硅至暴露出掩埋绝缘层,形成第一开口;去除第一掩模层,在所述硬掩膜层上以及第一开口内形成牺牲层;去除部分牺牲层至暴露出硬掩膜层;在所述硬掩膜层以及牺牲层上形成图案化的第二掩膜层,以图案化的第二掩膜层为掩膜,刻蚀硬掩膜层至暴露出衬垫层形成第二开口,第二开口区域与第一开口区域部分重叠;刻蚀衬垫层以及部分顶层硅达到第二沟槽设定深度;去除所述第一掩模层,硬掩膜层以及牺牲层。所述方法避免了第一沟槽和第二沟槽重叠区域的掩埋绝缘层被刻穿的缺陷。

Description

双沟槽隔离结构的形成方法
技术领域
本发明涉及半导体制作技术领域,特别涉及一种双沟槽隔离结构的形成方法。
背景技术
以绝缘体上硅(Silicon On Insulator,SOI)为衬底的集成电路具有低压低功耗,高速度,高集成度的特点,是半导体技术向纳米级发展的主流工艺。双极型晶体管是模拟集成电路中非常重要的器件单元,基于绝缘体上硅工艺的双极型晶体管需要使用双沟槽隔离(Dual-STI)结构,其需要特别的制作方法。现有的形成双沟槽隔离结构的方法参考附图1,1A,1B至附图5,5A,5B。
参考图1,1A,1B,其中,附图1为半导体结构的俯视图,图1A,1B分别为半导体结构在AA,BB方向的截面结构示意图;首先,提供半导体衬底,所述的半导体衬底为绝缘体上硅(Silicon On Insulator,SOI),包括衬底硅100,以及依次位于衬底硅100上的掩埋绝缘层101,顶层硅102。所述的掩埋绝缘层101厚度例如为1500埃,顶层硅102厚度例如为1000埃。随后在所述顶层硅102上依次形成衬垫层103,硬掩膜层104,所述衬垫层103厚度例如为100埃,硬掩膜层104厚度例如为1100埃,材料例如为氮化硅。
参考图2,2A,2B,其中,附图2为半导体结构的俯视图,图2A,2B分别为半导体结构在AA,BB方向的截面结构示意图,以图案化的第一掩膜层105为掩模,刻蚀所述硬掩模层104,衬垫层103以及顶层硅102至暴露出掩埋绝缘层101,形成第一沟槽,所述的第一沟槽在AA,BB方向的截面形状分别为106a,106b。所述的第一沟槽深度大于1000埃。在刻蚀形成第一沟槽之后,在沟槽内有部分 掩埋绝缘层101需要被过刻蚀,在第一沟槽对应位置剩余的掩埋绝缘层101的厚度例如为1300埃。
参考图3,3A,3B,其中,附图3为半导体结构的俯视图,图3A,3B分别为半导体结构在AA,BB方向的截面结构示意图,在所述的硬掩膜层上,以及第一沟槽内形成完全覆盖所述半导体结构的光刻胶层,随后,曝光,显影所述光刻胶层,形成第二掩模层图案107,在AA方向,第一沟槽与第二掩模层图案重叠部分里的光刻胶层被去除,形成光刻胶的开口,在图BB方向,光刻胶层被完全去除,包括第一沟槽与第二掩模层图案重叠部分里光刻胶。
随后,以所述的第二掩模层107为掩膜,刻蚀所述硬掩膜层,至BB方向暴露出衬垫层103,形成所述的第二沟槽。在BB方向,第二沟槽109暴露出衬垫层103,第一沟槽和第二掩模层图案重叠部分,即光刻胶开口暴露出的掩埋绝缘层101被大部分去除,形成附图AA方向的第二沟槽108A和BB方向的108B。形成第二沟槽工艺中采用的刻蚀气体包括CHF3,由于其对SiN:SiO2的刻蚀选择比通常只是稍大于1,掩埋绝缘层101将变得很薄,例如200埃。
参考图4,4A,4B,其中,附图4为半导体结构的俯视图,图4A,4B分别为半导体结构在AA,BB方向的截面结构示意图,沿第二沟槽继续刻蚀所述衬垫层至BB方向暴露出顶层硅,最终形成的第二沟槽的深度例如为400埃。由于刻蚀剂对掩埋绝缘层101继续刻蚀,直至衬底硅100,导致SOI器件被刻穿。
参考图5,5A,5B,去除所述的光刻胶图案107,其中,附图5为半导体结构的俯视图,图5A,5B分别为半导体结构在AA,BB方向的截面结构示意图。从附图中可以看出,在AA方向和BB方向,在刻蚀形成第一沟槽和第二沟槽的工艺中被重复刻蚀的部分,掩埋绝缘层被刻穿。
发明内容
本发明解决的问题是:在现有的双沟槽的刻蚀工艺中,在刻蚀形成第一沟 槽和第二沟槽的工艺中被重复刻蚀的部分,掩埋绝缘层被刻穿的缺陷。
一种双沟槽隔离结构的形成方法,包括:提供包括衬底硅,掩埋绝缘层和顶层硅的绝缘体上硅,在所述的顶层硅上依次形成衬垫层,硬掩膜层和第一掩膜层;
以图案化的第一掩膜层为掩膜,刻蚀硬掩膜层,衬垫层和顶层硅至暴露出掩埋绝缘层,形成第一开口;
去除第一掩膜层,在所述硬掩膜层上以及第一开口内形成牺牲层;
去除部分牺牲层至暴露出硬掩膜层;
在所述硬掩膜层以及牺牲层上形成图案化的第二掩膜层,以图案化的第二掩膜层为掩膜,刻蚀硬掩膜层至暴露出衬垫层,形成第二开口,第二开口区域与第一开口区域部分重叠;
刻蚀第二开口内的衬垫层以及部分顶层硅达到设定深度;
去除所述第二掩膜层,硬掩膜层以及牺牲层,形成第一沟槽和第二沟槽。
采用本发明所述的双沟槽隔离结构的形成方法,形成第一开口之后,在第一开口内填充牺牲层,避免了在刻蚀形成第二沟槽的工艺中继续刻蚀第一开口暴露出的掩埋绝缘层,致使第一沟槽和第二沟槽重叠区域的掩埋绝缘层被刻穿的缺陷。
附图说明
图1至图5为现有的双沟槽隔离工艺各步骤器件结构的俯视图;
图1A至图5A为图1至图5沿AA方向的截面结构示意图;
图1B至图5B为图1至图5沿BB方向的截面结构示意图;
图6至图11为本发明具体实施方式所述的的双沟槽隔离工艺各步骤器件结构的俯视图;
图6A至图11A为图6至图11沿AA方向的截面结构示意图;
图6B至图11B为图6至图11沿BB方向的截面结构示意图。
具体实施方式
下面结合附图对本发明的具体实施方式做详细的说明。
参考图6,6A,6B,其中,附图6为半导体结构的俯视图,图6A,6B分别为半导体结构在AA,BB方向的截面结构示意图;首先,提供半导体衬底,所述的半导体衬底为绝缘体上硅(Silicon On Insulator,SOI),包括衬底硅200,以及依次位于衬底硅200上的掩埋绝缘层201,顶层硅202。所述的掩埋绝缘层201材料例如为氧化硅,厚度例如为1500埃,顶层硅202厚度例如为1000埃。随后在所述顶层硅202上依次形成衬垫层203,硬掩膜层204,所述衬垫层203材料例如为氧化硅,厚度例如为100埃,硬掩膜层204材料例如为氮化硅,厚度例如为1100埃。形成衬垫层203和硬掩膜层204的工艺例如为热氧化和化学气相沉积工艺。
参考图7,7A,7B,其中,附图7为半导体结构的俯视图,图7A,7B分别为半导体结构在AA,BB方向的截面结构示意图,以图案化的第二掩膜层205为掩模,刻蚀所述硬掩模层204,衬垫层203以及顶层硅202至暴露出掩埋绝缘层201,形成第一开口。在刻蚀形成第一开口之后,在第一开口内有部分掩埋绝缘层201需要被过刻蚀,如图7中206A和260B。
参考图8,8A,8B,其中,附图8为半导体结构的俯视图,图8A,8B分别为半导体结构在AA,BB方向的截面结构示意图,在所述的硬掩模层204上,以及第一开口内形成完全覆盖所述半导体结构的牺牲层(sacrificial layer),所述的牺牲层例如为光刻胶层,氧化物层或者底层抗反射涂层(bottom anti-reflectioncoating;BARC),所述牺牲层为光刻胶层或者BARC时,可以采用旋涂,并烘 干的方法制作。所述牺牲层为氧化物层,例如为氧化硅时,采用低温化学气相沉积工艺制作。
去除部分牺牲层至暴露出硬掩膜层204,当所述的牺牲层为光刻胶层或BARC时,采用干法刻蚀工艺刻蚀所述的牺牲层至暴露出硬掩膜层204。执行完毕所述工艺,只有第一开口内填充有所述的牺牲层,如图207A和207B,用于在后续刻蚀第二开口的工艺中保护第一开口不会被继续刻蚀,从而避免形成第二沟槽之后,第一开口被刻穿至衬垫层。所述牺牲层为氧化物层时,采用化学机械研磨工艺去除部分牺牲层至暴露出硬掩膜层204。
所述的牺牲层材料不同时,第一开口与第二开口重叠的部分牺牲层被去除的程度不同,当牺牲层为BARC时,牺牲层被去除的比较少,当所述的牺牲层为氧化物层时,牺牲层被去除的较多,但刻蚀工艺停止在衬垫层203时,牺牲层不会被完全去除。
参考图9,9A,9B,其中,附图10为半导体结构的俯视图,图10A,10B分别为半导体结构在AA,BB方向的截面结构示意图,在所述的硬掩膜层204以及牺牲层207A和207B上形成第二掩膜层208,所述的第二掩膜层208例如为采用旋涂工艺形成的光刻胶层,随后,曝光,显影所述光刻胶层,形成光刻胶图案。
之后,以所述的第二掩膜层208为掩膜,刻蚀硬掩膜层204至暴露出衬垫层203,形成第二开口;参考附图9A,9B,在图AA方向,第二开口与部分第一开口重叠,在第一开口与第二开口重叠的部分209A,第一开口内填充的牺牲层起到保护作用,因此,形成第二开口之后,重叠部分的牺牲层被部分去除。在BB方向,第二开口和第一开口没有重叠的部分,硬掩膜层204被刻蚀至暴露出衬垫层203,形成第二开口210,第二开口和第一开口重叠的位置,部分牺牲层被去除,形成第二开口209B,牺牲层下的掩埋绝缘层被保护。形成第二开口工艺中采用的刻蚀气体包括CHF3,C12等。
参考图10,10A,10B,其中,附图10为半导体结构的俯视图,图10A,10B分别为半导体结构在AA,BB方向的截面结构示意图,以所述的第二掩膜层208为掩膜,继续刻蚀第二开口暴露出的衬垫层203至暴露出顶层硅,形成第二沟槽,在图AA方向,在第一开口与第二开口重叠的部分,第一开口内填充的牺牲层依然起到保护作用,如图209A,在BB方向,衬垫层203被去除至暴露出顶层硅,如图211,与第一开口重叠部分209B中暴露出的牺牲层被部分去除,牺牲层下的掩埋绝缘层被保护。
参考图11,11A,11B,其中,附图11为半导体结构的俯视图,图11A,11B分别为半导体结构在AA,BB方向的截面结构示意图,去除所述的第二掩膜层208和牺牲层,形成第一沟槽和第二沟槽。所述的第一沟槽的深度大于等于1000埃,优选的第一沟槽的深度为1000埃,第二沟槽的深度例如为400埃。
参考附图11A,11B由于牺牲层的保护,在刻蚀第二沟槽的工艺中,第一开口内填充的牺牲层起到保护第一开口不被继续刻蚀的作用,因此,形成第二沟槽之后,第一沟槽以及第一沟槽和第二沟槽重叠的区域,都不会发生掩埋绝缘层被击穿的现象。
虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (7)

1.一种双沟槽隔离结构的形成方法,包括如下步骤:
提供包括衬底硅,掩埋绝缘层和顶层硅的绝缘体上硅,在所述的顶层硅上依次形成衬垫层,硬掩膜层和第一掩膜层;
以图案化的第一掩膜层为掩膜,刻蚀硬掩膜层,衬垫层和顶层硅至暴露出掩埋绝缘层,形成第一开口;
去除第一掩膜层,在所述硬掩膜层上以及第一开口内形成牺牲层;
去除部分牺牲层至暴露出硬掩膜层;
在所述硬掩膜层以及牺牲层上形成图案化的第二掩膜层,以图案化的第二掩膜层为掩膜,刻蚀硬掩膜层至暴露出衬垫层,形成第二开口,第二开口区域与第一开口区域部分重叠;
刻蚀第二开口内的衬垫层以及部分顶层硅达到设定深度;
去除所述第二掩膜层,硬掩膜层以及牺牲层,形成第一沟槽和第二沟槽。
2.根据权利要求1所述的双沟槽隔离结构的形成方法,其特征在于,所述牺牲层为氧化硅层。
3.根据权利要求2所述的双沟槽隔离结构的形成方法,其特征在于,所述氧化硅层采用低温化学气相沉积法形成。
4.根据权利要求2所述的双沟槽隔离结构的形成方法,其特征在于,去除部分牺牲层至暴露出第一掩膜层的工艺为化学机械抛光工艺。
5.根据权利要求1所述的双沟槽隔离结构的形成方法,其特征在于,所述牺牲层为BARC层。
6.根据权利要求5所述的双沟槽隔离结构的形成方法,其特征在于,所述BARC层采用旋涂并烘烤的工艺形成。
7.根据权利要求2所述的双沟槽隔离结构的形成方法,其特征在于,去除部分牺牲层至暴露出硬掩膜层的工艺为干法刻蚀工艺。
CN201110142058.6A 2011-05-27 2011-05-27 双沟槽隔离结构的形成方法 Active CN102201359B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110142058.6A CN102201359B (zh) 2011-05-27 2011-05-27 双沟槽隔离结构的形成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110142058.6A CN102201359B (zh) 2011-05-27 2011-05-27 双沟槽隔离结构的形成方法

Publications (2)

Publication Number Publication Date
CN102201359A true CN102201359A (zh) 2011-09-28
CN102201359B CN102201359B (zh) 2015-04-01

Family

ID=44661936

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110142058.6A Active CN102201359B (zh) 2011-05-27 2011-05-27 双沟槽隔离结构的形成方法

Country Status (1)

Country Link
CN (1) CN102201359B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111640665A (zh) * 2019-03-01 2020-09-08 中芯国际集成电路制造(上海)有限公司 半导体器件及其形成方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040147081A1 (en) * 2003-01-23 2004-07-29 Sharp Laboratories Of America, Inc. Dual-trench isolated crosspoint memory array and method for fabricating same
JP2005150403A (ja) * 2003-11-14 2005-06-09 Fujitsu Ltd 半導体装置の製造方法
CN1862791A (zh) * 2005-05-13 2006-11-15 株式会社瑞萨科技 半导体器件制造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040147081A1 (en) * 2003-01-23 2004-07-29 Sharp Laboratories Of America, Inc. Dual-trench isolated crosspoint memory array and method for fabricating same
JP2005150403A (ja) * 2003-11-14 2005-06-09 Fujitsu Ltd 半導体装置の製造方法
CN1862791A (zh) * 2005-05-13 2006-11-15 株式会社瑞萨科技 半导体器件制造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111640665A (zh) * 2019-03-01 2020-09-08 中芯国际集成电路制造(上海)有限公司 半导体器件及其形成方法
CN111640665B (zh) * 2019-03-01 2023-05-26 中芯国际集成电路制造(上海)有限公司 半导体器件及其形成方法

Also Published As

Publication number Publication date
CN102201359B (zh) 2015-04-01

Similar Documents

Publication Publication Date Title
TWI512784B (zh) 製造半導體元件的細微圖案的方法
KR100652419B1 (ko) 핀형 트랜지스터의 게이트 형성 방법
CN105374871A (zh) 鳍状结构及其形成方法
CN103579007B (zh) 用于鳍式场效应晶体管器件的后栅极隔离区域形成方法
CN104517845B (zh) 一种制作半导体器件的方法
EP3288070B1 (en) Fabrication method for semiconductor structure
KR20180030739A (ko) 반도체 디바이스 및 그 제조 방법
CN109427666A (zh) 半导体装置及其制造方法
US8088664B2 (en) Method of manufacturing integrated deep and shallow trench isolation structures
CN103390551A (zh) 半导体装置图案化结构的制作方法
KR101205066B1 (ko) 반도체 소자의 소자 분리 방법
CN104517888B (zh) 一种制作半导体器件的方法
CN109686702B (zh) 半导体结构及其形成方法
CN102226988B (zh) 双沟槽隔离结构的形成方法
CN102254854B (zh) 双沟槽隔离结构的形成方法
CN102201359B (zh) 双沟槽隔离结构的形成方法
CN105633070B (zh) 一种半导体器件及其制作方法
TWI587375B (zh) 形成鰭狀結構的方法
CN102280405A (zh) 双沟槽隔离结构的形成方法
CN109698119A (zh) 一种半导体器件的制造方法和半导体器件
CN102254853A (zh) 双沟槽隔离结构的形成方法
CN102280404B (zh) 双沟槽隔离结构的形成方法
CN103730361A (zh) 半导体器件制造方法
TWI715967B (zh) 半導體結構及其製造方法
CN104103571A (zh) 浅沟槽隔离结构的形成方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: SHANGHAI HUAHONG GRACE SEMICONDUCTOR MANUFACTURING

Free format text: FORMER OWNER: HONGLI SEMICONDUCTOR MANUFACTURE CO LTD, SHANGHAI

Effective date: 20140429

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20140429

Address after: 201203 Shanghai Zhangjiang hi tech park Zuchongzhi Road No. 1399

Applicant after: Shanghai Huahong Grace Semiconductor Manufacturing Corporation

Address before: 201203 Shanghai Guo Shou Jing Road, Pudong New Area Zhangjiang hi tech Park No. 818

Applicant before: Hongli Semiconductor Manufacture Co., Ltd., Shanghai

C14 Grant of patent or utility model
GR01 Patent grant