CN102171926A - 谐振器以及过采样a/d变换器 - Google Patents
谐振器以及过采样a/d变换器 Download PDFInfo
- Publication number
- CN102171926A CN102171926A CN200980138684.9A CN200980138684A CN102171926A CN 102171926 A CN102171926 A CN 102171926A CN 200980138684 A CN200980138684 A CN 200980138684A CN 102171926 A CN102171926 A CN 102171926A
- Authority
- CN
- China
- Prior art keywords
- node
- resistive element
- capacity cell
- ground wire
- parallel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/436—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
- H03M3/438—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path
- H03M3/454—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path with distributed feedback, i.e. with feedback paths from the quantiser output to more than one filter stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/12—Frequency selective two-port networks using amplifiers with feedback
- H03H11/1217—Frequency selective two-port networks using amplifiers with feedback using a plurality of operational amplifiers
- H03H11/1252—Two integrator-loop-filters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/402—Arrangements specific to bandpass modulators
- H03M3/404—Arrangements specific to bandpass modulators characterised by the type of bandpass filters used
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/436—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
- H03M3/438—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Networks Using Active Elements (AREA)
- Amplifiers (AREA)
Abstract
电阻元件(11、12)及电容元件(23)分别被连接在节点(101)和运算放大器(10)的反相输入端、输出端及地线之间。电阻元件(14)及电容元件(25)被连接在节点(101)和信号输入端之间。电容元件(21、22)及电阻元件(13)分别被连接在节点(102)和运算放大器(10)的反相输入端、输出端及地线之间。电容元件(24、26)分别被连接在节点(102)和信号输入端、地线之间。在此,使将与节点(101)连接的元件并联连接的情况下的合成导纳和将与节点(102)连接的元件并联连接的情况下的合成导纳相等。
Description
技术领域
本发明涉及谐振器,特别是涉及适合时间连续型过采样Δ∑变换器的谐振器。
背景技术
过采样A/D变换器被广泛应用于通信设备的前端或音频信号的变换等,是当前的通信、视频、音频信号处理电路所必须的电路技术。作为过采样A/D变换器的一种,有具备积分器、谐振器等连续时间型滤波器的连续时间型Δ∑A/D变换器(CTDS-ADC:Continuous Time Delta-Sigma A/D converter)。
在一般的CTDS-ADC中,输入信号在通过了级联连接的n个连续时间型滤波器之后由量化器进行量化,量化器的数字输出由n个D/A变换器变换成模拟电流信号之后,被反馈到n个时间连续型滤波器的每一个中。CTDS-ADC由于在模拟电路部分不包含开关而可低电压化。另外,在使用了采样滤波器的情况下通常为必要的前置滤波器,在CTDS-ADC中是不需要的。从这些观点出发,CTDS-ADC适合应用于通信系统,并且近年来其应用开发的研究快速发展。
为了提高CTDS-ADC的分辨率及SN特性,需要提高量化噪声传递函数的次数。可是,为了实现高次的传递特性而需要较多的运算放大器,故在电路规模及耗电方面是不利的。因此,要求以较少的运算放大器实现高次的传递特性。作为一例,有图9所示那样的以1个运算放大器实现2次传递特性的谐振器。该谐振器采用在运算放大器10的输出端和反相输入端之间插入双T型陷波滤波器的构成,经由电阻元件Rin向运算放大器10的反相输入端输入信号Vin,从运算放大器10的输出端输出信号Vout。双T型陷波滤波器由第1T型滤波器和第2T型滤波器构成,所述第1T型滤波器由电阻元件11、12及电容元件23构成,所述第2T型滤波器由电容元件21、22及电阻元件13构成(例如参照专利文献1)。由于在双T型陷波滤波器的谐振频率下,不从运算放大器10的输出端向非反相输入端反馈信号,故运算放大器10的反馈回路实质上处于开放状态,能得到非常高的增益。另外,公知一种不是谐振器而是下述2次滤波器的结构,其不是向运算放大器的反相输入端输入信号,而是向第1及第2T型滤波器的中间节点输入信号(例如参照专利文献2)。
专利文献1:日本特开平3-216559号公报
专利文献2:美国专利第4553103号说明书
在上述2次谐振器中,假设将电阻元件11~13的电阻值分别设为R1、R2及R3,将电容元件21~23的电容值设为C1、C2及C3,则谐振条件为:
1/R3=1/R1+1/R2且C3=C1+C2。
另外,传递函数如下式所示。其中,s是拉普拉斯算子。
[数学式1]
在该传递函数中,电容值C1及电容值C2包含于分子的1次及0次系数以及分母的0次系数中。因此,当为了变更s的1次项而变更电容值C1及电容值C2的至少一个时,极点频率(pole frequency)及s的0次项也会同时发生变化。这样,由于在现有的2次谐振器中传递函数的各系数相互关联,因此为了实现期望传递特性需要极大的设计劳力。另外,难以根据各种应用动态地将传递特性变更为期望值。
发明内容
鉴于上述问题,本发明的课题在于使得利用1个运算放大器构成的2次谐振器的传递特性能够容易地设定和变更。
为了解决上述课题,在本发明中采用了如下的手段。首先,作为本发明的一个方式的谐振器,具备:运算放大器,其非反相输入端与地线连接;第1电阻元件,其连接在第1节点和运算放大器的反相输入端之间;第2电阻元件,其连接在第1节点和运算放大器的输出端之间;第1电容元件,其连接在第2节点和运算放大器的反相输入端;第2电容元件,其连接在第2节点和运算放大器的输出端之间;第3电容元件,其连接在第1节点和地线之间;第3电阻元件,其连接在第2节点和地线之间;第4电阻元件,其连接在第1节点和信号输入端之间;第4电容元件,其连接在第2节点和信号输入端之间;第5电容元件,其连接在第1节点和信号输入端之间;和第6电容元件,其连接在第2节点和地线之间。在此,将与第1节点连接的元件并联连接的情况下的合成导纳,和将与第2节点连接的元件并联连接的情况下的合成导纳相等。这样,能独立地变更传递函数的各系数。因此,能容易地设定和变更谐振器的传递特性。
第2及第4电阻元件的电阻值以及第4及第5电容元件的电容值也可以是可变的。具体而言,第2及第4电阻元件是将一端与第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件。第4电容元件是将一端与第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。第5电容元件是将一端与第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。这样,既能满足谐振条件又能动态变更传递函数。
另外,上述谐振器也可具备:第5电阻元件,其连接在第1节点和第2信号输入端之间,电阻值为第2电阻元件的1/α倍;和第7电容元件,其连接在第2节点和第2信号输入端之间,电容值为第2电容元件的α倍。这样,不用设置加法器就能将2个输入信号相加。
第2、第4及第5电阻元件的电阻值以及第4及第5电容元件的电容值也可以是可变的。具体而言,第2、第4及第5电阻元件是将一端与第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件。第4电容元件是将一端与第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。第5电容元件是将一端与第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。这样,不仅能将2个输入信号相加,还能在满足谐振条件的同时动态变更传递函数。
另一方面,作为本发明的另一实施方式的谐振器,具备:运算放大器,非反相输入端与地线连接;第1电阻元件,其连接在第1节点和运算放大器的反相输入端之间;第2电阻元件,其连接在第1节点和运算放大器的输出端之间;第1电容元件,其连接在第2节点和运算放大器的反相输入端;第2电容元件,其连接在第2节点和运算放大器的输出端之间;第3电容元件,其连接在第1节点和地线之间;第3电阻元件,其连接在第2节点和地线之间;第4电阻元件,其连接在第1节点和信号输入端之间;第4电容元件,其连接在第2节点和信号输入端之间;第5电阻元件,其连接在第2节点和信号输入端之间;和第6电阻元件,其连接在第1节点和地线之间。在此,将与第1节点连接的元件并联连接的情况下的合成导纳,和将与第2节点连接的元件并联连接的情况下的合成导纳相等。这样,能独立地变更传递函数的各系数。因此,能容易地设定和变更谐振器的传递特性。
第2、第4及第5电阻元件的电阻值以及第4电容元件的电容值也可以是可变的。具体而言,第2及第4电阻元件是将一端与第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件。第5电阻元件是将一端与第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件。第4电容元件是将一端与第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。这样,既能满足谐振条件又能动态变更传递函数。
另外,上述谐振器可以具备:第7电阻元件,其连接在第1节点和第2信号输入端之间,电阻值为第2电阻元件的1/α倍;和第5电容元件,其连接在第2节点和第2信号输入端之间,电容值为第2电容元件的α倍。这样,不用设置加法器就能将2个输入信号相加。
第2、第4、第5及第7电阻元件的电阻值以及第4电容元件的电容值也可以是可变的。具体而言,第2、第4及第7电阻元件是将一端与第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件。第5电阻元件是将一端与第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件。第4电容元件是将一端与第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。这样,不仅能将2个输入信号相加,还能在满足谐振条件的同时动态变更传递函数。
(发明效果)
根据本发明,在使用1个运算放大器构成的2次谐振器中,能在设计时容易地设定传递特性。另外,能在动作时容易地变更传递特性。
附图说明
图1是本发明的第1实施方式所涉及的谐振器的构成图。
图2是可变电阻的构成图。
图3是可变电容的构成图。
图4是使用了图1的谐振器的过采样A/D变换器的构成图。
图5是本发明的第2实施方式所涉及的谐振器的构成图。
图6是本发明的第3实施方式所涉及的谐振器的构成图。
图7是使用了图6的谐振器的过采样A/D变换器的构成图。
图8是本发明的第4实施方式所涉及的谐振器的构成图。
图9是现有的谐振器的构成图。
符号说明:
10-运算放大器;
11-电阻元件(第1电阻元件);
12-电阻元件(第2电阻元件);
13-电阻元件(第3电阻元件);
14-电阻元件(第4电阻元件);
15-电阻元件(第5电阻元件);
16-电阻元件(第6电阻元件);
17-电阻元件(第7电阻元件、第5电阻元件);
21-电容元件(第1电容元件);
22-电容元件(第2电容元件);
23-电容元件(第3电容元件);
24-电容元件(第4电容元件);
25-电容元件(第5电容元件);
26-电容元件(第6电容元件);
27-电容元件(第7电容元件、第5电容元件);
100-谐振器;
100’-谐振器;
101-中间节点(第1节点);
102-中间节点(第2节点);
R-电阻元件;
C-电容元件。
具体实施方式
以下,参照附图,对用于实施本发明的具体实施方式进行说明。
《第1实施方式》
图1表示第1实施方式所涉及的谐振器的构成。在本实施方式所涉及的谐振器中,运算放大器10的非反相输入端被接地,在输出端和反相输入端之间插入了双T型陷波滤波器。运算放大器10的输出是谐振器的输出信号Vout。第1T型滤波器由电阻元件11、电阻元件12及电容元件23构成,第2T型滤波器由电容元件21、电容元件22及电阻元件13构成。并且,经由并联连接的电阻元件14及电容元件25向第1T型滤波器中的中间节点101输入信号Vin,经由电容元件24向第2T型滤波器中的中间节点102输入信号Vin。进而,在中间节点102上连接着一端被接地的电容元件26。
在此,设电阻元件11~14的电阻值分别为R1、R2、R3及R4,设电容元件21~26的电容值为C1、C2、C3、C4、C5及C6,则谐振条件为:
1/R1+1/R2+1/R4=1/R3且C3+C5=C1+C2+C4+C6。
即,谐振条件是:将与中间节点101连接的元件并联连接的情况下的合成导纳,和将与中间节点102连接的元件并联连接的情况下的合成导纳相等。另外,在电容元件25及电容元件26的电容值相等的情况下,传递函数如下式表示。
[数学式2]
在该传递函数中,电阻值R2仅包含于分母的0次系数中,电容值C4仅包含于分子的2次系数中,电容值C5仅包含于分子的1次系数中,电阻值R4仅包含于分子的0次系数中。这意味着能够通过变更这些元件值而相互独立地变更这4个系数。即,根据本实施方式所涉及的谐振器,能够通过调整电阻值R2来任意设定极点频率。另外,能够通过调整电容值C4、电容值C5及电阻值R4能作成任意的2次式。
在动态变更传递函数的情况下,如果仅变更上述4个元件值则谐振条件会被破坏。因此,为使既能满足谐振条件又能动态变更传递函数,按下述方式构成电阻元件12、电阻元件14、电容元件24及电容元件25即可。
图2表示电阻值可变的电阻元件12及电阻元件14的构成例。电阻元件R的一端与中间节点(在电阻元件12及电阻元件14的任何一个的情况下为中间节点101)连接,另一端选择性与信号通路(电阻元件12的情况下为运算放大器10的输出端,电阻元件14的情况下为信号Vin的输入端)及地线的其中一个连接。并且,并联连接有多个这样的电阻元件R。通过控制信号CTL控制电阻元件R的并联连接数,从而能变更电阻值R2及电阻值R4。
图3表示电容值可变的电容元件24及25的构成例。电容元件C的一端与中间节点(电容元件24的情况下为中间节点102,电容元件25的情况下为中间节点101)连接,另一端选择性与信号通路(在电容元件24及电容元件25的任何一个情况下都为信号Vin的输入端)及地线的其中一个连接。并且,并联连接有多个这样的电容元件C。通过控制信号CTL控制电容元件C的并联连接数,从而能变更电容值C4及电容值C5。
在此,无论电阻元件R及电容元件C的另一端与信号通路及地线的哪个连接,将与中间节点101连接的元件并联连接的情况下的合成导纳、和将与中间节点102连接的元件并联连接的情况下的合成导纳都相同。即,与电阻值R2、电阻值R4、电容值C4及电容值C5的变更无关地一直保持着谐振条件。因此,既能满足谐振条件又能动态变更传递函数。
通过使用本实施方式所涉及的谐振器,能以个数少的运算放大器构成具有高次传递特性的CTDS-ADC。例如,在具有5次积分特性的CTDS-ADC的情况下,需要具有下式表示的传递特性F(s)的时间连续型滤波器。这样的时间连续型滤波器能通过级联连接1个1次积分器和2个图1的谐振器来实现。
[数学式3]
图4表示使用了本实施方式所涉及的谐振器的CTDS-ADC的构成。在图4中,符号100表示本实施方式所涉及的谐振器,符号110表示1次积分器,符号120表示加法器,符号130表示量化器,符号140表示D/A变换器(电压电流变换器)。
此外,在图4的CTDS-ADC中,将输入信号前馈至量化器130的输入,这是为了仅使量化噪声通过时间连续型滤波器来缓和对时间连续型滤波器要求的线性特性及动态范围等。其详细内容已经被日本特开昭63-39216号公报公开。此外,也可不将输入信号前馈至量化器130的输入。
《第2实施方式》
图5表示第2实施方式所涉及的谐振器的构成。在本实施方式所涉及的谐振器中,运算放大器10的非反相输入端接地,在输出端和反相输入端之间插入了双T型陷波滤波器。运算放大器10的输出是谐振器的输出信号Vout。第1T型滤波器由电阻元件11、电阻元件12及电容元件23构成,第2T型滤波器由电容元件21、电容元件22及电阻元件13构成。并且,经由电阻元件14向第1T型滤波器的中间节点101输入信号Vin,经由并联连接的电阻元件15及电容元件24向第2T型滤波器中的中间节点102输入信号Vin。此外,在中间节点101上连接着一端被接地的电阻元件16。
在此,设电阻元件11~16的电阻值分别为R1、R2、R3、R4、R5及R6,设电容元件21~24的电容值为C1、C2、C3及C4,则谐振条件为:
1/R1+1/R2+1/R4+1/R6=1/R3+1/R5且C3=C1+C2+C4。
另外,在电阻元件15及电阻元件16的电阻值相等的情况下,传递函数如下式表示。
[数学式4]
因此,关于本实施方式所涉及的谐振器,也能通过调整电阻值R2来任意设定极点频率。另外,通过调整电容值C4、电阻值R5及R4能作出任意的2次式。
此外,为了既满足谐振条件又动态变更传递函数,将电阻元件12、电阻元件14、电阻元件15及电容元件24作为图2及图3示出的可变电阻及可变电容来适当构成即可。另外,虽然省略了图示,但是也可利用本实施方式所涉及的谐振器来构成与图4类似的CTDS-ADC。
《第3实施方式》
图6表示第3实施方式所涉及的谐振器的构成。本实施方式所涉及的谐振器是在第1实施方式所涉及的谐振器(参照图1)上追加了电阻元件17及电容元件27而形成的。电阻元件17连接在中间节点101和信号Vin2的输入端之间,电容元件27连接在中间节点102和信号Vin2的输入端之间。
在此,假设将电阻元件17的电阻值设为R2/α、将电容元件27的电容值设为αC2,则谐振条件为:
1/R1+(1+α)/R2+1/R4=1/R3且C3+C5=C1+(1+α)C2+C4+C6。
另外,在电容元件25和电容元件26的电容值相等的情况下,传递函数如下式所示。根据该传递函数可知,信号Vin和信号Vin2被相加。
[数学式5]
为了既满足谐振条件又动态变更传递函数,将电阻元件12、电阻元件14、电阻元件17、电容元件24及电容元件25作为图2及图3示出的可变电阻及可变电容来适当构成即可。
由于本实施方式所涉及的谐振器能相加2个输入信号(根据情况也可是3个以上的输入信号),故通过将本实施方式所涉及的谐振器用作CTDS-ADC,则能省略图4的CTDS-ADC中的加法器120。图7表示使用了本实施方式所涉及的谐振器的CTDS-ADC的构成。本实施方式所涉及的谐振器100’,在积分了谐振器100的输出的基础上加上前馈后的输入信号及反馈后的量化器130的输出,然后输出到量化器130中。因此,在量化器130的前级不需要加法器,从而可降低电路规模及耗电。
《第4实施方式》
图8表示第4实施方式所涉及的谐振器的构成。本实施方式所涉及的谐振器是在第2实施方式所涉及的谐振器(参照图5)上追加了电阻元件17及电容元件27而形成的。电阻元件17连接在中间节点101和信号Vin2的输入端之间,电容元件27连接在中间节点102和信号Vin2的输入端之间。
在此,假设将电阻元件17的电阻值设为R2/α、将电容元件27的电容值设为αC2,则谐振条件为:
1/R1+(1+α)/R2+1/R4+1/R6=1/R3+1/R5且
C3=C1+(1+α)C2+C4。
另外,在电阻元件15和电阻元件16的电阻值相等的情况下,传递函数如下式所示。根据该传递函数可知,信号Vin和信号Vin2被相加。
[数学式6]
为了既满足谐振条件又动态变更传递函数,将电阻元件12、电阻元件14、电阻元件15、电阻元件17及电容元件24作为图2及图3示出的可变电阻及可变电容来适当构成即可。另外,虽然省略了图示,但是使用本实施方式所涉及的谐振器,能构成与图7类似的CTDS-ADC。
(产业上的可利用性)
由于本发明所涉及的谐振器以及过采样A/D变换器能容易地变更传递特性,故在便携式通信设备等中是有用的。
Claims (13)
1.一种谐振器,其具备:
运算放大器,其非反相输入端与地线连接;
第1电阻元件,其连接在第1节点和所述运算放大器的反相输入端之间;
第2电阻元件,其连接在所述第1节点和所述运算放大器的输出端之间;
第1电容元件,其连接在第2节点和所述运算放大器的反相输入端;
第2电容元件,其连接在所述第2节点和所述运算放大器的输出端之间;
第3电容元件,其连接在所述第1节点和地线之间;
第3电阻元件,其连接在所述第2节点和地线之间;
第4电阻元件,其连接在所述第1节点和信号输入端之间;
第4电容元件,其连接在所述第2节点和所述信号输入端之间;
第5电容元件,其连接在所述第1节点和所述信号输入端之间;和
第6电容元件,其连接在所述第2节点和地线之间;
将与所述第1节点连接的元件并联连接的情况下的合成导纳,和将与所述第2节点连接的元件并联连接的情况下的合成导纳相等。
2.根据权利要求1所述的谐振器,其特征在于,
所述第2及第4电阻元件的电阻值以及所述第4及第5电容元件的电容值是可变的。
3.根据权利要求2所述的谐振器,其特征在于,
所述第2及第4电阻元件,是将一端与所述第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件,
所述第4电容元件,是将一端与所述第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件,
所述第5电容元件,是将一端与所述第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。
4.根据权利要求1所述的谐振器,其特征在于,具备:
第5电阻元件,其连接在所述第1节点和第2信号输入端之间,电阻值为所述第2电阻元件的1/α倍;和
第7电容元件,其连接在所述第2节点和所述第2信号输入端之间,电容值为所述第2电容元件的α倍。
5.根据权利要求4所述的谐振器,其特征在于,
所述第2、第4及第5电阻元件的电阻值以及所述第4及第5电容元件的电容值是可变的。
6.根据权利要求5所述的谐振器,其特征在于,
所述第2、第4及第5电阻元件,是将一端与所述第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件,
所述第4电容元件,是将一端与所述第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件,
所述第5电容元件,是将一端与所述第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。
7.一种谐振器,具备:
运算放大器,其非反相输入端与地线连接;
第1电阻元件,其连接在第1节点和所述运算放大器的反相输入端之间;
第2电阻元件,其连接在所述第1节点和所述运算放大器的输出端之间;
第1电容元件,其连接在第2节点和所述运算放大器的反相输入端;
第2电容元件,其连接在所述第2节点和所述运算放大器的输出端之间;
第3电容元件,其连接在所述第1节点和地线之间;
第3电阻元件,其连接在所述第2节点和地线之间;
第4电阻元件,其连接在所述第1节点和信号输入端之间;
第4电容元件,其连接在所述第2节点和所述信号输入端之间;
第5电阻元件,其连接在所述第2节点和所述信号输入端之间;和
第6电阻元件,其连接在所述第1节点和地线之间;
将与所述第1节点连接的元件并联连接的情况下的合成导纳,和将与所述第2节点连接的元件并联连接的情况下的合成导纳相等。
8.根据权利要求7所述的谐振器,其特征在于,
所述第2、第4及第5电阻元件的电阻值以及所述第4电容元件的电容值是可变的。
9.根据权利要求8所述的谐振器,其特征在于,
所述第2及第4电阻元件,是将一端与所述第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件,
所述第5电阻元件,是将一端与所述第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件,
所述第4电容元件,是将一端与所述第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。
10.根据权利要求7所述的谐振器,其特征在于,具备:
第7电阻元件,其连接在所述第1节点和所述第2信号输入端之间,电阻值为所述第2电阻元件的1/α倍;和
第5电容元件,其连接在所述第2节点和所述第2信号输入端之间,电容值为所述第2电容元件的α倍。
11.根据权利要求10所述的谐振器,其特征在于,
所述第2、第4、第5及第7电阻元件的电阻值以及所述第4电容元件的电容值是可变的。
12.根据权利要求11所述的谐振器,其特征在于,
所述第2、第4及第7电阻元件,是将一端与所述第1节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件,
所述第5电阻元件,是将一端与所述第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电阻元件并联连接多个而形成的元件,
所述第4电容元件,是将一端与所述第2节点连接、另一端选择性与信号通路及地线的其中一个连接的电容元件并联连接多个而形成的元件。
13.一种过采样A/D变换器,其具备权利要求1至7中任一项所述的谐振器。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008255272 | 2008-09-30 | ||
JP2008-255272 | 2008-09-30 | ||
PCT/JP2009/001415 WO2010038331A1 (ja) | 2008-09-30 | 2009-03-27 | 共振器およびオーバーサンプリングa/d変換器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102171926A true CN102171926A (zh) | 2011-08-31 |
Family
ID=42073120
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200980138684.9A Pending CN102171926A (zh) | 2008-09-30 | 2009-03-27 | 谐振器以及过采样a/d变换器 |
Country Status (5)
Country | Link |
---|---|
US (2) | US8604956B2 (zh) |
EP (1) | EP2346167A1 (zh) |
JP (1) | JP5355580B2 (zh) |
CN (1) | CN102171926A (zh) |
WO (1) | WO2010038331A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106209109A (zh) * | 2014-10-28 | 2016-12-07 | 联发科技股份有限公司 | 信号调制装置 |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5275196B2 (ja) * | 2009-09-29 | 2013-08-28 | パナソニック株式会社 | 積分器およびそれを備えたオーバーサンプリングa/d変換器 |
JP5462888B2 (ja) | 2010-01-20 | 2014-04-02 | パナソニック株式会社 | 共振器、デルタシグマ変調器、および無線通信装置 |
JPWO2012032690A1 (ja) | 2010-09-07 | 2013-12-12 | パナソニック株式会社 | デルタシグマ変調器、積分器、および無線通信装置 |
US8570200B2 (en) * | 2011-01-20 | 2013-10-29 | Mediatek Singapore Pte. Ltd. | Continuous-time oversampled converter having enhanced immunity to noise |
US9484877B2 (en) | 2014-08-25 | 2016-11-01 | Mediatek Inc. | Resonating device with single operational amplifier |
US9312879B2 (en) * | 2014-08-25 | 2016-04-12 | Mediatek Inc. | Signal modulating device capable of reducing peaking in signal transfer function |
KR102324333B1 (ko) * | 2015-03-09 | 2021-11-12 | 한국전자통신연구원 | 무선통신 시스템에서의 데이터 변환기를 위한 루프 필터 및 그에 따른 루프 필터 구현 방법 |
US10461770B2 (en) * | 2017-07-13 | 2019-10-29 | Analog Devices Global Unlimited Company | Techniques for configurable ADC front-end RC filter |
CN108022559B (zh) * | 2018-01-03 | 2020-01-21 | 上海中航光电子有限公司 | 一种光敏检测模块、光源模组与电泳显示装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3979670A (en) * | 1973-08-17 | 1976-09-07 | Western Electric Company, Inc. | Apparatus for detecting and measuring peak-to-peak values in electrical signals |
US4002858A (en) * | 1974-12-19 | 1977-01-11 | Giese Edwin G | Audio program switching apparatus |
US4001710A (en) * | 1975-05-27 | 1977-01-04 | Westinghouse Air Brake Company | Fail-safe active band-pass filter |
JPS5388549A (en) * | 1977-01-14 | 1978-08-04 | Kokusai Denshin Denwa Co Ltd | Active band pass filter |
CA1184660A (en) * | 1981-06-12 | 1985-03-26 | Robert W. Harris | Enhanced delta modulation encoder |
US4509037A (en) * | 1981-06-12 | 1985-04-02 | Gould Inc. | Enhanced delta modulation encoder |
JPS58129821A (ja) | 1982-01-28 | 1983-08-03 | Hitachi Denshi Ltd | 完全積分フイルタ |
US4553103A (en) * | 1982-06-29 | 1985-11-12 | British Telecommunications | RC-Active filters |
JPS62183209A (ja) * | 1986-02-06 | 1987-08-11 | Iwatsu Electric Co Ltd | バンドパス・フイルタ |
JPH0761021B2 (ja) | 1986-08-04 | 1995-06-28 | 沖電気工業株式会社 | デルタ・シグマ形a/d変換器 |
JPH0194726A (ja) | 1987-10-07 | 1989-04-13 | Matsushita Electric Ind Co Ltd | オーバーサンプル形アナログ・ディジタル変換器の入力回路 |
JPH03216559A (ja) | 1990-01-22 | 1991-09-24 | Fujitsu Ltd | 電流検出器 |
JP3109461B2 (ja) * | 1997-09-09 | 2000-11-13 | 日本電気株式会社 | ローパスフィルタ |
JP2001168721A (ja) * | 1999-12-03 | 2001-06-22 | Nippon Telegr & Teleph Corp <Ntt> | アナログ・デジタル変換装置 |
JP3962942B2 (ja) | 2000-12-13 | 2007-08-22 | 横河電機株式会社 | Σδad変換器 |
US7215270B1 (en) * | 2006-04-10 | 2007-05-08 | Intrinsix Corp. | Sigma-delta modulator having selectable OSR with optimal resonator coefficient |
KR100925637B1 (ko) * | 2007-12-11 | 2009-11-06 | 삼성전기주식회사 | 스위치드 캐패시터 공진기 및 이를 이용한 시그마-델타변조기 |
US7928877B1 (en) * | 2008-07-23 | 2011-04-19 | Hrl Laboratories, Llc | Continuous-time delta-sigma modulator with small distributed resonators |
-
2009
- 2009-03-27 JP JP2010531707A patent/JP5355580B2/ja not_active Expired - Fee Related
- 2009-03-27 WO PCT/JP2009/001415 patent/WO2010038331A1/ja active Application Filing
- 2009-03-27 EP EP09817375A patent/EP2346167A1/en not_active Withdrawn
- 2009-03-27 CN CN200980138684.9A patent/CN102171926A/zh active Pending
-
2011
- 2011-03-28 US US13/073,335 patent/US8604956B2/en active Active
-
2013
- 2013-11-05 US US14/072,743 patent/US8981978B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106209109A (zh) * | 2014-10-28 | 2016-12-07 | 联发科技股份有限公司 | 信号调制装置 |
Also Published As
Publication number | Publication date |
---|---|
EP2346167A1 (en) | 2011-07-20 |
US8981978B2 (en) | 2015-03-17 |
JPWO2010038331A1 (ja) | 2012-02-23 |
US8604956B2 (en) | 2013-12-10 |
US20140055294A1 (en) | 2014-02-27 |
JP5355580B2 (ja) | 2013-11-27 |
US20110169677A1 (en) | 2011-07-14 |
WO2010038331A1 (ja) | 2010-04-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102171926A (zh) | 谐振器以及过采样a/d变换器 | |
US7460046B2 (en) | Sigma-delta modulators | |
CN102067457B (zh) | 积分器、谐振器以及过采样a/d转换器 | |
US7403144B1 (en) | Pulse domain encoder and filter circuits | |
US9762221B2 (en) | RC lattice delay | |
CN103081363A (zh) | 德尔塔西格玛调制器、积分器、及无线通信装置 | |
US7142144B1 (en) | Low power sigma delta modulator | |
CN103297057B (zh) | Sigma-Delta调变器及将模拟信号转换为数字信号的方法 | |
CN103299549A (zh) | 一种具有嵌入式低通滤波器的连续时间∑-△adc | |
CN100539416C (zh) | 前向放大滤波器电路 | |
DE102019219882A1 (de) | Strom-digital-präzisionswandler | |
CN102687397A (zh) | 谐振器、δς调制器及无线通信装置 | |
CN108832933A (zh) | 一种调制器及其信号输出方法 | |
CN100527616C (zh) | 阻抗转换电路和包括其的集成电路 | |
CN102483794B (zh) | 积分器及包括该积分器的过抽样a/d转换器 | |
CN102904590A (zh) | 中频双路径前馈型带通调制器 | |
JPS63248222A (ja) | デルタ・シグマ形a/d変換器 | |
RU2190924C1 (ru) | Полосовой многорезонаторный пьезоэлектрический фильтр | |
Cornelissens et al. | Analysis and Performance Comparison of a Cascade 3-1 Delta-Sigma Topology | |
JPS62206926A (ja) | A/d変換器 | |
JPH0122773B2 (zh) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20110831 |