CN102142308A - 一种叠层片式压敏电阻排 - Google Patents

一种叠层片式压敏电阻排 Download PDF

Info

Publication number
CN102142308A
CN102142308A CN 201110006114 CN201110006114A CN102142308A CN 102142308 A CN102142308 A CN 102142308A CN 201110006114 CN201110006114 CN 201110006114 CN 201110006114 A CN201110006114 A CN 201110006114A CN 102142308 A CN102142308 A CN 102142308A
Authority
CN
China
Prior art keywords
electrode
cuboid
voltage
lamination type
interior
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 201110006114
Other languages
English (en)
Other versions
CN102142308B (zh
Inventor
冯志刚
师习恩
贾广平
成学军
王小波
毛海波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Sunlord Electronics Co Ltd
Original Assignee
Shenzhen Sunlord Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Sunlord Electronics Co Ltd filed Critical Shenzhen Sunlord Electronics Co Ltd
Priority to CN 201110006114 priority Critical patent/CN102142308B/zh
Publication of CN102142308A publication Critical patent/CN102142308A/zh
Application granted granted Critical
Publication of CN102142308B publication Critical patent/CN102142308B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Thermistors And Varistors (AREA)

Abstract

本发明公开了一种叠层片式压敏电阻排,呈长方体状结构,包括侧内电极、侧外电极、压敏陶瓷基体及其表面绝缘层,其特征在于:沿长方体的宽度方向集成至少两个独立的单体叠层片式压敏电阻,所述独立的单体叠层片式压敏电阻的侧外电极沿长方体的长度方向并排均匀对称设置,每组侧外电极分别与压敏陶瓷基体内部设置的一组侧内电极相连。所述一组侧内电极包括至少一个内电极叠层单元,所述侧内电极之间以及内电极叠层单元之间的间隙是压敏陶瓷基体。所述内电极叠层单元由N{≥1的正整数}+1个相同参数的内电极组成。本发明是多个独立的单体叠层片式压敏电阻集成的排列式产品,可以显著减小PCB板占用空间,为电子线路设计提供更多便利。

Description

一种叠层片式压敏电阻排
技术领域
本发明涉及压敏电阻,特别是涉及一种叠层片式压敏电阻排。
背景技术
在同一印刷电路板(Printed Circuit Board,缩略词为PCB)线路采用多个片式压敏电阻时,常常占用过多线路面积,导致电路复杂化,带来电路设计、维护方面的隐患。而片式压敏电阻排作为一种新型压敏元件,能够在同一单体上集成多个压敏电阻并且每个压敏电阻与表层电阻层构成RC回路,不仅缩小产品体积的优势,还具有压敏电阻的防护静电放电(ElectroStatic Discharge,缩略词为ESD)和电磁干扰(Electromagnetic Interference,缩略词为EMI)的效果,正在应用于多功能化、微型化的通信、消费类电子产品上。但是,如何提供结构设计多样化的片式压敏电阻排以满足各种电路保护的应用要求,仍然需要进一步改进与完善。
发明内容
本发明所要解决的技术问题是弥补上述现有技术的缺陷,提供一种叠层片式压敏电阻排。
本发明的技术问题通过以下技术方案予以解决。
这种叠层片式压敏电阻排,呈长方体状结构,包括侧内电极、侧外电极、压敏陶瓷基体及其表面绝缘层。
这种叠层片式压敏电阻排的特点是:
沿长方体的宽度方向集成至少两个独立的单体叠层片式压敏电阻,所述独立的单体叠层片式压敏电阻的侧外电极沿长方体的长度方向并排均匀对称设置,每组侧外电极分别与压敏陶瓷基体内部设置的一组侧内电极相连。
所述一组侧内电极包括至少一个内电极叠层单元,所述侧内电极之间以及内电极叠层单元之间的间隙是压敏陶瓷基体。
所述内电极叠层单元由N{≥1的正整数}+1个相同参数的内电极组成。
本发明的技术问题通过以下进一步的技术方案予以解决。
如果N是奇数1,分别与两个侧外电极连接的内电极是在长方体的长度方向平行且在长方体的高度方向有高度差的相互交错的两个内电极,且构成N=1个电容。
如果N是至少为3的奇数,分别与两个侧外电极连接的内电极是在长方体的长度方向平行且在长方体的高度方向有高度差的相互交错的两个内电极,其它的内电极沿长方体的长度方向与两侧的内电极保持相同的高度差且交替平行均匀对称,构成N个串联电容。
如果N是偶数,分别与两个侧外电极连接的内电极是在长方体的长度方向平行且在长方体的高度方向无高度差的相互相对的两个内电极,其它的内电极沿长方体的长度方向与两侧的内电极保持在长方体的高度方向有相同的高度差且交替平行均匀对称,构成N个串联电容。
本发明的技术问题通过以下再进一步的技术方案予以解决。
所述压敏陶瓷基体的材料是氧化锌、碳化硅、钛酸钡中的至少一种。
所述表面绝缘层是玻璃和高分子树脂中的一种。
所述表面绝缘层厚度为1~20μm。
所述侧外电极是纯银电极和在银表面先电镀一层镍后电镀一层锡的银电极中的一种。
所述内电极的材料是银、钯、铂中的至少一种。
所述内电极厚度为1~20μm,宽度不超过侧外电极的宽度。
本发明与现有技术对比的有益效果是:
本发明产品所述叠层片式压敏电阻排集成了多个独立的单体叠层片式压敏电阻即是多个独立的单体叠层片式压敏电阻集成的排列式产品,仍然按照独立的单体叠层片式压敏电阻的方式接入电路中应用,并独自对相应的线路或元件进行过电压保护,可以显著减小PCB板占用空间,为电子线路设计提供更多便利。
附图说明
图1是本发明叠层片式压敏电阻排的解体结构图;
图2是本发明叠层片式压敏电阻排的局部剖视图(图中未画出表面绝缘层);
图3是本发明具体实施方式一的立体透视结构图;
图4是图3的长度方向剖视图;
图5是本发明具体实施方式二的立体透视结构图;
图6是图5的长度方向剖视图;
图7是本发明具体实施方式三的立体透视结构图;
图4是图3的长度方向剖视图。
具体实施方式
下面结合具体实施方式并对照附图对本发明进行说明。
具体实施方式一
一种如图1~4所示的叠层片式压敏电阻排,呈长方体状结构,包括侧内电极3、侧外电极1、压敏陶瓷基体2及其表面绝缘层4。侧外电极1覆盖在压敏陶瓷基体2侧面,并延展至上、下两个压敏陶瓷基体2表面,延伸出的部分电极长度为50μm,以增加侧外电极1与压敏陶瓷基体2的附着力,有助于进行焊接。
沿长方体的宽度方向集成四个独立的单体叠层片式压敏电阻,独立的单体叠层片式压敏电阻的侧外电极1沿长方体的长度方向并排均匀对称设置,每组侧外电极1分别与压敏陶瓷基体2内部设置的一组侧内电极3相连。一组侧内电极3包括至少一个内电极叠层单元,侧内电极3之间以及内电极叠层单元之间的间隙是压敏陶瓷基体2。
内电极叠层单元由N{=1}+1个相同参数的内电极组成。分别与两个侧外电极1连接的内电极3是在长方体的长度方向平行且在高度方向有高度差的相互交错的两个内电极,且构成N=1个电容。内电极3宽度小于外电极1宽度。
具体实施方式二
一种如图5、6所示的叠层片式压敏电阻排,呈长方体状结构,外观同具体实施方式一,区别在于:
内电极叠层单元由N{=3的正整数}+1个相同参数的内电极组成。分别与两个侧外电极1连接的内电极3是在长方体的长度方向平行且在长方体的高度方向有高度差的相互交错的两个内电极,其它的两个内电极沿长方体的长度方向与两侧的内电极保持相同的高度差且交替平行均匀对称,构成三个串联电容。
具体实施方式三
一种如图5、6所示的叠层片式压敏电阻排,呈长方体状结构,外观同具体实施方式一,区别在于:
所述内电极叠层单元由N{=2}+1个相同参数的内电极组成。分别与两个侧外电极1连接的内电极是在长方体的长度方向平行且在长方体的高度方向无高度差的相互相对的两个内电极,其它的一个内电极沿长方体的长度方向与两侧的内电极保持在长方体的高度方向有相同的高度差且交替平行均匀对称,构成两个串联电容。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下做出若干等同替代或明显变型,而且性能或用途相同,都应当视为属于本发明由所提交的权利要求书确定的专利保护范围。

Claims (10)

1.一种叠层片式压敏电阻排,呈长方体状结构,包括侧内电极、侧外电极、压敏陶瓷基体及其表面绝缘层,其特征在于:
沿长方体的宽度方向集成至少两个独立的单体叠层片式压敏电阻,所述独立的单体叠层片式压敏电阻的侧外电极沿长方体的长度方向并排均匀对称设置,每组侧外电极分别与压敏陶瓷基体内部设置的一组侧内电极相连;
所述一组侧内电极包括至少一个内电极叠层单元,所述侧内电极之间以及内电极叠层单元之间的间隙是压敏陶瓷基体;
所述内电极叠层单元由N{≥1的正整数}+1个相同参数的内电极组成。
2.如权利要求1所述的叠层片式压敏电阻排,其特征在于:
如果N是奇数1,分别与两个侧外电极连接的内电极是在长方体的长度方向平行且在长方体的高度方向有高度差的相互交错的两个内电极,且构成N=1个电容。
3.如权利要求1所述的叠层片式压敏电阻排,其特征在于:
如果N是至少为3的奇数,分别与两个侧外电极连接的内电极是在长方体的长度方向平行且在长方体的高度方向有高度差的相互交错的两个内电极,其它的内电极沿长方体的长度方向与两侧的内电极保持相同的高度差且交替平行均匀对称,构成N个串联电容。
4.如权利要求1所述的叠层片式压敏电阻排,其特征在于:
如果N是偶数,分别与两个侧外电极连接的内电极是在长方体的长度方向平行且在长方体的高度方向无高度差的相互相对的两个内电极,其它的内电极沿长方体的长度方向与两侧的内电极保持在长方体的高度方向有相同的高度差且交替平行均匀对称,构成N个串联电容。
5.如权利要求1或2或3或4所述的叠层片式压敏电阻排,其特征在于:
所述压敏陶瓷基体的材料是氧化锌、碳化硅、钛酸钡中的至少一种。
6.如权利要求5所述的叠层片式压敏电阻排,其特征在于:
所述表面绝缘层是玻璃和高分子树脂中的一种。
7.如权利要求6所述的叠层片式压敏电阻排,其特征在于:
所述表面绝缘层厚度为1~20μm。
8.如权利要求7所述的叠层片式压敏电阻排,其特征在于:
所述侧外电极是纯银电极和在银表面先电镀一层镍后电镀一层锡的银电极中的一种。
9.如权利要求8所述的叠层片式压敏电阻排,其特征在于:
所述内电极的材料是银、钯、铂中的至少一种。
10.如权利要求9所述的叠层片式压敏电阻排,其特征在于:
所述内电极厚度为1~20μm,宽度不超过侧外电极的宽度。
CN 201110006114 2011-01-12 2011-01-12 一种叠层片式压敏电阻排 Active CN102142308B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201110006114 CN102142308B (zh) 2011-01-12 2011-01-12 一种叠层片式压敏电阻排

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201110006114 CN102142308B (zh) 2011-01-12 2011-01-12 一种叠层片式压敏电阻排

Publications (2)

Publication Number Publication Date
CN102142308A true CN102142308A (zh) 2011-08-03
CN102142308B CN102142308B (zh) 2013-06-05

Family

ID=44409749

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201110006114 Active CN102142308B (zh) 2011-01-12 2011-01-12 一种叠层片式压敏电阻排

Country Status (1)

Country Link
CN (1) CN102142308B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105655070A (zh) * 2015-12-31 2016-06-08 深圳顺络电子股份有限公司 一种叠层片式压敏电阻
CN105976953A (zh) * 2015-03-12 2016-09-28 株式会社村田制作所 复合电子部件以及电阻元件
CN112951533A (zh) * 2019-12-10 2021-06-11 广州创天电子科技有限公司 一种高压压敏电阻的制备方法及高压压敏电阻
CN113603476A (zh) * 2021-08-11 2021-11-05 陕西科技大学 一种多点电极氧化锌压敏陶瓷的制备方法及电化学试验

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10156821A (ja) * 1996-11-29 1998-06-16 Kyocera Corp 分割溝を有するセラミック基板及びこれを用いた抵抗器
JP2006287268A (ja) * 2006-07-26 2006-10-19 Mitsubishi Materials Corp チップ型サーミスタ
CN101620902A (zh) * 2009-07-30 2010-01-06 深圳振华富电子有限公司 一种叠层片式压敏电阻网络及其制作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10156821A (ja) * 1996-11-29 1998-06-16 Kyocera Corp 分割溝を有するセラミック基板及びこれを用いた抵抗器
JP2006287268A (ja) * 2006-07-26 2006-10-19 Mitsubishi Materials Corp チップ型サーミスタ
CN101620902A (zh) * 2009-07-30 2010-01-06 深圳振华富电子有限公司 一种叠层片式压敏电阻网络及其制作方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105976953A (zh) * 2015-03-12 2016-09-28 株式会社村田制作所 复合电子部件以及电阻元件
CN105976953B (zh) * 2015-03-12 2018-11-20 株式会社村田制作所 复合电子部件以及电阻元件
CN105655070A (zh) * 2015-12-31 2016-06-08 深圳顺络电子股份有限公司 一种叠层片式压敏电阻
CN112951533A (zh) * 2019-12-10 2021-06-11 广州创天电子科技有限公司 一种高压压敏电阻的制备方法及高压压敏电阻
CN112951533B (zh) * 2019-12-10 2022-08-23 广州创天电子科技有限公司 一种高压压敏电阻的制备方法及高压压敏电阻
CN113603476A (zh) * 2021-08-11 2021-11-05 陕西科技大学 一种多点电极氧化锌压敏陶瓷的制备方法及电化学试验
CN113603476B (zh) * 2021-08-11 2022-11-22 陕西科技大学 一种多点电极氧化锌压敏陶瓷的制备方法及电化学试验

Also Published As

Publication number Publication date
CN102142308B (zh) 2013-06-05

Similar Documents

Publication Publication Date Title
CN104282435B (zh) 多层陶瓷电容器及其安装电路板
TWI321330B (en) Monolithic capacitor
KR101499717B1 (ko) 적층 세라믹 커패시터 및 적층 세라믹 커패시터 실장 기판
KR102059441B1 (ko) 커패시터 부품
KR101933416B1 (ko) 커패시터 부품
KR101548793B1 (ko) 적층 세라믹 커패시터, 적층 세라믹 커패시터의 실장 기판 및 적층 세라믹 커패시터의 제조 방법
US20120188681A1 (en) Multilayer capacitor
KR102436224B1 (ko) 커패시터 부품
KR20150089277A (ko) 적층 세라믹 전자 부품 및 그 실장 기판
JP2014165489A (ja) 積層セラミックキャパシタ及びその製造方法
CN102142308B (zh) 一种叠层片式压敏电阻排
WO2007060818A1 (ja) 積層コンデンサ
KR101539884B1 (ko) 적층 세라믹 전자 부품 및 그 실장 기판
KR20150030450A (ko) 적층 세라믹 커패시터, 그 제조방법 및 적층 세라믹 커패시터 실장 기판
US20140160622A1 (en) Stacked-type multilayer ceramic electronic component, stacked-type multilayer ceramic electronic component module, and method of manufacturing the same
CN110391085B (zh) 复合电子组件
JP2014093514A (ja) 積層セラミックキャパシタ及びその製造方法
KR20190021081A (ko) 복합 전자부품, 그 실장 기판
JP5628351B2 (ja) 積層セラミックキャパシタ及びその製造方法
KR101963284B1 (ko) 커패시터 부품 및 그 제조방법
CN106887330A (zh) 多层陶瓷电容器和用于安装该多层陶瓷电容器的板
CN202003784U (zh) 高集成的叠层片式压敏电阻排
KR20140120110A (ko) 적층 세라믹 커패시터, 그 제조방법 및 전자부품이 실장된 회로기판
KR102029476B1 (ko) 어레이형 적층 세라믹 전자 부품, 그 실장 기판 및 그 제조 방법
JP4107351B2 (ja) 積層コンデンサ

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant