CN102117593A - 显示装置和控制选通脉冲的方法 - Google Patents

显示装置和控制选通脉冲的方法 Download PDF

Info

Publication number
CN102117593A
CN102117593A CN201010606670XA CN201010606670A CN102117593A CN 102117593 A CN102117593 A CN 102117593A CN 201010606670X A CN201010606670X A CN 201010606670XA CN 201010606670 A CN201010606670 A CN 201010606670A CN 102117593 A CN102117593 A CN 102117593A
Authority
CN
China
Prior art keywords
voltage
display device
strobe pulse
during
gating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201010606670XA
Other languages
English (en)
Other versions
CN102117593B (zh
Inventor
卞盛煜
权克相
成洛真
韩相洙
李圭晚
许同均
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN102117593A publication Critical patent/CN102117593A/zh
Application granted granted Critical
Publication of CN102117593B publication Critical patent/CN102117593B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

显示装置和控制选通脉冲的方法。该显示装置包括:显示板,其包括彼此交叉的数据线和选通线;数据驱动电路,其被配置为将数字视频数据转换为提供给所述数据线的数据电压;选通驱动电路,其被配置为将选通脉冲顺序地提供给所述选通线,其中,各个选通脉冲的电压在第一上升时间期间从选通低电压增加为预充电电压,并接着在第二上升时间期间从所述预充电电压增加为选通高电压,并且其中各个选通脉冲的电压在第一下降时间期间从所述选通高电压下降为所述预充电电压,并接着在第二下降时间期间从所述预充电电压下降为所述选通低电压。

Description

显示装置和控制选通脉冲的方法
技术领域
本发明涉及一种显示装置和控制选通脉冲的方法。
背景技术
由于液晶显示器(“LCD”)的重量轻、外形薄、驱动功耗低等特性,液晶显示器已经得到广泛应用。这种LCD已经被用作诸如笔记本个人电脑的便携式计算机、办公自动化装置、音频/视频装置、室内/室外广告显示装置等。LCD通过控制施加于LC层的电场以根据数据电压调整来自背光单元的光来显示图像。
有源矩阵LCD包括液晶显示板组件,该液晶显示板组件配置有:TFT(薄膜晶体管),其形成在各个像素处并对提供给像素电极的数据电压进行切换;数据驱动电路,其将数据电压提供给液晶显示板组件中的数据线;选通驱动电路,其将选通脉冲(或扫描脉冲)顺序地提供给液晶显示板组件中的选通线;以及定时控制器,其控制上述驱动电路的操作定时。
在图1中,“源驱动IC(集成电路)输出”是从数据驱动电路输出的具有正极性的数据电压和具有负极性的数据电压的示例。“SCAN1至SCAN4”是从选通驱动电路顺序输出的选通脉冲的示例。如图1所示,选通脉冲在选通低电压VGL与选通高电压VGH之间摆动。选通低电压VGL小于TFT的阈值电压并且为大约-5V,并且选通高电压VGH是等于或大于TFT的阈值电压的电压。
在选通脉冲SCAN1至SCAN4中的每一个的上升沿处,电压从选通低电压VGL快速增加为选通高电压VGH。在该多个选通脉冲中的每一个的下降沿处,电压从选通高电压VGH快速下降为选通低电压VGL。由此,因为在上升沿处和下降沿处,选通线中电流Ileak快速增加,所以也提高了选通驱动电路中的功耗。
在有源矩阵LCD中,在液晶单元中充入的电压受到由于TFT的寄生电容所产生的回扫电压(kickback voltage)(或馈通电压ΔVp)的影响。通过如下等式(1)给出回扫电压ΔVp:
ΔVp = Cgd Clc + Cst + Cgd ( VGH - VGL ) - - - ( 1 )
其中“Cgd”指示在TFT的连接到选通线的栅极端子与TFT的连接到液晶单元的像素电极的漏极端子之间产生的寄生电容,并且“VGH-VGL”指示施加到选通线的选通高电压和选通低电压之间的电压差。
该回扫电压改变施加到液晶单元的像素电极的电压,从而在所显示的图像中呈现出闪烁和余像(afterimage)。为了降低回扫电压ΔVp,使用在选通脉冲的下降沿处调制选通高电压VGH的选通脉冲调制方法。然而,选通脉冲调制方法是为了降低回扫电压ΔVp,但在降低功耗方面具有限制。
发明内容
本发明的实施方式提供一种能够降低回扫电压ΔVp和功耗的显示装置以及控制选通脉冲的方法。
根据本发明的示例性实施方式,提供一种显示装置,该显示装置包括:显示板,其包括彼此交叉的数据线和选通线;数据驱动电路,其被配置为将数字视频数据转换为提供给数据线的数据电压;选通驱动电路,其被配置为将选通脉冲顺序地提供给选通线。
这里,多个选通脉冲中的每一个的电压在第一上升时间期间从选通低电压增加为预充电电压,并接着在第二上升时间期间从预充电电压增加为选通高电压,并且多个选通脉冲中的每一个的电压在第一下降时间期间从选通高电压降低为预充电电压,并接着在第二下降时间期间从预充电电压降低为选通低电压。
根据本发明的示例性实施方式,提供一种控制选通脉冲的方法,该方法包括:在第一上升时间期间将选通脉冲的电压从选通低电压增加为预充电电压;在第二上升时间期间将选通脉冲的电压从预充电电压增加为选通高电压;在第一下降时间期间将选通脉冲的电压从选通高电压降低为预充电电压;在第二下降时间期间将选通脉冲的电压从预充电电压降低为选通低电压。
附图说明
附图被包括进来以提供对本发明的进一步理解,并结合到本说明书中且构成本说明书的一部分,附图示出了本发明的实施方式,并与说明书一起用于解释本发明的原理。在附图中:
图1是例示LCD的数据电压和选通脉冲的波形图;
图2是例示根据本发明的实施方式的显示装置的框图;
图3至图5是例示图2所示的显示板组件中形成的TFT阵列的各种示例的等效电路图;
图6是例示根据本发明的实施方式的数据电压和选通脉冲的波形图;
图7是例示根据本发明的第一实施方式的电平移位器的电路图;
图8是例示图7所示的电平移位器的输入和输出的波形的波形图;
图9至图12是顺序地例示图7所示的电平移位器的操作的电路图;
图13是例示图7所示的电平移位器的输入和输出波形的波形图;
图14是例示根据本发明的第二实施方式的电平移位器的电路图;
图15是例示图14所示的电力共享波形调整电路的示例的电路图;以及
图16A至图18B是例示从电平移位器输出的选通脉冲的各种波形的波形图。
具体实施方式
根据本发明的显示装置包括向选通线顺序地提供选通脉冲(或扫描脉冲)以按照线路顺序扫描方式在像素中写入视频数据的任何显示装置。例如,该显示装置可以包括但不限于液晶显示器(LCD)、有机发光二极管(OLED)显示器、场发射显示器(FED)、电泳显示器(EPD)等。
根据本发明的LCD可以通过诸如TN(扭曲向列)模式、VA(垂直配向)模式、IPS(面内切换)模式、FFS(边缘场切换)模式等的液晶模式来实现。根据本发明的LCD可以通过当根据透射率对电压特性分类时的常白模式和常黑模式来实现。另外,LCD可以通过诸如透射型LCD、透反射型LCD和反射型LCD等的任何类型来实现。
将参照附图主要基于LCD来详细地描述根据本发明的实施方式。在对实施方式的如下描述中通过LCD来例示根据本发明的显示装置,但是应当注意的是,本发明不限于LCD。在整个说明书中用类似的标号指示类似的元件。在下面的描述中,当确定对与本发明有关的公知功能或结构的详细描述使本发明的主题不清楚时,将省略对其的详细描述。
在下面描述中使用的各个元件的名称是为了书写说明书的方便而选择的,因而可以与实际产品中的名称不同。
参照图2,该显示装置包括显示板组件10、数据驱动电路、选通驱动电路和定时控制器11等。
显示板组件10具有在两个板之间形成的液晶层。如图3至图5所示,显示板组件10的下板配置有:TFT阵列,其包括数据线、与数据线交叉的选通线、在数据线和选通线的各个交叉处形成的TFT;液晶单元,其连接到TFT并且由像素电极和公共电极之间的电场驱动;以及存储电容器。显示板组件10的上板配置有包括黑底和滤色器的滤色器阵列。公共电极在诸如TN模式和VA模式的垂直电场驱动类型中被设置在该上板上,而在诸如IPS模式和FFS模式的水平电场类型中与像素电极一起被设置在该下板上。偏振器分别接合到显示板组件10的下板和上板的外表面。另外,在与液晶层接触的内表面上形成配向层以设置液晶层的预倾斜角度。
可以通过有机发光二极管(OLED)显示器、场发射显示器(FED)和电泳显示器(EPD)中的任何一种显示板组件来实现显示板组件10。
数据驱动电路包括多个源驱动IC 12。源驱动IC 12从定时控制器11接收数字视频数据RGB。源驱动IC 12响应于来自定时控制器11的源定时控制信号将数字视频数据RGB转换为正/负模拟数据电压,并与选通脉冲同步地将数据电压提供到显示板组件10中的数据线。源驱动IC 12可以通过COG(玻上芯片)工艺或TAB(载带自动键合)工艺连接到显示板组件10中的数据线。图2示出源驱动IC被安装在载带封装(TCP)上并通过TAB方案接合到印刷电路板(PCB)14以及显示板组件10的下板的示例。
选通驱动电路包括电力共享电平移位电路(下文称为“电平移位器”)15和移位寄存器13,电平移位器15和移位寄存器13连接在定时控制器11和显示板组件10中的选通线之间。
电平移位器15对从定时控制器11输出的选通移位时钟CLK的TTL(晶体管-晶体管逻辑)电平电压进行电平移位,以具有选通高电压VGH和选通低电压VGL。将选通移位时钟CLK输入到电平移位器15,作为具有预定相位差的i个相位(其中i是等于或大于2的正整数)时钟。电平移位器15通过在具有选通高电压VGH和选通低电压VGL的经电平移位的时钟的上升沿和下降沿处的电力共享来降低功耗和回扫电压ΔVp。移位寄存器13对从电平移位器15输出的时钟进行移位,以将选通脉冲顺序地提供给显示板组件10中的选通线。
选通驱动电路可以通过GIP(板上栅极)方案直接形成在显示板组件10的下板上,或可以通过TAB方案连接在定时控制器11与显示板组件10中的选通线之间。通过GIP方案,电平移位器15可以安装在PCB 14上,并且移位寄存器13可以形成在显示板组件10的下板上。通过TAB方案,电平移位器和移位寄存器可以集成在安装在TCP上的单个芯片中,并接合到显示板组件10的下板。
定时控制器11经由诸如LVDS(低压差分信令)接口、TMDS(最小转换差分信令)接口等的接口从外部设备接收数字视频数据RGB。定时控制器11将来自外部设备的数字视频数据发送到源驱动IC 12。
定时控制器11经由LVDS或TMDS接口接收电路从外部设备接收诸如垂直同步信号Vsync、水平同步信号Hsync、数据使能信号DE、主时钟信号MCLK等的定时信号。定时控制器11相对于来自外部设备的定时信号生成用于控制数据驱动电路和选通驱动电路的操作定时的定时控制信号。该定时控制信号包括:选通定时控制信号,其控制选通驱动电路的操作定时;以及数据定时控制信号,其控制源驱动IC 12的操作定时和数据电压的极性。
选通定时控制信号包括选通起始脉冲GSP、选通移位时钟CLK和选通输出使能信号GOE等。将选通起始脉冲GSP输入到移位寄存器13以控制移位起始定时。将选通移位时钟CLK输入到电平移位器15并进行电平移位,接着输入到移位寄存器13,并用作对选通起始脉冲GSP进行移位的时钟信号。选通输出使能信号GOE控制移位寄存器13的输出定时。
数据定时控制信号包括源起始脉冲SSP、源抽样时钟SSC、极性控制信号POL和源输出使能信号SOE等。源起始脉冲SSP控制在源驱动IC 12中的移位起始定时。源抽样时钟SSC是在源驱动IC 12中相对于上升沿或下降沿来控制数据抽样定时的时钟信号。极性控制信号POL控制从源驱动IC 12输出的数据电压的极性。如果定时控制器11与源驱动IC 12之间的数据传输接口是小型LVDS接口,则可以省略源起始脉冲SSP和源抽样时钟SSC。
定时控制器11向电平移位器15提供i个选通移位时钟CLK和电力共享控制信号CTRG,这些选通移位时钟CLK在TTL电平中摆动,并且这些选通移位时钟CLK的相位被顺序地延迟。
图3至图5是例示TFT阵列的各种示例的等效电路图。
在图3所示的TFT阵列中,沿列方向分别设置红色子像素R、绿色子像素G和蓝色子像素B。响应于来自选通线G1至G4的选通脉冲,各TFT将来自数据线D1至D6的数据电压发送到设置在数据线D1至D6的左侧(或右侧)处的液晶单元的像素电极。在图3所示的TFT阵列中,一个像素包括在与列方向垂直的行方向(row direction)(或行方向(line direction))上彼此相邻的红色子像素R、绿色子像素G和蓝色子像素B。当图3所示的TFT阵列的分辨率是m×n时,需要m×3(其中3是RGB)个数据线和n个选通线。
在图4所示的TFT阵列中,由于在行方向上彼此相邻的子像素共享同一数据线,所以与图3所示的TFT阵列相比,可以将相同分辨率时所需要的数据线D1至D4的数量减少一半,并且还将所需要的源驱动IC的数量减少一半。在该TFT阵列中,沿列方向分布设置红色子像素R、绿色子像素G和蓝色子像素B。图4所示的TFT阵列中的一个像素包括在与列方向垂直的行方向上彼此相邻的红色子像素R、绿色子像素G和蓝色子像素B。在行方向上彼此相邻的两个液晶单元共享同一数据线以将沿着该数据线发送的数据电压充入这两个液晶单元中。当假设设置在数据线D1至D4中的每一个的左侧处的液晶单元和TFT为第一液晶单元和第一TFT TFT1,并且当假设设置在数据线D1至D4中的每一个的右侧处的液晶单元和TFT为第二液晶单元和第二TFT TFT2时,将说明这些TFT TFT1和TFT2之间的连接关系。响应于来自奇数编号的选通线G1、G3、G5和G7的选通脉冲,第一TFT TFT1将来自数据线D1至D4的数据电压发送到第一液晶单元的像素电极。第一TFT TFT1的栅极端子连接到奇数编号的选通线G1、G3、G5和G7,并且第一TFT TFT1的漏极端子连接到数据线D1至D4。第一TFT TFT1的源极连接到第一液晶单元的像素电极。响应于来自偶数编号的选通线G2、G4、G6和G8的选通脉冲,第二TFT TFT2将来自数据线D1至D4的数据电压发送到第二液晶单元的像素电极。第二TFT TFT2的栅极端子连接到偶数编号的选通线G2、G4、G6和G8,并且第二TFT TFT2的漏极端子连接到数据线D1至D4。第二TFT TFT2的源极连接到第二液晶单元的像素电极。
在图5所示的TFT阵列中,由于沿行方向设置相同颜色的子像素,所以与图3所示的TFT阵列相比,可以将相同分辨率时所需要的数据线的数量减少到三分之一,并且也将所需要的源驱动IC的数量减少到三分之一。在该TFT阵列中,沿行方向设置红色子像素R、绿色子像素G和蓝色子像素B。图5所示的TFT阵列中的一个像素包括在列方向上彼此相邻的红色子像素R、绿色子像素G和蓝色子像素B。响应于来自选通线G1至G6的选通脉冲,各TFT将来自数据线D1至D6的数据电压发送到设置在数据线D1至D6中的每一个的左(右)侧处的液晶单元的像素电极。
图3至图5所示的TFT阵列是可以应用于本发明的TFT阵列的示例的一部分,因而它们不限于此并可以基于板驱动特性以各种方式进行修改。例如,OLED显示器的TFT阵列可以包括两个或更多个TFT,这些TFT包括各个像素的开关TFT和驱动TFT。另外,图3至图5所示的TFT阵列中可以嵌入有触摸传感器电路或图像传感器电路,并且还可以包括这些传感器电路所需要的TFT。因此,本发明中的TFT阵列不限于图3至图5所示的TFT阵列。本申请人已经详细地说明了其中嵌入有光学传感器并具有诸如韩国未经审查专利申请公开No.10-2009-0120096(2009年11月24日)、韩国未经审查专利申请公开No.10-2009-0058888(2009年6月10日)、韩国未经审查专利申请公开No.10-2008-0020860(2008年3月6日)、韩国未经审查专利申请公开No.10-2007-0063263(2007年6月19日)等的多个公开文献中的触摸传感器功能和图像传感器功能的TFT阵列。
图6是例示从源驱动IC 12输出的数据电压和从电平移位器15输出的选通脉冲的波形图。
在图6中,电平移位器15通过在选通脉冲SCAN1至SCAN4中的每一个的上升沿处的电力共享来对输出节点预充电直至预定的预充电电压VA,并接着将输出节点充电为选通高电压VGH。预充电电压VA高于选通低电压VGL并且低于选通高电压VGH,并且可以根据显示板组件10的特性、功耗和回扫电压ΔVp来适当地选择预充电电压VA。在图6中,预充电电压VA被例示为选通低电压VGL和选通高电压VGH之间的中间电压,并且预充电电压VA可以被调整。电平移位器15的上拉晶体管在输出节点处的电压被充电为预充电电压VA后导通,以使得输出节点处的电压能够被充电为选通高电压VGH。由于电平移位器15的输出节点处的电压在选通脉冲SCAN1至SCAN4中的每一个的上升沿处从预充电电压VA改变为选通高电压VGH,所以与现有技术相比,大大减小了其摆动范围。因此,与现有技术相比,电平移位器15中的电流Ileak在选通脉冲SCAN1至SCAN4中的每一个的上升沿处也大大降低,并且显示板组件10中的回扫电压ΔVp降低。
电平移位器15通过选通脉冲SCAN1至SCAN4中的每一个的下降沿处的电力共享来将输出节点放电至预定的预充电电压VA,并接着将输出节点放电为选通低电压VGL。电平移位器15的下拉晶体管在输出节点处的电压被放电为预充电电压VA后导通,以使得输出节点处的电压能够被放电为选通低电压VGL。由于输出节点处的经由下拉晶体管放电的电压在选通脉冲SCAN1至SCAN4中的每一个的下降沿处从预充电电压VA改变为选通低电压VGL,所以与现有技术相比,大大减小了其摆动范围。因此,与现有技术相比,流经输出节点的电流Ileak也在选通脉冲SCAN1至SCAN4中的每一个的下降沿处大大降低,并且显示板组件10中的回扫电压ΔVp降低。
图7是例示根据本发明的第一实施方式的电平移位器15的电路图。
参照图7,电平移位器15包括:施加有预充电电压的第一节点N1、施加有选通脉冲SCAN1至SCAN3的第二节点N2、连接在第一节点N1与第二节点N2之间的电力共享开关电路73、施加有选通高电压VGH的第一晶体管T1、施加有选通低电压VGL的第二晶体管T2、连接到电力共享开关电路73以及第一晶体管T1和第二晶体管T2的开关控制器71、以及连接到开关控制器71的延迟电路72。第一节点N1是电平移位器15的输入节点,并且第二节点N2是电平移位器15的输出节点。
在第二节点N2处的电压在选通脉冲的上升沿期间被充电到预充电电压VA后,作为上拉晶体管的第一晶体管T1在开关控制器71的控制下导通,以将选通高电压VGH传送到第二节点N2。第一晶体管T1的栅极端子连接到开关控制器71的第一控制信号输出节点,并且第一晶体管T1的源极端子连接到第二节点N2。第一晶体管T1的漏极端子施加有选通高电压VGH。
在第二节点N2处的电压在选通脉冲的下降沿期间被放电到预充电电压VA后,作为下拉晶体管的第二晶体管T2在开关控制器71的控制下导通,以将选通低电压VGL传送到第二节点N2。第二晶体管T2的栅极端子连接到开关控制器71的第二控制信号输出节点,并且第二晶体管T2的漏极端子连接到第二节点N2。第二晶体管T2的源极端子施加有选通低电压VGL。
电力共享开关电路73包括第一二极管D1和第二二极管D2以及由开关控制器71控制的第三晶体管T3和第四晶体管T4。
第一二极管D1在选通脉冲的上升沿期间中的初始时段处导通,以形成第一节点N1与第三节点N3之间的电流通路。第三晶体管T3在开关控制器71的控制下导通,以在选通脉冲的下降沿期间中的初始时段处形成电流通路。第三晶体管T3的栅极端子连接到开关控制器71的第三控制信号输出节点,并且第三晶体管T3的源极端子连接到第一二极管D1的阳极。第三晶体管T3的源极端子施加有预充电电压VA。第三晶体管T3的漏极端子经由第三节点N3连接到第一二极管D1的阴极以及第四晶体管T4的漏极。
第二二极管D2在选通脉冲的下降沿期间中的初始时段处导通,以形成第二节点N2与第三节点N3之间的电流通路。第四晶体管T4在开关控制器71的控制下导通,以在选通脉冲的上升沿期间中的初始时段处形成第二节点N2与第三节点N3之间的电流通路。第四晶体管T4的栅极端子连接到开关控制器71的第四控制信号输出节点,并且第四晶体管T4的源极端子连接到第二二极管的阳极以及第二节点N2。第四晶体管T4的漏极端子连接到第三节点N3。
可以通过n型MOSFET(金属氧化物半导体场效应晶体管)来实现第一至第四晶体管T1至T4。不限于n型MOSFET,可以通过p型MOSFET来实现第一至第四晶体管T1至T4,或者可以通过CMOS(互补金属氧化物半导体)晶体管来实现第一至第四晶体管T1至T4。下面将描述通过n型MOSFET实现的第一至第四晶体管T1至T4的示例。
开关控制器71响应于来自定时控制器11的选通移位时钟CLK和电力共享控制信号CTRG来控制晶体管T1至T4。延迟电路72利用诸如RC延迟电路的延迟电路来延迟针对晶体管T1至T4的选通电压。可以基于从电平移位器15输出的选通脉冲的上升沿斜率、上升沿时间、下降沿斜率和下降沿时间来调整延迟电路72中的延迟值。
图8是例示电平移位器15的输入和输出波形的波形图。图9至图12是顺序地例示电平移位器15的操作的电路图。
参照图8至图12,电平移位器15的操作可以被划分为第一至第四时间A至D。
在开关控制器71的控制下,晶体管T1至T4如针对各个时区的表1中所示进行操作。电力共享开关电路73的晶体管T3和T4在开关控制器71的控制下连接在第一节点N1(输入节点)和第二节点N2(输出节点)之间,以在第二时间(或第一上升时间)和第四时间(或第一下降时间)期间形成第一节点N1和第二节点N2之间的电流通路,并且在第三时间(或第二上升时间)和第一时间(或第二下降时间)期间中断第一节点N1和第二节点N2之间的电流通路。
表1
  T1   T2   T3   T4   选通输出
  A   关   开   关   关   VGL
  B   关   关   关   开   VA
  C   开   关   关   关   VGH
  D   关   关   开   关   VA
电平移位器15在第一时间A期间将输出节点N2处的电压维持在选通低电压VGL。独立于电力共享控制信号CTRG,开关控制器71将高逻辑电压输出到第二控制信号输出节点并将低逻辑电压输出到第一、第三和第四控制信号输出节点,直到输入了选通移位时钟CLK。由此,如图9所示,第二晶体管T2在第一时间A期间导通以将电平移位器15的输出节点N2处的电压维持在选通低电压VGL。第一晶体管T1、第三晶体管T3和第四晶体管T4在第一时间A期间截止。
电平移位器15在第二时间B期间通过利用电力共享开关电路73来将输出节点N2处的电压从选通低电压VGL增加为预定的预充电电压VA。在当电力共享控制信号CTRG被维持为高逻辑电压的第二时间B期间,开关控制器71将高逻辑电压输出到第四控制信号输出节点,并与选通移位时钟CLK的上升沿同步地将低逻辑电压输出到第一、第二和第三控制信号输出节点。由此,如图10所示,第四晶体管T4在第二时间B期间导通,以形成第三节点N3与输出节点N2之间的电流通路。在第二时间B期间,沿着经由输入节点N1、第一二极管D1、第三节点N3和第四晶体管T4形成的电流通路在输出节点N2中充入预充电电压VA。可以根据延迟电路72中的延迟值来延迟第四控制信号输出节点处的电压(即,针对晶体管T4的选通电压)。因此,可以基于延迟电路72中的延迟值来调整输出节点处的电压的增加的斜率。第一至第三晶体管T1至T3在第二时间B期间截止。
电平移位器15在第三时间C期间将输出节点N2处的电压维持在选通高电压VGH。在电力共享控制信号CTRG和选通移位时钟CLK被维持为高逻辑电压的第三时间C期间,开关控制器71将高逻辑电压输出到第一控制信号输出节点,并将低逻辑电压输出到第二和第四控制信号输出节点。由此,如图11所示,第一晶体管T1在与第三时间C的开始时刻相同的时间处导通以将输出节点N2处的电压从预充电电压VA增加为选通高电压VGH,并且此后在第三时间C期间将输出节点N2处的电压维持在选通高电压VGH。第二晶体管T2、第三晶体管T3和第四晶体管T4在第三时间C期间截止。
电平移位器15在第四时间D期间通过利用电力共享开关电路73来将输出节点N2处的电压从选通高电压VGH放电为预充电电压VA。在当选通移位时钟被维持为高逻辑电压并且电力共享控制信号CTRG被反转为低逻辑电压的第四时间D期间,开关控制器71将高逻辑电压输出到第三控制信号输出节点并与电力共享控制信号CTRG的下降沿同步地将低逻辑电压输出到第一控制信号输出节点、第二控制信号输出节点和第四控制信号输出节点。由此,如图12所示,第三晶体管T3在第四时间D期间导通,以形成输入节点N1与第三节点N3之间的电流通路。在第四时间D期间,沿着经由第二二极管D2、第三节点N3、第三晶体管T3和输入节点N1形成的电流通路对输出节点N2处的电压放电使其降低为预充电电压VA。可以根据延迟电路72中的延迟值来延迟第三控制信号输出节点处的电压(即,第三晶体管T3的选通电压)。因此,在第四时间D期间,可以基于延迟电路72中的延迟值来调整输出节点处的电压的减少的斜率。第一晶体管T1、第二晶体管T2和第四晶体管T4在第四时间D期间导通。
下面,通过重复执行图9至图12中的操作,电平移位器15对选通脉冲进行电平移位。图13是例示电平移位器15的输入时钟CLK和输出时钟(选通输出)的波形图。
在第二时间B和第三时间C之间的边界处设置选通脉冲的上升沿的波形中的拐点(inflection point)。在第四时间D和第一时间A之间的边界处设置选通脉冲的下降沿的波形中的拐点。第二时间B处的选通脉冲的上升沿的斜率可以被控制为小于第三时间C的选通脉冲的上升沿处的斜率。第四时间D处的选通脉冲的下降沿的斜率可以被控制为小于此后的第一时间A的选通脉冲的下降沿处的斜率。另外,选通脉冲的上升沿中的第二时间B处的电压可以按照阶梯波形上升,并且选通脉冲的下降沿中的第四时间D处的电压可以按照阶梯波形下降。
开关控制器71可以配置有选择端子OPT。开关控制器71可以根据选择端子OPT处的逻辑电压值来选择第二时间B处的电力共享和第四时间D处的电力共享。可以经由诸如在PCB 14上形成的拨码开关(dip switch)的开关元件向选择端子OPT施加电源电压Vcc或地电压GND。另外,选择端子OPT可以连接到定时控制器11。因而,定时控制器或制造该显示装置的操作者可以选择施加到选择端子的电压,以选择电平移位器15的电力共享操作。
例如,如果选择端子OPT处的逻辑值为“00”,则开关控制器71如表1所示控制第一晶体管T1和第二晶体管T2,并且禁用第三晶体管T3和第四晶体管T4,以在第二时间B和第四时间D处停止电力共享。如果选择端子OPT处的逻辑值为“01”,则开关控制器71如表1所示控制第一晶体管T1、第二晶体管T2和第三晶体管T3,并且禁用第四晶体管T4,以在第二时间B处停止电力共享。如果选择端子OPT处的逻辑值为“10”,则开关控制器71如表1所示控制第一晶体管T1、第二晶体管T2和第四晶体管T4,并且禁用第三晶体管T3,以在第四时间D处停止电力共享。如果选择端子OPT处的逻辑值为“11”,则开关控制器71控制第一晶体管T1至第四晶体管T4,以在第二时间B和第四时间D处启动电力共享。
图14和图15是例示根据本发明的第二实施方式的电平移位器15的电路图。
在图14中,电平移位器15包括电力共享开关电路73、第一晶体管T1、第二晶体管T2、开关控制器71、延迟电路72和预充电电压调整电路74。电力共享开关电路73、第一晶体管T1、第二晶体管T2、开关控制器71和延迟电路72基本与上述第一实施方式中的相同,因而将省略对它们的详细描述。
预充电电压调整电路74连接在电力共享开关电路73和电平移位器15的输入节点N1之间,并且在第二时间B和第四时间D期间调整输出节点N2处的电压电平和波形。可以通过各种电路来实现预充电电压调整电路74,使得在第二时间B和第四时间D期间将输出节点处的电压调整为所希望的电压电平和波形(form)。
预充电电压调整电路74可以包括并联电阻器电路,如图15所示。该并联电阻器电路包括在输入节点N1与电力共享开关电路73之间串联连接的第三二极管D3和第一电阻器Rf,以及在输入节点N1与电力共享开关电路73之间连接的第二电阻器Rr。第三二极管D3的阳极连接到输入节点N1并且第三二极管D3的阴极连接到第一电阻器Rf。由于在第二时间B期间经由第三二极管D3和第一电阻器Rf在输出节点N2中充入预充电电压VA,所以可以根据第一电阻器Rf的电阻值来调整在第二时间B期间充入输出节点N2的预充电电压VA的电压电平。由于在第四时间D期间经由第二电阻器Rr对输出节点N2处的电压放电,所以可以根据第二电阻器Rr的电阻值来调整在第四时间D期间经放电的输出节点N2的电压电平。
此外,可以将第二时间B处的最大电压和在第四时间处的最小电压,即预充电电压VA设置为在第二时间B和第四时间D处相等,当然,如图18A和18B所示,可以将预充电电压VA设置为在这些时间处不同。例如,第二时间B处的预充电电压VA和第四时间D处的预充电电压VA可以被设置为彼此不同,由此控制第二时间B处的最大电压和第四时间D处的最小电压,使得它们彼此不同。在另一方法中,可以通过调整第二时间B和第四时间D来控制第二时间B处的最大电压和第四时间D处的最小电压,使得它们彼此不同。
图16A至图17B是例示从电平移位器15输出的选通脉冲的各种波形的波形图。
如图16A至图16B所示,可以基于延迟电路72中的延迟值来调整第二时间B期间在从电平移位器15输出的选通脉冲的上升沿处增加为预充电电压VA的波形的斜率,并且可以利用预充电电压调整电路74来调整预充电电压VA的值。例如,随着延迟电路72中的延迟值变小,第二时间B期间的选通脉冲的上升沿波形的斜率增加,反之,随着延迟电路72中的延迟值变大,该斜率减小。可以根据预充电电压调整电路74的第一电阻器Rf的电阻值来调整第二时间B期间的选通脉冲的预充电电压VA。如果由利用LC谐振电路切换谐振波形的开关元件来构成预充电电压调整电路74,则可以按照正弦波形来控制第二时间B期间增加的选通脉冲的上升沿波形,如图16C和图16D所示。
如图17A和图17B所示,可以基于延迟电路72中的延迟值来调整第四时间D期间在从电平移位器15输出的选通脉冲的下降沿处降低为预充电电压VA的波形的斜率,并且可以利用预充电电压调整电路74来调整预充电电压VA的值。例如,随着延迟电路72中的延迟值变小,第四时间D期间的选通脉冲的下降沿波形的斜率增加,反之,随着延迟电路72中的延迟值变大,该斜率减小。可以根据预充电电压调整电路74的第二电阻器Rr的电阻值来调整第四时间D期间的选通脉冲的预充电电压VA。如果由利用LC谐振电路切换谐振波形的开关元件来构成预充电电压调整电路74,则可以按照正弦波形来控制第四时间D期间的选通脉冲的下降沿波形。图18A和图18B示出通过调整第二时间B和第四时间D来控制第二时间B处的最大电压和第四时间D处的最小电压以使得它们彼此不同的示例。
如上所述,根据本发明的实施方式,可以通过对不同电压源进行电力共享来生成上升沿电压和下降沿电压,从而降低功耗和回扫电压ΔVp。
虽然已经参照实施方式的多个示例性实施方式描述了多个实施方式,但是,应理解的是,本领域技术人员能够设计出落入本发明的原理范围内的许多其它修改和实施方式。更具体地说,在本说明书、附图以及所附权利要求的范围内可以对主题组合装置的组件和/或装置进行各种修改和变型。除了对组件和/或装置的各种修改和变型之外,另选的用途对于本领域技术人员而言也是明显的。
本申请要求2009年12月30日提交的韩国专利申请No.10-2009-0133709的优先权,就各方面而言,以引用的方式将其并入本文,如同在此进行了完整阐述一样。

Claims (20)

1.一种显示装置,该显示装置包括:
显示板组件,其包括彼此交叉的数据线和选通线;
数据驱动电路,其被配置为将数字视频数据转换为提供给所述数据线的数据电压;
选通驱动电路,其被配置为将选通脉冲顺序地提供给所述选通线,
其中,各个选通脉冲的电压在第一上升时间期间从选通低电压增加为预充电电压,并接着在第二上升时间期间从所述预充电电压增加为选通高电压,并且
其中,各个选通脉冲的电压在第一下降时间期间从所述选通高电压下降为所述预充电电压,并接着在第二下降时间期间从所述预充电电压下降为所述选通低电压。
2.根据权利要求1所述的显示装置,其中,各个选通脉冲的上升波形在所述第一上升时间与所述第二上升时间之间具有第一拐点。
3.根据权利要求1所述的显示装置,其中,各个选通脉冲的下降波形在所述第一下降时间与所述第二下降时间之间具有第二拐点。
4.根据权利要求1所述的显示装置,其中,在各个选通脉冲的上升沿处,在所述第一上升时间期间改变的电压的斜率小于在所述第二上升时间期间改变的电压的斜率。
5.根据权利要求1所述的显示装置,其中,在各个选通脉冲的下降沿处,在所述第一下降时间期间改变的电压的斜率小于在所述第二下降时间期间改变的电压的斜率。
6.根据权利要求1所述的显示装置,其中,所述第一上升时间期间在各个选通脉冲的上升沿处的电压按照阶梯波形增加。
7.根据权利要求1所述的显示装置,其中,所述第一下降时间期间在各个选通脉冲的下降沿处的电压按照阶梯波形下降。
8.根据权利要求1所述的显示装置,其中,所述第一上升时间期间在各个选通脉冲的上升沿处的电压按照正弦波形增加。
9.根据权利要求1所述的显示装置,其中,所述第一下降时间期间在各个选通脉冲的下降沿处的电压按照正弦波形下降。
10.根据权利要求1所述的显示装置,该显示装置还包括定时控制器,所述定时控制器将所述数字视频数据提供给所述数据驱动电路,并控制所述数据驱动电路和所述选通驱动电路的操作定时,
其中,所述定时控制器生成在TTL逻辑电压电平中摆动的选通移位时钟以及用于控制所述选通脉冲的电力共享控制信号。
11.根据权利要求10所述的显示装置,其中,所述选通驱动电路包括:
电平移位器,其被配置为在所述定时控制器的控制下将所述选通移位时钟转换为所述选通脉冲;以及
移位寄存器,其被配置为将从所述电平移位器输出的选通脉冲顺序地提供给所述选通线。
12.根据权利要求11所述的显示装置,其中,所述电平移位器包括:
第一节点,其被配置为施加有所述预充电电压;
第二节点,其被配置为输出所述选通脉冲;
电力共享开关电路,其被配置为连接在所述第一节点与所述第二节点之间,经由所述第一节点施加有所述预充电电压,在所述第一上升时间和所述第一下降时间期间在所述第一节点与所述第二节点之间形成电流通路,并在所述第二上升时间和所述第二下降时间期间中断所述第一节点与所述第二节点之间的所述电流通路;
第一晶体管,其被配置为连接到所述电力共享开关电路和所述第二节点,并施加有所述选通高电压;
第二晶体管,其被配置为连接到所述电力共享开关电路和所述第二节点,并施加有所述选通低电压;以及
开关控制器,其被配置为响应于所述选通移位时钟和所述电力共享控制信号来控制所述电力共享开关电路、所述第一晶体管和所述第二晶体管的操作定时。
13.根据权利要求12所述的显示装置,其中,所述电平移位器还包括延迟电路,所述延迟电路延迟从所述开关控制器输出的控制信号。
14.根据权利要求13所述的显示装置,其中,所述电平移位器配置有选择端子,并且
其中,所述开关控制器根据所述选择端子处的电压来选择性地使所述第一下降时间和所述上升时间无效。
15.根据权利要求14所述的显示装置,其中,所述定时控制器将电力共享选择信号施加到所述选择端子,以控制所述第一上升时间和所述第一下降时间期间所述选通脉冲的波形。
16.根据权利要求12所述的显示装置,其中,所述电力共享开关电路包括:
第一二极管,其被配置为连接到所述第一节点并在所述第一上升时间期间导通以使得所述第一节点与所述第二节点之间的第三节点连接到所述第一节点;
第三晶体管,其被配置为经由所述第一节点连接到所述第一二极管的阳极并且在所述开关控制器的控制下在所述第一下降时间期间导通以使得所述第三节点连接到所述第一节点;
第二二极管,其被配置为连接在所述第三节点与所述第二节点之间,并且在所述第一下降时间期间导通以使得所述第二节点连接到所述第三节点;以及
第四晶体管,其被配置为经由所述第三节点连接到所述第二二极管的阴极并经由所述第二节点连接到所述第二二极管的阳极,并且在所述开关控制器的控制下在所述第一上升时间期间导通以使得所述第三节点连接到所述第二节点。
17.根据权利要求16所述的显示装置,其中,所述第一晶体管在所述开关控制器的控制下在所述第二上升时间期间导通以向所述第二节点施加所述选通高电压,并且
其中,所述第二晶体管在所述开关控制器的控制下在所述第二下降时间期间导通以向所述第二节点施加所述选通低电压。
18.根据权利要求1所述的显示装置,其中,所述显示板组件配置有TFT阵列,所述TFT阵列中嵌入有用于显示视频数据的像素和光学传感器。
19.根据权利要求1至18中任一权利要求所述的显示装置,其中,所述显示装置是液晶显示器LCD、有机发光二极管OLED显示器、场发射显示器FED和电泳显示器EPD中的一种。
20.一种用于在显示装置中控制选通脉冲的方法,所述显示装置具有:显示板,其包括彼此交叉的数据线和选通线;数据驱动电路,其被配置为将数字视频数据转换为提供给所述数据线的数据电压;以及选通驱动电路,其被配置为将选通脉冲顺序地提供给所述选通线,所述方法包括:
在第一上升时间期间将所述选通脉冲的电压从选通低电压增加为预充电电压;
在第二上升时间期间将所述选通脉冲的所述电压从所述预充电电压增加为选通高电压;
在第一下降时间期间将所述选通脉冲的所述电压从所述选通高电压降低为所述预充电电压;以及
在第二下降时间期间将所述选通脉冲的所述电压从所述预充电电压降低为所述选通低电压。
CN201010606670.XA 2009-12-30 2010-12-24 显示装置和控制选通脉冲的方法 Active CN102117593B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2009-0133709 2009-12-30
KR1020090133709A KR101392336B1 (ko) 2009-12-30 2009-12-30 표시장치

Publications (2)

Publication Number Publication Date
CN102117593A true CN102117593A (zh) 2011-07-06
CN102117593B CN102117593B (zh) 2014-06-18

Family

ID=44186928

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010606670.XA Active CN102117593B (zh) 2009-12-30 2010-12-24 显示装置和控制选通脉冲的方法

Country Status (3)

Country Link
US (1) US8786538B2 (zh)
KR (1) KR101392336B1 (zh)
CN (1) CN102117593B (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103761944A (zh) * 2013-12-25 2014-04-30 合肥京东方光电科技有限公司 一种栅极驱动电路、显示装置及驱动方法
CN103956148A (zh) * 2014-05-20 2014-07-30 深圳市华星光电技术有限公司 显示装置的驱动方法及用于该方法的显示装置的电路结构
CN104793539A (zh) * 2015-04-15 2015-07-22 核工业理化工程研究院 基于脉冲的多节点选通监测系统
CN106960658A (zh) * 2015-12-02 2017-07-18 乐金显示有限公司 有机发光显示装置及其驱动方法
CN107870313A (zh) * 2017-11-03 2018-04-03 国网四川省电力公司电力科学研究院 一种应用于电磁兼容试验中的电能表脉冲采样方法及装置
CN108230989A (zh) * 2018-03-13 2018-06-29 京东方科技集团股份有限公司 栅极驱动电路及其输出模块、显示面板
WO2018120676A1 (zh) * 2016-12-29 2018-07-05 惠科股份有限公司 一种像素充电方法、电路、液晶显示屏及液晶显示装置
CN109345989A (zh) * 2018-11-30 2019-02-15 苏州华兴源创科技股份有限公司 一种检测液晶面板的驱动方法
WO2019061730A1 (zh) * 2017-09-27 2019-04-04 惠科股份有限公司 显示装置及其驱动方法
CN111521871A (zh) * 2019-02-03 2020-08-11 罗德施瓦兹两合股份有限公司 测量设备及测量方法

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101776064B1 (ko) * 2011-06-10 2017-09-08 삼성디스플레이 주식회사 터치 스크린 패널
KR101931335B1 (ko) * 2012-03-23 2018-12-20 엘지디스플레이 주식회사 액정표시장치의 레벨 시프터
KR101952936B1 (ko) * 2012-05-23 2019-02-28 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20140036729A (ko) * 2012-09-18 2014-03-26 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
KR102071939B1 (ko) 2013-05-23 2020-02-03 삼성디스플레이 주식회사 표시 장치
KR102142298B1 (ko) 2013-10-31 2020-08-07 주식회사 실리콘웍스 게이트 드라이버 집적회로와 그의 구동 방법, 그리고 평판 디스플레이 장치의 제어 회로
KR102142299B1 (ko) * 2013-11-29 2020-08-07 주식회사 실리콘웍스 전원 드라이버 및 이를 포함하는 디스플레이 패널 드라이버
KR102241440B1 (ko) * 2013-12-20 2021-04-16 엘지디스플레이 주식회사 유기발광 표시장치
KR102199930B1 (ko) * 2013-12-30 2021-01-07 주식회사 실리콘웍스 게이트 드라이버와 그의 제어 방법
KR102257449B1 (ko) * 2014-08-05 2021-06-01 삼성디스플레이 주식회사 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법
KR102269077B1 (ko) * 2014-08-26 2021-06-25 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US20160071452A1 (en) * 2014-09-05 2016-03-10 Apple Inc. Devices and methods for reducing or eliminating mura artifact associated with white images
TWI556250B (zh) * 2014-10-09 2016-11-01 群創光電股份有限公司 顯示器面板與雙向移位暫存器電路
TWI552140B (zh) * 2014-12-12 2016-10-01 群創光電股份有限公司 掃描脈衝調變削角電路
KR102290915B1 (ko) * 2014-12-18 2021-08-19 삼성디스플레이 주식회사 게이트 드라이버 및 그것을 포함하는 표시 장치
KR102295212B1 (ko) * 2015-01-29 2021-08-30 엘지디스플레이 주식회사 표시장치 및 그 전원공급부
KR102434634B1 (ko) * 2015-07-23 2022-08-22 엘지디스플레이 주식회사 유기전계발광표시장치의 구동방법
KR102333734B1 (ko) * 2015-07-30 2021-12-01 엘지디스플레이 주식회사 레벨 시프터 및 이를 구비한 평판표시장치
KR102412366B1 (ko) * 2015-12-30 2022-06-24 엘지디스플레이 주식회사 포스 센서 구조를 갖는 디스플레이 장치
JP6588344B2 (ja) * 2016-01-15 2019-10-09 株式会社ジャパンディスプレイ トランジスタ基板及び表示装置
KR101869421B1 (ko) * 2016-10-06 2018-07-23 주식회사 실리콘마이터스 게이트구동회로 및 게이트클럭생성회로
KR20180053480A (ko) * 2016-11-11 2018-05-23 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102587318B1 (ko) * 2016-12-05 2023-10-12 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 게이트 구동회로 및 이를 포함하는 표시장치
CN110322847B (zh) * 2018-03-30 2021-01-22 京东方科技集团股份有限公司 栅极驱动电路、显示装置及驱动方法
CN111105753B (zh) * 2018-10-29 2021-06-04 瀚宇彩晶股份有限公司 栅极驱动电路和显示装置
KR20210086858A (ko) * 2019-12-31 2021-07-09 삼성디스플레이 주식회사 표시 장치
CN114005394B (zh) * 2021-09-30 2022-07-22 惠科股份有限公司 阵列基板、阵列基板驱动方法、显示面板及显示器

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0065044A1 (en) * 1981-05-19 1982-11-24 Liquid Crystal Technology Limited Electronic display apparatus
CN1577476A (zh) * 2003-07-18 2005-02-09 精工爱普生株式会社 显示驱动器、显示装置及驱动方法
KR20050046173A (ko) * 2003-11-13 2005-05-18 삼성전자주식회사 Asg 박막 액정 표시 장치 패널의 게이트 라인을구동하는 클럭 신호 및 반전 클럭 신호 전압 레벨을제어하는 레벨 쉬프터 회로 및 전압 레벨 제어 방법
US20060158412A1 (en) * 2005-01-20 2006-07-20 Seiko Epson Corporation Power supply circuit, display driver, electro-optical device, electronic instrument, and method of controlling power supply circuit
US20060170658A1 (en) * 2005-02-03 2006-08-03 Toshiba Matsushita Display Technology Co., Ltd. Display device including function to input information from screen by light
KR20070080427A (ko) * 2006-02-07 2007-08-10 엘지.필립스 엘시디 주식회사 액정표시장치와 그 구동방법
US20080303765A1 (en) * 2007-06-05 2008-12-11 Funai Electric Co., Ltd. Liquid crystal display device and driving method thereof
CN101325023A (zh) * 2007-06-15 2008-12-17 索尼株式会社 显示设备、显示设备的驱动方法和电子设备

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI288912B (en) * 2004-04-01 2007-10-21 Hannstar Display Corp Driving method for a liquid crystal display
KR101061854B1 (ko) * 2004-10-01 2011-09-02 삼성전자주식회사 액정 표시 장치 및 그 구동 방법

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0065044A1 (en) * 1981-05-19 1982-11-24 Liquid Crystal Technology Limited Electronic display apparatus
CN1577476A (zh) * 2003-07-18 2005-02-09 精工爱普生株式会社 显示驱动器、显示装置及驱动方法
KR20050046173A (ko) * 2003-11-13 2005-05-18 삼성전자주식회사 Asg 박막 액정 표시 장치 패널의 게이트 라인을구동하는 클럭 신호 및 반전 클럭 신호 전압 레벨을제어하는 레벨 쉬프터 회로 및 전압 레벨 제어 방법
US20060158412A1 (en) * 2005-01-20 2006-07-20 Seiko Epson Corporation Power supply circuit, display driver, electro-optical device, electronic instrument, and method of controlling power supply circuit
US20060170658A1 (en) * 2005-02-03 2006-08-03 Toshiba Matsushita Display Technology Co., Ltd. Display device including function to input information from screen by light
KR20070080427A (ko) * 2006-02-07 2007-08-10 엘지.필립스 엘시디 주식회사 액정표시장치와 그 구동방법
US20080303765A1 (en) * 2007-06-05 2008-12-11 Funai Electric Co., Ltd. Liquid crystal display device and driving method thereof
CN101325023A (zh) * 2007-06-15 2008-12-17 索尼株式会社 显示设备、显示设备的驱动方法和电子设备

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9520098B2 (en) 2013-12-25 2016-12-13 Boe Technology Group Co., Ltd. Gate driving circuit, display device and driving method
CN103761944A (zh) * 2013-12-25 2014-04-30 合肥京东方光电科技有限公司 一种栅极驱动电路、显示装置及驱动方法
CN103956148A (zh) * 2014-05-20 2014-07-30 深圳市华星光电技术有限公司 显示装置的驱动方法及用于该方法的显示装置的电路结构
CN103956148B (zh) * 2014-05-20 2015-12-30 深圳市华星光电技术有限公司 显示装置的驱动方法及用于该方法的显示装置的电路结构
CN104793539B (zh) * 2015-04-15 2017-12-15 核工业理化工程研究院 基于脉冲的多节点选通监测系统
CN104793539A (zh) * 2015-04-15 2015-07-22 核工业理化工程研究院 基于脉冲的多节点选通监测系统
US10366651B2 (en) 2015-12-02 2019-07-30 Lg Display Co., Ltd. Organic light-emitting display device and driving method thereof
CN106960658A (zh) * 2015-12-02 2017-07-18 乐金显示有限公司 有机发光显示装置及其驱动方法
CN106960658B (zh) * 2015-12-02 2020-02-18 乐金显示有限公司 有机发光显示装置及其驱动方法
WO2018120676A1 (zh) * 2016-12-29 2018-07-05 惠科股份有限公司 一种像素充电方法、电路、液晶显示屏及液晶显示装置
WO2019061730A1 (zh) * 2017-09-27 2019-04-04 惠科股份有限公司 显示装置及其驱动方法
CN107870313A (zh) * 2017-11-03 2018-04-03 国网四川省电力公司电力科学研究院 一种应用于电磁兼容试验中的电能表脉冲采样方法及装置
CN108230989A (zh) * 2018-03-13 2018-06-29 京东方科技集团股份有限公司 栅极驱动电路及其输出模块、显示面板
CN108230989B (zh) * 2018-03-13 2021-04-13 京东方科技集团股份有限公司 栅极驱动电路及其输出模块、显示面板
CN109345989A (zh) * 2018-11-30 2019-02-15 苏州华兴源创科技股份有限公司 一种检测液晶面板的驱动方法
CN111521871A (zh) * 2019-02-03 2020-08-11 罗德施瓦兹两合股份有限公司 测量设备及测量方法

Also Published As

Publication number Publication date
US8786538B2 (en) 2014-07-22
KR101392336B1 (ko) 2014-05-07
CN102117593B (zh) 2014-06-18
US20110157132A1 (en) 2011-06-30
KR20110077211A (ko) 2011-07-07

Similar Documents

Publication Publication Date Title
CN102117593B (zh) 显示装置和控制选通脉冲的方法
TWI426482B (zh) 顯示裝置及控制該裝置之閘脈衝調變之方法
CN101393718B (zh) 栅极驱动器以及驱动具有该栅极驱动器的显示设备的方法
CN101587700B (zh) 液晶显示器及驱动液晶显示器的方法
US20140168281A1 (en) Method of driving display panel and liquid crystal display apparatus for performing the same
US10121434B2 (en) Stage circuit and scan driver using the same
CN104252852A (zh) 用于液晶显示设备的数据驱动装置
CN102820011A (zh) 补偿栅极驱动信号的延迟的液晶显示装置和方法
US20200118509A1 (en) Shift register and display device using the same
KR20160087951A (ko) 게이트 구동 회로
KR102522115B1 (ko) 게이트구동회로, 레벨시프터 및 표시장치
KR20120031651A (ko) 표시장치와 그 클럭신호 제어방법
US9767753B2 (en) Scan driver
KR20070080314A (ko) 액정 표시 패널 및 그의 구동 장치
KR20170073315A (ko) 게이트 구동회로 및 이를 포함하는 표시 장치
KR20170044810A (ko) 액정 표시 장치
KR102283377B1 (ko) 표시장치와 그 게이트 구동 회로
US20170098420A1 (en) Scan driver and driving method thereof
KR102016560B1 (ko) 고전압 구동용 액정표시장치와 그 구동방법
KR101363194B1 (ko) 표시장치
KR102634769B1 (ko) 시프트 레지스터 및 이를 이용한 표시장치
KR102576966B1 (ko) 표시장치
KR20150078567A (ko) 액정표시장치
KR20150001424A (ko) 고전압 구동용 액정표시장치
CN103903579B (zh) 液晶显示设备及其驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant