CN102033341B - 驱动器ic芯片的焊垫布局构造 - Google Patents

驱动器ic芯片的焊垫布局构造 Download PDF

Info

Publication number
CN102033341B
CN102033341B CN2010102860841A CN201010286084A CN102033341B CN 102033341 B CN102033341 B CN 102033341B CN 2010102860841 A CN2010102860841 A CN 2010102860841A CN 201010286084 A CN201010286084 A CN 201010286084A CN 102033341 B CN102033341 B CN 102033341B
Authority
CN
China
Prior art keywords
weld pad
illusory
chip
ground connection
pad
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2010102860841A
Other languages
English (en)
Other versions
CN102033341A (zh
Inventor
崔正哲
罗俊皞
金大成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LX Semicon Co Ltd
Original Assignee
Silicon Works Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Silicon Works Co Ltd filed Critical Silicon Works Co Ltd
Publication of CN102033341A publication Critical patent/CN102033341A/zh
Application granted granted Critical
Publication of CN102033341B publication Critical patent/CN102033341B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Wire Bonding (AREA)

Abstract

一种液晶显示装置的驱动器IC芯片的焊垫布局构造包括虚设电源焊垫和虚设接地焊垫,所述焊垫设置在驱动器IC芯片的角落内,并在薄膜覆晶封装(COF)中利用金属线连接至主要电源焊垫和主要接地焊垫。因此,通过分散电源焊垫和接地焊垫的粘接位置,可减少电源供应线和接地线的电阻,可最小化位于远离主要电源焊垫和主要接地焊垫的方块的电力下降,并可防止可能在特定位置上由于粘接强度的减少而发生的功率施加中的失败。

Description

驱动器IC芯片的焊垫布局构造
技术领域
本发明涉及液晶显示装置的驱动器IC芯片的焊垫布局构造,尤其涉及驱动器IC芯片的焊垫布局构造,其中虚设电源焊垫和虚设接地焊垫是设置在驱动器IC芯片的角落中,并利用金属线在薄膜覆晶(COF)封装中连接至主要电源焊垫和主要接地焊垫。
背景技术
液晶显示装置(LCD)是基于液晶分子的特性,藉由允许光穿过液晶用于显示图像数据的装置,其中液晶分子的配置根据施加的电压而改变。在各种LCD中,现今,使用硅IC制造技术所形成的薄膜电晶体(TFT)LCD已最积极地被使用。
TFT-LCD包括液晶面板和用于驱动液晶面板的驱动器IC。液晶面板包括薄膜电晶体阵列基板和彩色滤光片基板,二者彼此面对以预定间隙粘接,并包括注入预定间隙的空间之内的液晶层。
通常,大尺寸LCD面板的驱动器IC芯片具有矩形形状,其中水平方向的长度较垂直方向的长度长,这是由于LCD应用的特性。
图1是说明以COF架构安装的传统驱动器IC芯片的焊垫布局构造的图式。
如图1中所示,以COF架构安装的传统驱动器IC芯片100包括内部电路110,设置在驱动器IC芯片的中心处;输入焊垫部分120,设置在内部电路110的外上侧;以及输出焊垫部分130,设置在下侧、左侧和右侧、以及上侧的二个角落。此外,驱动器IC芯片100包括设置在其上的电源供应线121a至124a和电源焊垫121b至124b。
如上所述,在以COF架构安装的传统驱动器IC芯片100中,电源供应焊垫和接地焊垫仅位于输入焊垫部分120中,其是芯片的一侧,并且在COF封装中不存在用于连接电源供应焊垫和接地焊垫的金属线。
如上所述,在以COF架构安装的传统驱动器IC芯片中,下长轴方向的输出焊垫部分和左和右侧的输出焊垫部分由于电源供应线的电阻的增加,而很难施加完全均匀的电源。又,为了解决这种缺陷,当金属额外地应用于芯片时,芯片的成本也会增加。
同时,在以COF架构安装的传统驱动器IC芯片中,不存在可作为发散驱动器IC芯片中所产生的热量的部分。
当前,随着面板的尺寸已增大,运行频率和面板负载也增加,从而驱动器IC芯片的电流消耗也增加。因此,当不存在合适的散热装置时,芯片的运行温度增加,从而驱动器IC芯片的属性可能会恶化。
发明内容
因此,本发明已作出努力以解决先前技术中出现的问题,且本发明的目的是提供液晶显示装置的驱动器IC芯片的焊垫布局构造,其中虚设电源焊垫和虚设接地焊垫是设置在驱动器IC芯片的角落,并在COF封装中利用金属线连接至主要电源焊垫和主要接地焊垫,藉以减小电源线和接地线的电阻,并可发散芯片中所产生的热量。
为了达到上述目的,根据本发明的一个特点,提供一种安装在LCD面板上的驱动器IC芯片的焊垫布局构造,所述焊垫布局构造包括:主要电源焊垫,配置以提供至少一个电源电压VDD至所述驱动器IC芯片;主要接地焊垫,配置以提供至少一个接地电压VSS至所述驱动器IC芯片;虚设电源焊垫,形成在所述驱动器IC芯片的四角部分;以及虚设接地焊垫,形成在所述驱动器IC芯片的四角部分,其特征在于,所述虚设电源焊垫利用金属线连接至所述主要电源焊垫,并且所述虚设接地焊垫利用金属线连接至所述主要接地焊垫。
附图说明
图1是说明以COF架构安装的传统驱动器IC芯片的焊垫布局构造的图式;
图2是说明依据本发明实施例中驱动器IC芯片的焊垫布局构造的图式;以及
图3是说明依据本发明实施例中驱动器IC芯片安装在COF薄膜上的构造的图式。
具体实施方式
本发明的主要理念是提供一种驱动器IC芯片的焊垫布局构造,其中虚设电源焊垫和虚设接地焊垫是设置在驱动器IC芯片的角落上,并通过金属线分别连接至主要电源焊垫和主要接地焊垫。
现在将参考本发明最佳实施例,以及所附图式更详细地说明。无论如何,说明书和附图中相同的符号标记代表相同或相似的部分。
图2是说明依据本发明实施例中驱动器IC芯片的焊垫布局构造的图式。
参考图2,根据本发明实施例,驱动器IC芯片200包括内部电路210,设置在驱动器IC芯片200的角落;输入焊垫部分220,设置在内部电路210的外上侧;以及输出焊垫部分230,设置在下侧、左侧和右侧、和上侧的角落。
不同于传统驱动器IC芯片100中电源焊垫和接地焊垫仅设置在驱动器IC芯片的输入焊垫部分,或仅浮动虚设焊垫140存在于驱动器IC芯片的四个角落,依据本发明实施例中的驱动器IC芯片200额外地包括驱动器IC芯片四个角落中的虚设电源焊垫241a、241b、244a和244b,和虚设接地焊垫242a、242b、243a和243b。
依据本发明实施例,驱动器IC芯片200包括主要电源焊垫221a、221b、224a和224b;主要接地焊垫222a、222b、223a和223b;虚设电源焊垫241a、241b、244a和244b,以及虚设接地焊垫242a、242b、243a和243b。
主要电源焊垫221a、221b、224a和224b将至少一个电源电压VDD通过电源供应线提供至驱动器IC芯片200。
具体而言,主要电源焊垫包括第一主要电源焊垫221a和221b,用于提供第一电源供应电压VDD1至驱动器IC芯片200,以及第二主要电源焊垫224a和224b,用于提供第二电源供应电压VDD2至驱动器IC芯片200。
主要接地焊垫222a、222b、223a和223b通过电源供应线将至少一个接地电压VSS提供至驱动器IC芯片200。
具体而言,主要接地焊垫包括第一主要接地焊垫222a和222b,用于提供第一接地电压VSS 1至驱动器IC芯片200,以及第二主要接地焊垫223a和223b,用于提供第二接地电压VSS2至驱动器IC芯片200。
虚设电源焊垫241a、241b、244a和244b,和虚设接地焊垫242a、242b、243a和243b形成在驱动器IC芯片200的四个角落。
虚设电源焊垫包括第一虚设电源焊垫241a和241b,凭借金属线连接至第一主要电源焊垫221a和221b,以及第二虚设电源焊垫244a和244b,凭借金属线连接至第二主要电源焊垫224a和224b。
在此情况中,第一虚设电源焊垫241a和241b凭借金属线分别连接至位于最接近第一虚设电源焊垫241a和241b的第一主要电源焊垫221a和221b;而第二虚设电源焊垫244a和244b凭借金属线分别连接至位于最接近第二虚设电源焊垫244a和244b的第二主要电源焊垫224a和224b。
虚设接地焊垫包括第一虚设接地焊垫242a和242b,凭借金属线连接至第一主要接地焊垫222a和222b,以及第二虚设接地焊垫243a和243b,凭借金属线连接至第二主要接地焊垫223a和223b。
在此情况下,第一虚设接地焊垫242a和242b凭借金属线分别连接至位于最接近第一虚设接地焊垫242a和242b的第一主要接地焊垫222a和222b;以及第二虚设接地焊垫243a和243b凭借金属线分别连接至位于最接近第二虚设接地焊垫243a和243b的第二主要接地焊垫223a和223b。
图3是说明依据本发明实施例中驱动器IC芯片安装在COF薄膜上的构造的图式。
如图3中所示,依据本发明实施例的驱动器IC芯片200以COF架构安装在LCD面板的COF薄膜300上。
依据本发明实施例,虚设电源焊垫241a、241b、244a和244b,以及虚设接地焊垫242a、242b、243a和243b,是设置在驱动器IC芯片200的角落内,并通过金属线连接至主要电源焊垫221a、221b、224a和224b以及主要接地焊垫222a、222b、223a和223b,从而可减少电源供应线和接地线的电阻。
因此,可最小化导致位于远离主要电源焊垫和主要接地焊垫的方块的电源供应电压下降的电力下降。此外,由于电源焊垫和接地焊垫的粘接位置分散,可防止在特定位置上由于粘接强度的减少所导致的功率施加中的失败。
同时,COF封装中的金属线形成具有宽或窄的宽度,从而可有效地控制和发散驱动器IC芯片中所产生的热量,而不需要单独的散热器。
不用说,依据本发明实施例设置在驱动器IC芯片内的虚设电源焊垫和虚设接地焊垫的数量和位置,可依据主要电源焊垫和主要接地焊垫的类型、以及驱动器IC芯片的布局而改变。
此外,依据驱动器IC芯片中的虚设电源焊垫和虚设接地焊垫的布局,COF封装中电源焊垫之间的连接和接地焊垫之间的连接可以改变。
从上面的描述中可以了解,本发明提供一种驱动器IC芯片的焊垫布局构造,其中虚设电源焊垫和虚设接地焊垫是设置在驱动器IC芯片的角落,并通过金属线连接至主要电源焊垫和主要接地焊垫,从而可减少电源供应线和接地线的电阻。
因此,可最小化导致位于远离主要电源焊垫和主要接地焊垫的方块的电源供应电压下降的电力下降。又,通过分散电源焊垫和接地焊垫的粘接位置,可防止在特定位置上由于粘接强度的减少所导致的功率施加中的失败。
同时,当COF封装中的金属线形成以具有宽的宽度时,可有效地控制和发散驱动器IC芯片中所产生的热量,而不需要单独的散热器。
尽管本发明最佳实施例已经作为示意目的描述,熟悉本领域的技术人员仍可以了解地是,在不脱离后附权利要求书揭露的本发明范围和精神下可做出各种变换、添加和替换。

Claims (11)

1.一种驱动器IC芯片的焊垫布局构造,所述驱动器IC芯片安装在液晶显示器(LCD)面板上,所述焊垫布局构造包括:
主要电源焊垫,配置以提供至少一个电源电压VDD至所述驱动器IC芯片;
主要接地焊垫,配置以提供至少一个接地电压VSS至所述驱动器IC芯片;
虚设电源焊垫,形成在所述驱动器IC芯片的四角部分;以及
虚设接地焊垫,形成在所述驱动器IC芯片的四角部分,
其特征在于,所述虚设电源焊垫利用金属线连接至所述主要电源焊垫,并且所述虚设接地焊垫利用金属线连接至所述主要接地焊垫。
2.如权利要求1所述的焊垫布局构造,其特征在于,所述主要电源焊垫包括:
第一主要电源焊垫,配置以提供第一电源供应电压VDD1至所述驱动器IC芯片;以及
第二主要电源焊垫,配置以提供第二电源供应电压VDD2至所述驱动器IC芯片。
3.如权利要求2所述的焊垫布局构造,其特征在于,所述主要接地焊垫包括:
第一主要接地焊垫,配置以提供第一接地电压VSS1至所述驱动器IC芯片;以及
第二主要接地焊垫,配置以提供第二接地电压VSS2至所述驱动器IC芯片。
4.如权利要求3所述的焊垫布局构造,其特征在于,所述虚设电源焊垫包括:
第一虚设电源焊垫,利用金属线连接至所述第一主要电源焊垫;以及
第二虚设电源焊垫,利用金属线连接至所述第二主要电源焊垫。
5.如权利要求4所述的焊垫布局构造,其特征在于,所述虚设接地焊垫包括:
第一虚设接地焊垫,利用金属线连接至所述第一主要接地焊垫;
第二虚设接地焊垫,利用金属线连接至所述第二主要接地焊垫。
6.如权利要求5所述的焊垫布局构造,其特征在于,所述第一虚设电源焊垫凭借金属线分别连接至位于最接近所述第一虚设电源焊垫的所述第一主要电源焊垫。
7.如权利要求5所述的焊垫布局构造,其特征在于,所述第二虚设电源焊垫凭借金属线分别连接至位于最接近所述第二虚设电源焊垫的所述第二主要电源焊垫。
8.如权利要求5所述的焊垫布局构造,其特征在于,所述第一虚设接地焊垫凭借金属线分别连接至位于最接近所述第一虚设接地焊垫的所述第一主要接地焊垫。
9.如权利要求5所述的焊垫布局构造,其特征在于,所述第二虚设接地焊垫凭借金属线分别连接至位于最接近所述第二虚设接地焊垫的所述第二主要接地焊垫。
10.如权利要求9所述的焊垫布局构造,其特征在于,所述驱动器IC芯片是以薄膜覆晶封装(COF)架构安装在所述LCD面板上。
11.如权利要求10所述的焊垫布局构造,其特征在于,在COF封装中所述虚设电源焊垫和所述主要电源焊垫之间的连接以及所述虚设接地焊垫和所述主要接地焊垫之间的连接是通过金属线而达成。
CN2010102860841A 2009-09-25 2010-09-19 驱动器ic芯片的焊垫布局构造 Active CN102033341B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020090090771A KR101113031B1 (ko) 2009-09-25 2009-09-25 드라이버 집적회로 칩의 패드 배치 구조
KR10-2009-0090771 2009-09-25

Publications (2)

Publication Number Publication Date
CN102033341A CN102033341A (zh) 2011-04-27
CN102033341B true CN102033341B (zh) 2013-11-06

Family

ID=43780184

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010102860841A Active CN102033341B (zh) 2009-09-25 2010-09-19 驱动器ic芯片的焊垫布局构造

Country Status (4)

Country Link
US (1) US8279617B2 (zh)
JP (1) JP5191517B2 (zh)
KR (1) KR101113031B1 (zh)
CN (1) CN102033341B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9911758B2 (en) 2015-12-31 2018-03-06 Shanghai Tianma Micro-electronics Co., Ltd. Display substrate, display device and display device identification method

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9118324B2 (en) * 2008-06-16 2015-08-25 Silicon Works Co., Ltd. Driver IC chip and pad layout method thereof
JP5411082B2 (ja) * 2010-08-03 2014-02-12 日本電信電話株式会社 Mems素子用パッケージ
KR101854283B1 (ko) 2011-09-22 2018-05-04 삼성디스플레이 주식회사 액정 표시 장치
KR101367090B1 (ko) * 2011-12-28 2014-02-25 주식회사 실리콘웍스 소스드라이버 집적회로 및 상기 소스드라이버 집적회로를 구비하는 디스플레이 장치
KR101974084B1 (ko) 2012-03-05 2019-05-02 삼성디스플레이 주식회사 표시장치
JP6130721B2 (ja) * 2013-04-26 2017-05-17 株式会社ジャパンディスプレイ 平面表示装置
KR102212323B1 (ko) * 2014-02-10 2021-02-04 삼성디스플레이 주식회사 표시 장치
KR102286450B1 (ko) * 2014-05-12 2021-08-05 엘지디스플레이 주식회사 표시 장치 및 그 제조방법
KR20160055368A (ko) 2014-11-07 2016-05-18 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102243669B1 (ko) 2015-01-26 2021-04-23 삼성전자주식회사 칩 온 필름 패키지 및 이를 포함하는 디스플레이 장치
KR102360171B1 (ko) 2015-04-24 2022-02-07 주식회사 엘엑스세미콘 구동 드라이버
KR102457225B1 (ko) * 2015-11-13 2022-10-21 에스케이하이닉스 주식회사 반도체 소자의 파워 라인 배치 구조 및 배치 방법
JP2018124465A (ja) * 2017-02-02 2018-08-09 セイコーエプソン株式会社 電気光学装置、電子機器、および実装構造体
CN114397776B (zh) 2021-12-30 2022-12-02 惠科股份有限公司 显示面板及显示面板的制备方法
US20230351954A1 (en) * 2022-04-28 2023-11-02 Novatek Microelectronics Corp. Display driver chip for driving a plurality of pixels of a display panel
CN114967196B (zh) * 2022-07-07 2024-06-11 合肥京东方显示技术有限公司 显示面板及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6949417B1 (en) * 1997-03-05 2005-09-27 Lg. Philips Lcd Co., Ltd. Liquid crystal display and method of manufacturing the same
CN101317267A (zh) * 2005-09-30 2008-12-03 Nxp股份有限公司 基于引线框架中的精密间距布线的系统封装(sip)器件

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5343074A (en) * 1993-10-04 1994-08-30 Motorola, Inc. Semiconductor device having voltage distribution ring(s) and method for making the same
JP3412942B2 (ja) * 1995-01-11 2003-06-03 株式会社東芝 半導体装置
JPH1048655A (ja) * 1996-08-01 1998-02-20 Hitachi Ltd 液晶駆動装置および液晶表示装置
JPH1195241A (ja) 1997-09-17 1999-04-09 Citizen Watch Co Ltd 液晶表示装置
JPH11133378A (ja) * 1997-10-24 1999-05-21 Nec Corp 液晶表示装置
US6410990B2 (en) * 1997-12-12 2002-06-25 Intel Corporation Integrated circuit device having C4 and wire bond connections
JP2001135679A (ja) 1999-11-05 2001-05-18 Casio Comput Co Ltd 半導体装置の接合構造およびその検査方法
TW511414B (en) * 2001-04-19 2002-11-21 Via Tech Inc Data processing system and method, and control chip, and printed circuit board thereof
EP1776762B1 (en) * 2004-07-27 2012-02-01 Easic Corporation Structured integrated circuit device
KR100644028B1 (ko) * 2005-05-11 2006-11-10 매그나칩 반도체 유한회사 반도체 칩 및 반도체 칩 패키지
JP4071782B2 (ja) 2005-05-30 2008-04-02 松下電器産業株式会社 半導体装置
JP4717604B2 (ja) * 2005-11-17 2011-07-06 パナソニック株式会社 配線基板およびそれを用いた半導体装置
KR100798895B1 (ko) * 2006-12-21 2008-01-29 주식회사 실리콘웍스 방열패턴을 구비하는 반도체 집적회로
KR100798896B1 (ko) * 2007-06-07 2008-01-29 주식회사 실리콘웍스 반도체 칩의 패드 배치 구조
JP4472737B2 (ja) * 2007-08-31 2010-06-02 Okiセミコンダクタ株式会社 半導体装置、半導体素子及び基板
KR100894254B1 (ko) 2007-11-06 2009-04-21 주식회사 실리콘웍스 전압강하가 최소화된 전원공급라인을 구비하는 반도체 칩

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6949417B1 (en) * 1997-03-05 2005-09-27 Lg. Philips Lcd Co., Ltd. Liquid crystal display and method of manufacturing the same
CN101317267A (zh) * 2005-09-30 2008-12-03 Nxp股份有限公司 基于引线框架中的精密间距布线的系统封装(sip)器件

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9911758B2 (en) 2015-12-31 2018-03-06 Shanghai Tianma Micro-electronics Co., Ltd. Display substrate, display device and display device identification method
US10043832B2 (en) 2015-12-31 2018-08-07 Shanghai Tianma Micro-electronics Co., Ltd. Display substrate, display device and display device identification method

Also Published As

Publication number Publication date
US8279617B2 (en) 2012-10-02
US20110075390A1 (en) 2011-03-31
CN102033341A (zh) 2011-04-27
KR101113031B1 (ko) 2012-02-27
JP2011071507A (ja) 2011-04-07
KR20110033328A (ko) 2011-03-31
JP5191517B2 (ja) 2013-05-08

Similar Documents

Publication Publication Date Title
CN102033341B (zh) 驱动器ic芯片的焊垫布局构造
CN101211027B (zh) 显示装置
US20090310314A1 (en) Flexible Display Module and Method of Manufacturing the same
JP2009186737A (ja) アレイ基板および表示装置
KR101136159B1 (ko) 집적회로 및 그를 구비하는 액정표시장치
CN101226286A (zh) 具有电源线的液晶显示器面板以及液晶显示器
CN103760693A (zh) 阵列基板的走线结构
KR20110024603A (ko) 액정표시장치 및 그 제조방법
KR20090082751A (ko) 액정 표시 장치
JP2011223005A (ja) ドライバー集積回路チップの電源連結構造
US9589521B2 (en) Liquid crystal display apparatus having wire-on-array structure
KR20230044372A (ko) 반도체 패키지
JP5443271B2 (ja) 表示装置
JPH04304427A (ja) 液晶表示装置
TWI725635B (zh) 半導體封裝
KR20050032279A (ko) 라인 온 글래스형 액정표시소자
US20230343913A1 (en) Display device
TWI790878B (zh) 顯示系統及適用於顯示系統的墊片配置
US11900886B2 (en) Display device
US20240282802A1 (en) Display device
CN103489875A (zh) 阵列基板、显示装置及阵列基板的制作方法
KR101296634B1 (ko) 액정 표시 장치
CN219843923U (zh) 显示装置
CN112904607B (zh) 一种走线结构及液晶显示面板
KR20060125326A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
DD01 Delivery of document by public notice

Addressee: Liu Jun

Document name: Notice of Conformity

DD01 Delivery of document by public notice