CN101610232B - 振幅抑制装置和信号发送装置 - Google Patents
振幅抑制装置和信号发送装置 Download PDFInfo
- Publication number
- CN101610232B CN101610232B CN2009101343440A CN200910134344A CN101610232B CN 101610232 B CN101610232 B CN 101610232B CN 2009101343440 A CN2009101343440 A CN 2009101343440A CN 200910134344 A CN200910134344 A CN 200910134344A CN 101610232 B CN101610232 B CN 101610232B
- Authority
- CN
- China
- Prior art keywords
- amplitude
- input signal
- circuit
- signal
- differential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2614—Peak power aspects
- H04L27/2623—Reduction thereof by clipping
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/62—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for providing a predistortion of the signal in the transmitter and corresponding correction in the receiver, e.g. for improving the signal/noise ratio
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Amplifiers (AREA)
- Transmitters (AREA)
- Dc Digital Transmission (AREA)
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
Abstract
本发明涉及振幅抑制装置和信号发送装置。该振幅抑制装置包括微分电路,其在振幅达到预定阈值时计算输入信号的振幅的微分值。振幅抑制装置还包括振幅抑制电路,其基于微分电路计算出的微分值抑制输入信号的振幅。
Description
技术领域
这里公开的实施方式涉及抑制输入信号的振幅的振幅抑制装置和发送信号的信号发送装置。
背景技术
近年来,在包括便携式电话和基站的移动通信系统中,采用通过应用OFDM(正交频分复用)等组合并且发送多个载波信号的多载波系统。在多载波系统中,在各个载波信号的相位重叠时,在组合的信号中出现高峰值分量。因此,在发送多载波信号的信号发送装置中,在预先抑制信号的峰值分量之后,将信号提供到放大器,由此在饱和功率附近启动放大器,以改善功率的使用效率。
作为用于抑制信号的峰值分量的技术,例如已知一种硬修剪方法,将具有大于阈值的振幅的信号部分修剪到阈值,以及一种窗口函数方法,用系数乘以信号以使得将峰值分量抑制为等于或低于阈值。
图1是用于说明硬修剪方法的峰值抑制概念的图。图2是用于实现图1中示出的峰值抑制方法的电路结构图。
当未经峰值抑制的原始信号A输入到图2中示出的硬修剪部件11时,计算信号A的振幅|x(t)|并且将其与抑制目标值A比较。当信号A的振幅|x(t)|小于抑制目标值A时,从延迟电路发送的信号A与“1”相乘。当信号A的振幅|x(t)|等于或大于抑制目标值A时,从延迟电路发送的信号A与校正量A/|x(t)|相乘。结果。在未经峰值抑制的原始信号A中,其中振幅超过抑制目标值A的部分被修剪为抑制目标值A,并且生成通过抑制信号A的峰值分量而获得的信号B。
硬修剪方法具有的优点在于信号的峰值分量可容易地由简单的电路结构抑制。然而,产生了对于信号来说不必要的高频分量,由此生成了到频带外部的不必要的波形。因此,通过滤波方法切除受到了硬修剪方法的峰值抑制的信号B的高频分量。
输入到图2中示出的滤波电路12的信号B与多个滤波系数C1、C2、...、和Cn相乘。将信号B与多个滤波系数C1、C2、...、和Cn相乘所获得的信号加起来,由此消除了高频分量,以生成信号C。
以该方式,通过使用硬修剪方法和滤波方法可减少不必要波形的生成并且抑制信号的峰值分量。然而,为了生成消除了不必要的频率分量并且精确地提取了发送信号频带分量的信号C,必须准备多维滤波电路1B。因此,增加了电路规模和处理时间。
作为防止电路规模增加并且抑制峰值分量的方法,广泛地使用窗口函数方法(例如参见日本专利特开2005-20505号和日本专利特开2007-194825号)。
图3是用于说明窗口函数方法的峰值抑制概念的图。图4是用于实现图3中示出的峰值抑制方法的电路结构图。
输入到图4中示出的窗口函数电路的未经峰值抑制的原始信号A传送到振幅计算部件21,在其中计算信号A的振幅值。随后,振幅值传送到峰值位置检测部件22。峰值位置检测部件22重复进行用于比较振幅值的假定最大值和接收振幅值的处理,以便由此最终检测信号A的峰值位置。此外,峰值位置检测部件22基于所计算出的峰值位置处的振幅和抑制目标值A来计算峰值抑制量。抑制信号生成部件23从窗口数据存储器23A中预先存储的多个窗口系数中选择对应于所计算出的峰值抑制量的窗口系数。乘法部件25将从延迟部件24传送的信号A与所选择窗口系数相乘,以由此生成抑制了峰值分量的信号D。
然而,在图3和图4中示出的方法中,在检测了原始信号A的峰值位置之后,才开始峰值抑制,由此导致信号延迟量的增加或用于峰值抑制处理的缓冲量的增加。
发明内容
考虑到前述,本发明的目的是提供可防止信号的延迟量和缓冲量增加并且抑制信号的峰值分量的振幅抑制装置和信号发送装置。
根据本发明的第一方面,一种振幅抑制装置包括:
微分电路,其在输入信号的振幅达到预定阈值时计算输入信号的振幅的微分值;和
振幅抑制电路,其基于微分电路计算出的微分值来抑制输入信号的振幅。
根据本发明的第二方面,一种信号发送装置包括:
微分电路,其在输入信号的振幅达到预定阈值时计算输入信号的振幅的微分值;
振幅抑制电路,其不必等待输入信号的振幅峰值,基于微分电路计算出的微分值来抑制输入信号的振幅;和
发送电路,其发送由振幅抑制电路抑制了振幅的信号。
根据本发明的第三方面,一种信号发送装置包括:
放大器电路,其放大输入信号;
失真补偿电路,其布置在放大器电路的前级并且校正输入信号以使得减少了失真的信号从放大器电路输出并且将输入信号提供到放大电路;和
振幅抑制电路,其抑制输入信号的振幅,
其中失真补偿电路包括:
差运算部件,其计算从输入信号导出的第一信号和从放大器电路的输出信号导出的第二信号之间的差,
微分算数部件,其计算输入信号振幅的微分值,和
校正部件,其根据包括差算数部件计算出的差和微分算数部件计算出的微分值在内的监测值校正输入信号,并且
其中振幅抑制电路不必等待输入信号振幅的峰值,基于在微分算数部件计算出的微分值中输入信号的振幅达到预定阈值时的微分值抑制输入信号的振幅,并且将输入信号提供到差运算部件作为第一信号。
本发明的目的和优点将借助于权利要求中特别指出的元素和组合来实现和获得。
将会理解,前述一般描述和以下详细描述是示例性和说明性的,并且不限制所要求权利的本发明。
附图说明
图1是用于说明硬修剪方法的峰值抑制概念的图;
图2是用于实现图1中示出的峰值抑制方法的电路结构图;
图3是用于说明窗口功能方法的峰值抑制概念的图;
图4是用于实现图3中示出的峰值抑制方法的电路结构图;
图5是根据本发明第一实施方式的振幅抑制装置和信号发送装置的示意图;
图6是峰值抑制部件的示意图;
图7是用于说明图6中示出的峰值抑制部件中的峰值抑制方法的概念的图;
图8是根据本发明第二实施方式的峰值抑制部件的示意图;
图9是用于说明图8中示出的峰值抑制部件中的峰值抑制方法的概念的图;和
图10是根据本发明第三实施方式的信号发送装置的示意图。
具体实施方式
下面将参照附图描述特定实施方式。
图5是根据本发明第一实施方式的振幅抑制装置和信号发送装置的示意图。
如图5中所示,信号发送装置100包括生成发送信号的信号生成部件110、抑制信号振幅的峰值抑制部件120、将数字信号转换为模拟信号的D/A转换部件141、放大信号的信号放大部件170、将模拟信号转换为数字信号的A/D转换部件142、延迟从峰值抑制部件120输入的输入信号并且将该输入信号传送到差计算部件160的延迟部件150、计算来自延迟部件150的输入信号和来自信号放大部件170的输出信号之间的差的差计算部件160、基于输入信号和所述差来校正输入信号以使得减少了非线性失真的输出信号从信号放大部件170输出的失真补偿部件130、以及使用天线190发送来自信号放大部件170的输出信号的信号发送部件180。信号发送部件180是上面在发明内容部分中描述的“发送电路”的示例。
信号生成部件110组合多个载波信号以生成发送信号。在该发送信号中,在相应多个载波信号的相位重叠时产生高峰值分量。如果尝试用信号放大部件170直接放大该发送信号,则功率效率降低。因此,所生成的发送信号传送到峰值抑制部件120,在其中抑制信号振幅。峰值抑制部件120的结构和峰值抑制方法随后将详细描述。
由峰值抑制部件120抑制了振幅的信号(该发送信号以下称为输入信号)被传送到失真补偿部件130和延迟部件150。
传送到失真补偿部件130的输入信号由D/A转换部件141进行模拟转换并且由信号放大部件170放大。由信号放大部件170放大的信号(该发送信号以下称为输出信号)传送到A/D转换部件142作为反馈信号,并且在被进行数字转换后,传送到差计算部件160。
差计算部件160还在输出信号传送到其时经由延迟部件150接收输入信号。输入信号和输出信号之间的差由差计算部件160计算并且然后传送到失真补偿部件130。
失真补偿部件130基于从峰值抑制部件120传送的输入信号和从差计算部件160传送的差,校正输入信号,以减少从信号放大部件170输出的输出信号的非线性失真。校正之后的输入信号被进行模拟转换并且传送到信号放大部件170。在由信号放大部件170放大之后,输入信号经由天线190由信号发送部件180发送。
信号发送装置100如上所述配置。
峰值抑制部件120的结构和峰值抑制方法将在下面详细描述。
图6是峰值抑制部件120的示意图。
峰值抑制部件120包括计算信号振幅的振幅计算部件122、计算信号振幅的微分值并且将该微分值传送到系数选择部件125的一次微分计算部件124、根据一次微分计算部件124的算数运算造成的延迟将振幅传送到系数选择部件125的延迟部件123、其中存储了具有彼此不同的信号振幅抑制程度的多个窗口系数的存储器126、选择窗口系数并且将窗口系数传送到算数部件127的系数选择部件125、根据系数选择部件125等的算数运算造成的延迟将信号传送到算数部件127的延迟部件121、以及将信号与抑制系数相乘的算数部件127。一次微分计算部件124是上面在发明内容部分中描述的“微分电路”的示例。存储器126是“系数存储部件”的示例。系数选择部件125和算数部件127的组合是上面在发明内容部分中描述的“振幅抑制电路”的示例。
图7是用于说明图6中示出的峰值抑制部件120中的峰值抑制方法的概念的图。
在图7中,时间关联于水平轴,信号的振幅关联于垂直轴,信号A表示未经峰值抑制的原始发送信号,而信号B表示经过了峰值抑制之后的信号。
图5中示出的信号生成部件110生成的发送信号A传送到图6中示出的延迟部件121和振幅计算部件122。振幅计算部件122计算发送信号A的振幅。一次微分计算部件124计算发送信号A的振幅的微分值。一次微分计算部件124计算出的微分值传送到系数选择部件125。振幅计算部件122计算出的振幅由延迟部件123在受微分值的算数运算延迟调节的定时传送到系数选择部件125。
信号振幅的微分值和窗口系数彼此相关地存储在存储器126中。在该实施方式中,发送信号A的频率越大,在其中执行峰值抑制的时间设置得越短,而频率越低,该时间设置得越长。具有较大的振幅抑制程度的窗口系数与信号的振幅的较大的微分值相关联。
系数选择部件125根据从延迟部件123传送的振幅和从一次微分计算部件124传送的微分值从存储器126中存储的多个窗口系数中选择一个窗口系数,并且将该窗口系数传送到运算部件127。在该实施方式中,当发送信号的振幅小于抑制目标值A时,不管发送信号的振幅的微分值如何,都选择用于不抑制发送信号振幅的系数“1”。当发送信号的振幅等于或大于抑制目标值A时,选择关联于发送信号的振幅的微分值的窗口系数。换言之,发送信号振幅的微分值越大,选择的窗口系数具有的发送信号振幅的抑制程度就越大。
这里,发明内容部分中描述的振幅抑制装置还可包括系数存储部件,其与微分电路计算出的微分值关联地存储具有输入信号振幅的不同抑制等级的多个抑制系数。振幅抑制电路可使用系数存储部件中存储的多个抑制系数中的对应于微分电路计算出的微分值的抑制系数来抑制输入信号的振幅。
因为预先存储了具有输入信号振幅的不同抑制等级的多个抑制系数并且选择了对应于信号振幅的微分值的抑制系数,所以可防止电路变得复杂,并可提高处理速度,以及抑制信号的振幅。
此外,在发明内容部分中描述的振幅抑制装置中,振幅抑制电路可仅对于对应于输入信号频率的时间宽度的时域抑制输入信号的振幅。
当仅对于对应于输入信号频率的时间宽度的时域抑制输入信号的振幅时,可确定振幅抑制时间,而不必检测输入信号的峰值分量,并且可精确地仅抑制具有高振福的信号部分。
算数部件127将使用包括窗口系数的窗口函数表达式的算数运算应用到从延迟部件121传送来的发送信号,所述窗口系数从系数选择部件125传送。因此,抑制了发送信号的振幅。
此外,发明内容部分中描述的振幅抑制电路可通过执行使用算数表达式的算数运算来抑制输入信号的振幅。
此外,发明内容部分中描述的振幅抑制装置可包括系数存储部件,其与微分电路计算出的微分值相关联地存储具有输入信号振幅的不同抑制等级的多个抑制系数。在该情况下,振幅抑制电路可执行使用包括系数存储部件中存储的多个抑制系数中与微分电路计算出的微分值相对应的抑制系数的算数表达式的算数运算。
因为根据信号振幅的微分值来选择算数表达式的系数,所以可精细地调节信号的振幅并且抑制振幅。
在图7中示出的示例中,在发送信号A的振幅小于抑制目标值A的时间t0处,不执行振幅的抑制并且维持发送信号A的波形。在时间t1和t2处,发送信号A的振幅超过抑制目标值A。在一次微分值几乎为“0”的时间t1处,不执行振幅的抑制。在一次微分值较大的时间t2处,选择具有与一次微分值相对应的抑制程度的窗口系数并且通过使用所选择的窗口系数将发送信号A的振幅抑制为抑制目标值A。
可以看出的是,当信号振幅的一次微分值在某个点较小时,信号的振幅基本上不会进一步增加,并且当信号振幅的一次微分值较大时,信号的振幅基本上增加。在该实施方式中,根据信号振幅的一次微分值确定用于发送信号的抑制处理的有无,或者抑制程度。因此,可开始峰值抑制处理,而不必等待检测发送信号的峰值分量,从而可减少信号中的延迟。
当使用函数抑制振幅时,随着抑制量增加,信号频带的外部趋向于生成不必要的波形。可通过根据发送信号振幅的一次微分值选择窗口系数并且校正窗口系数以温和地抑制具有较大一次微分值的信号部分的振幅,来减少不必要的波形分量。
如上所述,根据该实施方式,可防止信号延迟量的增加并且可精确抑制信号的峰值分量,使得可缩减信号放大部件170的功耗。
以上为第一实施方式的描述。现在,将描述本发明的第二实施方式。在抑制信号振幅的方法的方面,第二实施方式不同于第一实施方式。然而,除了峰值抑制部件之外的部件基本上与第一实施方式中的相同。因此,与第一实施方式中相同的部件由相同的引用数字和符号表示,并且因此,将省略这些相同部件的说明。因此,下面将仅描述不同之处。
图8是第二实施方式中峰值抑制部件300的示意图。峰值抑制部件300包括确定信号振幅是否大于抑制开始值A2的振幅确定部件310、将信号振幅修剪为抑制开始值A2的第二硬修剪部件320、将信号振幅修剪为抑制目标值A1的第一硬修剪部件330、以及计算信号振幅的微分值的一次微分计算部件340。此外,峰值抑制部件300包括四个乘法部件361、362、364、和366,三个加法部件363、365、和367,以及选择器350。
发送到峰值抑制部件300的发送信号x(t)传送到振幅确定部件310。
当发送信号x(t)的振幅|x(t)|等于或小于抑制开始值A2时,发送信号不受到峰值抑制并且直接传送到后级处的失真补偿部件130等。
当发送信号x(t)的振幅|x(t)|大于抑制开始值A2时,乘法部件362将由第一硬修剪部件330修剪为抑制目标值A1的信号和通过用振幅|x(t)|除原始发送信号x(t)获得的信号相乘,以生成第一信号。乘法部件361将由第二硬修剪部件320修剪为抑制开始值A2的信号和通过用振幅|x(t)|除原始发送信号x(t)获得的信号相乘,以生成第二信号。一次微分计算部件340计算发送信号x(t)的一次微分值并且乘法部件366将一次微分值与系数α相乘之后,加法部件367将“1”加到与系数α相乘了的一次微分值,以生成第三信号。此外,加法部件363从第一信号中减去第二信号,乘法部件364将通过相减获得的信号和第三信号的倒数相乘,并且加法部件365将第二信号加到通过该相乘获得的信号。因此,生成抑制了振幅的新信号。
公式(1)表示图8中示出的峰值抑制部件300中使用的算数表达式。图9是用于说明图8中示出的峰值抑制部件300中的峰值抑制方法的概念的图。
[公式1]
y(t)=x(t) (|x(t)|≤A2)
在图9中,时间关联于水平轴,信号振幅关联于垂直轴,信号A表示峰值抑制之前的原始发送符号,并且信号B表示峰值抑制之后的信号。如图9中所示,图8中示出的峰值抑制部件300仅对于其中振幅|x(t)|超过抑制开始值A2的发送信号x(t)的部分将振幅抑制为等于或小于抑制目标值A1。
这里,在上面在发明内容部分中描述的振幅抑制装置中,振幅抑制电路可仅对于其中输入信号振幅超过阈值的时域抑制输入信号的振幅。
在该情况下,因为仅对于其中信号振幅超过阈值的时域抑制信号的振幅,所以可尽可能地维持原始信号并且改善放大器电路的功率效率。
以该方式,根据公式(1)对发送信号进行算数运算。这使得可仅对于其中振幅超过抑制开始值A2的部分精确地按照对应于振幅的程度将信号振幅抑制为等于或低于抑制目标值A1。
以上是对第二实施方式的描述。现在,将描述本发明的第三实施方式。在布置峰值抑制部件的位置的方面,第三实施方式不同于第一实施方式。在以下说明中,与第一实施方式中相同的部件由相同的引用数字和符号表示,并且因此,将省略这些部件的说明。下面将仅描述差别。
图10是根据第三实施方式的信号发送装置的示意图。
如图10中所示,与根据图5中示出的第一实施方式的信号发送装置100一样,信号发送装置100’包括信号生成部件110、D/A转换部件141、信号放大部件170、A/D转换部件142、和信号发送部件180。此外,信号发送装置100’包括峰值抑制部件120’和失真补偿部件130’,所述峰值抑制部件120’包括根据图6中示出的第一实施方式的峰值抑制部件120的系数选择部件125和算数部件127,所述失真补偿部件130’包括延迟部件150、差计算部件160、振幅计算部件131、一次微分计算部件132、和所应用的失真补偿部件133。信号放大部件170是上述的放大器电路的示例。失真补偿部件130’是上面在发明内容部分中描述的“失真补偿电路”的示例。一次微分计算部件132是上面在发明内容部分中描述的“微分算数部件”的示例。差计算部件160是上面在发明内容部分中描述的“差运算部件”的示例。所应用的失真补偿部件133是上面在发明内容部分中描述的“校正部件”的示例。
振幅计算部件131计算信号生成部件110生成的发送信号的振幅。一次微分计算部件132计算振幅的微分值。所计算出的振幅和所计算出的一次微分值传送到所应用的失真补偿部件133并且也传送到峰值抑制部件120’。
差计算部件160计算经信号放大部件170放大的信号的反馈信号和从峰值抑制部件120’提供的发送信号之间的差,并且将该差传送到所应用的失真补偿部件133。
所应用的失真补偿部件133根据使用振幅计算部件131计算出的振幅、一次微分计算部件132计算出的微分值、和差计算部件160计算的差的预定的应用算法来执行失真补偿处理。换言之,基于发送信号的振幅和一次微分值校正作为信号放大部件170的输入和输出特性的失真的非线性失真。基于一次微分值校正由滞后作用减少引起的失真(存储效应)。经受了所应用的失真补偿部件133的失真补偿的输入信号在传送到信号放大部件170之后被发送并且放大。
峰值抑制部件120’基于从振幅计算部件131传送的振幅和从一次微分计算部件132传送的微分值选择存储器126中存储的窗口系数,并且使用所选择的窗口系数抑制发送信号的振幅。
以该方式,峰值抑制电路合并到失真补偿电路的反馈回路中。这使得可将振幅和失真补偿电路计算出的输入信号的微分值转给峰值抑制电路,抑制电路规模的增加,并且减少信号的延迟。
在上述的实施方式中,基于信号振幅的微分值改变振幅的抑制程度。然而,可仅基于信号振幅的微分值来确定执行振幅抑制处理的有无,以执行以前的振幅抑制处理。
当在输入信号达到预定阈值时的振幅微分值为正时,认为输入信号的振幅增加超过了阈值。否则,认为输入信号的振幅不会进一步增加。以该方式,可根据输入信号达到预定阈值时的振幅微分值来预测峰值抑制的必要性和峰值分量的抑制程度。
根据本发明的振幅抑制装置,基于输入信号振幅达到预定阈值时的振幅微分值来抑制输入信号的振幅。因此,可减少用于等待输入信号振幅达到峰值的时间,并且可提高处理速度。
此外,根据第一类型的信号发送装置,可抑制振幅,而不必等待输入信号的振幅峰值,并且可减少信号中的延迟。
通常,一般而言,信号发送装置装配有放大信号的放大器电路和减少从放大器电路输出的信号的非线性失真的失真补偿电路。失真补偿电路校正输入信号以使得使用从输入信号导出的第一信号和从放大器电路的输出信号导出的第二信号之间的差、以及输入信号的振幅和微分值来减少输出信号的非线性失真。
此外,根据第二类型的信号发送装置,由失真补偿电路计算出的输入信号的振幅和微分值被转给振幅补偿电路。因此,可防止电路规模的增加并且可减少信号中的延迟。
如上所述,使用这里公开的振幅抑制装置和信号发送装置,可防止信号的延迟量和缓冲容量的增加,并且抑制信号的峰值分量。
这里叙述的所有示例和条件语言旨在用于教学目的,以帮助读者理解发明者贡献的本发明和概念以促进技术,并且要解释为不限于这些特定叙述的示例和条件,说明书中这些示例的组织也不涉及本发明优劣的展示。尽管已详细描述了本发明的实施方式,应当理解,可对其做出各种变化、替换、和变更,而不会偏离本发明的精神和范围。
Claims (11)
1.一种振幅抑制装置,该振幅抑制装置包括:
微分电路,其在输入信号的振幅达到预定阈值时计算所述输入信号的振幅的微分值;和
振幅抑制电路,其基于所述微分电路在所述输入信号的振幅达到预定阈值时的时间点计算出的微分值来抑制所述输入信号的振幅,而不必等待所述输入信号的振幅的峰值。
2.根据权利要求1所述的振幅抑制装置,其中所述振幅抑制电路对于其中所述输入信号的振幅超过所述阈值的时域抑制所述输入信号的振幅。
3.根据权利要求1所述的振幅抑制装置,其中所述振幅抑制电路对与所述输入信号的频率相对应的时间宽度的时域抑制所述输入信号的振幅。
4.根据权利要求1所述的振幅抑制装置,所述振幅抑制装置还包括系数存储部件,所述系数存储部件与所述微分电路计算出的微分值相关联地存储具有输入信号振幅的不同抑制等级的多个抑制系数,其中
所述振幅抑制电路使用所述系数存储部件中存储的多个抑制系数中的与所述微分电路计算出的微分值相对应的抑制系数来抑制所述输入信号的振幅。
5.根据权利要求1所述的振幅抑制装置,所述振幅抑制装置还包括系数存储部件,所述系数存储部件与所述微分电路计算出的微分值相关联地存储具有输入信号振幅的不同抑制等级的多个抑制系数,其中
所述振幅抑制电路执行使用包括所述系数存储部件中存储的多个抑制系数中的与所述微分电路计算出的微分值相对应的抑制系数在内的算数表达式的算数运算。
6.一种信号发送装置,所述信号发送装置包括:
微分电路,其在输入信号的振幅达到预定阈值时计算所述输入信号的振幅的微分值;
振幅抑制电路,其基于所述微分电路在所述输入信号的振幅达到预定阈值时的时间点计算出的微分值来抑制所述输入信号的振幅,而不必等待所述输入信号的振幅的峰值;和
发送电路,其发送由所述振幅抑制电路抑制了振幅的信号。
7.根据权利要求6所述的信号发送装置,其中所述振幅抑制电路对于其中所述输入信号的振幅超过所述阈值的时域抑制所述输入信号的振幅。
8.根据权利要求6所述的信号发送装置,其中所述振幅抑制电路针对与所述输入信号的频率相对应的时间宽度的时域抑制所述输入信号的振幅。
9.根据权利要求6所述的信号发送装置,所述信号发送装置还包括系数存储部件,所述系数存储部件与所述微分电路计算出的微分值相关联地存储具有输入信号振幅的不同抑制等级的多个抑制系数,其中
所述振幅抑制电路使用所述系数存储部件中存储的多个抑制系数中的与所述微分电路计算出的微分值相对应的抑制系数来抑制所述输入信号的振幅。
10.根据权利要求6所述的信号发送装置,所述信号发送装置还包括系数存储部件,所述系数存储部件与所述微分电路计算出的微分值相关联地存储具有输入信号振幅的不同抑制等级的多个抑制系数,其中
所述振幅抑制电路执行使用包括所述系数存储部件中存储的多个抑制系数中的与所述微分电路计算出的微分值相对应的抑制系数在内的算数表达式的算数运算。
11.一种信号发送装置,所述信号发送装置包括:
放大器电路,其放大输入信号;
失真补偿电路,其布置在所述放大器电路的前级并且校正所述输入信号以使得减少了失真的信号从所述放大器电路输出,所述失真补偿电路将输入信号提供到放大器电路;和
振幅抑制电路,其抑制所述输入信号的振幅,
其中所述失真补偿电路包括:
差运算部件,其计算从所述输入信号导出的第一信号和从所述放大器电路的输出信号导出的第二信号之间的差,
微分算数部件,其计算所述输入信号振幅的微分值,和
校正部件,其根据包括所述差运算部件计算出的差和所述微分算数部件计算出的微分值在内的监测值来校正所述输入信号,并且
其中所述振幅抑制电路不必等待所述输入信号振幅的峰值,基于所述微分算数部件在所述输入信号的振幅达到预定阈值时的时间点计算出的微分值来抑制所述输入信号的振幅,并且将所述输入信号提供到所述差运算部件作为第一信号。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008160183A JP5125797B2 (ja) | 2008-06-19 | 2008-06-19 | 振幅抑圧装置および信号送信装置 |
JP2008160183 | 2008-06-19 | ||
JP2008-160183 | 2008-06-19 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101610232A CN101610232A (zh) | 2009-12-23 |
CN101610232B true CN101610232B (zh) | 2012-09-05 |
Family
ID=41226196
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009101343440A Expired - Fee Related CN101610232B (zh) | 2008-06-19 | 2009-04-14 | 振幅抑制装置和信号发送装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8520770B2 (zh) |
EP (1) | EP2136524B1 (zh) |
JP (1) | JP5125797B2 (zh) |
KR (1) | KR101158167B1 (zh) |
CN (1) | CN101610232B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7769096B2 (en) * | 2006-11-22 | 2010-08-03 | Trellis Phase Communications, Lp | QM-CPM modems with higher order signaling |
AU2010364314A1 (en) * | 2010-11-19 | 2012-07-12 | Commonwealth Scientific And Industrial Research Organisation | Peak-to-average power ratio reduction for wireless communication systems |
JP5742754B2 (ja) * | 2012-03-06 | 2015-07-01 | アイコム株式会社 | 通信機および通信方法 |
JP6526448B2 (ja) * | 2015-03-05 | 2019-06-05 | 富士通株式会社 | ピーク抑圧装置およびピーク抑圧方法 |
US10044543B2 (en) * | 2015-07-30 | 2018-08-07 | Futurewei Technologies, Inc. | Reducing crest factors |
CN106936387B (zh) * | 2017-03-24 | 2020-02-14 | 合肥工业大学 | 正余弦测量信号的修正模块及其方法 |
CN109274345B (zh) * | 2018-11-14 | 2023-11-03 | 上海艾为电子技术股份有限公司 | 一种信号处理方法、装置和系统 |
EP3716559B1 (en) * | 2019-03-25 | 2023-08-30 | Shenzhen Goodix Technology Co., Ltd. | Method for reduction of signal peak to average power of an input signal of a transmitter device |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1300487A (zh) * | 1999-04-23 | 2001-06-20 | 松下电器产业株式会社 | 基站装置及峰值功率抑制方法 |
CN1405976A (zh) * | 2001-08-07 | 2003-03-26 | 株式会社日立国际电气 | 前馈型和自适应预失真型失真补偿放大设备 |
CN1503586A (zh) * | 2002-11-26 | 2004-06-09 | ������������ʽ���� | 峰值系数降低装置 |
CN1874150A (zh) * | 2005-06-01 | 2006-12-06 | 索尼株式会社 | 数字信号处理设备和方法 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5264857A (en) * | 1987-10-08 | 1993-11-23 | Baghdady Elie J | Method and apparatus for signal modulation and detection |
JP3189401B2 (ja) * | 1992-07-29 | 2001-07-16 | ソニー株式会社 | 音声データ符号化方法及び音声データ符号化装置 |
JP3311950B2 (ja) | 1996-12-19 | 2002-08-05 | 富士通株式会社 | 符号多重無線装置 |
JP3699602B2 (ja) * | 1999-01-07 | 2005-09-28 | 富士通株式会社 | プリディストーション装置及びその方法 |
EP1204216B1 (en) | 1999-07-28 | 2011-04-20 | Fujitsu Limited | Method and apparatus for distortion compensation of radio device |
JP4722146B2 (ja) * | 1999-12-28 | 2011-07-13 | 富士通株式会社 | 歪補償装置 |
JP4183364B2 (ja) * | 1999-12-28 | 2008-11-19 | 富士通株式会社 | 歪補償装置 |
JP2001274768A (ja) | 2000-03-27 | 2001-10-05 | Matsushita Electric Ind Co Ltd | 通信装置及び通信方法 |
JP2003168931A (ja) * | 2001-12-04 | 2003-06-13 | Nec Corp | 歪補償回路 |
JP3796204B2 (ja) * | 2002-07-31 | 2006-07-12 | 松下電器産業株式会社 | マルチキャリア送信信号のピーク抑圧方法およびピーク抑圧機能をもつマルチキャリア送信信号生成回路 |
JP3927521B2 (ja) | 2003-06-27 | 2007-06-13 | 株式会社日立国際電気 | 送信機 |
JP2005057532A (ja) * | 2003-08-05 | 2005-03-03 | Nec Engineering Ltd | 電力制限回路 |
JP2005269550A (ja) | 2004-03-22 | 2005-09-29 | Matsushita Electric Ind Co Ltd | ピーク電力抑圧装置およびピーク電力抑圧方法 |
WO2006049140A1 (ja) * | 2004-11-01 | 2006-05-11 | Hitachi Kokusai Electric Inc. | 送信機 |
JP2006174364A (ja) | 2004-12-20 | 2006-06-29 | Fujitsu Ltd | マルチキャリア信号送信装置、マルチキャリア信号受信装置、マルチキャリア信号送信方法、マルチキャリア信号受信方法、及び通信システム |
JP4617232B2 (ja) | 2005-09-21 | 2011-01-19 | 株式会社日立国際電気 | 送信機 |
WO2007037091A1 (ja) * | 2005-09-28 | 2007-04-05 | Matsushita Electric Industrial Co., Ltd. | マルチキャリア通信装置およびマルチキャリア通信方法 |
JP4951238B2 (ja) * | 2005-12-27 | 2012-06-13 | パナソニック株式会社 | 極座標変調送信装置及び適応歪補償処理システム並びに極座標変調送信方法及び適応歪補償処理方法 |
JP2007194825A (ja) * | 2006-01-18 | 2007-08-02 | Fujitsu Ltd | マルチキャリア信号送信装置 |
JP4750592B2 (ja) | 2006-03-17 | 2011-08-17 | 富士通株式会社 | ピーク抑圧方法、ピーク抑圧装置、無線送信装置 |
JP2007306346A (ja) * | 2006-05-12 | 2007-11-22 | Nec Engineering Ltd | 電力制限回路 |
JP4829705B2 (ja) * | 2006-07-12 | 2011-12-07 | 富士通株式会社 | ピーク抑圧制御装置 |
JP4625434B2 (ja) * | 2006-08-10 | 2011-02-02 | 株式会社日立国際電気 | 送信機 |
WO2008047874A1 (fr) * | 2006-10-19 | 2008-04-24 | Nec Corporation | Dispositif de génération de signal, procédé et son programme dans un système de transmission par hyperfréquences |
JP2009100190A (ja) * | 2007-10-16 | 2009-05-07 | Nec Corp | マルチキャリア送信装置およびそのピーク抑圧方法 |
-
2008
- 2008-06-19 JP JP2008160183A patent/JP5125797B2/ja not_active Expired - Fee Related
-
2009
- 2009-03-16 US US12/404,455 patent/US8520770B2/en not_active Expired - Fee Related
- 2009-03-30 EP EP09156737.0A patent/EP2136524B1/en not_active Expired - Fee Related
- 2009-04-07 KR KR1020090029945A patent/KR101158167B1/ko not_active IP Right Cessation
- 2009-04-14 CN CN2009101343440A patent/CN101610232B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1300487A (zh) * | 1999-04-23 | 2001-06-20 | 松下电器产业株式会社 | 基站装置及峰值功率抑制方法 |
CN1405976A (zh) * | 2001-08-07 | 2003-03-26 | 株式会社日立国际电气 | 前馈型和自适应预失真型失真补偿放大设备 |
CN1503586A (zh) * | 2002-11-26 | 2004-06-09 | ������������ʽ���� | 峰值系数降低装置 |
CN1874150A (zh) * | 2005-06-01 | 2006-12-06 | 索尼株式会社 | 数字信号处理设备和方法 |
Also Published As
Publication number | Publication date |
---|---|
EP2136524A2 (en) | 2009-12-23 |
JP5125797B2 (ja) | 2013-01-23 |
EP2136524A3 (en) | 2009-12-30 |
US8520770B2 (en) | 2013-08-27 |
CN101610232A (zh) | 2009-12-23 |
JP2010004224A (ja) | 2010-01-07 |
EP2136524B1 (en) | 2014-07-23 |
US20090316827A1 (en) | 2009-12-24 |
KR20090132493A (ko) | 2009-12-30 |
KR101158167B1 (ko) | 2012-06-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101610232B (zh) | 振幅抑制装置和信号发送装置 | |
US7742748B2 (en) | Signal predistortion in radio transmitter | |
US5870668A (en) | Amplifier having distortion compensation and base station for radio communication using the same | |
US7606322B2 (en) | Digital pre-distortion technique using nonlinear filters | |
JP4308163B2 (ja) | 歪補償装置 | |
EP1858158B1 (en) | Strain compensation device | |
US20090088093A1 (en) | Signal predistortion in radio transmitter | |
KR101159478B1 (ko) | 왜곡 보상 장치, 증폭 장치, 송신 장치 및 왜곡 보상 방법 | |
US20100311360A1 (en) | Transmitter, method for lowering signal distortion, and method for generating predistortion parameters utilized to lower signal distortion | |
JP4619827B2 (ja) | 歪補償装置 | |
US9450544B2 (en) | Pre-distortion method, associated apparatus and non-transitory machine readable medium | |
GB2403358A (en) | Digital pre-distortion for the linearization of power amplifiers with asymmetrical characteristics | |
CN100444518C (zh) | 信号传输设备和方法 | |
JP5707999B2 (ja) | 歪補償装置、送信機及び歪補償方法 | |
US9337783B2 (en) | Distortion compensation apparatus and distortion compensation method | |
US8718209B2 (en) | Receiving device, linearizer, and distortion compensation method | |
EP1450482A2 (en) | Circuit and method for compensating for nonlinear distortion of power amplifier | |
US8525592B2 (en) | Power amplification device, transmitter, and power amplification control method | |
EP1953913B1 (en) | Distortion compensating device | |
US7305046B2 (en) | I/Q modulator with carrier predistortion | |
TW201503580A (zh) | 預失真方法、預失真裝置以及機器可讀媒體 | |
JP5673475B2 (ja) | 歪補償装置および歪補償方法 | |
JP2010068217A (ja) | 歪補償装置及び方法 | |
KR101196584B1 (ko) | 무선 장치, 왜곡 보상 장치 및 왜곡 보상 방법 | |
US20060083330A1 (en) | Distortion compensation table creation method and distortion compensation method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120905 Termination date: 20180414 |
|
CF01 | Termination of patent right due to non-payment of annual fee |