CN101440521A - 半导体晶体生长方法、半导体晶体基板及其制造方法 - Google Patents

半导体晶体生长方法、半导体晶体基板及其制造方法 Download PDF

Info

Publication number
CN101440521A
CN101440521A CNA2008101777746A CN200810177774A CN101440521A CN 101440521 A CN101440521 A CN 101440521A CN A2008101777746 A CNA2008101777746 A CN A2008101777746A CN 200810177774 A CN200810177774 A CN 200810177774A CN 101440521 A CN101440521 A CN 101440521A
Authority
CN
China
Prior art keywords
semiconductor crystal
nitride semiconductor
iii
iii nitride
iii group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2008101777746A
Other languages
English (en)
Inventor
冈久拓司
川濑智博
上村智喜
西冈志行
荒川聪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Publication of CN101440521A publication Critical patent/CN101440521A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02387Group 13/15 materials
    • H01L21/02389Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

本发明涉及半导体晶体生长方法、半导体晶体基板及其制造方法。本发明公开了一种III族氮化物半导体晶体的生长方法,其包括步骤:准备下层基板,以及通过气相生长在该下层基板上通过利用四氟化硅作为掺杂气体生长用硅掺杂的III族氮化物半导体晶体。

Description

半导体晶体生长方法、半导体晶体基板及其制造方法
技术领域
本发明涉及III族氮化物半导体晶体生长方法、III族氮化物半导体晶体的制造方法和III族氮化物半导体晶体基板。
背景技术
III族氮化物半导体晶体,比如具有3.4eV的能带隙和高导热率的GaN(氮化镓)晶体,作为用于半导体器件比如短波长的功率电子器件和光学器件的材料而备受瞩目。
作为这种III族氮化物半导体晶体的制造方法,例如日本专利特开2003-17420(专利文件1)公开了一种基于HVPE(氢化物气相外延),采用硅烷(SiH4)、乙硅烷(Si2H6)、三氯硅烷(SiHCl3)、二氯硅烷(SiH2Cl2)、单氯硅烷(SiH3Cl)和四氯硅烷(SiCl4)作为掺杂硅(Si)的原料的氮化镓型化合物半导体的生长。
而且,日本专利特开2000-91234(专利文件2)公开了一种基于HVPE,利用SiHxCl4-x(x=1~3)作为掺杂硅的原料的氮化物型III-V族化合物半导体的生长。
此外,日本专利特开3-252175(专利文件3)公开了一种基于MOCVD(金属有机化学气相沉积),采用硅烷作为掺杂硅的原料的氮化镓型化合物半导体的生长。
除此之外,日本专利特开2005-223243(专利文件4)公开了一种基于HVPE,通过允许卤化氢的气流经过导流管到基板上,生长用硅元素掺杂的III族氮化物半导体晶体的方法,所述硅元素被包含在由含硅材料形成的导流管中。
在将通过气相生长比如HVPE或MOCVD生长III族氮化物半导体晶体的阶段,必须控制III族氮化物半导体晶体中n型杂质(掺杂物)的浓度,以调节III族氮化物半导体晶体的n型导电性能。上述专利文件1~3中,为了掺杂作为n型杂质的硅所采用的掺杂气体,由于III族氮化物半导体晶体的生长温度而在到达下层基板之前会分解,并附着到反应管。此外,掺杂气体会与氮气或氨气反应,产生SixNy(氮化硅)型化合物(x和y是任意的整数)。如果用于供应硅的掺杂气体在达到下层基板之前如上所述分解或反应,则难以控制掺杂气体中的硅的浓度。结果,带入III族氮化物半导体晶体中的硅的浓度将变化,使得不能调节带入III族氮化物半导体晶体中的硅的浓度。因此,难以基于作为掺杂物的硅控制III族氮化物半导体晶体的电阻率。特别是在采用HVPE的情况下,由于反应管整体加热,因为掺杂气体的分解和/或与其它气体的反应显著,所以这个问题更加明显。
一个可能的思路是以高速率供应掺杂气体,以防止掺杂气体的热分解或与材料气体的反应。然而,如果以高速率供应掺杂气体,则提供到下层基板的掺杂气体的浓度分布将恶化。这样,存在III族氮化物半导体晶体中电阻率的面内分布恶化的问题。
在上述的专利文件4中,利用腐蚀行为的优点通过卤化氢与导流管之间的反应(腐蚀),产生用于掺杂在III族氮化物半导体晶体中的硅。如果卤化氢的浓度相对于载气降低,或者如果卤化氢的温度变高,则硅的浓度降低。当导流管的表面状态通过与卤化氢的反应改变时,硅的浓度也将变化。由此,带入III族氮化物半导体晶体中的硅的量将由于硅浓度的降低或变化而变化。结果,难以控制得到的III族氮化物半导体晶体的电阻率。
发明内容
考虑到上述内容,本发明的目的是提供一种III族氮化物半导体晶体生长方法、一种III族氮化物半导体晶体基板制造方法以及一种III族氮化物半导体晶体基板,使得能容易地控制电阻率并防止电阻率面内分布的恶化。
本发明的III族氮化物半导体晶体的生长方法包括下述步骤。首先,准备下层基板。然后,通过气相生长,在下层基板上通过使用四氟化硅(SiF4)作为掺杂气体而生长用硅掺杂的第一III族氮化物半导体晶体。
通过本发明的III族氮化物半导体晶体的生长方法,在用硅掺杂的第一III族氮化物半导体晶体的生长过程中,四氟化硅气体用作掺杂气体。四氟化硅气体的特征在于,与其它用作掺杂硅的掺杂气体相比,该气体本身不容易分解,并且不容易与另一气体比如用于III族氮化物半导体晶体的原料气体和载气反应。因此,能够抑制四氟化硅气体在到达下层基板之前分解而附着到除下层基板之外区域的事件和/或通过在四氟化硅气体中硅的反应而产生的化合物。因此,通过调节四氟化硅气体的浓度,有助于控制作为掺杂物的硅的浓度,所述四氟化硅气体是掺杂气体。结果,能够以恒定水平调节带入第一III族氮化物半导体晶体的硅的浓度。因此,能够容易地控制III族氮化物半导体晶体的电阻率。
由于能够容易地控制四氟化硅气体中硅的浓度,因此不需要以高速率向下层基板供应四氟化硅气体。因此,用以合适的速率供应的掺杂气体,能够生长第一III族氮化物半导体晶体,并且掺杂气体能够均匀地供应到下层基板。因此,能够防止生长的第一III族氮化物半导体晶体的电阻率面内分布的恶化。
优选地,在上述III族氮化物半导体晶体的生长方法中,该生长步骤包括通过氢化物气相外延(HVPE)生长第一III族氮化物半导体晶体的步骤。
由于HVPE基于在将整个反应管加热的状态下生长III族氮化物半导体晶体,将实现有助于掺杂气体分解的高温环境。四氟化硅气体特征在于,即使在这样的环境下,分解以及与另一气体的反应也被抑制。因此,在HVPE中方便地采用四氟化硅气体。
优选地,在上述III族氮化物半导体晶体的生长方法中,该生长步骤包括在至少900℃且不大于1300℃的温度下生长第一III族氮化物半导体晶体的步骤。
至少900℃的温度允许防止在第一III族氮化物半导体晶体生长中缺陷的产生,并抑制另一平面取向处缺陷的产生。不大于1300℃的温度允许抑制生长的第一III族氮化物半导体晶体的分解。因此,能够抑制结晶度的恶化。
优选地,在上述III族氮化物半导体晶体的生长方法中,该生长步骤包括向下层基板供应掺杂气体的步骤,使得第一III族氮化物半导体晶体中硅的浓度为至少5×1016cm-3且不大于5×1020cm-3,更优选为至少3×1018cm-3且不大于5×1019cm-3
在硅浓度至少为5×1016cm-3的情况下,能够容易地控制带入第一III族氮化物半导体晶体的硅的浓度。在硅浓度至少为3×1018cm-3的情况下,能够更容易地控制带入的硅的浓度。在硅浓度不大于5×1020cm-3的情况下,能够抑制由于在III族氮化物半导体晶体的生长期间作为杂质带入的硅引起的脆性。由此,能够生长凹陷或缺陷以及裂缝的产生得到抑制的第一III族氮化物半导体晶体。在硅的浓度不大于5×1019cm-3的情况下,能够生长结晶度更良好的第一III族氮化物半导体晶体。
优选地,在上述III族氮化物半导体晶体的生长方法中,该生长步骤包括生长第一III族氮化物半导体晶体的步骤,使得电阻率为至少1×10-4Ω·cm且不大于0.1Ω·cm。
在电阻率为至少1×10-4Ω·cm的情况下,不需要以高浓度掺杂硅。因此,能够抑制在III族氮化物半导体晶体生长期间凹陷或缺陷以及裂缝的产生。在电阻不大于0.1Ω·cm的情况下,III族氮化物半导体晶体方便地选作在电子器件或发光器件中采用的n型基板。
优选地,在上述III族氮化物半导体晶体的生长方法中,该准备步骤包括准备下层基板的步骤,所述下层基板由包含选自以下至少一种类型的材料形成:硅(Si)、蓝宝石(Al2O3)、砷化镓(GaAs)、碳化硅(SiC)、氮化镓(GaN)和氮化铝(AlN)。优选地,在上述III族氮化物半导体晶体的生长方法中,准备尖晶石型晶体基板作为下层基板。因此,能够在下层基板上生长结晶度良好的III族氮化物半导体晶体。
优选地,在上述III族氮化物半导体晶体的生长方法中,该第一III族氮化物半导体晶体是AlxInyGa(1-x-y)N(0≤x≤1,0≤y≤1,x+y≤1)晶体。优选地,在上述III族氮化物半导体晶体的生长方法中,该第一III族氮化物半导体晶体是氮化镓晶体。因此,能够生长非常有效的第一III族氮化物半导体晶体。
优选地,在上述III族氮化物半导体晶体的生长方法中,该生长步骤包括向下层基板供应掺杂气体的步骤,使得第一III族氮化物半导体晶体中氧的浓度不大于5×1016cm-3
在氧的浓度不大于5×1016cm-3的情况下,能够更稳定地控制生长III族氮化物半导体晶体的电阻率。
优选地,在上述III族氮化物半导体晶体的生长方法中,进一步提供了在第一III族氮化物半导体晶体上,通过使用四氟化硅作为掺杂气体生长用硅掺杂的第二III族氮化物半导体晶体的步骤。
因此,第一III族氮化物半导体晶体能够用作在晶格常数方面与下层基板相匹配的缓冲层。因此,能够生长结晶度更良好的第二III族氮化物半导体晶体。
本发明的III族氮化物半导体晶体基板的制造方法包括下述步骤。首先,通过上述III族氮化物半导体晶体的生长方法,在下层基板上生长III族氮化物半导体晶体。然后,去除至少下层基板,以形成由厚度为至少100μm的III族氮化物半导体晶体构成的III族氮化物半导体晶体基板。
通过本发明的III族氮化物半导体晶体基板的制造方法,制造了III族氮化物半导体晶体基板,其由具有控制的电阻率且面内分布的恶化被防止的III族氮化物半导体晶体形成。由此,能够得到低电阻率且面内分布的恶化被防止的III族半导体晶体基板。
优选地,III族氮化物半导体晶体基板的制造方法还包括沿厚度方向切割III族氮化物半导体晶体,以形成由厚度至少为100μm且不大于1000μm的III族氮化物半导体晶体构成的多个III族氮化物半导体晶体基板的步骤。
在厚度为至少100μm的情况下,能够防止操作期间在得到的III族氮化物半导体晶体基板中产生裂缝。不大于1000μm的厚度满足被方便地选择用于器件的所需厚度,且能够降低每个III族氮化物半导体晶体基板的制造成本。
本发明的III族氮化物半导体晶体基板通过上述III族氮化物半导体晶体的制造方法制造,并且是直径为至少25mm且不大于160mm的III族氮化物半导体晶体基板。该III族氮化物半导体晶体基板的电阻率为至少1×10-4Ω·cm且不大于0.1Ω·cm。该III族氮化物半导体晶体基板沿直径方向的电阻率分布为至少-20%且不大于20%。该III族氮化物半导体晶体基板沿厚度方向的电阻率分布为至少-10%且不大于10%。
由于本发明的III族氮化物半导体晶体基板通过上述III族氮化物半导体晶体基板的制造方法制造,因此能够得到具有被调节至上述范围的电阻率,并具有面内分布的恶化被防止至上述范围的III族氮化物半导体晶体基板。由于在电阻率为至少1×10-4Ω·cm的情况下,硅不需要以高浓度掺杂,能够抑制在III族氮化物半导体晶体生长期间凹陷或缺陷以及裂缝的产生。在电阻不大于0.1Ω·cm的情况下,基板方便地被选作电子器件或发光器件中采用的n型基板。
III族氮化物半导体晶体基板沿直径方向的电阻率分布为—20%~20%的范围,并且沿厚度方向的电阻率分布为—10%~10%的范围,其优点在于,当使用该III族氮化物半导体晶体基板制造器件时,性能变化能被抑制且提高了产率。
在直径为至少25mm的情况下,能够抑制在生长面内不同平面取向的发生。因此,能够得到结晶度良好的III族氮化物半导体晶体基板。由于直径不大于160mm的下层基板容易得到,因此能够容易获得直径不大于160mm的氮化物半导体晶体基板。
上述III族氮化物半导体晶体基板优选具有至少2mm且不大于160mm的厚度。
在厚度为至少2mm的情况下,通过将III族氮化物半导体晶体基板切割成所需的厚度,能够得到多个具有期望厚度的III族氮化物半导体晶体基板。在厚度不大于160mm的情况下,根据设备能够容易地生长III族氮化物半导体晶体。因此,能够降低成本。
上述III族氮化物半导体晶体基板优选具有至少100μm且不大于1000μm的厚度。
在厚度为至少100μm的情况下,能够得到在操作期间裂缝的产生被抑制的III族氮化物半导体晶体基板。在厚度为不大于1000μm的情况下,基板方便地用于半导体器件。因此,能够降低每个III族氮化物半导体晶体基板的制造成本。
该III族氮化物半导体晶体基板优选具有至少1×10-3Ω·cm且不大于8×10-3Ω·cm的电阻率。
在电阻率为至少1×10-3Ω·cm的情况下,不需要以高浓度掺杂硅。因此,能够抑制在III族氮化物半导体晶体的生长期间凹陷或缺陷以及裂缝的产生。在电阻率不大于8×10-3Ω·cm的情况下,基板能够方便地选作半导体器件比如电子器件或发光器件中使用的n型基板。
在上述III族氮化物半导体晶体基板中,硅的浓度为至少5×1016cm-3且不大于5×1020cm-3,更优选为至少3×1018cm-3且不大于5×1019cm-3
在硅的浓度为至少5×1016cm-3的情况下,能够容易地控制带入的硅的浓度。在硅的浓度为至少3×1018cm-3的情况下,能够更容易地控制带入的硅的浓度。在硅的浓度不大于5×1020cm-3的情况下,能够抑制在III族氮化物半导体晶体生长期间凹陷或缺陷以及裂缝的产生。在硅的浓度为不大于5×1019cm-3的情况下,能够得到结晶度良好的III族氮化物半导体晶体基板。
上述III族氮化物半导体晶体基板优选具有不大于1×107cm-2的位错密度。
通过在半导体器件比如电子器件或发光器件中采用该III族氮化物半导体晶体基板,性能比如电性能和光学性能能够得以稳定。
优选地,在上述III族氮化物半导体晶体基板中,主面相对于(0001)面、(1-100)面、(11-20)面和(11-22)面中的任一个具有至少-5度且不大于5度的角度。
因此,能够进一步在主面上生长结晶度良好的III族氮化物半导体晶体基板。因此,能够得到性能更良好的半导体器件。
在上述III族氮化物半导体晶体基板中,X射线衍射中摇摆曲线的半峰全宽(FWHM)为至少10弧秒且不大于500弧秒。
因此,能够在III族氮化物半导体晶体基板上再生长结晶度良好的III族氮化物半导体晶体。因此,能够得到性能更良好的半导体器件。
在本发明中,“III族”意味着以前的IUPAC(国际纯粹和应用化学联合会)体系中的IIIB族。即,III族氮化物半导体晶体意味着半导体晶体包括氮,以及硼(B)、铝(Al)、镓(Ga)、铟(In)和铊(Tl)中的至少一种元素。另外,“掺杂气体”意味着用于掺杂杂质(掺杂物)的气体。
根据本发明的III族氮化物半导体晶体的生长方法,能够生长III族氮化物半导体晶体,允许容易地控制电阻率并防止电阻率面内分布的恶化。
从下面结合附图的对本发明的详细描述中,本发明的以上和其它目的、特征、方面和优点将变得更加清楚。
附图说明
图1是根据本发明的第一实施方式的氮化镓晶体基板的示意性透视图。
图2是第一实施方式的氮化镓晶体基板的示意性俯视图。
图3是第一实施方式的III族氮化物半导体晶体基板的制造方法流程图。
图4是表示第一实施方式中III族氮化物半导体晶体生长状态的示意图。
图5是第一实施方式的III族氮化物半导体晶体生长方法中采用的HVPE设备的示意图。
图6是表示第一实施方式中至少下层基板被去除的状态的III族氮化物半导体晶体的示意图。
图7是根据第一实施方式的第一变形例的III族氮化物半导体晶体生长状态的示意图。
图8是表示第一实施方式的第一变形例中至少下层基板被去除的状态的III族氮化物半导体晶体的示意图。
图9是表示第一实施方式的第二变形例中至少下层基板被去除的状态的III族氮化物半导体晶体的示意图。
图10是根据本发明第二实施方式的III族氮化物半导体晶体基板的示意性透视图。
图11是第二实施方式的III族氮化物半导体晶体基板制造方法的流程图。
图12是表示第二实施方式切割状态的III族氮化物半导体晶体基板的示意图。
图13是根据第二实施方式的变形例的III族氮化物半导体晶体基板的制造方法的示意图。
图14表现出四氟化硅气体分压与电阻率和硅浓度之间的关系。
具体实施方式
下文中,将参照附图描述本发明的实施方式。在附图中,相同或对应的元件具有分配的相同参考符号,并将不再重复对其的描述。
第一实施方式
下文中,将参照图1和图2来描述根据本发明实施方式的III族氮化物半导体晶体基板。如图1和图2所示,III族氮化物半导体晶体基板10由具有硅作为杂质掺杂的III族氮化物半导体晶体12(参照图4)形成。III族氮化物半导体晶体基板10包括主面10a。
如图1和图2所示,本实施方式的III族氮化物半导体晶体基板10具有至少25mm且不大于160mm的直径R,优选至少45mm且不大于130mm的直径R。至少25mm的直径R的优点在于,由于防止了在主面10a出现不同的平面取向,因此对III族氮化物半导体晶体基板10的良好结晶度是有利的。在直径R为至少45mm的情况下,III族氮化物半导体晶体基板10的结晶度更加良好。160mm的直径R的优点在于,由于下层基板容易得到,因此能够降低成本。在直径R不大于130mm的情况下,能够进一步降低成本。
III族氮化物半导体晶体基板10具有至少2mm且不大于160mm,优选至少6mm且不大于50mm的厚度D10。在D10为至少2mm的情况下,通过将III族氮化物半导体晶体基板切割成期望的厚度,能够得到多个具有期望厚度的III族氮化物半导体晶体基板。至少6mm的厚度D10的优点在于,从一个III族氮化物半导体晶体基板10能够得到多个期望厚度的III族氮化物半导体晶体基板,使得成本降低。在厚度D10不大于160mm的情况下,根据设备能够容易地生长III族氮化物半导体晶体。因此,能够降低成本。在厚度D10为至少50mm的情况下,能够进一步降低成本。
III族氮化物半导体晶体基板10的电阻率为至少1×10-4Ω·cm且不大于0.1Ω·cm,优选为至少1×10-3Ω·cm且不大于1×10-2Ω·cm,更优选为至少1×10-3Ω·cm且不大于8×10-3Ω·cm。至少1×10-4Ω·cm的电阻率的优点在于,不必要以高浓度掺杂硅。因此,能够抑制在III族氮化物半导体晶体生长期间凹陷或缺陷以及裂缝的产生。在电阻率为至少1×10-3Ω·cm的情况下,能够进一步抑制凹陷、缺陷和裂缝的产生。在电阻率不大于0.1Ω·cm的情况下,基板方便地用在发光器件和电子器件中。在电阻率不大于1×10-2Ω·cm的情况下,基板方便地被选作发光器件和光学器件特别是功率器件中采用的n型基板。在电阻率不大于8×10-3Ω·cm的情况下,基板更加方便地被选作发光器件和光学器件特别是功率器件中采用的n型基板。
如这里所使用,“电阻率”是通过下述方法测量的值。首先,III族氮化物半导体晶体基板10的主面10a经受抛光和干蚀刻。然后,在室温下通过四探针方法,在总共9个点的每一处测量电阻率,比如图2所示的9个点,即,沿着任意直径R1的5个点和沿着与直径R1正交的直径R2的4个点,所述5个点包括在中心附近的一个点、在两端每一端附近的两个点以及中心与每一端之间各自的中点(两个点),所述4个点包括在两端每一端附近的两个点以及中心与每一端之间各自的中点(两个点)。然后,计算这9个点处电阻率的平均值。虽然已经描述了对于主面10a电阻率的测量方法,但也可以测量另一面的电阻率。例如,通过在主面10a和面10b之间沿厚度方向大体上切割中间的平面,得到与主面10a平行的面,面10b是与主面10a相对的表面。随后,以类似的方法测量所得面9个点处的电阻率,并由此可以计算出电阻率平均值。作为选择,可以测量与主面10a正交的面的9个点处的电阻率,并由此可以计算出电阻率平均值。
III族氮化物半导体晶体基板10沿直径方向的电阻率分布为至少-20%且不大于20%,优选为至少-5%且不大于5%。-20%~20%的范围的优点在于,当利用III族氮化物半导体晶体基板10来生产半导体器件时,沿直径方向的性能变化被抑制且提高了产率。-5%~5%的范围的优点在于,当使用该基板生产半导体器件时,性能的变化能够被抑制且提高了产率。
如在此所使用的,“沿直径方向的电阻率分布”表示通过下述方法测量的值。首先,III族氮化物半导体晶体基板10的主面10a经受抛光和干蚀刻。然后,在室温下通过四探针方法,在总共9个点的每一处测量电阻率,比如图2所示的9个点,即,沿着任意直径R1的5个点和沿着与直径R1正交的直径R2的4个点,所述5个点包括在中心附近的一个点、在两端每一端附近的两个点以及中心与每一端之间各自的中点(两个点),所述4个点包括在两端每一端附近的两个点以及中心与每一端之间各自的中点(两个点)。然后,计算这9个点处电阻率的平均值。关于9个点处的电阻率的值,由(最大值-平均值)/平均值定义的值当作沿直径方向电阻率分布的上限,由(最小值-平均值)/平均值定义的值当作沿直径方向电阻率分布的下限。虽然已经描述了关于主面10a的电阻率的测量方法,但也可以测量另一面的电阻率。
III族氮化物半导体晶体基板10沿厚度方向的电阻率分布为至少-10%且不大于10%,优选至少-3%且不大于3%。-10%~10%的范围的优点在于,当利用该III族氮化物半导体晶体基板来生产半导体器件时,沿厚度方向的性能变化能够被抑制且提高了产率。-3%~3%的范围的优点在于,当使用该基板生产半导体器件时,性能的变化被抑制且提高了产率。
如在此所使用的,“沿厚度方向的电阻率分布”表示通过下述方法测量的值。首先,III族氮化物半导体晶体基板10的主面10a经受抛光和干蚀刻。然后,在室温下通过四探针方法,在各任意厚度的总共5个点的每一处测量电阻率,比如图1所示的5个点,即,接近主面10a的一个点、接近与主面10a相对的面10b的一个点以及主面10a和相对面10b之间的3个点。计算这5个电阻率值的平均值。关于这5个点处电阻率的值,由(最大值-平均值)/平均值定义的值当作沿厚度方向电阻率分布的上限,由(最小值-平均值)/平均值定义的值当作沿厚度方向电阻率分布的下限。
III族氮化物半导体晶体12中硅的浓度优选为至少5×1016cm-3且不大于5×1020cm-3,更优选为至少3×1018cm-3且不大于5×1019cm-3。在硅浓度为至少5×1016cm-3的情况下,由于有效地引入硅,因此能够容易地控制带入的硅的浓度。因此,能够得到包含高浓度的硅的III族氮化物半导体晶体基板10。在硅浓度为至少3×1018cm-3的情况下,能够更容易地控制带入的硅的浓度。在硅浓度不大于5×1020cm-3的情况下,能够抑制III族氮化物半导体晶体生长过程中凹陷或缺陷以及裂缝的产生。在硅浓度不大于5×1019cm-3的情况下,赋予了更加良好的结晶度。
如这里所使用,“硅浓度”表示通过下述方法测量的值。首先,III族氮化物半导体晶体基板10的主面10a经受抛光和干蚀刻。然后,在室温下通过SIMS(二次离子-微探针质谱),在总共9个点的每一处测量硅浓度,比如图2所示的9个点,即,沿着任意直径R1的5个点和沿着与直径R1正交的直径R2的4个点,所述5个点包括在中心附近的一个点、在两端每一端附近的两个点以及中心与每一端之间各自的中点(两个点),所述4个点包括在两端每一端附近的两个点以及中心与每一端之间各自的中点(两个点)。然后,计算这9个点处硅浓度的平均值。虽然已经描述了关于主面10a硅浓度的测量方法,但也可以在另一面的9个点处测量硅浓度,或者基于两个或多个面的组合在任意的9个点处测量硅浓度。
III族氮化物半导体晶体基板10的位错密度优选不大于1×107cm-2,更优选不大于1×106cm-2。不大于1×107cm-2的位错密度的优点在于,当在电子器件中采用III族氮化物半导体晶体基板10时,能够改进电子性能,并且当在光学器件中采用III族氮化物半导体晶体基板10时,能够改进光学性能。能够得到更良好的性能的半导体器件。在位错密度不大于1×106cm-2的情况下,能够进一步改进在半导体器件中使用的性能。虽然位错密度优选尽可能低,但是下限是例如至少1×103cm-2。在位错密度为至少1×103cm-2的情况下,能够以低成本来生产III族氮化物半导体晶体基板10。
如这里所使用的,“位错密度”是利用Nomarski显微镜或扫描电子显微镜(SEM),由氮化物半导体晶体的蚀刻表面上计算出的蚀刻凹陷数目得到的蚀刻凹陷密度,所述氮化物半导体晶体曾被浸没在350℃的KOH-NaOH(氢氧化钾-氢氧化钠)混合熔体中。
III族氮化物半导体晶体基板10中的氧浓度不大于5×1016cm-3,优选不大于2×1016cm-3。虽然在本实施方式中没有采用含氧气体作为掺杂气体,但是反应管中的氧将作为掺杂物带入生长的III族氮化物半导体晶体中。虽然氧与硅相同,是n型掺杂物,但带入c面的效率低。具体来说,引入效率根据平面取向而不同。氧作为n型掺杂物已知具有低的可控性。通过使氧的引入下降到不大于5×1016cm-3的浓度,根据n型载流子的浓度,硅将变得占主要地位。因此,对硅浓度的控制允许控制III族氮化物半导体晶体12的载流子浓度。通过将氧浓度设置为优选不大于2×1016cm-3,能够赋予更加良好的结晶度。虽然氧浓度优选尽可能地低,但是考虑到SIMS分析检测的最低可测水平,下限是5×1015cm-3以上。
III族氮化物半导体晶体基板10的主面10a相对于(0001)面、(1-100)面、(11-20)面和(11-22)面中的任一个优选处于至少-5度且不大于5度的角度。结晶度良好的III族氮化物半导体晶体能够再生长在这样的主面10a上。因此,其在电子器件和发光器件中的使用允许分别提高电性能和光性能。能够得到更加良好性能的半导体器件。
每个单独的面用()表示。此外,虽然在结晶学上定义在数字之上附着“-”(短横号)表示负指数,但是在本说明书中数字之前附着负号。
III族氮化物半导体晶体基板10的X射线衍射摇摆曲线的半峰全宽优选为至少10弧秒(arcsec)且不大于500弧秒,更优选为至少20弧秒且不大于100弧秒。不大于500弧秒的值的优点在于,由于结晶度良好的III族氮化物半导体晶体能够进一步生长在III族氮化物半导体晶体基板10的主面10a上,因此得到性能更加良好的半导体器件。在值不大于100弧秒的情况下,结晶度更良好的III族氮化物半导体晶体管能够再生长在主面10a上。在值为至少10弧秒的情况下,由于构成III族氮化物半导体晶体基板10的III族氮化物半导体晶体能够容易地生长,因此能降低成本。在值为至少20弧秒的情况下,能够进一步降低成本。
如这里所使用的,“摇摆曲线的半峰全宽”意味着通过XRD(X射线衍射)在(0004)面的摇摆曲线的半峰全宽的测量值,并变成代表面内方位的指数。摇摆曲线的半峰全宽的值越小,良好的结晶度越高。
构成III族氮化物半导体晶体基板10的III族氮化物半导体晶体优选是AlxInyGa(1-x-y)N(0≤x≤1,0≤y≤1,x+y≤1)晶体,更优选为氮化镓晶体。
将参照图3和图4来描述本实施方式的III族氮化物半导体晶体基板的制造方法。首先,将描述构成III族氮化物半导体晶体基板的III族氮化物半导体晶体的生长方法。
如图3和图4所示,准备下层基板11(步骤S1)。下层基板11是用于在其上面生长III族氮化物半导体晶体12的基板。
在准备步骤(步骤S1)中,准备下层基板11,该下层基板11优选由包括至少一种下列类型的材料形成,这些类型选自硅、蓝宝石、砷化镓、碳化硅、氮化镓和氮化铝。作为选择,优选准备尖晶石型晶体基板比如MgAl2O4作为下层基板11。另外,为了减少晶格常数的差别,下层基板11优选地由与将要生长的III族氮化物半导体晶体12相同的组分形成。
准备的下层基板11具有至少25mm且不大于160mm,优选至少45mm且不大于130mm的直径。具有至少25mm直径的下层基板的优点在于,由于能够防止在不同平面取向的面上生长构成III族氮化物半导体晶体基板10的III族氮化物半导体晶体12,因此能够生长结晶度良好的III族氮化物半导体晶体12。在下层基板11的直径为至少45mm的情况下,能够生长结晶度更加良好的III族氮化物半导体晶体12。在下层基板11的直径不大于160mm的情况下,由于容易得到,因此能够降低成本。在下层基板11的直径不大于130mm的情况下,能够进一步降低成本。
随后,通过气相生长在下层基板11上通过利用四氟化硅气体作为掺杂气体生长用硅掺杂的III族氮化物半导体晶体12(步骤S2)。在本实施方式中,只单独采用四氟化硅气体作为掺杂气体。
只要符合气相生长,生长方法没有特别限制。例如,能采用HVPE、MOCVD、MBE(分子束外延)等来生长III族氮化物半导体晶体12。在本实施方式中,通过HVPE来生长III族氮化物半导体晶体12。由于高的晶体生长速率,HVPE的优点在于能够通过控制生长时间来生长厚度D12大的III族氮化物半导体晶体12。
将参照图5来描述在本实施方式中III族氮化物半导体晶体生长方法中所采用的HVPE设备100。如图5所示,HVPE设备100包括第一原料气气缸101、掺杂气气缸102、第二原料气气缸103、第一气体引入导管104、掺杂气体引入导管105、第二气体引入导管106、源舟(source boat)107、基座(susceptor)108、加热器109、反应管110、排气管111和废气处理装置。HVPE设备100例如基于水平型反应管。作为选择,HVPE设备100可以是垂直型反应管。
反应管110是用于将下层基板11容纳其中并在下层基板11上生长III族氮化物半导体晶体的容器。例如石英反应管可以用作反应管110。原料被供应到第一原料气气缸101、第二原料气气缸103和源舟107的每个,所述原料含有构成将要生长的III族氮化物半导体晶体的元素。掺杂气气缸102用四氟化硅气体填充,所述四氟化硅气体作为用作掺杂物的含硅气体。在反应管110提供第一气体引入导管104、掺杂气体引入导管105和第二气体引入导管106,以从反应管110的外部分别引入第一原料气G1、掺杂气体G2和第二原料气G3。源舟107存储并容纳III族氮化物半导体晶体的金属原料,并位于第二气体引入导管106中。
基座108容纳下层基板11。在反应管110中,设置基座108使得支持下层基板11的面位于第一气体引入导管104、掺杂气体引入导管105和第二气体引入导管106下方。基座108与反应管110水平设置。作为选择,基座108可以构建有垂直设置的下层基板11。HVPE设备100还可包括局部加热机械比如用于下层基板11的电阻加热器。
加热器109设置在反应管110的外部,并能够将反应管110的整个内部加热至例如至少700℃且不大于1500℃。在反应管110提供排气管111,以将反应后的气体输出到反应管110的外部。构造废气处理装置以允许处理自排气管111的反应后气体,使得环境负担减轻。
在生长步骤(步骤S2)中,如图5所示,准备的下层基板11支持在基座108上。在该阶段,基座108上可以支持多个下层基板11。准备分别填充有第一原料气和第二原料气的第一原料气气缸101和第二原料气气缸103。此外,向源舟107供应金属原料。第一原料气、第二原料气和金属原料是用于将要生长的III族氮化物半导体晶体12的原料。当将要生长的III族氮化物半导体晶体是氮化镓时,例如氨(NH3)气、氯化氢(HCl)气体和镓(Ga)可以分别用作源舟第一原料气、第二原料气和供应到源舟107的金属原料。此外,准备填充有四氟化硅气体的掺杂气气缸102。
然后,将源舟107加热。通过来自第二气体引入导管106的第二原料气G3与在源舟107的原料反应来产生反应气体G7。来自第一气体引入导管104的第一原料气G1、掺杂气体G2和反应气体G7被输送(供应),以到达下层基板11的表面来反应。在该阶段,可以采用载气将这些气体运载到下层基板11。惰性气体比如氮(N2)气、氢(H2)气和氩(Ar)气可以用作载气。
根据HVPE,依靠加热器109将反应管110的内部加热至允许III族氮化物半导体晶体12以合适速率生长的温度。生长III族氮化物半导体晶体12的温度优选为至少900℃且不大于1300℃,更优选为至少1050℃且不大于1200℃。在III族氮化物半导体晶体12在900℃以上的温度生长的情况下,能够防止III族氮化物半导体晶体12产生缺陷。此外,能够抑制与生长的平面取向不同的平面取向的发展(例如,在c面情况下的凹陷等)。即,结晶度良好的III族氮化物半导体晶体12能相对于生长的平面取向稳定地生长。在1050℃以上的温度生长III族氮化物半导体晶体12的情况下,能够赋予更加良好的结晶度。在1300℃以下的温度生长III族氮化物半导体晶体12的情况下,由于能够抑制生长的III族氮化物半导体晶体12的分解,因此能够抑制结晶度的恶化。在1200℃以下的温度生长III族氮化物半导体晶体12的情况下,能够进一步抑制结晶度的恶化。
在III族氮化物半导体晶体12的生长中,四氟化硅的分压优选为至少2.0×10-7atm且不大于1.0×10-5atm。在四氟化硅的分压为2.0×10-7atm的情况下,作为n型掺杂物的硅能够被充分地带入III族氮化物半导体晶体12中。在四氟化硅的分压不大于1.0×10-5atm的情况下,由于能够进一步抑制SixNy(氮化硅)型化合物的产生,因此能够以更高的可控性来掺杂硅。考虑到掺杂到III族氮化物半导体晶体12的硅的浓度,四氟化硅的分压不大于1.0×10-5atm。反应管110中原料气体、载气、掺杂气体等中的每个对应的分压(整体)之和是1atm。四氟化硅气体的浓度与分压成正比。
通过调节第一原料气G1的流速、第二原料气G3的流速或源舟107中原料的量,能够适当地改变将要生长的III族氮化物半导体晶体的厚度。优选生长III族氮化物半导体晶体12使得其厚度D12例如为至少100μm且不大于1100μm。依靠HVPE的高晶体生长速率,能够通过控制生长时间来生长厚度大的III族氮化物半导体晶体12。在厚度为至少100μm的情况下,能够容易地生长能异乎寻常地用作各种半导体器件基板的III族氮化物半导体晶体12。通过将厚度D12设置为不大于1100μm,经由将在后面描述的去除下层基板11的步骤(步骤S3),能够得到具有上述厚度D10的III族氮化物半导体晶体基板10。
在生长步骤(步骤S2)中,掺杂气体被供应到下层基板11,使得III族氮化物半导体晶体12中硅的浓度优选为至少5×1016cm-3且不大于5×1020cm-3,更优选为至少3×1018cm-3且不大于5×1019cm-3。在硅浓度为至少5×1016cm-3的情况下,通过调节掺杂气G2的浓度,能够容易地控制III族氮化物半导体晶体12中带入的硅的浓度。在硅浓度为至少3×1018cm-3的情况下,能够更容易地控制III族氮化物半导体晶体12中带入的硅的浓度。在硅浓度不大于5×1020cm-3的情况下,能够抑制在生长过程中III族氮化物半导体晶体12产生凹陷或缺陷以及产生裂缝。在硅浓度至多5×1019cm-3的情况下,能够抑制III族氮化物半导体晶体12产生凹陷或缺陷以及产生裂缝。
在生长步骤(步骤S2)中,生长III族氮化物半导体晶体12,使得电阻率为至少1×10-4Ω·cm且不大于0.1Ω·cm,优选为至少1×10-3Ω·cm且不大于1×10-2Ω·cm,更优选为至少1×10-3Ω·cm且不大于8×10-3Ω·cm。在电阻率为至少1×10-4Ω·cm的情况下,不需要高浓度地掺杂硅。因此,由于带入杂质而使III族氮化物半导体晶体12变脆的事件能被抑制。结果,能够生长III族氮化物半导体晶体12,该晶体具有被抑制的凹陷或缺陷以及裂缝的产生。在电阻率为至少1×10-3Ω·cm的情况下,能够在进一步抑制凹陷、缺陷和裂缝产生的情况下,生长III族氮化物半导体晶体12。在电阻率不大于0.1Ω·cm的情况下,能够生长可方便地用于电子器件或发光器件的III族氮化物半导体晶体12。在电阻率不大于1×10-2Ω·cm的情况下,能够生长方便地被选择用于电子器件或发光器件特别是功率器件的III族氮化物半导体晶体12。在电阻率不大于8×10-3Ω·cm的情况下,能够生长更方便地被选择用于电子器件或发光器件特别是功率器件的III族氮化物半导体晶体12。
另外,生长III族氮化物半导体晶体12,使得沿直径方向的电阻率分布为至少-20%且不大于20%,优选为至少-5%且不大于5%。-20%~20%的范围的优点在于,当利用该晶体来生产半导体器件时,能够抑制沿直径方向的性能变化并提高产率。-5%~5%的范围的优点在于,当利用该晶体生产半导体器件时,能够抑制性能的变化并提高产率。
生长III族氮化物半导体晶体12,使得沿厚度方向的电阻率分布为至少-10%且不大于10%,优选为至少-3%且不大于3%。-10%~10%的范围的优点在于,生长III族氮化物半导体晶体12,使得当利用该晶体生产半导体器件时,沿厚度方向的性能的变化能够被抑制且提高了产率。-3%~3%的范围的优点在于,生长III族氮化物半导体晶体12,使得当利用该晶体生产半导体器件时,性能的变化能够被抑制且提高了产率。
优选在生长步骤(步骤S2)中,III族氮化物半导体晶体12是AlxInyGa(1-x-y)N(0≤x≤1,0≤y≤1,x+y≤1)晶体,优选地为氮化镓晶体。因此,能够生长非常有效的第一III族氮化物半导体晶体。
在生长步骤(步骤S2)中,掺杂气体被供应到下层基板11,使得III族氮化物半导体晶体12中的氧的浓度不大于5×1016cm-3。虽然在本实施方式中没有采用含氧气体作为掺杂气体,但是反应管110中的氧将被带入生长的III族氮化物半导体晶体12中。虽然氧与硅相同是n型掺杂物,但带入c面的效率低。具体来说,引入效率根据平面取向而不同。已知氧作为n型掺杂物具有差的可控性。通过将氧的引入降低到不大于5×1016cm-3的浓度,更优选降低到不大于2×1016cm-3的浓度,能够稳定地控制III族氮化物半导体晶体12的电阻率。虽然氧浓度优选尽可能地低,但考虑到SIMS分析检测的最低可测水平,下限是5×1015cm-3以上。
在生长步骤(步骤S2)中,生长III族氮化物半导体晶体12,使得III族氮化物半导体晶体12的位错密度优选不大于1×107cm-2,更优选不大于1×106cm-2。不大于1×107cm-2的位错密度的优点在于,当在电子器件中使用时,能够改进电子性能,当在光学器件中采用时,能够改进光学性能。能够得到更良好性能的III族氮化物半导体晶体12。在位错密度不大于1×106cm-2的情况下,能够进一步改进半导体器件的使用性能。虽然位错密度优选尽可能地低,但是下限是例如至少1×103cm-2。在位错密度为至少1×103cm-2的情况下,能够以低成本生产III族氮化物半导体晶体12。
在生长步骤(步骤S2)中,生长III族氮化物半导体晶体12,使得III族氮化物半导体晶体12的主面相对于(0001)面、(1-100)面、(11-20)面和(11-22)面中的任一个优选处于至少-5度且不大于5度的角度。结晶度良好的III族氮化物半导体晶体能够再生长在主面上。因此,其在电子器件和发光器件中的使用允许分别提高电性能和光性能。能够得到性能更加良好的半导体器件。
在生长步骤(步骤S2)中,生长III族氮化物半导体晶体12,使得X射线衍射摇摆曲线的半峰全宽优选为至少10弧秒且不大于500弧秒,更优选为至少20弧秒且不大于100弧秒。不大于500弧秒的值的优点在于,由于结晶度良好的III族氮化物半导体晶体能够进一步生长在III族氮化物半导体晶体12上,因此得到性能更加良好的半导体器件。在值不大于100弧秒的情况下,结晶度更良好的III族氮化物半导体晶体能够再生长在其上。在值为至少10弧秒的情况下,由于能够容易地生长III族氮化物半导体晶体12,因此能降低成本。在值为至少20弧秒的情况下,能够进一步降低成本。
然后,停止加热器109的加热,将源舟107、III族氮化物半导体晶体12和下层基板11的温度降低至近似室温。接着,将下层基板11和III族氮化物半导体晶体12从反应管110中取出。
因此,能在图4所示的下层基板11上生长III族氮化物半导体晶体12。
以下将参照图6描述本实施方式的III族氮化物半导体晶体基板10的制造方法。
参照图6,去除至少下层基板11,以生产厚度D10为至少100μm的由III族氮化物半导体晶体12构成的III族氮化物半导体晶体基板10(步骤S3)。
在III族氮化物半导体晶体12和下层基板11之间的界面相邻处,结晶度通常不是良好的。因此,优选地,通过进一步去除III族氮化物半导体晶体12结晶度不良好的区域,来制造III族氮化物半导体晶体基板10。因此,生产出具有主面10a和与主面10a相对的面10b的III族氮化物半导体晶体基板10,如图6所示。
去除方法包括例如切割、磨削等方法。切割表示依靠切割器或线锯从III族氮化物半导体晶体12机械地划分(切割)至少下层基板11,所述切割器具有金刚石电解沉积砂轮的外围切割边缘。磨削表示通过具有金刚石磨石的磨削设备机械地磨削掉至少下层基板11。
将从III族氮化物半导体晶体12去除的面不限于与下层基板11的表面平行的面。例如,可以切割相对于表面具有任意倾斜的面。要注意的是,主面10a优选相对于(0001)面、(1-100)面、(11-20)面和(11-22)面中的任一个具有至少-5度且不大于5度的角度。
III族氮化物半导体晶体基板10的主面10a和相对面10b还可经受抛光或表面处理。抛光方法或表面处理方法没有特别限制,可以采用任意方法。
通过执行上述的步骤(步骤S1~S3),可以制造如图1和图2所示的III族氮化物半导体晶体基板10。即,得到一种III族氮化物半导体晶体基板10,该III族氮化物半导体晶体基板10具有至少1×10-4Ω·cm且不大于0.1Ω·cm的电阻率、至少-20%且不大于20%的沿直径方向的电阻率分布以及至少-10%且不大于10%的沿厚度方向的电阻率分布。
第一变形例
下文中,将参照图7和图8来描述根据本实施方式的第一变形例的III族氮化物半导体晶体基板的制造方法。
如图7所示,本变形例的III族氮化物半导体晶体基板的生长方法与上述第一实施方式的方法基本类似,不同之处在于在生长步骤(步骤S2)中生长两层III族氮化物半导体晶体。
具体来说,如图7所示,通过气相生长提供在下层基板11上通过利用四氟化硅作为掺杂气体用硅掺杂的III族氮化物半导体晶体12是第一III族氮化物半导体晶体12a。然后,通过利用四氟化硅作为掺杂气体用硅掺杂的第二III族氮化物半导体晶体12b以类似方法生长在第一III族氮化物半导体晶体12a上。因此,存在制备的下层基板11、在下层基板11上的第一III族氮化物半导体晶体12a以及在第一III族氮化物半导体晶体12a上的第二III族氮化物半导体晶体12b。
然后,如图8所示,去除至少下层基板11,以制造厚度D10为至少100μm的III族氮化物半导体晶体基板,所述基板由第一III族氮化物半导体晶体12a和第二III族氮化物半导体晶体12b中的至少一个构成。在本变形例中,通过去除第一III族氮化物半导体晶体12a和一部分的第二III族氮化物半导体晶体12b,制造由第二III族氮化物半导体晶体12b构成的III族氮化物半导体晶体基板。在该情况下,通过将第一III族氮化物半导体晶体12a作为用于在晶格常数方面与下层基板11相匹配的缓冲层,并在第一III族氮化物半导体晶体12a上生长结晶度更加良好的第二III族氮化物半导体晶体12b,能够得到结晶度更良好的III族氮化物半导体晶体基板10。
第二变形例
下文中,将参照图9来描述根据本实施方式第二变形例的III族氮化物半导体晶体基板的制造方法。
如图9所示,本变形例的III族氮化物半导体晶体的制造方法与第一变形例中III族氮化物半导体晶体的制造方法类似。本变形例的III族氮化物半导体晶体基板的制造方法与第一变形例中III族氮化物半导体晶体基板的制造方法基本类似,不同之处在于在去除至少下层基板的步骤(步骤S3)中通过去除第一III族氮化物半导体晶体12a的一部分,来制造包括第一III族氮化物半导体晶体12a和第二III族氮化物半导体晶体12b的III族氮化物半导体晶体基板10。
在本变形例的III族氮化物半导体晶体基板10中,两层III族氮化物半导体晶体12a和12b可以有相同的组成或不同的组成。另外,本发明III族氮化物半导体晶体的生长方法不特别限于生长一层或两层的III族氮化物半导体晶体的方法。可以生长三层以上的III族氮化物半导体晶体。
如上所述,本实施方式及其变形例中III族氮化物半导体晶体12的生长方法包括如下步骤:通过气相生长,在下层基板11上,利用四氟化硅气体作为掺杂气体生长用硅掺杂的III族氮化物半导体晶体(步骤S2)。
根据本实施方式及其变形例III族氮化物半导体晶体的生长方法,在用硅掺杂的III族氮化物半导体晶体12的生长中,四氟化硅气体用作掺杂气体。
四氟化硅气体的特征在于,与其它用于掺杂硅的掺杂气体相比,该气体本身不容易分解,并且不容易与别的气体比如用于III族氮化物半导体晶体的原料气体和载气反应。特别注意的是,在室温左右的温度,硅烷、乙硅烷、氯代硅烷、二氯硅烷、单氯硅烷和四氯硅烷会与作为氮(N)的原料的氨气反应,而即使上升到1200℃,四氟化硅气体也不与氨气发生反应。因此,能够抑制四氟化硅气体在到达下层基板11之前分解从而附着到下层基板11之外的区域和/或由四氟化硅中硅的反应导致SixNy(硅的氮化物)型化合物(x和y是任意的整数)发生的事件。因此,对作为掺杂气体的四氟化硅气体的浓度的控制允许容易地控制用作掺杂物的硅的浓度。结果,能够以恒定水平调节带入III族氮化物半导体晶体12中的硅的量。因此,能够容易地控制III族氮化物半导体晶体12的电阻率。
由于能够容易地控制四氟化硅气体中硅的量,所以不需要以高速率将四氟化硅气体供应到下层基板11。因此,用以合适速率提供的掺杂气体,能够生长第一III族氮化物半导体晶体12,并且该掺杂气体能够均匀地提供到下层基板11。由此,能够防止将要生长的III族氮化物半导体晶体12的电阻率面内分布的恶化。
当采用四氟化硅作为掺杂气体时,由于对于整个气体所采用的比率非常低,因此即使通过四氟化硅在载气含氢的情况下与氢反应或者与反应管中的氢反应产生具有强腐蚀性的氟化氢(HF),氟化氢产生的量也不足以损坏反应管。因此,在本实施方式及其变形例中,能够防止由于四氟化硅气体引起的反应管损坏。
本实施方式及其变形例的III族氮化物半导体晶体基板10的制造方法包括如下步骤:去除至少下层基板11,以形成厚度D10为至少100μm的由III族氮化物半导体晶体12构成的III族氮化物半导体晶体基板10(步骤S3)。
由于通过上述III族氮化物半导体晶体基板10的制造方法,能够得到本实施方式及其变形例的III族氮化物半导体晶体基板10,其电阻率为至少1×10-4Ω·cm且不大于0.1Ω·cm,沿直径方向的电阻率分布为至少-20%且不大于20%,且沿厚度方向的电阻率分布为至少-10%且不大于10%。
由于能够调节由用四氟化硅气体作为掺杂气体生长的III族氮化物半导体晶体12构成的III族氮化物半导体晶体基板10的电阻率,因此III族氮化物半导体晶体基板10具有上述范围内的低电阻率。由于通过以用于生长的合适流速提供掺杂气体生长III族氮化物半导体晶体12,因此沿直径方向和厚度方向的电阻率分布能够被设置为与上述范围一样低的水平。由此,沿直径方向和厚度方向的变化都能够被抑制。
第二实施方式
将参照图10来描述根据第二实施方式的III族氮化物半导体基板。
如图10所示,第二实施方式的III族氮化物半导体晶体基板20a与图1所示的第一实施方式的III族氮化物半导体晶体基板10基本上类似。不同之处在于厚度D20a为至少100μm且不大于1000μm。
III族氮化物半导体晶体基板20a的厚度D20a为至少100μm且不大于1000μm,优选为至少60μm且不大于300μm。在厚度D20a为至少100μm的情况下,能够得到具有操作期间裂缝的产生被防止的III族氮化物半导体晶体基板20a。在厚度D20a为至少60μm的情况下,得到了具有裂缝的产生进一步被防止的III族氮化物半导体晶体基板20a。在厚度D20a为不大于1000μm的情况下,基板能方便地用于半导体器件。此外,能够降低每一个III族氮化物半导体晶体基板20a的制造成本。在厚度D20a为不大于300μm的情况下,能够进一步降低每一个III族氮化物半导体晶体基板20a的制造成本。
如这里所使用的,“沿厚度方向的电阻率分布”表示通过下述方法测量的值。具体来说,在室温下通过四探针方法,在各个任意厚度处的总共2个点中的每处测量电阻率,这2个点即主表面10a附近的一个点和与主面10a相对的面10b附近的一个点。计算这2个电阻率值的平均值。关于这2个点处的电阻率值,由(最大值-平均值)/平均值定义的值当作沿直径方向电阻率分布的上限,由(最小值-平均值)/平均值定义的值当作沿直径方向电阻率分布的下限。
下文中,将参照图11来描述根据本实施方式的III族氮化物半导体晶体基板的制造方法。
如图11所示,根据上述第一实施方式的III族氮化物半导体晶体12的生长方法(步骤S1、S2)来生长III族氮化物半导体晶体12。然后,与第一实施方式一样,去除至少下层基板11(步骤S3)。因此,制造出第一实施方式的III族氮化物半导体晶体基板10。
然后,沿厚度方向切割III族氮化物半导体晶体12,从而生产由具有至少100μm且不大于1000μm厚度的III族氮化物半导体晶体12构成的多个III族氮化物半导体晶体基板20a~20m(步骤S4)。
如图12所示,III族氮化物半导体晶体基板10被处理成多个具有期望厚度的III族氮化物半导体晶体基板20a~20m。切割方法没有特殊限制,可以使用具有金刚石电解沉积砂轮的外围切割边缘的切割器、线锯等。
变形例
本变形例的III族氮化物半导体晶体基板的制造方法与第二实施方式的III族氮化物半导体晶体基板的制造方法基本类似,假设如图13所示,步骤的次序不同。
具体来说,通过与第一实施方式类似的方式执行III族氮化物半导体晶体基板的生长方法,在下层基板11上生长III族氮化物半导体晶体12。然后,通过沿厚度方向切割III族氮化物半导体晶体12,生产由III族氮化物半导体晶体12构成的多个III族氮化物半导体晶体基板20a~20m,该III族氮化物半导体晶体12具有至少100μm且不大于1000μm的厚度(步骤S4)。结果,从III族氮化物半导体晶体12去除至少下层基板11(步骤S3)。即,在去除下层基板11之前切割III族氮化物半导体晶体基板20a~20m。
根据本实施方式及其变形例的III族氮化物半导体基板20a的制造方法包括沿厚度方向切割III族氮化物半导体晶体基板10的步骤(步骤S4)。
通过上述III族氮化物半导体晶体基板20a的制造方法得到的根据本实施方式及其变形例的III族氮化物半导体晶体基板20a,电阻率为至少1×10-4Ω·cm且不大于0.1Ω·cm,沿直径方向的电阻率分布为至少-20%且不大于20%,沿厚度方向的电阻率分布为至少-10%且不大于10%。
根据本实施方式及其变形例的III族氮化物半导体晶体基板20a的制造方法,生产出利用四氟化硅作为掺杂气体用硅掺杂的III族氮化物半导体晶体12。由于能够容易地调节III族氮化物半导体晶体基板20a的电阻率,因此III族氮化物半导体晶体基板20a具有上述范围内的低电阻率。另外,由于以合适的流速供应掺杂气体,因此沿直径方向和厚度方向的电阻率分布能够被设置为上述范围内的低水平。因此,沿直径方向和厚度方向的变化都能够被抑制。
根据上述的第一实施例和第二实施例及其变形例,通过III族氮化物半导体晶体的生长方法得到的III族氮化物半导体晶体12,和通过III族氮化物半导体晶体基板的制造方法得到的III族氮化物半导体晶体基板10和20a~20m,能够容易地控制电阻率并防止电阻率面内分布的恶化。因此,III族氮化物半导体晶体12与III族氮化物半导体晶体基板10和20a~20m能够方便地选作下列器件中的基板等:光学器件,比如发光二极管和激光二极管,电子器件,比如整流器、双极性晶体管、场效应晶体管、HEMT,半导体传感器,比如温度传感器、压力传感器、辐射传感器和可见-紫外光电探测器,以及SAW器件、变频器、振荡器、MEMS组件和压电陶瓷驱动器。通过将半导体层和金属层堆叠在III族氮化物半导体晶体12和III族氮化物半导体晶体基板10和20a~20m上,可构造这样的器件。
虽然在第一实施方式及其第一变形例和第二变形例、第二实施方式及其变形例中,将要生长的III族氮化物半导体晶体12的厚度D10、D20a和直径R被设置在上述范围内,但是只要本发明将要生长的III族氮化物半导体晶体12具有通过四氟化硅气体掺杂的硅,则其它条件不受特别限制。用于测量沿厚度方向的电阻率分布的样品位置的数量,在III族氮化物半导体晶体12或III族氮化物半导体晶体基板10的厚度为至少2mm的情况下对应于5个点,在III族氮化物半导体晶体12的厚度为小于2mm的情况下对应于2个点。
实施例
在本实施例中,评价通过气相生长在下层基板上通过利用四氟化硅气体生长用硅掺杂的III族氮化物半导体晶体的效果。具体来说,根据第二实施方式制造样品1~10的III族氮化物半导体晶体基板。测量电阻率、沿直径方向和厚度方向的电阻率分布以及硅浓度。此外,观察表面状态。
[样品1~5]
首先,准备下层基板11,该下层基板11由直径105mm、厚度400μm的氮化镓形成(步骤S1)。下层基板11的主面对应于(0001)面。
然后,通过作为气相生长的HVPE,在下层基板11上生长氮化镓晶体作为III族氮化物半导体晶体,所述III族氮化物半导体晶体通过利用四氟化硅气体作为掺杂气体用硅掺杂(步骤S2)。
在步骤S2中,利用图5中的HVPE设备生长氮化镓晶体。分别准备氨气和氯化氢气体作为第一原料气G1和第二原料气G3。准备四氟化硅气体作为掺杂气体G2。准备纯度为至少99.999%的氢气作为载气。载气从第一气体引入导管104、第二气体引入导管106和掺杂气体引入导管105中的每个引入到反应管110。加热器109的温度上升为1100℃。随后,镓被供应到源舟107,并将源舟107加热。
通过第二气体引入导管106供应的氯化氢气体与源舟107上的镓反应产生的GaCl(氯化镓)气体作为反应气体G7,如Ga+HCl→GaCl+1/2H2所示。
接着,由第一气体引入导管104供应的作为第一原料气G1的氨气与氯化镓气体被一起用载气输送,到达将要生长氮化镓晶体的下层基板11的表面,在表面引起GaCl+NH3→GaN+HCl+H2的反应。
用于生长氮化镓晶体的条件如表1所列,包括供应掺杂气体的流速和分压。因此,生长由氮化镓晶体形成的III族氮化物半导体晶体12,所述氮化镓晶体具有105mm的直径和10mm的厚度。
随后,从作为III族氮化物半导体晶体12的氮化镓晶体去除下层基板(步骤S3)。沿厚度方向切割晶体(步骤S4)。接着,应用操作步骤比如磨削、抛光、干蚀刻等来去除变质层。由此,得到十三个由直径为100mm、厚度为400μm的氮化镓晶体形成的III族氮化物半导体晶体基板。在这十三个III族氮化物半导体晶体基板中,沿厚度方向位于中间的III族氮化物半导体晶体基板(图12中的III族氮化物半导体晶体基板20g)被作为样品1~5的III族氮化物半导体晶体基板。
[样品6~10]
通过以与样品1-5基本类似的方式生长氮化镓晶体得到样品6~10,不同之处是掺杂气体。具体来说,根据表1所列出的分压和流速,在生长步骤(步骤S2)中采用表1所列出的掺杂气体。
[测量方法]
通过下述方法,对样品1~10的氮化镓晶体基板测量电阻率、沿直径方向的电阻率分布、沿厚度方向的电阻率分布和硅浓度。结果如表1所示。
样品1~10的III族氮化物半导体晶体基板的表面被镜面抛光,通过主面处的干蚀刻去除由抛光导致的任何损伤层。然后,在室温下通过四探针方法,在总共9个点的每一处测量电阻率,即,沿着给定直径的5个点和沿着与给定直径正交的直径的4个点,所述5个点包括在中心附近的一个点、在两端每一端附近的两个点以及中心与每一端之间各自的中点(两个点),所述4个点包括在两端每一端附近的两个点以及中心与每一端之间各自的中点(两个点)。取这9个点的平均值作为电阻率。由(最大值-平均值)/平均值定义的值当作沿直径方向的电阻率分布的上限,由(最小值-平均值)/平均值定义的值当作沿直径方向的电阻率分布的下限。在表1中,“<±15”表示范围从-15%到15%。
沿厚度方向的电阻率分布是通过下述方法来测量的值。与上述方法一样,III族氮化物半导体晶体基板的顶面和底面经受表面抛光和干蚀刻。在室温下通过四探针方法,在总共2个点中的每处测量电阻率,这2个点即在主面附近的一个点和在与主面相对的面的附近的一个点。计算这2个电阻率值的平均值。关于这2个点处的电阻率值,由(最大值-平均值)/平均值定义的值当作沿厚度方向的电阻率分布的上限,由(最小值-平均值)/平均值定义的值当作沿厚度方向的电阻率分布的下限。在表1中,“<±7”表示范围从-7%到7%。
硅浓度的测量基于作为测量电阻率的9点测量的样品。将样品切割成5mm的正方形。用SIMS来测量切割测量样品的硅浓度。取其平均来作为硅浓度的平均值。
通过Nomarski显微镜来观察样品1~10的氮化镓晶体基板的主面的表面状态。
此外,通过生长样品1~10的氮化镓晶体,至于反应管中是否发生腐蚀,通过目视确认来观察。
[测量结果]
从表1理解的是,基于利用四氟化硅气体作为掺杂气体生长出的氮化镓晶体样品1~5的氮化镓晶体基板,具有至少1.0×10-4Ω·cm且不大于0.1Ω·cm的低电阻率、至少-17%且不大于17%的沿直径方向的电阻率分布的低变化、至少-9%且不大于9%的沿厚度方向的电阻率分布的低变化以及至少5×1016cm-3且不大于5×1020cm-3的高的硅浓度。
在图14中,横坐标表示在样品1~5的氮化镓晶体的生长中所供应的四氟化硅气体的分压(单位:atm);左边的纵坐标表示样品1~5的氮化镓晶体基板的电阻率(单位:Ω·cm);右边的纵坐标表示样品1~5的氮化镓晶体基板的硅浓度(单位:cm-3)。从图14可知,四氟化硅气体分压的增大(四氟化硅气体浓度的增大)造成带入生长的氮化镓晶体中更高的硅浓度,以及电阻率的减小。
可以观察到在样品1~5的氮化镓晶体基板的制造中,反应管没有腐蚀发生。因此可知四氟化硅气体到氟化氢气体的反应被抑制,或被降低到即使反应发生也不影响反应管的水平。
相反,基于利用二氯硅烷作为掺杂气体的样品6~8表现出超过0.1Ω·cm的高电阻率。样品7和8表现出沿直径方向超过-20%~20%范围的电阻率分布,以及沿厚度方向超过-10%~10%范围的电阻率分布。基于逻辑,由于掺杂气体的分压相同,因此在样品6与样品2之间,生长出的氮化镓晶体中的电阻率和硅浓度应是相同的。然而,基于利用二氯硅烷作为掺杂气体的样品6在氮化镓晶体基板中,表现出比样品2电阻率高的电阻率和比样品2硅浓度低的硅浓度。因此,从这些结果可以理解,当使用二氯硅烷作为掺杂气体时,由于二氯硅烷的分解以及与其他气体的反应,导致硅掺杂物不能充足地带入生长的氮化镓晶体。
基于利用二氯硅烷作为掺杂气体并具有增大的掺杂气体流速以减小电阻率的样品9,虽然降低了电阻率,但沿直径方向和厚度方向表现出大的电阻率分布。面内电阻率的变化大。
利用四氯硅烷作为掺杂气体生长样品10的氮化镓晶体基板。四氯硅烷在1100℃下的分解和与原料气体及载气的反应比二氯硅烷低。与基于利用四氟化硅气体作为掺杂气体的样品1~5相比,样品10显示出沿直径方向超过-20%~20%范围的电阻率分布以及沿厚度方向超过-10%~10%范围的电阻率分布。
样品1~10的氮化镓晶体基板的表面状态平坦,几乎观察不到不平坦。
由此,通过本发明的本实施例确认,能够通过利用四氟化硅气体作为掺杂气体生长III族氮化物半导体晶体,允许容易地控制电阻率并防止电阻率面内分布的恶化。还确认,即使利用四氟化硅气体作为掺杂气体,反应管中也不发生腐蚀。确认利用四氟化硅气体作为掺杂气体特别适合于经HVPE基于硅掺杂物生长III族氮化物半导体晶体。
虽然在本实施例中生长氮化镓晶体作为III族氮化物半导体晶体,但是确认基于别的类型的III族氮化物半导体晶体(包括B(硼)、Al(铝)、Ga(镓)、In(铟)和Tl(铊)的III族元素中的至少一种元素的III族氮化物半导体晶体)也能够得到相似的结果。
根据本发明,通过III族氮化物半导体晶体的生长方法得到的III族氮化物半导体晶体,以及通过III族氮化物半导体晶体基板的制造方法得到的III族氮化物半导体晶体基板,能够具有容易控制的电阻率并且能够防止电阻率面内分布的恶化。因此,该III族氮化物半导体晶体和该III族氮化物半导体晶体基板能够方便地选作用于以下器件的基板等:光学器件,比如发光二极管和激光二极管,电子器件,比如整流器、双极性二极管、场效应晶体管和HEMT,半导体传感器,比如温度传感器、压力传感器、照射传感器和可见-紫外线光电探测器,以及SAW器件、变频器、共鸣器、MEMS组件和压电陶瓷驱动器。
虽然已经详细描述和示出了本发明,但是应该清楚地理解,其仅仅是以示例或实例的方式,并不被用于限制附随的权利要求所解释的本发明的范围。

Claims (23)

1.一种III族氮化物半导体晶体的生长方法,其包括以下步骤:
准备下层基板;以及
通过气相生长在所述下层基板上通过使用四氟化硅气体作为掺杂气体生长用硅掺杂的第一III族氮化物半导体晶体。
2.根据权利要求1所述的III族氮化物半导体晶体的生长方法,其中所述生长步骤包括通过氢化物气相外延生长所述第一III族氮化物半导体晶体的步骤。
3.根据权利要求2所述的III族氮化物半导体晶体的生长方法,其中所述生长步骤包括在至少900℃且不大于1300℃的温度下生长所述第一III族氮化物半导体晶体的步骤。
4.根据权利要求1所述的III族氮化物半导体晶体的生长方法,其中所述生长步骤包括向所述下层基板供应所述掺杂气体的步骤,使得所述第一III族氮化物半导体晶体中所述硅的浓度为至少5×1016cm-3且不大于5×1020cm-3
5.根据权利要求4所述的III族氮化物半导体晶体的生长方法,其中所述生长步骤包括向所述下层基板供应所述掺杂气体的步骤,使得所述第一III族氮化物半导体晶体中所述硅的浓度为至少3×1018cm-3且不大于5×1019cm-3
6.根据权利要求1所述的III族氮化物半导体晶体的生长方法,其中所述生长步骤包括生长所述第一III族氮化物半导体晶体的步骤,使得电阻率为至少1×10-4Ω·cm且不大于0.1Ω·cm。
7.根据权利要求1所述的III族氮化物半导体晶体的生长方法,其中所述准备步骤包括准备所述下层基板的步骤,所述下层基板由包括选自下列的至少一种类型的材料形成:硅、蓝宝石、砷化镓、碳化硅、氮化镓和氮化铝。
8.根据权利要求1所述的III族氮化物半导体晶体的生长方法,其中所述准备步骤包括准备尖晶石型晶体基板作为所述下层基板的步骤。
9.根据权利要求1所述的III族氮化物半导体晶体的生长方法,其中所述第一III族氮化物半导体晶体是AlxInyGa(1-x-y)N(0≤x≤1,0≤y≤1,x+y≤1)晶体。
10.根据权利要求1所述的III族氮化物半导体晶体的生长方法,其中所述第一III族氮化物半导体晶体是氮化镓晶体。
11.根据权利要求1所述的III族氮化物半导体晶体的生长方法,其中所述生长步骤包括向所述下层基板供应所述掺杂气体的步骤,使得所述第一III族氮化物半导体晶体中氧的浓度不大于5×1016cm-3
12.根据权利要求1所述的III族氮化物半导体晶体的生长方法,其还包括在所述第一III族氮化物半导体晶体上生长第二III族氮化物半导体晶体的步骤,所述第二III族氮化物半导体晶体通过使用四氟化硅气体作为掺杂气体用硅掺杂。
13.一种III族氮化物半导体晶体基板的制造方法,其包括如下步骤:
通过权利要求1中限定的III族氮化物半导体晶体的生长方法,在所述下层基板上生长III族氮化物半导体晶体,以及
去除至少所述下层基板以形成III族氮化物半导体晶体基板,所述III族氮化物半导体晶体基板由厚度为至少100μm的所述III族氮化物半导体晶体构成。
14.根据权利要求13所述的III族氮化物半导体晶体基板的制造方法,其还包括沿厚度方向切割所述III族氮化物半导体晶体,以形成多个III族氮化物半导体晶体基板的步骤,所述III族氮化物半导体晶体基板由厚度至少为100μm且不大于1000μm的III族氮化物半导体晶体构成。
15.一种由权利要求13中限定的III族氮化物半导体晶体基板的制造方法制造的III族氮化物半导体晶体基板,其具有至少25mm且不大于160mm的直径,其中,
电阻率为至少1×10-4Ω·cm且不大于0.1Ω·cm,
沿直径方向的电阻率分布为至少-20%且不大于20%,以及
沿厚度方向的电阻率分布为至少-10%且不大于10%。
16.根据权利要求15所述的III族氮化物半导体晶体基板,其具有至少2mm且不大于160mm的厚度。
17.根据权利要求15所述的III族氮化物半导体晶体基板,其具有至少100μm且不大于1000μm的厚度。
18.根据权利要求15所述的III族氮化物半导体晶体基板,其中所述电阻率为至少1×10-3Ω·cm且不大于8×10-3Ω·cm。
19.根据权利要求15所述的III族氮化物半导体晶体基板,其中硅的浓度为至少5×1016cm-3且不大于5×1020cm-3
20.根据权利要求15所述的III族氮化物半导体晶体基板,其中硅的浓度为至少3×1018cm-3且不大于5×1019cm-3
21.根据权利要求15所述的III族氮化物半导体晶体基板,其中位错密度为不大于1×107cm-2
22.根据权利要求15所述的III族氮化物半导体晶体基板,其中主面相对于(0001)面、(1-100)面、(11-20)面和(11-22)面中的任一个具有至少-5度且不大于5度的角度。
23.根据权利要求15所述的III族氮化物半导体晶体基板,其中X射线衍射摇摆曲线的半峰全宽为至少10弧秒且不大于500弧秒。
CNA2008101777746A 2007-11-20 2008-11-20 半导体晶体生长方法、半导体晶体基板及其制造方法 Pending CN101440521A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007300459A JP5045388B2 (ja) 2007-11-20 2007-11-20 Iii族窒化物半導体結晶の成長方法およびiii族窒化物半導体結晶基板の製造方法
JP2007300459 2007-11-20

Publications (1)

Publication Number Publication Date
CN101440521A true CN101440521A (zh) 2009-05-27

Family

ID=40325785

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2008101777746A Pending CN101440521A (zh) 2007-11-20 2008-11-20 半导体晶体生长方法、半导体晶体基板及其制造方法

Country Status (7)

Country Link
US (1) US20090127663A1 (zh)
EP (1) EP2063457A3 (zh)
JP (1) JP5045388B2 (zh)
KR (1) KR101467579B1 (zh)
CN (1) CN101440521A (zh)
RU (1) RU2008145803A (zh)
TW (1) TW200940756A (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5018423B2 (ja) 2007-11-20 2012-09-05 住友電気工業株式会社 Iii族窒化物半導体結晶基板および半導体デバイス
JP5365454B2 (ja) * 2009-09-30 2013-12-11 住友電気工業株式会社 Iii族窒化物半導体基板、エピタキシャル基板及び半導体デバイス
JP2011256082A (ja) 2010-06-10 2011-12-22 Sumitomo Electric Ind Ltd GaN結晶自立基板およびその製造方法
CN101997068B (zh) * 2010-08-25 2012-01-04 山东华光光电子有限公司 一种制备GaN基LED的方法
US8975165B2 (en) 2011-02-17 2015-03-10 Soitec III-V semiconductor structures with diminished pit defects and methods for forming the same
JP5818853B2 (ja) * 2013-10-15 2015-11-18 株式会社トクヤマ n型窒化アルミニウム単結晶基板を用いた縦型窒化物半導体デバイス
US9806205B2 (en) * 2014-08-01 2017-10-31 Tokuyama Corporation N-type aluminum nitride monocrystalline substrate
CN108779580B (zh) 2016-03-15 2021-11-16 三菱化学株式会社 GaN结晶的制造方法
RU2705516C1 (ru) * 2019-03-12 2019-11-07 Федеральное государственное бюджетное образовательное учреждение высшего образования "Кабардино-Балкарский государственный университет им. Х.М. Бербекова" (КБГУ) Способ изготовления полупроводниковой структуры
KR102149338B1 (ko) 2019-08-02 2020-08-28 안형수 육각형 실리콘 결정 성장 장치 및 방법

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0379770A (ja) * 1989-08-19 1991-04-04 Semiconductor Energy Lab Co Ltd 窒化ホウ素の作製方法
JPH0379769A (ja) * 1989-08-19 1991-04-04 Semiconductor Energy Lab Co Ltd 窒化ホウ素の作製方法
JP2623466B2 (ja) 1990-02-28 1997-06-25 豊田合成株式会社 窒化ガリウム系化合物半導体発光素子
US5306662A (en) * 1991-11-08 1994-04-26 Nichia Chemical Industries, Ltd. Method of manufacturing P-type compound semiconductor
US6617235B2 (en) * 1995-03-30 2003-09-09 Sumitomo Chemical Company, Limited Method of manufacturing Group III-V compound semiconductor
US7578582B2 (en) * 1997-07-15 2009-08-25 Silverbrook Research Pty Ltd Inkjet nozzle chamber holding two fluids
JP3788104B2 (ja) * 1998-05-28 2006-06-21 住友電気工業株式会社 窒化ガリウム単結晶基板及びその製造方法
TW417315B (en) * 1998-06-18 2001-01-01 Sumitomo Electric Industries GaN single crystal substrate and its manufacture method of the same
JP3279528B2 (ja) 1998-09-07 2002-04-30 日本電気株式会社 窒化物系iii−v族化合物半導体の製造方法
JP3659101B2 (ja) * 1999-12-13 2005-06-15 富士ゼロックス株式会社 窒化物半導体素子及びその製造方法
JP4734786B2 (ja) * 2001-07-04 2011-07-27 日亜化学工業株式会社 窒化ガリウム系化合物半導体基板、及びその製造方法
US6835947B2 (en) * 2002-01-31 2004-12-28 Hewlett-Packard Development Company, L.P. Emitter and method of making
US7494904B2 (en) * 2002-05-08 2009-02-24 Btu International, Inc. Plasma-assisted doping
US7786503B2 (en) * 2002-12-27 2010-08-31 Momentive Performance Materials Inc. Gallium nitride crystals and wafers and method of making
TWI240969B (en) * 2003-06-06 2005-10-01 Sanken Electric Co Ltd Nitride semiconductor device and method for manufacturing same
JP4423011B2 (ja) * 2003-06-23 2010-03-03 日本碍子株式会社 高比抵抗GaN層を含む窒化物膜の製造方法
JP2005101475A (ja) * 2003-08-28 2005-04-14 Hitachi Cable Ltd Iii−v族窒化物系半導体基板及びその製造方法
JP3661871B2 (ja) * 2003-09-22 2005-06-22 豊田合成株式会社 窒化ガリウム化合物半導体の製造方法
JP2005223243A (ja) * 2004-02-09 2005-08-18 Hitachi Cable Ltd Iii族窒化物系半導体結晶の製造方法及びハイドライド気相成長装置
KR100541102B1 (ko) * 2004-02-13 2006-01-11 삼성전기주식회사 오믹 접촉을 개선한 질화물 반도체 발광소자 및 그 제조방법
JP4301564B2 (ja) * 2004-04-27 2009-07-22 株式会社山寿セラミックス 圧電性酸化物単結晶の帯電抑制処理方法、および帯電抑制処理装置
JP2005333090A (ja) * 2004-05-21 2005-12-02 Sumco Corp P型シリコンウェーハおよびその熱処理方法
JP2006193348A (ja) * 2005-01-11 2006-07-27 Sumitomo Electric Ind Ltd Iii族窒化物半導体基板およびその製造方法
JP4849296B2 (ja) * 2005-04-11 2012-01-11 日立電線株式会社 GaN基板
US7405430B2 (en) * 2005-06-10 2008-07-29 Cree, Inc. Highly uniform group III nitride epitaxial layers on 100 millimeter diameter silicon carbide substrates
JP4529846B2 (ja) * 2005-09-06 2010-08-25 日立電線株式会社 Iii−v族窒化物系半導体基板及びその製造方法
JP4720441B2 (ja) * 2005-11-02 2011-07-13 日立電線株式会社 青色発光ダイオード用GaN基板
CN101443488B (zh) * 2006-05-08 2013-03-27 弗赖贝格化合物原料有限公司 制备ⅲ-n体晶和自支撑ⅲ-n衬底的方法以及ⅲ-n体晶和自支撑ⅲ-n衬底
US8853065B2 (en) * 2006-05-16 2014-10-07 Cree, Inc. Methods for fabricating semiconductor devices having reduced implant contamination
US7772097B2 (en) * 2007-11-05 2010-08-10 Asm America, Inc. Methods of selectively depositing silicon-containing films
JP2009126723A (ja) * 2007-11-20 2009-06-11 Sumitomo Electric Ind Ltd Iii族窒化物半導体結晶の成長方法、iii族窒化物半導体結晶基板の製造方法およびiii族窒化物半導体結晶基板
JP5018423B2 (ja) * 2007-11-20 2012-09-05 住友電気工業株式会社 Iii族窒化物半導体結晶基板および半導体デバイス

Also Published As

Publication number Publication date
JP2009126721A (ja) 2009-06-11
JP5045388B2 (ja) 2012-10-10
KR101467579B1 (ko) 2014-12-01
EP2063457A2 (en) 2009-05-27
RU2008145803A (ru) 2010-05-27
KR20090052279A (ko) 2009-05-25
TW200940756A (en) 2009-10-01
EP2063457A3 (en) 2012-05-30
US20090127663A1 (en) 2009-05-21

Similar Documents

Publication Publication Date Title
CN101440520A (zh) 半导体晶体生长方法、半导体晶体基板及其制造方法
CN101440521A (zh) 半导体晶体生长方法、半导体晶体基板及其制造方法
CN101442030B (zh) Ⅲ族氮化物半导体晶体基板和半导体器件
KR101753936B1 (ko) GaN 결정 자립 기판 및 그 제조 방법
CN103228827B (zh) 外延碳化硅单晶基板的制造方法
JP5821164B2 (ja) GaN基板および発光デバイス
KR101749781B1 (ko) 단결정 기판, 이를 이용하여 얻어지는 ⅲ족 질화물 결정 및 ⅲ족 질화물 결정의 제조방법
RU2764040C2 (ru) ВЫРАЩИВАНИЕ ЭПИТАКСИАЛЬНОГО 3C-SiC НА МОНОКРИСТАЛЛИЧЕСКОМ КРЕМНИИ
KR20090012091A (ko) 질화갈륨 결정의 성장 방법, 질화갈륨 결정 기판, 에피택셜웨이퍼의 제조 방법 및 에피택셜 웨이퍼
EP3951025A1 (en) Gan substrate wafer and method for manufacturing gan substrate wafer
JP2009001436A (ja) 半導体結晶の成長方法および半導体結晶基板
JP5765033B2 (ja) 第13族窒化物結晶の製造方法
JP2012012292A (ja) Iii族窒化物結晶の製造方法、および該製造方法により得られるiii族窒化物結晶、iii族窒化物結晶基板
CN113906169A (zh) GaN基板晶片及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20090527