CN101136617A - 叠层型滤波器 - Google Patents
叠层型滤波器 Download PDFInfo
- Publication number
- CN101136617A CN101136617A CNA2007101477785A CN200710147778A CN101136617A CN 101136617 A CN101136617 A CN 101136617A CN A2007101477785 A CNA2007101477785 A CN A2007101477785A CN 200710147778 A CN200710147778 A CN 200710147778A CN 101136617 A CN101136617 A CN 101136617A
- Authority
- CN
- China
- Prior art keywords
- signal
- electrode
- internal electrode
- insulator layer
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000012212 insulator Substances 0.000 claims abstract description 71
- 239000004020 conductor Substances 0.000 claims abstract description 52
- 239000003990 capacitor Substances 0.000 claims abstract description 47
- 230000000875 corresponding effect Effects 0.000 description 11
- 238000010586 diagram Methods 0.000 description 6
- 230000002596 correlated effect Effects 0.000 description 4
- 239000000843 powder Substances 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000001276 controlling effect Effects 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 238000004070 electrodeposition Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/40—Structural combinations of fixed capacitors with other electric elements, the structure mainly consisting of a capacitor, e.g. RC combinations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/01—Frequency selective two-port networks
- H03H7/06—Frequency selective two-port networks including resistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/30—Stacked capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H1/00—Constructional details of impedance networks whose electrical mode of operation is not specified or applicable to more than one type of network
- H03H2001/0021—Constructional details
- H03H2001/0085—Multilayer, e.g. LTCC, HTCC, green sheets
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Filters And Equalizers (AREA)
Abstract
本发明涉及一种叠层型滤波器,其具备电容器素体、至少2个信号用端子电极、以及至少1个接地用端子电极。电容器素体具有:被层叠的多个绝缘体层;夹着多个绝缘体层中的至少1个绝缘体层相对地配置的第1信号用内部电极以及接地用内部电极;夹着多个绝缘体层中的至少1个绝缘体层而与所述第1信号用内部电极以及所述接地用内部电极的任意1个内部电极相对地配置的第2信号用内部电极。第2信号用内部电极连接于至少2个信号用端子电极。第1信号用内部电极经由通孔导体仅连接于第2信号用内部电极。接地用内部电极连接于至少1个接地用端子电极。
Description
技术领域
本发明涉及叠层型滤波器。
背景技术
作为叠层型滤波器,已知有如下的叠层型滤波器,其具备:由多个电介质层构成的层压体;设置在该层压体的外表面上的输入电极、输出电极、以及接地电极;连接在输入电极与输出电极之间的电阻元件;第1导体电极,其被分离的一部分连接于输入电极,另一部分连接于输出电极;连接于接地电极的第2导体电极,该叠层型滤波器在第1以及第2导体电极之间生成静电电容(例如,日本特开2000-58382号公报)。日本特开2000-58382号公报中记载的叠层型滤波器,是所谓CR滤波器,通过改变用于形成电阻元件的电阻膏中的电介质粉末的配合比,来调节电阻元件的电阻值。
但是,如日本特开2000-58382号公报中记载的叠层型滤波器那样,具备电阻元件,并且通过改变电阻膏的电介质粉末的配合比来调节该电阻元件的电阻值时,极其难以对CR滤波器中的电阻成分的电阻值进行精度良好的管理。在日本特开2000-58382号公报中记载的叠层型滤波器中,特别难以将上述电阻成分的电阻值设定得较大。
发明内容
本发明的课题在于,提供一种可以对电阻成分的电阻值进行精度良好的管理的叠层型滤波器。
本发明相关的叠层型滤波器,具备:电容器素体;配置在电容器素体的外表面上的至少2个信号用端子电极;配置在电容器素体的外表面上的至少1个接地用端子电极;并且,电容器素体具有:被层叠的多个绝缘体层;夹着多个绝缘体层中的至少1个绝缘体层而相对地配置的第1信号用内部电极以及接地用内部电极;夹着多个绝缘体层中的至少1个绝缘体层而与第1信号用内部电极以及接地用内部电极的任意1个内部电极相对地配置的第2信号用内部电极;并且,第2信号用内部电极连接于至少2个信号用端子电极,第1信号用内部电极经由通孔导体仅连接于第2信号用内部电极,接地用内部电极连接于至少1个接地用端子电极。
本发明相关的叠层型滤波器中,信号用内部电极具有,连接于信号用端子电极的第2信号用内部电极,和仅仅经由通孔导体间接地连接于信号用端子电极的第1信号用内部电极。
当全部的信号用内部电极连接于信号用端子电极时,由各个信号用内部电极所形成的各个电阻成分相对于信号用端子电极是并联连接的。因此,由信号用内部电极所形成的电阻成分的合成电阻值变小。为了增大叠层型滤波器的静电电容而增加绝缘体层以及内部电极的层叠数目时,上述合成电阻值将变得更小。
本发明者们对可以精度良好地管理电阻成分的电阻值的叠层型滤波器进行了深入的研究。其结果,本发明者们发现了如下的新的事实:通过将信号用内部电极用配置在电容器素体内的通孔导体连接,并且通过改变连接于信号用端子电极的信号用内部电极的数目,可以将由信号用内部电极所形成的电阻成分的合成电阻值设定为所希望的值。另外,本发明者们还发现了如下的新的事实:通过将信号用内部电极用配置在电容器素体内的通孔导体连接,并且通过改变连接于信号用端子电极的信号用内部电极的位置,同样地,可以将由信号用内部电极所形成的电阻成分的合成电阻值设定为所希望的值。特别地,如果使连接于信号用端子电极的信号用内部电极的数目少于信号用内部电极的总数,也就是说,如果使得具有经由通孔导体间接地连接于信号用端子电极的信号用内部电极,则可以对上述合成电阻值向增大的方向进行调节。
从上述说明可知,根据本发明可以精度良好地对电阻成分得电阻值进行管理。特别地,在本发明中,可以将静电电容设定得大,同时也可以将CR滤波器中的电阻成分的电阻值设定得大。
优选第2信号用内部电极呈弯曲(meander)形状。此时,第2信号用内部电极的电阻值变得比较大,可以将CR滤波器中的电阻成分的电阻值设定得更大。
另外,本发明相关的叠层型滤波器,具备:交替层叠了多个电介质层和多个内部电极的电容器素体;配置在该电容器素体的外表面上的多个端子电极;并且,多个内部电极包括多个信号用内部电极和至少1个接地用内部电极,多个端子电极包括至少2个信号用端子电极和至少1个接地用端子电极,多个信号用内部电极中的至少1个信号用内部电极被配置为,夹着多个绝缘体层中的至少1个绝缘体层而与至少1个接地用内部电极相对,并且,至少1个接地用内部电极连接于至少1个接地用端子电极,多个信号用内部电极经由通孔导体互相连接,多个信号用内部电极中的1个以上、比该信号用内部电极的总数少1个的数目以下的信号用内部电极,连接于至少2个信号用端子电极。
本发明相关的叠层型滤波器中,多个信号用内部电极具备:连接于信号用端子电极的信号用内部电极,和仅经由通孔导体间接地连接于信号用端子电极的信号用内部电极。因此,如上所述,可以精度良好地管理电阻成分的电阻值。在本发明中,特别地,可以将静电电容设定得较大,同时也可以将CR滤波器中的电阻成分的电阻值设定得较大。
优选为,多个信号用内部电极中的连接于至少2个信号用端子电极的信号用内部电极呈弯曲形状。此时,连接于至少2个信号用端子电极的信号用内部电极的电阻值变得比较大,可以将CR滤波器中的电阻成分的电阻值设定得更大。
根据本发明可以提供一种可以精度良好地对电阻成分的电阻值进行管理的叠层型滤波器。
从以下给出的详细说明和仅以示例方式给出的附图,可以更加清楚地理解本发明,这些不能被认为是对本发明的限定。
根据以下给出的详细说明,本发明的进一步的应用范围会变得清楚。然而,应当理解的是,这些详细说明和具体实例,虽然表示本发明的优选实施方式,但只是以示例的方式给出的,根据这些详细说明,在本发明的精神和范围内进行的各种变化和修改对本领域的技术人员来说都是显而易见的。
附图说明
图1是本实施方式相关的叠层型滤波器的立体图。
图2是本实施方式相关的叠层型滤波器中所含的电容器素体的分解立体图。
图3是表示沿图1中的III-III线的截面构成的示意图。
图4是表示沿图1中的IV-IV线的截面构成的示意图。
图5是本实施方式相关的叠层型滤波器的等效电路图。
图6是本实施方式相关的叠层型滤波器中所含的电容器素体的变形例的分解立体图。
图7是本实施方式相关的叠层型滤波器中所含的电容器素体的变形例的分解立体图。
图8是本实施方式相关的叠层型滤波器中所含的电容器素体的变形例的分解立体图。
图9是本实施方式相关的叠层型滤波器中所含的电容器素体的变形例的分解立体图。
图10是本实施方式相关的叠层型滤波器中所含的电容器素体的变形例的分解立体图。
图11是本实施方式相关的叠层型滤波器中所含的电容器素体的变形例的分解立体图。
图12是本实施方式相关的叠层型滤波器中所含的电容器素体的变形例的分解立体图。
具体实施方式
下面,参照附图对本发明的优选实施方式进行详细说明。另外,在说明中对同一要素或具有相同的要素使用相同符号,并且省略重复说明。
参照附图1~图4对本实施方式相关的叠层型滤波器F1的构成进行说明。图1是本实施方式相关的叠层型滤波器的立体图。图2是本实施方式相关的叠层型滤波器中所含的电容器素体的分解立体图。图3是表示沿图1中的III-III线的截面构成的示意图。图4是表示沿图1中的IV-IV线的截面构成的示意图。
如图1所示,叠层型滤波器F1具备电容器素体CE1、信号用端子电极1、2和接地用端子电极3、4。信号用端子电极1、2以及接地用端子电极3、4配置在电容器素体CE1的外表面上。叠层型滤波器F1例如可以用作用于经由信号等的配线的噪声的泄漏以及侵入的噪声滤波器。
如图1所示,电容器素体CE1是长方体形状的,具有:第1和第2主面CE1e、CE1f,第1和第2端面CE1a、CE1b,以及第1和第2侧面CE1c、CE1d。第1和第2主面CE1e、CE1f呈长方形形状,且互相相对。第1和第2端面CE1a、CE1b,以连接第1和第2主面CE1e、CE1f之间的方式,在第1和第2主面的短边方向上延伸,且互相相对。第1和第2侧面CE1c、CE1d,以连接第1和第2主面CE1e、CE1f之间的方式,在第1和第2主面CE1e、CE1f的长边方向上延伸,且互相相对。
信号用端子电极1配置在电容器素体CE1的第1端面CE1a上。信号用端子电极1以覆盖第1端面CE1a的方式横跨第1和第2主面CE1e、CE1f而形成。信号用端子电极2配置在电容器素体CE1的第2端面CE1b上。信号用端子电极2以覆盖第2端面CE1b的方式横跨第1和第2主面CE1e、CE1f而形成。信号用端子电极1和信号用端子电极2,在第1端面CE1a与第2端面CE1b相对的方向上相对。
接地用端子电极3配置在电容器素体CE1的第1侧面CE1c上。接地用端子电极3以覆盖第1侧面CE1c的一部分的方式横跨第1和第2主面CE1e、CE1f而形成。接地用端子电极4配置在电容器素体CE1的第2侧面CE1d上。接地用端子电极4以覆盖第2侧面CE1d的一部分的方式横跨第1和第2主面CE1e、CE1f而形成。接地用端子电极3和接地用端子电极4,在第1侧面CE1c与第2侧面CE1d相对的方向上相对。
信号用端子电极1、2和接地用端子电极3、4,例如,通过将含有导电性金属粉末和玻璃粉的导电膏赋予在电容器素体CE1的外表面上,并将其烧接来形成。根据必要还可以在烧接后的端子电极上形成电镀层。这些信号用端子电极1、2和接地用端子电极3、4,在电容器素体CE1的表面上以相互电绝缘的方式形成。
如图2所示,电容器素体CE1具有多个(在本实施方式中为10层)绝缘体层11~20和多个(在本实施方式中为9层)内部电极21~24、41~45。各绝缘体层11~20在平行于第1和第2主面CE1e、CE1f的方向上延伸,在第1和第2主面CE1e、CE1f的相对方向上层叠。各绝缘体层11~20例如是由含有电介质陶瓷的陶瓷生片的烧结体构成的。另外,实际的叠层型滤波器F1中,绝缘体层11~20被一体化为不能目视识别相互之间的边界的程度。
多个内部电极21~24、41~45含有多个(在本实施方式中为4层)信号用内部电极21~24和多个(在本实施方式中为5层)接地用内部电极41~45。信号用内部电极21~24包括第1信号用内部电极22~24和第2信号用内部电极21。各内部电极21~24、41~45例如是由导电膏的烧结体构成的。
第1信号用内部电极22~24和接地用内部电极42~45,以在各自之间夹着1个绝缘体层14~19而相对的方式配置。也就是说,第1信号用内部电极22和接地用内部电极42夹着绝缘体层14而相对。第1信号用内部电极22和接地用内部电极43夹着绝缘体层15而相对。第1信号用内部电极23和接地用内部电极43夹着绝缘体层16而相对。第1信号用内部电极23和接地用内部电极44夹着绝缘体层17而相对。第1信号用内部电极24和接地用内部电极44夹着绝缘体层18而相对。第1信号用内部电极24和接地用内部电极45夹着绝缘体层19而相对。
接地用内部电极41~45包括主电极部分41a~45a和引出部分41b~45b、41c~45c。主电极部分41a~45a呈以第1和第2主面CE1e、CE1f的长边方向为长边方向的矩形形状。主电极部分41a~45a和引出部分41b~45b、41c~45c被形成为一体。在主电极部分41a~45a上,以露出绝缘体层12、14、16、18、20的方式形成有开口41d~45d。
引出部分41b~45b从主电极部分41a~45a的长边方向的中央部向第1侧面CE1c延伸,被引出至第1侧面CE1c。引出部分41c~45c从主电极部分41a~45a的长边方向的中央部向第2侧面CE1d延伸,被引出至第2侧面CE1d。
引出部分41b~45b与接地用端子电极3电连接且物理连接。引出部分41c~45c与接地用端子电极4电连接且物理连接。由此,接地用内部电极41~45与接地用端子电极3、4电连接且物理连接。
第1信号用内部电极22~24包括主电极部分22a~24a。主电极部分22a~24a呈以第1和第2主面CE1e、CE1f的长边方向作为长边方向的矩形形状。
第2信号用内部电极21包括主电极部分21a和引出部分21b、21c。主电极部分21a呈以第1和第2主面CE1e、CE1f的长边方向作为长边方向的矩形形状。主电极部分21a和引出部分21b、21c被形成为一体。引出部分21b、21 c的宽度(在第1侧面CE1c与第2侧面CE1d相对的方向上的长度)被设定为与主电极部分21a的宽度(同样,在第1侧面CE1c与第2侧面CE1d相对的方向上的长度)相同。
引出部分21b从主电极部分21a的第1端面CE1a侧的端部向第1端面CE1a延伸,被引出至第1端面CE1a。引出部分21c从主电极部分21a的第2端面CE1b侧的端部向第2端面CE1b延伸,被引出至第2端面CE1b。引出部分21b与信号用端子电极1电连接且物理连接。引出部分21c与信号用端子电极2电连接且物理连接。
第2信号用内部电极21被配置为,夹着1个绝缘体层12而与接地用内部电极41相对,并且被配置为夹着1个绝缘体层13而与接地用内部电极42相对。
在绝缘体层13上的与接地用内部电极41、42的主电极部分41a、42a上形成的开口41d、42d对应的位置,形成有在厚度方向上贯通绝缘体层13的通孔导体32。通孔导体32位于与开口41d、42d的大致中央处对应的位置,与第2信号用内部电极21电连接且物理连接。
在绝缘体层14上的与接地用内部电极42的主电极部分42a上形成的开口42d对应的位置,形成有在厚度方向上贯通绝缘体层14的通孔导体33。通孔导体33位于开口42d的大致中央。
在绝缘体层15上的与接地用内部电极42、43的主电极部分42a、43a上形成的开口42d、43d对应的位置,形成有在厚度方向上贯通绝缘体层15的通孔导体34。通孔导体34位于与开口42d、43d的大致中央对应的位置,与第1信号用内部电极22电连接且物理连接。
在绝缘体层16上的与接地用内部电极43的主电极部分43a上形成的开口43d对应的位置,形成有在厚度方向上贯通绝缘体层16的通孔导体35。通孔导体35位于开口43d的大致中央。
在绝缘体层17上的与接地用内部电极43、44的主电极部分43a、44a上形成的开口43d、44d对应的位置,形成有在厚度方向上贯通绝缘体层17的通孔导体36。通孔导体36位于与开口43d、44d的大致中央对应的位置,与第1信号用内部电极23电连接且物理连接。
在绝缘体层18上的与接地用内部电极44的主电极部分44a上形成的开口44d对应的位置,形成有在厚度方向上贯通绝缘体层18的通孔导体37。通孔导体37位于开口44d的大致中央。
通孔导体32,在绝缘体层13和绝缘体层14被层叠的状态下,与通孔导体33电连接且物理连接。通孔导体33,在绝缘体层14和绝缘体层15被层叠的状态下,与第1信号用内部电极22电连接且物理连接。通孔导体34,在绝缘体层15和绝缘体层16被层叠的状态下,与通孔导体35电连接且物理连接。通孔导体35,在绝缘体层16和绝缘体层17被层叠的状态下,与第1信号用内部电极23电连接且物理连接。通孔导体36,在绝缘体层17和绝缘体层18被层叠的状态下,与通孔导体37电连接且物理连接。通孔导体37,在绝缘体层18和绝缘体层19被层叠的状态下,与第1信号用内部电极24电连接且物理连接。
如图3和图4所示,通孔导体32~37由于绝缘体层11~20被层叠,而在层叠方向上被并置成大致直线状,相互电连接,从而构成通电路径。也就是说,通过通孔导体32~37来电连接第1信号用内部电极22~24和第2信号用内部电极21。在图3和图4中,为了容易看图,省略了相当于电介质层11~20的区域的剖面线。
第1信号用内部电极22~24的主电极部分22a~24a和接地用内部电极42~45的主电极部分42a~45a为,其对应的主电极部分之间夹着绝缘体层14~19而相对。由此,形成了具有规定静电电容的电容成分。在本实施方式中,第2信号用内部电极21的主电极部分21a和接地用内部电极41、42的主电极部分41a、42a也夹着绝缘体层12、13而相对,形成电容成分。
如图5所示,在具有如上构成的叠层型滤波器F1中,形成了电容成分CC和电阻成分RC。此时,信号用端子电极1、2连接于信号导线,并且接地用端子电极3、4连接于接地导线。图5是本实施方式相关的叠层型滤波器的等效电路图。
如上所述,电容成分CC由绝缘体层12~19以及夹着绝缘体层12~19而相对的信号用内部电极21~24和接地用内部电极41~45构成。电阻成分RC由信号用内部电极21~24和通孔导体32~37构成。因此,电阻成分RC在信号用端子电极1和信号用端子电极2之间串联连接。
另外,在叠层型滤波器F1中,信号用内部电极21~24并不是全部直接连接于端子电极,而是仅仅其一部分信号用内部电极(第2信号用内部电极21)直接连接于信号用端子电极1、2,其余的信号用内部电极(第1信号用内部电极22~24)通过通孔导体32~37和第2信号用内部电极21间接地连接于信号用端子电极1、2。也就是说,在叠层型滤波器F1中,多个信号用内部电极21~24通过通孔导体32~37互相连接,多个信号用内部电极21~24中的1个以上、比该信号用内部电极21~24的总数少1个的数目以下的信号用内部电极(在本实施方式中,1个信号用内部电极21),连接于信号用端子电极1、2。
在叠层型滤波器F1中,如果着眼于信号用端子电极1,通孔导体32~37各自的电阻成分相对于信号用端子电极1是串联连接的。如果着眼于信号用端子电极2,通孔导体32~37各自的电阻成分相对于信号用端子电极2是串联连接的。
由此,相比于具有全部的信号用内部电极21~24经由引出部分连接于信号用端子电极1、2的构成的叠层型滤波器,叠层型滤波器F1的电阻成分RC的电阻值变大。
并且,在叠层型滤波器F1中,通过将直接连接于信号用端子电极1、2的信号用内部电极的数目,在1个以上、比该信号用内部电极21~24的总数少1个的数目以下的范围内进行变更,改变电阻成分RC的电阻值。在叠层型滤波器F1中,通过变更直接连接于信号用端子电极1、2的信号用内部电极的位置(电容器素体CE1中的层叠方向上的位置),也可以使通孔导体32~37的电阻成分的连接状态(串联连接或者并联连接)发生变化,使电阻成分RC的电阻值发生变化。
如上所述,在本实施方式中,通过调节经由引出部分21b、21c直接连接于信号用端子电极1、2的第2信号用内部电极21的数目和位置的一者或者两者,叠层型滤波器F1的电阻成分RC的电阻值被设定为所希望的值。由此,可以容易并且精度良好地控制电阻成分RC的电阻值。
在本实施方式中,即使为了对应于大电容而使第1信号用内部电极22~24和接地用内部电极41~45的层叠数增加,而使电容成分CC的静电电容增大的情况下,也可以抑制叠层型滤波器F1的电阻成分RC的电阻值变小。
在本实施方式中,信号用端子电极1、2在电容器素体CE1的第1和第2端面CE1a、CE1b的相对方向上相对。接地用端子电极3、4在电容器素体CE1的第1和第2侧面CE1c、CE1d的相对方向上相对。由此,例如,容易将信号用端子电极1、2连接于直线状的信号导线,并且,容易将接地用端子电极3、4连接于直线状的接地导线。其结果,叠层型滤波器F1的安装变得容易。
以上对本发明的优选的实施方式进行了说明,但本发明并不一定限定于上述实施方式,可以在不脱离其要意的范围内对其进行多种改变。
也可以调节通孔导体32~37的数目,而将叠层型滤波器F1的电阻成分RC的电阻值设定为所希望的值。此时,可以更进一步精度良好地进行对叠层型滤波器F1的电阻成分RC的控制。在图6~8中表示了调节通孔导体32~37的数目的1个例子。
在图6中表示的叠层型滤波器的电容器素体CE1中,通过将本实施方式相关的叠层型滤波器F1中的通孔导体32~37的数目分别设定为3个,将电阻成分RC的电阻值设定为所希望的值。因此,信号用内部电极21~24之间经由3个通电路径来电连接。
在图7中所示的叠层型滤波器的电容器素体CE1中,通过将本实施方式相关的叠层型滤波器F1中的通孔导体32~37的数目分别设定为2个,将电阻成分RC的电阻值设定为所希望的值。因此,信号用内部电极21~24之间经由2个通电路径来电连接。
在图8中所示的叠层型滤波器的电容器素体CE1中,通过将本实施方式相关的叠层型滤波器F1中的通孔导体32~37的数目分别设定为4个,将电阻成分RC的电阻值设定为所希望的值。因此,信号用内部电极21~24之间经由4个通电路径来电连接。
内部电极21~24、41~45的形状不限定于上述实施方式中记载的形状。如图9和图10中所示,第2信号用内部电极21的引出部分21b、21c的宽度(在第1和第2侧面CE1c、CE1d的相对方向上的长度),也可以不同于主电极部分21a的宽度(同样,在第1和第2侧面CE1c、CE1d的相对方向上的长度)。在图9和图10中所示的叠层型滤波器的电容器素体CE1中,主电极部分21a的宽度被设定为比引出部分21b、21c的宽度更狭窄。此时,第2信号用内部电极21的电阻值变得比较大,可以将电阻成分RC的电阻值设定为更大。
如图11和图12所示,第2信号用内部电极21(主电极部分21a)也可以呈弯曲形状。此时,第2信号用内部电极21的线路长度变长,第2信号用内部电极21的电阻值变得比较大。其结果,可以将电阻成分RC的电阻值设定为更大。
在如图12所示的叠层型滤波器的电容器素体CE1中,第1信号用内部电极22~24被分割为多个(在图12中为2个),被分割的各个电极部分经由通孔导体32~37电连接于第2信号用内部电极21。
如图8所示,形成通孔导体32~37的位置,也可以是位于形成通孔导体33、35、37的各个绝缘体层14、16、18上的接地用内部电极42~44的外轮廓的外侧。
连接于第2信号用内部电极21的信号用端子电极的数目,不限定于上述实施方式和变形例中记载的数目,例如也可以是3个以上。连接于接地用内部电极41~45的接地用端子电极的数目,不限定于上述实施方式和变形例中记载的数目,例如可以是1个,或者也可以是3个以上。
信号用端子电极1、2和接地用端子电极3、4的配置,不限定于上述的实施方式和变形例中记载的配置,只要配置在电容器素体CE1的外表面上即可。因此,例如,信号用端子电极1、2也可以不是在电容器素体CE1的第1和第2端面CE1a、CE1b的相对方向上相对的。另外,例如,接地用端子电极3、4也可以不是在电容器素体CE1的第1和第2侧面CE1c、CE1d的相对方向上相对的。
经由引出部分21b、21c连接于信号用端子电极1、2的第2信号用内部电极21的数目和在层叠方向上的位置,不限定于上述实施方式和变形例中记载的数目和位置。另外,第2信号用内部电极21,可以不是被配置为夹着绝缘体层与接地用内部电极相对,而是被配置为夹着绝缘体层与第1信号用内部电极相对。
夹在第1信号用内部电极22~24与接地用内部电极42~45之间的绝缘体层的数目,只要至少为1层即可,也可以是例如2层以上。夹在第2信号用内部电极21与接地用内部电极41、42之间的绝缘体层的数目,只要至少为1层即可,也可以是例如2层以上。
绝缘体层11~20的层叠数目和内部电极21~24、41~45的层叠数目不限定于上述实施方式中记载的数目。另外,对叠层型滤波器F1的电容器素体CE1,可以进一步层叠绝缘体层,或者,也可以是进一步交替层叠有绝缘体层和内部电极。
从上述对本发明的描述可知,可以对本发明进行各种变形。这些变形不能被认为脱离了本发明的精神和范围,所有这种对于本领域技术人员而言显而易见的变形,都应被认为包含于以下的权利要求的范围内。
Claims (4)
1.一种叠层型滤波器,其特征在于,
具备:
电容器素体;
配置在所述电容器素体的外表面上的至少2个信号用端子电极;
配置在所述电容器素体的所述外表面上的至少1个接地用端子电极,
所述电容器素体具有:被层叠的多个绝缘体层;夹着所述多个绝缘体层中的至少1个绝缘体层而相对配置的第1信号用内部电极以及接地用内部电极;夹着所述多个绝缘体层中的至少1个绝缘体层而与所述第1信号用内部电极以及所述接地用内部电极的任意1个内部电极相对地配置的第2信号用内部电极,
所述第2信号用内部电极连接于所述至少2个信号用端子电极,
所述第1信号用内部电极经由通孔导体仅连接于所述第2信号用内部电极,
所述接地用内部电极连接于所述至少1个接地用端子电极。
2.如权利要求1所述的叠层型滤波器,其特征在于,
所述第2信号用内部电极呈弯曲形状。
3.一种叠层型滤波器,其特征在于,
具备:多个电介质层和多个内部电极交替层叠的电容器素体;配置在该电容器素体的外表面上的多个端子电极,
所述多个内部电极包括多个信号用内部电极和至少1个接地用内部电极,
所述多个端子电极包括至少2个信号用端子电极和至少1个接地用端子电极,
所述多个信号用内部电极中的至少1个信号用内部电极被配置为,夹着所述多个绝缘体层中的至少1个绝缘体层而与所述至少1个接地用内部电极相对,
所述至少1个接地用内部电极连接于所述至少1个接地用端子电极,
所述多个信号用内部电极经由通孔导体互相连接,
所述多个信号用内部电极中的1个以上且比该信号用内部电极的总数少1个的数目以下的信号用内部电极,连接于所述至少2个信号用端子电极。
4.如权利要求3所述的叠层型滤波器,其特征在于,
所述多个信号用内部电极中的连接于所述至少2个信号用端子电极的所述信号用内部电极,呈弯曲形状。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006-232586 | 2006-08-29 | ||
JP2006232586 | 2006-08-29 | ||
JP2006232586A JP4364894B2 (ja) | 2006-08-29 | 2006-08-29 | 積層型フィルタ |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101136617A true CN101136617A (zh) | 2008-03-05 |
CN101136617B CN101136617B (zh) | 2012-05-09 |
Family
ID=39150647
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007101477785A Active CN101136617B (zh) | 2006-08-29 | 2007-08-29 | 叠层型滤波器 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7786824B2 (zh) |
JP (1) | JP4364894B2 (zh) |
KR (1) | KR101369819B1 (zh) |
CN (1) | CN101136617B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102457243A (zh) * | 2010-10-21 | 2012-05-16 | 株式会社村田制作所 | 层叠型滤波器 |
CN102457244A (zh) * | 2010-10-21 | 2012-05-16 | 株式会社村田制作所 | 层叠型滤波器 |
CN106415757A (zh) * | 2014-07-24 | 2017-02-15 | 京瓷株式会社 | 层叠型电容器 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103023450B (zh) * | 2011-02-16 | 2015-09-23 | 株式会社村田制作所 | 电子元器件 |
KR102494324B1 (ko) * | 2016-07-27 | 2023-02-01 | 삼성전기주식회사 | 적층형 커패시터 및 그 실장 기판 |
TWI776290B (zh) * | 2020-11-27 | 2022-09-01 | 財團法人工業技術研究院 | 電容器以及包含所述電容器的濾波器與重佈線層結構 |
KR20230097815A (ko) * | 2021-12-24 | 2023-07-03 | 삼성전기주식회사 | 적층형 전자 부품 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06275462A (ja) | 1993-03-19 | 1994-09-30 | Sumitomo Metal Ind Ltd | 積層チップコンデンサ及びその容量調整方法 |
JP3134640B2 (ja) | 1993-12-09 | 2001-02-13 | 株式会社村田製作所 | 容量内蔵型積層電子部品 |
JPH08195636A (ja) | 1995-01-17 | 1996-07-30 | Murata Mfg Co Ltd | 三端子複合部品 |
US5905719A (en) * | 1996-09-19 | 1999-05-18 | Bell Communications Research, Inc. | Method and system for wireless internet access |
JPH1097954A (ja) | 1996-09-24 | 1998-04-14 | Taiyo Yuden Co Ltd | 積層チップ形のcrフィルタおよびcrフィルタアレイ |
US6683870B1 (en) * | 1997-02-10 | 2004-01-27 | Mci Communications Corporation | Method and system for multicasting call notifications |
US6587867B1 (en) * | 1997-05-22 | 2003-07-01 | Mci Communications Corporation | Internet-based subscriber profile management of a communications system |
JPH1154363A (ja) | 1997-07-31 | 1999-02-26 | Taiyo Yuden Co Ltd | 積層チップ部品及びその製造方法 |
US6377993B1 (en) * | 1997-09-26 | 2002-04-23 | Mci Worldcom, Inc. | Integrated proxy interface for web based data management reports |
JP4093327B2 (ja) | 1997-09-26 | 2008-06-04 | Tdk株式会社 | 高周波部品およびその製造方法 |
US6534842B2 (en) * | 1998-03-03 | 2003-03-18 | Matsushita Electric Industrial Co., Ltd. | Composite components and the method of manufacturing the same |
JPH11317311A (ja) * | 1998-03-03 | 1999-11-16 | Matsushita Electric Ind Co Ltd | 複合部品およびその製造方法 |
JP2000058382A (ja) | 1998-08-14 | 2000-02-25 | Sumitomo Metal Ind Ltd | チップ型cr部品 |
JP4023133B2 (ja) | 2001-11-16 | 2007-12-19 | 松下電器産業株式会社 | 積層セラミックコンデンサおよびその容量調整方法 |
JP2004266784A (ja) * | 2003-01-10 | 2004-09-24 | Murata Mfg Co Ltd | ノイズフィルタ |
JP4167231B2 (ja) | 2005-01-13 | 2008-10-15 | Tdk株式会社 | 積層コンデンサ、及び、積層コンデンサの等価直列抵抗調整方法 |
-
2006
- 2006-08-29 JP JP2006232586A patent/JP4364894B2/ja active Active
-
2007
- 2007-07-06 US US11/822,509 patent/US7786824B2/en active Active
- 2007-08-08 KR KR1020070079617A patent/KR101369819B1/ko active IP Right Grant
- 2007-08-29 CN CN2007101477785A patent/CN101136617B/zh active Active
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102457243A (zh) * | 2010-10-21 | 2012-05-16 | 株式会社村田制作所 | 层叠型滤波器 |
CN102457244A (zh) * | 2010-10-21 | 2012-05-16 | 株式会社村田制作所 | 层叠型滤波器 |
CN102457243B (zh) * | 2010-10-21 | 2014-08-06 | 株式会社村田制作所 | 层叠型滤波器 |
CN102457244B (zh) * | 2010-10-21 | 2015-02-25 | 株式会社村田制作所 | 层叠型滤波器 |
CN106415757A (zh) * | 2014-07-24 | 2017-02-15 | 京瓷株式会社 | 层叠型电容器 |
CN106415757B (zh) * | 2014-07-24 | 2018-08-28 | 京瓷株式会社 | 层叠型电容器 |
Also Published As
Publication number | Publication date |
---|---|
KR20080020477A (ko) | 2008-03-05 |
JP2008060724A (ja) | 2008-03-13 |
JP4364894B2 (ja) | 2009-11-18 |
KR101369819B1 (ko) | 2014-03-06 |
US20080055019A1 (en) | 2008-03-06 |
CN101136617B (zh) | 2012-05-09 |
US7786824B2 (en) | 2010-08-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101136617B (zh) | 叠层型滤波器 | |
KR101452540B1 (ko) | 전기적 비-접촉성 보호 구조를 구비하는 전기적 다층형 컴포넌트 | |
US7411776B2 (en) | Multilayer capacitor array | |
CN102299003B (zh) | 多层陶瓷电容器 | |
CN101004972B (zh) | 叠层型穿心电容器阵列 | |
CN101345134B (zh) | 层叠电容器 | |
CN101079347B (zh) | 层叠电容器 | |
CN101447335B (zh) | 层叠电容器 | |
KR100309158B1 (ko) | 복합전자부품 | |
CN100474464C (zh) | 积层陶瓷电容器 | |
US7710710B2 (en) | Electrical component and circuit configuration with the electrical component | |
CN101110295B (zh) | 贯通型叠层电容器 | |
CN101471179B (zh) | 贯通型层叠电容器阵列 | |
JP2001044076A (ja) | 表面実装rcデバイス | |
CN101276685B (zh) | 贯通型层叠电容器 | |
CN101106017B (zh) | 贯通型叠层电容器 | |
CN101465204B (zh) | 叠层电容器阵列 | |
CN101123420B (zh) | 层叠型滤波器 | |
CN101047363B (zh) | 低通滤波器和低通滤波器阵列 | |
CN101458993A (zh) | 层叠电容器阵列 | |
CN101345132A (zh) | 贯通型层叠电容器 | |
JP3104958U (ja) | 低キャパシタンス積層可変抵抗器 | |
JP2000183677A (ja) | 積層型lcノイズフィルタ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |