CN100452401C - 半导体存储装置及其封装以及使用该装置的存储卡 - Google Patents
半导体存储装置及其封装以及使用该装置的存储卡 Download PDFInfo
- Publication number
- CN100452401C CN100452401C CNB2005100037666A CN200510003766A CN100452401C CN 100452401 C CN100452401 C CN 100452401C CN B2005100037666 A CNB2005100037666 A CN B2005100037666A CN 200510003766 A CN200510003766 A CN 200510003766A CN 100452401 C CN100452401 C CN 100452401C
- Authority
- CN
- China
- Prior art keywords
- storage
- data
- page
- input
- address signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4087—Address decoders, e.g. bit - or word line decoders; Multiple line decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1057—Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1084—Data input buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/12—Group selection circuits, e.g. for memory block selection, chip selection, array selection
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/10—Aspects relating to interfaces of memory device to external buses
- G11C2207/105—Aspects related to pads, pins or terminals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2216/00—Indexing scheme relating to G11C16/00 and subgroups, for features not directly covered by these groups
- G11C2216/12—Reading and writing aspects of erasable programmable read-only memories
- G11C2216/14—Circuits or methods to write a page or sector of information simultaneously into a nonvolatile memory, typically a complete row or word line in flash memory
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Read Only Memory (AREA)
- Dram (AREA)
Abstract
公开了一种半导体存储装置及其封装以及一种使用该装置的存储卡。该半导体存储装置包括存储单元阵列,在该阵列中多个共享字线的内存单元构成一页。将相同行地址信号输入到包括用于选择页的行译码器的两个或更多存储芯片,以便同时选择该两个或更多存储芯片的预定页。如果将该半导体存储装置封装或应用到存储卡,则可显著地减少该页的大小。并且,因为将数据交替地加载到存储芯片中或交替地输出存储芯片的数据,所以可改善整个程序化及读取速度。因此,可改善该半导体存储装置的性能。
Description
技术领域
本发明涉及一种半导体存储装置,尤其涉及一种半导体存储装置,其中可提高操作速度,同时增加在诸如闪存或DRAM的该半导体存储装置中的一页的大小。
背景技术
在将数据写入至一单元或从一单元读取数据时,一次执行该写入操作或该读取操作的单位称为“页”。在NAND型闪存装置的情况中,该页是由多个共享一单个字线的单元所组成。最近,该页的单位从512字节扩充至2K字节,以便增加每小时所处理的数据量。
同时,在一单元与外部间的数据传送程序中将数据加载到页缓冲器中称为“数据加载”,以及将“页缓冲器把数据输出到外部”称为“数据输出”。在此情况中,将该数据加载及该数据输出的时间规格(spec)分别表示成tWC及tRC。然而,如果将数据顺序加载到一页为2K字节的单元,则总加载时间不可避免地要比现存512字节的时间长。由此,该tWC规格变快,例如,从50ns至30ns。如果希望使tWC规格较快,则该页的大小需从2K字节扩充至4K字节等。
然而,在现在技术中,当共享该字线的单元数目增加时,芯片的结构在一个方向上会过分地变大。因而,很难设计此规格。再者,因为数据的加载时间增加,所以必须将tWC从30ns减少至15-20ns,以便相应地减少效率的降低。因此,设计负荷变得繁重。此外,当该芯片的功率损耗增加时,处理此问题的设计负载也会变得繁重。
发明内容
因此,有鉴于上述问题而提出本发明,以及本发明的目的在于提供一种半导体存储装置,在该装置中可提高数据加载及数据输出的操作速度,同时增加页的大小而不需在一个方向上过分地增大芯片的结构。
本发明的另一目的在于提供一种半导体存储装置的封装,其中可提高数据加载及数据输出的操作速度,同时增加页的大小。
本发明的又一目的在于提供一种使用半导体存储装置的存储卡,其中可提高数据加载及数据输出的操作速度,同时增加页的大小。
为了实现上述目的,根据本发明的实施例,提供一种半导体存储装置,包括两个或多个存储芯片,其中所述两个或多个存储芯片中的每一个都包括:包括多个页的存储单元阵列,其中所述多个页中的每一个都具有多个存储单元,并且共享字线;行译码器,用于根据行地址信号选择预定页;页缓冲器区块,用于存储选定页的写数据或选定页的读取数据;输入/输出缓冲器,用于通过输入/输出引脚将读取数据输出到外部或从外部接收写数据;以及列译码器,用于根据列地址信号连接该页缓冲器区块及该输入/输出缓冲器;其中所述输入/输出引脚由所述两个或多个存储芯片共享,分别输入到所述两个或多个存储芯片中的行地址信号是相同的,分别输入到所述两个或多个存储芯片中的列地址信号是不同的,并且所述两个或多个存储芯片以半导存储装置的写操作或读取操作交替地执行数据的输入/输出操作。
根据该列地址信号的低位字节及控制信号来交替选择该两个或更多存储芯片,以便交替地执行数据输入/输出操作。
根据控制信号与具有延长周期的修正控制信号的组合来交替选择该两个或更多存储芯片,从而交替地执行数据输入/输出操作。
该两个或更多存储芯片接收相同命令及同时执行所有命令,其中交替地执列数据输入/输出操作。
使该两个或更多存储芯片的输入/输出缓冲器同步到写入使能信号或读取使能信号的下降边缘或上升边缘,以便在输入/输出数据时,无法同时使能这些输入/输出缓冲器。
该控制信号是由存储芯片中所包含的电路产生。
此外,根据本发明的实施例,提供一种半导体存储装置的封装,在该半导体存储装置中两个或更多存储芯片电性连接,其中该两个或更多存储芯片中的每一个包括:包括多个存储单元的存储单元阵列,所述多个存储单元包括多个页,并且每个页共享字线;行译码器,用于根据行地址信号选择预定页;页缓冲器区块,用于存储选定页的写数据或选定页的读取数据;输入/输出缓冲器,用于通过输入/输出引脚将读取数据输出到外部或从外部接收写数据;以及列译码器,用于根据列地址信号连接该页缓冲器区块及该输入/输出缓冲器;其中所述输入/输出引脚由所述两个或多个存储芯片共享,在写操作或读取操作中,分别输入到所述两个或多个存储芯片中的行地址信号是相同的,而分别输入到所述两个或多个存储芯片中的列地址信号是不同的;以及其中,所述两个或多个存储芯片根据所述列地址信号和控制信号的低位字节交替地执行数据输入/输出操作。
该两个或更多存储芯片具有一般连接的输入/输出引脚、地址引脚及控制引脚。
再者,根据本发明的实施例,提供一种半导体存储装置,包括:存储单元阵列,其由多个页组成,其中多个共享字线的内存单元构成一页;行译码器,用于根据行地址信号选择该存储单元阵列的预定页;页缓冲器区块,用于存储选定页的写数据或选定页的读取数据;输入/输出缓冲器,用于将数据从该页缓冲器区块输出到外部或将数据从外部存储到该页缓冲器区块中;以及列译码器,用于连接该页缓冲器区块及该输入/输出缓冲器,由此构成存储芯片,其中两个或更多存储单元阵列接收一个行地址信号作为公共输入,并且因而可同时选择该两个或更多存储单元阵列的预定页,以及根据列地址信号的低位字节及控制信号来交替执行该两个或更多存储单元阵列的数据输入/输出操作。
再者,根据本发明的实施例,提供一种存储卡,具有用于控制两个或多个存储芯片的控制器及所述两个或多个存储芯片,其中,所述两个或多个存储芯片的每一个包括:包括多个存储单元的存储单元阵列,所述多个存储单元包括多个页,并且每个页共享字线;行译码器,用于根据行地址信号选择预定页;页缓冲器区块,用于存储选定页的写数据或选定页的读取数据;输入/输出缓冲器,用于通过输入/输出引脚将读取数据输出到外部或从外部接收写数据;以及列译码器,用于根据列地址信号连接该页缓冲器区块及该输入/输出缓冲器;其中所述输入/输出引脚由所述两个或多个存储芯片共享,在写操作或读取操作中,分别输入到所述两个或多个存储芯片中的行地址信号是相同的,而分别输入到所述两个或多个存储芯片中的列地址信号是不同的;以及其中,所述两个或多个存储芯片根据所述列地址信号和控制信号的低位字节交替地执行数据输入/输出操作。
该两个或多个存储芯片同时接收相同的命令以执行所有命令,其中交替执行该数据输入/输出操作。
附图说明
图1是描述根据本发明的半导体存储装置的结构的电路图;
图2显示了根据本发明的半导体存储装置中的存储单元阵列的结构;
图3是用于说明根据本发明的半导体存储装置中的列地址分配方法的示意图;
图4是用于说明根据本发明的半导体存储装置的数据加载操作的时序图;
图5是用于说明根据本发明的半导体存储装置的数据输出操作的时序图;
图6是用于说明根据本发明的另一实施例在爆裂(burst)模式中的数据输出操作的时序图;以及
图7A及7B是根据本发明的另一实施例在爆裂模式中的数据输出的示范电路。
具体实施方式
现在,将配合所附附图来描述根据本发明的优选实施例。
图1是描述根据本发明的半导体存储装置的结构的电路图。在图1中,显示了该NAND型闪存装置的结构,在该结构中第一及第二存储芯片100及200的行译码器13及14接收相同行地址信号RA作为输入并选择存储单元阵列11及12的每一个的预定页。
图2显示根据本发明的半导体存储装置中的存储单元阵列的结构。在此实施例中,虽然已描述两个存储芯片接收相同行地址信号作为输入,但是本发明并非局限于此,而是可应用到其中两个或更多存储芯片根据相同行地址信号同时选择对应页的情况中。同时,设计一个存储芯片以便两个存储单元阵列共享单个行译码器,以及可设计该存储芯片,以便通常将相同行地址信号输入到因此设计的两个或更多存储单元阵列。
第一存储芯片100包括存储单元阵列11、行译码器13、页缓冲器区块15,列译码器17及输入/输出缓冲器19。第二存储芯片200也包括存储单元阵列12、行译码器14、页缓冲器区块16,列译码器18及输入/输出缓冲器区块20。第一及第二存储芯片100及200的行译码器13及14接收该行地址信号RA作为公共输入,以同时选择存储单元阵列11及12的预定页。列译码器17及18接收不同列地址信号CA1及CA2作为输入,然而共享相同的输入/输出引脚21。
第一及第二存储单元阵列11及12分别包括多个单元区块300a至300k。这些单元区块300a至300k之一包括:多个单元串(cell strings)310,其中多个单元串联连接到这些单元串;多个位线BL;多个字线WL;漏极选择晶体管320,其连接于单元串310与位线BL之间;以及源极选择晶体管330,其连接于单元串310与共享源极线之间。同时,该共享单个字线的多个内存单元构成一页340。所有这些单元共享P井。再者,漏极选择晶体管320共享漏极选择线DSL,以及源极选择晶体管330共享源极选择线SSL。
针对预定操作,该行译码器13及14根据相同行地址信号RA分别选择构成第一及第二存储单元阵列11及12的预定单元区块的预定页。每个行译码器13及14针对预定操作,例如程序化或读取操作将预定电压施加到选定页。
同时,这些页缓冲器区块15及16用于存储一选定页的写数据或一选定页的读取数据。这些列译码器17及18根据不同列地址信号CA1及CA2分别连接这些页缓冲器区块15及16以及这些输入/输出缓冲器19及20,以及传送该写数据或该读取数据。
在上述根据本发明所构成的半导体存储装置中,在程序化操作的情况中,由列译码器17及18将经由输入/输出引脚21以及输入/输入缓冲器19及20所输入的数据交替地存储在页缓冲器区块15及16中。如果由行译码器13及14分别选择第一及第二存储单元阵列11及12的预定页,则将页缓冲器区块15及16中所存储的数据编程到选定页。
在读取操作的情况中,由行译码器13及14分别选择第一及第二存储单元阵列11及12的预定页,将选定页的数据分别存储在页缓冲器区块15及16,以及然后通过列译码器17及18将页缓冲器区块15及16中所存储的数据经由输入/输出缓冲器19及20及输入/输出脚21输出到外部。
同时,在根据本发明的半导体存储装置中,同时将所有命令输入到各个存储芯片。因此,基本上同时执行所有操作。然而,程序化的数据加载操作及依赖于读取的数据输出操作是由第一及第二存储芯片100及200交替地执行。例如,在第一存储芯片100加载数据之后,可使第二存储芯片200加载数据。这可在将从外部所接收的列地址信号CA1及CA2交替地输入到第一及第二存储芯片11及12时来执行。存储芯片的这种选择由当结合(bind)或封装两个或更多存储芯片时被扩展的外部列地址来执行。
图3是用于说明根据本发明的半导体存储装置中的列地址分配方法的示意图。图3是用于说明在交错模式(interleaving mode)中的列地址分配方法。
要选择哪一个存储芯片是由列地址的低位字节的组合所决定。这表示将地址顺序分配给各个存储芯片。例如,在具有上述第一及第二存储芯片的半导体存储装置的情况中,以交错模式将这些列地址分配给第一及第二存储芯片,在该模式中将这些地址顺序分配给第一及第二存储芯片,如第一存储芯片的第0地址、第二存储芯片的第0地址、第一存储芯片的第1地址、第二存储芯片的第1地址等。
图4是用于说明根据本发明的半导体存储装置的数据加载操作的时序图。
如上所述,要使用数据对哪一个存储芯片编程是通过列地址的低位字节的组合来决定。即,通过组合最低列地址及外部写入使能信号WE来产生要编程到给定存储芯片中的信号。例如,以下将描述首先选择第一存储芯片的情况。
首先,交替地输入要编程到第一存储芯片中的数据A及要编程到第二存储芯片中的数据B。使第一存储芯片的内部写入使能信号AWE在该外部写入使能信号WE的一个时钟的下降边缘处被同步,以及将第一数据A加载到第一存储芯片中。相反地,使第二存储芯片的内部写入使能信号BWE在该外部写入使能信号WE的下一周期时钟的下降边缘处被同步,以及将第二数据B加载到第二存储芯片中。即,在该外部写入使能信号WE的每一下降边缘处将这些写数据顺序加载到第一及第二存储芯片中。
同时,已描述了使该存储芯片的写入使能信号在该外部写入使能信号WE的下降边缘处被同步及使该写数据编程到该存储芯片中的情况。然而,要注意的是也可能有下列情况:使该存储芯片在该外部写入使能信号WE的上升边缘处被同步及使该写数据编程到该存储芯片中。在此程序化操作中,当输入两次外部数据时,实际上分别将数据输入到第一及第二存储芯片仅一次。因此,数据输入次数为两次。因此,可执行两次从外部输入数据,快于每一单元芯片的次数。
图5是用于说明根据本发明的半导体存储装置的数据输出操作的时序图。
如上所述,将要读取哪一个存储芯片的数据是由该列地址的低位字节的组合来决定。即,通过最低列地址及外部读取使能信号RE的组合来产生用于读取给定存储芯片的数据的信号。例如,使第一存储芯片的内部读取使能信号ARE在该外部读取使能信号RE的低周期中被同步,以及因此输出第一存储芯片的第一数据A。相反地,使第二存储芯片的内部读取使能信号BRE在该外部读取使能信号RE的下一时钟的低周期中被同步,以及因此输出第二存储芯片的第二数据B。
即,在该外部读取使能信号RE的每一低周期可重复地输出第一存储芯片的第一数据及第二存储芯片的第二数据。同时,已描述了使该存储芯片的读取使能信号在该外部读取使能信号RE的低周期中被同步及输出该存储芯片的数据的情况。然而,要注意的是也可能有下列情况:使该存储芯片的读取使能信号在该外部读取使能信号RE的高周期中被同步及输出该存储芯片的数据。然而,在此操作中,如果同时驱动第一存储芯片的输出缓冲器及第二存储芯片的输出缓冲器,则会发生不同数据彼此竞争的情况。因此,会产生过多电流损耗及数据失真。因而,要求不可使驱动这些输出缓冲器的时间重叠。
图6是用于说明根据本发明的另一实施例在爆裂模式中的数据输出操作的时序图。图6是显示用于说明在闪存装置、DRAM等以爆裂模式输出数据的情况中交替地选择各个存储芯片的方法。
如果在输入/输出大量连续数据的爆裂模式中驱动该存储芯片,则可以不从外部施加列地址信号。在该爆裂模式中,该存储芯片在程序化操作中根据写入使能信号WE来操作及在读取操作中根据读取使能信号RE来操作。在此情况中,交替地选择两个或更多存储芯片。每一存储芯片交替地接收该写入使能信号WE或读取使能信号RE。在另一存储芯片操作的周期中,不理会一信号及不执行内部操作。然后,将描述在该爆裂模式中交替地选择存储芯片的方法。
在没有输入特定起始地址的情况中的地址缺省为第一地址。首先,选择第一存储芯片的第一地址。因此,第二存储芯片不理会第一写入使能信号WE或读取使能信号RE并且以第二写入使能信号WE或读取使能信号RE开始操作。如果第二存储芯片以给定行地址开始操作于爆裂模式中,则当输入一命令时其会输入行地址。此时,根据是否该行地址的最低地址为0或1,来决定其地址符合第一地址的第一存储芯片和第二存储芯片之一。接下来,使该写入使能信号WE或下一读取使能信号RE同步的方法与上述的方法相同。首先,选择其地址符合第一地址的存储芯片,以及然后,交替地选择多个存储芯片。
在具有两个存储芯片的半导体装置中,通过修改读取使能信号RE以适用于存储芯片的示范电路显示于图7A及7B中。由于使读取使能信号RE的周期成为两次,产生了延迟读取使能信号RE_DEL。或门接收读取使能信号RE及延迟读取使能信号RE_DEL,以产生每一存储芯片所需的第一读取使能信号RE1。此外,或门接收读取使能信号RE及由反向器反向的延迟读取使能信号RE_DEL的反向信号,以产生第二读取使能信号RE2。产生第一读取使能信号RE1的电路构造在其地址符合第一地址的存储芯片,即,爆裂(burst)开始的存储芯片中。产生第二读取使能信号RE2的电路构造在相对侧中。写入使能信号WE也是如此。
同时,作为本发明的另一实施例,可在至少一个封装中形成根据本发明的两个或更多存储芯片,以及两个或更多存储芯片可接收单个行地址信号作为公共输入及同时选择该两个或更多存储芯片的预定页。
仍然作为本发明的另一实施例,在具有用于控制存储芯片的控制器的存储卡中,两个或更多存储芯片可接收单个行地址信号作为公共输入及同时选择该两个或更多存储芯片的预定页。再者,可根据列地址信号的低位字节及控制信号交替地执行该两个或更多存储芯片的数据输入/输出操作。
如上所述,根据本发明,构造一种半导体存储装置,其中两个或更多存储芯片接收相同的行地址信号及共享相同的输入/输出引脚,以及根据列地址信号的低位字节或控制信号来交替地选择这些存储芯片的预定页。封装该半导体存储装置。因而,可显著地增加一页的大小。通过顺序地将数据加载到各个存储芯片或顺序地输出这些存储芯片的数据,可改善程序化及读取速度。因此,本发明具有可提高该半导体存储装置的性能的优点。
虽然已参加者优选实施例进行了上述说明,但是应该理解本领域的普通技术人员在不脱离本发明及所附权利要求的精神及范围的情况下,可对本发明进行变更及修改。
Claims (12)
1.一种半导体存储装置,包括两个或多个存储芯片,其中所述两个或多个存储芯片中的每一个都包括:
包括多个页的存储单元阵列,其中所述多个页中的每一个都具有多个存储单元,并且共享字线
行译码器,用于根据行地址信号选择预定页;
页缓冲器区块,用于存储选定页的写数据或选定页的读取数据;
输入/输出缓冲器,用于通过输入/输出引脚将读取数据输出到外部或从外部接收写数据;以及
列译码器,用于根据列地址信号连接该页缓冲器区块及该输入/输出缓冲器;以及
其中所述输入/输出引脚由所述两个或多个存储芯片共享,以及
其中,分别输入到所述两个或多个存储芯片中的行地址信号是相同的,分别输入到所述两个或多个存储芯片中的列地址信号是不同的,并且所述两个或多个存储芯片以半导存储装置的写操作或读取操作交替地执行数据的输入/输出操作。
2.如权利要求1所述的半导体存储装置,其中根据该列地址信号的低位字节及控制信号来交替选择该两个或更多存储芯片,以便交替地执行数据输入/输出操作。
3.如权利要求2所述的半导体存储装置,其中该控制信号由包含在该两个或多个存储芯片中的电路产生。
4.如权利要求1所述的半导体存储装置,其中根据控制信号与具有延长周期的修正控制信号的组合来交替选择该两个或更多存储芯片,从而在写操作或读取操作处于爆裂模式中时交替地执行数据输入/输出操作。
5.如权利要求4所述的半导体存储装置,其中该控制信号由包含在该两个或更多存储芯片中的电路产生。
6.如权利要求1所述的半导体存储装置,其中该两个或更多存储芯片同时接收相同命令及同时执行与该命令相应的操作。
7.如权利要求1所述的半导体存储装置,其中使输入/输出缓冲器同步到写入使能信号或读取使能信号的下降边缘或上升边缘,以便在输入/输出数据时,无法同时使能这些输入/输出缓冲器。
8.一种半导体存储装置,包括:
存储单元阵列,由多个页所组成,其中多个共享字线的内存单元构成一页;
行译码器,用于根据行地址信号选择该存储单元阵列的预定页;
页缓冲器区块,用于存储选定页的写数据或选定页的读取数据;
输入/输出缓冲器,用于将数据从该页缓冲器区块输出到外部或将数据从外部存储在该页缓冲器区块中;以及
列译码器,用于连接该页缓冲器区块及该输入/输出缓冲器,由此构成一个存储芯片,
其中两个或更多存储单元阵列接收一个行地址信号作为公共输入,并且因而同时选择该两个或更多存储单元阵列的预定页,以及
根据列地址信号的低位字节及控制信号来交替执行该两个或更多存储单元阵列的数据输入/输出操作。
9.一种半导体存储装置的封装,在该半导体存储装置中两个或更多存储芯片电性连接,
其中该两个或更多存储芯片中的每一个包括:
包括多个存储单元的存储单元阵列,所述多个存储单元包括多个页,并且每个页共享字线;
行译码器,用于根据行地址信号选择预定页;
页缓冲器区块,用于存储选定页的写数据或选定页的读取数据;
输入/输出缓冲器,用于通过输入/输出引脚将读取数据输出到外部或从外部接收写数据;以及
列译码器,用于根据列地址信号连接该页缓冲器区块及该输入/输出缓冲器;以及
其中所述输入/输出引脚由所述两个或多个存储芯片共享,以及
其中,在写操作或读取操作中,分别输入到所述两个或多个存储芯片中的行地址信号是相同的,而分别输入到所述两个或多个存储芯片中的列地址信号是不同的;以及
其中,所述两个或多个存储芯片根据所述列地址信号的低位字节和控制信号交替地执行数据输入/输出操作。
10.如权利要求9所述的封装,还包括:
由所述两个或多个存储芯片共享的地址引脚及控制引脚。
11.一种存储卡,具有用于控制两个或多个存储芯片的控制器及所述两个或多个存储芯片,
其中,所述两个或多个存储芯片的每一个包括:
包括多个页的存储单元阵列,其中每个页具有多个存储单元,并且共享字线;
行译码器,用于根据行地址信号选择预定页;
页缓冲器区块,用于存储选定页的写数据或选定页的读取数据;
输入/输出缓冲器,用于通过输入/输出引脚将读取数据输出到外部或从外部接收写数据;以及
列译码器,用于根据列地址信号连接该页缓冲器区块及该输入/输出缓冲器;以及
其中所述输入/输出引脚由所述两个或多个存储芯片共享,以及
其中,在写操作或读取操作中,分别输入到所述两个或多个存储芯片中的行地址信号是相同的,而分别输入到所述两个或多个存储芯片中的列地址信号是不同的;以及
其中,所述两个或多个存储芯片根据所述列地址信号的低位字节和控制信号交替地执行数据输入/输出操作。
12.如权利要求11所述的存储卡,该两个或多个存储芯片同时接收相同的命令以及同时执行与命令相对应的操作。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR0078954/04 | 2004-10-05 | ||
KR1020040078954A KR100624960B1 (ko) | 2004-10-05 | 2004-10-05 | 반도체 메모리 장치 및 이의 패키지 및 이를 이용한메모리 카드 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1758438A CN1758438A (zh) | 2006-04-12 |
CN100452401C true CN100452401C (zh) | 2009-01-14 |
Family
ID=36088950
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005100037666A Expired - Fee Related CN100452401C (zh) | 2004-10-05 | 2005-01-11 | 半导体存储装置及其封装以及使用该装置的存储卡 |
Country Status (6)
Country | Link |
---|---|
US (1) | US20060083096A1 (zh) |
JP (1) | JP2006107691A (zh) |
KR (1) | KR100624960B1 (zh) |
CN (1) | CN100452401C (zh) |
DE (1) | DE102004060348A1 (zh) |
TW (1) | TWI254937B (zh) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100630730B1 (ko) * | 2005-01-07 | 2006-10-02 | 삼성전자주식회사 | 테스트 타임을 단축할 수 있는 멀티 칩 패키지 |
KR100626393B1 (ko) * | 2005-04-07 | 2006-09-20 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것의 멀티-페이지 카피백 방법 |
KR100694978B1 (ko) * | 2006-05-12 | 2007-03-14 | 주식회사 하이닉스반도체 | 데이터 입출력 속도를 증가시키는 구조를 가지는 플래시메모리 장치 및 그 데이터 입출력 동작 방법 |
KR100855972B1 (ko) | 2007-01-23 | 2008-09-02 | 삼성전자주식회사 | 서로 다른 독출 대기 시간을 가지는 복수개의 메모리 셀어레이들을 구비하는 불휘발성 메모리 시스템 및 상기불휘발성 메모리 시스템의 데이터 독출 방법 |
KR100875978B1 (ko) * | 2007-02-06 | 2008-12-26 | 삼성전자주식회사 | 메모리 카드 및 그것을 포함한 메모리 시스템 |
US20090013148A1 (en) * | 2007-07-03 | 2009-01-08 | Micron Technology, Inc. | Block addressing for parallel memory arrays |
US7706184B2 (en) * | 2007-12-28 | 2010-04-27 | Kabushiki Kaisha Toshiba | Nonvolatile semiconductor memory device |
US20090187701A1 (en) * | 2008-01-22 | 2009-07-23 | Jin-Ki Kim | Nand flash memory access with relaxed timing constraints |
JP4653833B2 (ja) * | 2008-11-04 | 2011-03-16 | シャープ株式会社 | 不揮発性半導体記憶装置及びその制御方法 |
CN101777382B (zh) * | 2009-01-09 | 2012-04-04 | 义隆电子股份有限公司 | 多次可编程快闪存储器的列解码器 |
KR101599795B1 (ko) * | 2009-01-13 | 2016-03-22 | 삼성전자주식회사 | 페이지 사이즈를 조절할 수 있는 반도체 장치 |
KR101131552B1 (ko) * | 2010-02-24 | 2012-04-04 | 주식회사 하이닉스반도체 | 상 변화 메모리 장치 |
TWI447579B (zh) * | 2011-05-18 | 2014-08-01 | Phison Electronics Corp | 程式碼載入與存取方法、記憶體控制器與記憶體儲存裝置 |
US9875808B2 (en) | 2013-01-15 | 2018-01-23 | Micron Technology, Inc. | Reclaimable semiconductor device package and associated systems and methods |
KR20150130848A (ko) * | 2014-05-14 | 2015-11-24 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
KR102254100B1 (ko) * | 2015-01-05 | 2021-05-20 | 삼성전자주식회사 | 메모리 장치, 메모리 시스템 및 메모리 장치의 동작 방법 |
CN106486144B (zh) * | 2015-08-31 | 2019-05-14 | 旺宏电子股份有限公司 | 存储器结构 |
KR20170027493A (ko) * | 2015-09-02 | 2017-03-10 | 에스케이하이닉스 주식회사 | 반도체 장치의 레이아웃 구조 |
KR102528314B1 (ko) * | 2016-10-17 | 2023-05-03 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
KR102615775B1 (ko) * | 2017-01-31 | 2023-12-20 | 에스케이하이닉스 주식회사 | 반도체 장치 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1051823A (zh) * | 1989-11-15 | 1991-05-29 | 菲利蒲光灯制造公司 | 母片式半导体集成电路 |
CN1236955A (zh) * | 1998-05-22 | 1999-12-01 | 国际商业机器公司 | 多端口随机存取存储器的整体布线管理装置与方法 |
EP1422722A1 (en) * | 2001-08-07 | 2004-05-26 | Sharp Kabushiki Kaisha | Synchronous semiconductor storage device module and its control method, information device |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0240192A (ja) * | 1988-07-29 | 1990-02-08 | Mitsubishi Electric Corp | シリアルアクセス動作の可能な半導体記憶装置 |
JPH0457284A (ja) * | 1990-06-21 | 1992-02-25 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP3579461B2 (ja) * | 1993-10-15 | 2004-10-20 | 株式会社ルネサステクノロジ | データ処理システム及びデータ処理装置 |
JPH0991953A (ja) * | 1995-09-21 | 1997-04-04 | Hitachi Ltd | 半導体記憶装置 |
JP3352577B2 (ja) * | 1995-12-21 | 2002-12-03 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 記憶装置 |
KR0170723B1 (ko) * | 1995-12-29 | 1999-03-30 | 김광호 | 단일 ras 신호에 의해 동시 동작이 가능한 이중 뱅크를 갖는 반도체 메모리 장치 |
JPH09231764A (ja) * | 1996-01-19 | 1997-09-05 | Sgs Thomson Microelectron Inc | バーストカウンタ回路及びその動作方法 |
JPH09265774A (ja) * | 1996-01-24 | 1997-10-07 | Hitachi Ltd | 積層メモリモジュール基板およびその基板へのアクセス方式 |
KR0183871B1 (ko) * | 1996-05-29 | 1999-04-15 | 김광호 | 분리 확장 데이터 출력모드를 갖는 반도체 메모리장치 |
JPH10177797A (ja) * | 1996-12-17 | 1998-06-30 | Toshiba Corp | 半導体記憶装置 |
JP3907785B2 (ja) * | 1997-06-04 | 2007-04-18 | 富士通株式会社 | 半導体記憶装置 |
JP3916862B2 (ja) * | 2000-10-03 | 2007-05-23 | 株式会社東芝 | 不揮発性半導体メモリ装置 |
US6763424B2 (en) * | 2001-01-19 | 2004-07-13 | Sandisk Corporation | Partial block data programming and reading operations in a non-volatile memory |
JP2002251884A (ja) * | 2001-02-21 | 2002-09-06 | Toshiba Corp | 半導体記憶装置及びそのシステム装置 |
KR100422445B1 (ko) * | 2001-06-01 | 2004-03-12 | 삼성전자주식회사 | 선택적 배속동작 모드를 갖는 불휘발성 반도체 메모리 장치 |
JP2003059264A (ja) * | 2001-08-08 | 2003-02-28 | Hitachi Ltd | 半導体記憶装置 |
KR100466980B1 (ko) * | 2002-01-15 | 2005-01-24 | 삼성전자주식회사 | 낸드 플래시 메모리 장치 |
JP4156985B2 (ja) * | 2003-06-30 | 2008-09-24 | 株式会社東芝 | 半導体記憶装置 |
JP4237648B2 (ja) * | 2004-01-30 | 2009-03-11 | 株式会社東芝 | 不揮発性半導体記憶装置 |
-
2004
- 2004-10-05 KR KR1020040078954A patent/KR100624960B1/ko not_active IP Right Cessation
- 2004-12-13 TW TW093138521A patent/TWI254937B/zh not_active IP Right Cessation
- 2004-12-13 US US11/010,664 patent/US20060083096A1/en not_active Abandoned
- 2004-12-15 DE DE102004060348A patent/DE102004060348A1/de not_active Withdrawn
- 2004-12-27 JP JP2004375285A patent/JP2006107691A/ja active Pending
-
2005
- 2005-01-11 CN CNB2005100037666A patent/CN100452401C/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1051823A (zh) * | 1989-11-15 | 1991-05-29 | 菲利蒲光灯制造公司 | 母片式半导体集成电路 |
CN1236955A (zh) * | 1998-05-22 | 1999-12-01 | 国际商业机器公司 | 多端口随机存取存储器的整体布线管理装置与方法 |
EP1422722A1 (en) * | 2001-08-07 | 2004-05-26 | Sharp Kabushiki Kaisha | Synchronous semiconductor storage device module and its control method, information device |
Also Published As
Publication number | Publication date |
---|---|
KR20060030172A (ko) | 2006-04-10 |
TWI254937B (en) | 2006-05-11 |
JP2006107691A (ja) | 2006-04-20 |
US20060083096A1 (en) | 2006-04-20 |
TW200612430A (en) | 2006-04-16 |
DE102004060348A1 (de) | 2006-04-13 |
KR100624960B1 (ko) | 2006-09-15 |
CN1758438A (zh) | 2006-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100452401C (zh) | 半导体存储装置及其封装以及使用该装置的存储卡 | |
US10679695B2 (en) | Non-volatile memory device | |
US10223003B2 (en) | Method and system for accessing a flash memory device | |
KR100851545B1 (ko) | 커맨드 및 어드레스 핀을 갖는 낸드 플래시 메모리 및그것을 포함한 플래시 메모리 시스템 | |
JP2006040497A (ja) | 半導体記憶装置、不揮発性半導体記憶装置 | |
US11948629B2 (en) | Non-volatile memory device with concurrent bank operations |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090114 Termination date: 20140111 |