CN100440376C - 半导体存储器件中的内部电压源发生器 - Google Patents

半导体存储器件中的内部电压源发生器 Download PDF

Info

Publication number
CN100440376C
CN100440376C CNB031453376A CN03145337A CN100440376C CN 100440376 C CN100440376 C CN 100440376C CN B031453376 A CNB031453376 A CN B031453376A CN 03145337 A CN03145337 A CN 03145337A CN 100440376 C CN100440376 C CN 100440376C
Authority
CN
China
Prior art keywords
voltage
mode
circuit
source
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB031453376A
Other languages
English (en)
Other versions
CN1474413A (zh
Inventor
李祥载
沈载润
洪相杓
千基喆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1474413A publication Critical patent/CN1474413A/zh
Application granted granted Critical
Publication of CN100440376C publication Critical patent/CN100440376C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/462Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
    • G05F1/465Internal voltage generators for integrated circuits, e.g. step down generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Dram (AREA)

Abstract

在该电路中,响应于正常工作模式,供给或下变换外部电压源以向内部电路提供第一电平的内部电压源。响应于具有与正常模式有补充关系的低功耗模式,将外部电压源转换为低于第一电平的第二电平的电压。

Description

半导体存储器件中的内部电压源发生器
技术领域
本发明涉及一种用于在半导体存储器器件中产生电压源的电路。
背景技术
电子/通信产业的迅速发展导致出现了具有多媒体功能或改进多媒体功能的手持终端。例如采用码分多址-2000系统的手持电话、邮送(post)PC、手持PC和个人数字助理(PDA)等具有内置DRAM,该DRAM能根据对多媒体功能的不断增加的需求而处理较大容量。这类手持终端由电池提供工作电压源,因此节省电池正上升为一个重要课题。而且,由于这类手持终端的尺寸越来越小型化,所以内置电池的尺寸和容量也趋向变得小型化。所以,正在逐步改进节省电力的技术。因此,在应用手持终端中使用的工作用存储器,例如DRAM,需要高速/低耗的电力和大容量。在使用手持终端中的DRAM时的最重要因素之一是如何将DRAM的电流消耗减到最小。
为了使半导体存储器器件中的电力消耗减到最小,一种内部电压源产生电路被用于转换由外部提供的电压源并将其供给芯片的内部电路。在这样的内部电压源产生电路中,根据其构造,利用由该芯片外部供给的外部电压源的电平,以产生参考电压(“Vref”)。然后利用Vref以产生内部电压源(“IVC”)。该IVC具有该芯片内部各电路所必需的电平;例如存储器器件和存储器阵列的外围电路等。这样的IVC产生电路也被称为内部电压下变换器。在向芯片内部提供由基于较宽范围的外部电压源变化而来的恒压源时,IVC产生电路是有用的。该技术的示例在本申请人于2000年6月28日提交登记的“Internal Voltage Source Generating Circuit and SemiconductorMemory Device therefore(内部电压源产生电路及其半导体存储器件)”(下面称为“在先专利”)中有详细描述。
该在先专利提供一种内部电压源产生电路,用于向数据输出缓冲器供给电源,并要求正常工作模式下的电压源产生电路。还可要求其它工作模式的支持。例如对于由联合电子器件工程委员会(Joint Electron Device EngineeringCouncil,“JEDEC”)标准化的深电力下降模式(Deep Power Down Mode,“DPD”)的工作的支持使半导体存储器器件中的电力消耗减到最小。正如本领域所公知的,DPD模式使供给DRAM内部提供的各电路的电压源的电平减到最小,以使该电平变为约1μA并低于当装配有存储器的系统不使用DRAM时的电力消耗。换言之,在这种模式下,不需要持续保持存储在DRAM中的数据。
在本申请人的另一专利美国专利第6,275,100号(下面称为“第二在先专利”)中公开了用在另一半导体存储器器件中的参考电压产生电路。该第二在先专利中公开的参考电压发生器具有至少一个切换开关,用于切换外部电压源的输入端和参考电压发生器的电源输入端之间的电源供给路径,以响应从半导体存储器器件外部提供的待机信号。在该第二在先专利中,因为由芯片外部供给芯片的参考电压发生器的EVC被完全切断,所以不支持DPD模式的工作。
发明内容
本发明通过实现内部电压源产生电路而解决了现有技术中存在的问题,该电路用于将外部电压源的电压转换为至少第一和第二电压电平。这些电平彼此正常排斥,并意味着使该具有至少第一和第二工作模式的半导体存储器器件工作。在一个示例实施例中,该至少第一和第二工作模式分别与该至少第一和第二电压电平一致。因而,电压电平将取决于半导体存储器器件的工作模式。可构思其它实施例以使第一电压电平为半导体存储器器件的“正常”工作电压电平,而第二电压电平为支持深电力下降模式(Deep Power Downmode)的电压电平。
附图说明
通过参照附图对优选实施例的下列描述,本发明的上述及其它的目的和特点将会更加清楚,其中:
图1是示出了依照本发明第一示例实施例的用于在半导体存储器器件中产生内部电压源的电路的电路图;
图2是表示了依照本发明第二示例实施例的用于在半导体存储器器件中产生内部电压源的电路的电路图;
图3是示出了依照本发明第三示例实施例的用于在半导体存储器器件中产生内部电压源的电路的电路图;
图4是示出了依照本发明第四示例实施例的用于在半导体存储器器件中产生内部电压源的电路的电路图;
图5是图1和2所示内部电压源产生电路的内部电压源与外部电压源相比的特性图;和
图6是图3和4所示内部电压源产生电路的内部电压源与外部电压源相比的特性图。
具体实施方式
现在将参照附图详细说明本发明的优选实施例。
应理解本发明可实施为多种实施例,而不限于下述实施例。提供下述各种实施例仅为解释和将创造性思想充分转达给本领域普通技术人员。应注意在下列说明中,将省略对公知功能和构造的详细描述,并用相同附图标记表示具有相同功能的构成元素。
根据本发明,图1是一种用于在半导体存储器器件中产生内部电压源(“IVC”)的电路的示例实施例,当该器件处于DPD工作模式时,可减少芯片的电流消耗。当内部电路56处于正常工作模式,而不是DPID模式时,通过向内部电路56提供不同电压电平IVC来将电流减到最小。通过从芯片外部输入的控制命令或在芯片的特定管脚上的电压电平转变可判定这样的工作模式。本领域普通技术人员应理解第一和第二模式及其各自电压为最小值。
当图1所示的产生IVC的电路在第一工作模式,尤其是正常工作模式工作时,控制信号PDPDE被激活为“低”,补充控制信号PDPDEB变为“高”。所以,当PMOS晶体管32、42和NMOS晶体管50截止时,P型MOS晶体管12、28和NMOS晶体管40导通。
在第一工作模式导通PMOS晶体管12,从芯片外部供给的外部电压源(“EVC”)通过PMOS晶体管12被输入到参考电压发生器10。该参考电压发生器10包括在PMOS晶体管12的漏极和地之间串联的两个电阻14、16和两个NMOS晶体管18、20。温度补充型PMOS晶体管22的源极和栅极分别连接在电阻16的两端,漏极接地。NMOS晶体管18的栅极连接至PMOS晶体管22的源极,NMOS晶体管20的栅极连接至EVC。图1所示的参考电压发生器10基于由彼此串联的两个电阻14、16的尺寸和NMOS晶体管18、20的尺寸所决定的恒定电平而产生参考电压(“Vref”)。当参考电压发生器10处于第一工作模式时,参考电压发生器10向外围电路参考电压发生器26发送Vref;从而PMOS晶体管12处于导通状态。该参考电压发生器10包括一个分压器。
通过由PMOS晶体管28的漏极供给的EVC操作外围电路参考电压发生器26中的差分放大器30。该差分放大器30放大通过反相输入端和同相输入端输入的电压差值,并把该差值提供给与差分放大器30输出端相连的PMOS晶体管34的栅极。PMOS晶体管34是一个驱动器,PMOS晶体管34的源极连接到外部电压源EVC,PMOS晶体管34的漏极与两个电阻36、38和NMOS晶体管40的漏极串联。两个串联电阻36、38的连接节点连接至差分放大器30的同相输入端,NMOS晶体管40的源极接地,NMOS晶体管40的栅极连接至补充控制信号PDPDEB。在该配置中,当控制信号PDPDE为逻辑“低”时,外围电路参考电压发生器26具有激活响应;其中外围电路参考电压发生器26输出Vref作为给定电平的外围电路参考电压(“Vrefp”)。Vrefp可通过下列数学式1获得,
[数学式1]
Vrefp=(1+R36/R38)Vref
其中R36和R38表示每个电阻36和38的值。
如数学式1所示产生的Vrefp被发送至IVC驱动器51中的差分放大器52的反相输入端。差分放大器52的输出端连接至用作驱动器的PMOS晶体管54的栅极,PMOS晶体管54的源极连接至外部电压源EVC,其漏极连接至差分放大器52的同相输入端和内部电路56。
所以,当具有图1所示结构的内部电压源产生电路的工作模式为正常工作模式(例如控制信号PDPDE和补充控制信号PDPDEB分别被判定为“低”和“高”时的第一工作模式)时,IVC被保持为给定电平的电压(IVC=正常),如图5中的100所示。
当没有使用半导体存储器器件(例如持续保持DRAM中存储的数据)时,安装有半导体存储器器件的系统的控制器(如图1)将半导体存储器器件的工作模式转换为第二工作模式。因此,当控制信号PDPDE变为“高”和补充控制信号PDPDEB变为“低”时,将工作模式从第一工作模式转换为第二工作模式。通过该模式转换,图1中的PMOS晶体管12、28和NMOS晶体管40截止,PMOS晶体管32、42和NMOS晶体管24、50导通。结果当转换为第二工作模式时,图1中的参考电压发生器10和外围电路参考电压发生器26被禁止以不工作。此时,通过内部电压箝位电路41的操作判定第一节点的电压电平(例如外围电路参考电压发生器26的输出节点的电压电平)远低于上述数学式1的输出电压电平。例如,判定为能保持CMOS逻辑的信息的电压电平。在下面描述中该操作将变得更加明确。
当PMOS晶体管42和NMOS晶体管50各自导通时,EVC通过PMOS晶体管42、44的源极和漏极沟道被供给NMOS晶体管46(二极管连接)的漏极。这里,在NMOS晶体管46的源极,NMOS晶体管48(二极管连接)和用作驱动的晶体管50的沟道接地。用作驱动的晶体管50用于通过其栅极接收控制信号PDPDE。因此,当工作模式为外部命令所判定的第二工作模式时,IVC驱动器52中产生的IVC被箝位在两个二极管46、48中提供的阈值电压之和的电平(IVC=2Vt),如图5中的102所示。
如上所述,当工作模式被改变为第二工作模式(例如DPD模式)时,参考电压发生器10和外围电路参考电压发生器26的工作被禁止。另外,IVC的电压电平被判定为用作CMOS保持的电平。第二模式工作不仅能防止内部电路56中的节点漂移,而且能防止浪涌电流的快速流动,并且使各种电压发生器和晶体管的泄漏电流最小化以实现电流消耗的最小化。
上述实施例仅为示例。本发明的IVC也可用于为电路提供例如存储器阵列电压、升压Vpp、半压VCC和后偏压等的内部电压。通过在相同或相似应用中使用Vref可实现这些用途。
图2是依照本发明第二示例实施例的用于在半导体存储器器件中产生IVC的电路的电路图。当工作模式从第一工作模式改变为第二工作模式时,各内部电压源发生器10、26和51′被禁止,并增加了用于将EVC转换为最小IVC的模式转换IVC驱动器69。参考图2,PMOS晶体管58被连接在EVC和差分放大器52的电压源供应端之间。PMOS晶体管60被连接在EVC和上述内部电压源驱动器51′中的差分放大器52的输出端之间。PMOS晶体管58用于通过其栅极接收控制信号PDPDE,PMOS晶体管60用于通过其栅极接收补充控制信号PDPDEB。NMOS晶体管39被连接在外围电路参考电压发生器26的输出端和地之间,用于通过其栅极接收控制信号PDPDE。通过在EVC和内部电路56的输入端之间串联PMOS晶体管62(由补充控制信号PDPDEB开关)、PMOS晶体管64(二极管连接)和电阻66,构造模式转换内部电压源驱动器69。
当判定图2所示半导体存储器器件的内部电压源产生电路处于第一工作模式(其中PDPDE=低且PDPDEB=高)时,PMOS晶体管12、28和58导通,PMOS晶体管32、60和62截止。NMOS晶体管24、39也截止。注意,当PMOS晶体管62截止时,内部电压源驱动器69在该电路下无效。在这种状态下,电路工作如图1所述,如图5的100所示判定的内部电压源IVC(IVC=正常)被提供给内部电路56。
如果输入控制信号PDPDE和补充控制信号PDPDEB分别为“高”和“低”以转变为第二工作模式时,PMOS晶体管12、28和58截止,PMOS晶体管32、60和62导通。而且,NMOS晶体管24和39导通。因此,所有电压发生器12、26′和51′被禁止,只有模式转换内部电压源驱动器69被启动,以向内部电路56供给内部电压源IVC=EVC-Vt-RICCD,该内部电压源IVC=EVC-Vt-RICCD通过从外部电压源EVC中去除二极管连接的PMOS晶体管64的压降和电阻66的压降(R*ICCD)而被降低。因此,ICCD表示在第二工作模式的IVC节点所消耗的电流,并且当EVC增加时,IVC如图5的104所示与二极管的压降成比例地从EVC增加。
相应地,在图2所示电路中,当从正常模式转变为DPD模式时,各种内部电压发生器被禁止,从而使电流消耗最小化。通过向内部电路供给IVC,可使半导体存储器器件的电流消耗最小化,该IVC被判定为最小电压电平以保持最小CMOS逻辑。
图3是依照本发明第三示例实施例的用于在半导体存储器器件中产生内部电压源的电路的电路图。图3的电路被构造成DPD模式时减少电流消耗,并且在正常模式时直接向内部电路56供给EVC。
在正常工作模式为第一工作模式的情况下,PMOS晶体管68具有通过其栅极接收的控制信号PDPDE为“低”的输入,并被导通。该供给(EVC)为内部电路56的工作电压源,如图6所示(EVC=IVC)。此时,具有通过其栅极的补充控制信号PDPDEB的输入的PMOS晶体管62被截止,从而禁止模式转换内部电压源驱动器69。
如果图3中的电路为低功耗工作模式(例如,由第一工作模式转变为第二工作模式),则“正常”提供给内部电路56的EVC被中断。在第二支持模式,控制信号PDPDE为“高”且补充控制信号PDPDEB为“低”;因此通过导通PMOS晶体管62可以启动(enable)模式转换内部电压源驱动器69。当启动模式转换内部电压源驱动器69时,IVC为“EVC-Vt-RICCD”的电平并被供给内部电路56。
图4是依照本发明另一个示例实施例的用于在半导体存储器器件中产生内部电压源的电路的电路图。图4被构造以使在正常工作模式(例如第一工作模式)中,具有通过其栅极的控制信号PDPDE为“低”的输入的PMOS晶体管68、60被导通。因此EVC的供给为内部电路56的工作电压源,如图6所示(EVC=IVC)。此时,具有通过其栅极的补充控制信号PDPDEB的输入的PMOS晶体管42、58被截止并且模式转换内部电压源发生器61被禁止。图4所示模式转换内部电压源发生器61被构造为具有图1所示的内部电压箝位电路41和图2所示的内部电压源驱动器51′。
如果该电路在DPD模式工作(例如由第一工作模式转变为第二工作模式),提供给内部电路56的EVC被切断。控制信号PDPDE为“高”且补充控制信号PDPDEB为“低”;因此PMOS晶体管42、58和NMOS晶体管50导通,且PMOS晶体管60截止,以启动模式转换内部电压源发生器61。当启动模式转换内部电压源发生器61时,被判定为图6的106所示的“2Vt”的电平的IVC被供给内部电路56。
如前所述,根据本发明,当半导体存储器器件在DPD模式工作时,由于外部提供的控制信号,防止外部电压源的第一电平同时到达内部电路,并提供不同电压电平的IVC以防止内部节点漂移并保持使电流消耗最小化的电压电平。
本领域普通技术人员应明白在不脱离本发明的精神和范围的情况下可对本发明进行各种更改和变形。因此,本发明意欲在所附权利要求及其等同变化的范围内,覆盖本发明的各种更改和变形。例如,在不同情况下,改变各种类型电路的具体结构是有效的。

Claims (34)

1.一种半导体存储器器件,包括:
内部电压产生电路,用于在正常工作模式产生第一电压,并在电力下降工作模式产生第二电压,所述内部电压产生电路从源电压产生该第一电压和第二电压。
2.根据权利要求1的器件,还包括:
内部电路,基于由该内部电压产生电路供给的电压而工作。
3.根据权利要求1的器件,其中该内部电压产生电路接收表示该工作模式的控制信号。
4.根据权利要求3的器件,还包括:
用于接收该控制信号的管脚。
5.根据权利要求1的器件,其中该内部电压产生电路下变换外部源电压,以产生该第一电压和第二电压。
6.根据权利要求1的器件,其中该内部电压产生电路提供外部源电压作为该第一电压,并下变换该外部电压以产生该第二电压。
7.一种半导体存储器器件,包括:
第一电压产生电路,用于在第一工作模式将源电压下变换为第一电压;和
第二电压产生电路,用于在第二工作模式,结合所述内部电压产生电路,将所述源电压转换为第二电压,该第二电压小于该第一电压,
其中该第一电压产生电路包括:
参考电压发生器,用于基于该源电压产生参考电压;
外围电路参考电压发生器,用于基于该参考电压产生外围参考电压;
驱动电路,用于基于该外围参考电压产生该第一电压,
并且其中,该第二电压产生电路包括:
连接于该驱动电路和该源电压之间的第一切换开关;
连接至该驱动电路的至少一个二极管;和
连接于该至少一个二极管和地之间的第二切换开关。
8.根据权利要求7的器件,其中该参考电压发生器包括分压器。
9.根据权利要求7的器件,其中该外围电路参考电压发生器包括差分放大器。
10.根据权利要求7的器件,其中该驱动电路包括差分放大器。
11.根据权利要求7的器件,其中该第二电压产生电路向该驱动电路施加电压,使得该驱动电路产生该第二电压。
12.根据权利要求7的器件,其中该第一和第二切换开关基于表示工作模式为所述第一工作模式或所述第二工作模式的控制信号而工作。
13.根据权利要求11的器件,其中该第一电压产生电路还包括:
禁止电路,用于在所述第二工作模式期间,禁止该参考电压发生器和该外围电路参考电压发生器。
14.根据权利要求7的器件,其中该第一工作模式为正常工作模式,该第二工作模式为深电力下降工作模式。
15.一种半导体存储器器件,包括:
第一电压产生电路,用于在第一工作模式将源电压下变换为第一电压,该第一电压产生电路包括,
参考电压发生器,用于基于该源电压产生参考电压,
外围电路参考电压发生器,用于基于该参考电压产生外围参考电压,
驱动电路,用于基于该外围参考电压产生该第一电压;以及
第二电压产生电路,用于在第二工作模式将所述源电压转换为第二电压,该第二电压小于该第一电压,该第二电压产生电路包括,
连接至该源电压的切换开关;
与该切换开关串联的至少一个二极管;和
与该至少一个二极管串联的电阻。
16.根据权利要求15的器件,其中该参考电压发生器包括分压器。
17.根据权利要求15的器件,其中该外围电路参考电压发生器包括差分放大器。
18.根据权利要求15的器件,其中该驱动电路包括差分放大器。
19.根据权利要求15的器件,其中该切换开关基于表示工作模式为所述第一工作模式或所述第二工作模式的控制信号而工作。
20.根据权利要求15的器件,其中该至少一个二极管为PMOS晶体管,并且该PMOS晶体管的栅极和源极互相连接。
21.根据权利要求15的器件,其中该第一电压产生电路还包括:
禁止电路,用于在所述第二工作模式期间,禁止该参考电压发生器,该外围电路参考电压发生器和该驱动电路。
22.根据权利要求15的器件,其中该第一工作模式为正常工作模式,该第二工作模式为深电力下降工作模式。
23.一种半导体存储器器件,包括:
第一电压产生电路,用于在第一工作模式提供源电压作为第一电压,该第一电压产生电路包括切换开关;和
第二电压产生电路,用于在第二工作模式,将所述源电压转换为第二电压,该第二电压小于该第一电压,该第二电压产生电路包括:
连接至该源电压的切换开关;
与该切换开关串联的至少一个二极管;和
与该至少一个二极管串联的电阻。
24.根据权利要求23的器件,其中该切换开关基于表示工作模式为所述第一工作模式或所述第二工作模式的控制信号而工作。
25.根据权利要求24的器件,其中该至少一个二极管为PMOS晶体管,并且该PMOS晶体管的栅极和源极互相连接。
26.一种半导体存储器器件,包括:
第一电压产生电路,用于在第一工作模式提供源电压作为第一电压,该第一电压产生电路包括切换开关;和
第二电压产生电路,用于在第二工作模式,将所述源电压转换为第二电压,该第二电压小于该第一电压,该第二电压产生电路包括:
参考电压发生器,用于基于该源电压产生参考电压;和
驱动电路,用于基于该参考电压产生该第二电压。
27.根据权利要求26的器件,其中该参考电压发生器包括:
连接于该驱动电路和该源电压之间的第一切换开关;
连接至该驱动电路的至少一个二极管;和
连接于该至少一个二极管和地之间的第二切换开关。
28.根据权利要求27的器件,其中该至少一个二极管为NMOS晶体管,并且该NMOS晶体管的栅极和源极互相连接。
29.根据权利要求27的器件,其中该第一和第二切换开关基于表示工作模式为所述第一工作模式或所述第二工作模式的控制信号而工作。
30.根据权利要求29的器件,其中该第二电压产生电路还包括:
禁止电路,用于在所述第一工作模式期间,禁止该参考电压发生器和该驱动电路。
31.根据权利要求23或26的器件,其中该第一工作模式为正常工作模式,该第二工作模式为深电力下降工作模式。
32.一种用于半导体存储器器件的电压调节方法,该方法包括:
第一产生步骤,在半导体存储器器件的正常工作模式从源电压产生第一电压电平;和
第二产生步骤,在该半导体存储器器件的电力下降工作模式从该源电压产生第二电压电平。
33.根据权利要求32的方法,其中该第一产生步骤通过下变换该源电压而产生该第一电压,并且该第二产生步骤通过下变换该源电压而产生该第二电压,该第二电压小于该第一电压。
34.根据权利要求32的方法,其中该第一产生步骤通过提供源电压作为该第一电压而产生该第一电压,并且该第二产生步骤通过下变换该源电压而产生该第二电压,该第二电压小于该第一电压。
CNB031453376A 2002-07-08 2003-07-04 半导体存储器件中的内部电压源发生器 Expired - Fee Related CN100440376C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR39387/2002 2002-07-08
KR10-2002-0039387A KR100452327B1 (ko) 2002-07-08 2002-07-08 반도체 메모리 장치의 내부 전원 전압 발생회로
KR39387/02 2002-07-08

Publications (2)

Publication Number Publication Date
CN1474413A CN1474413A (zh) 2004-02-11
CN100440376C true CN100440376C (zh) 2008-12-03

Family

ID=29997482

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031453376A Expired - Fee Related CN100440376C (zh) 2002-07-08 2003-07-04 半导体存储器件中的内部电压源发生器

Country Status (3)

Country Link
US (1) US6774712B2 (zh)
KR (1) KR100452327B1 (zh)
CN (1) CN100440376C (zh)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040212421A1 (en) * 2003-02-25 2004-10-28 Junichi Naka Standard voltage generation circuit
KR100558477B1 (ko) * 2003-04-28 2006-03-07 삼성전자주식회사 반도체 장치의 내부 전압 발생회로
KR100548558B1 (ko) * 2003-06-16 2006-02-02 주식회사 하이닉스반도체 반도체 장치용 내부전압 발생기
US7233196B2 (en) * 2003-06-20 2007-06-19 Sires Labs Sdn. Bhd. Bandgap reference voltage generator
JP2005176513A (ja) * 2003-12-11 2005-06-30 Sanyo Electric Co Ltd 電源回路
TWI263441B (en) * 2004-01-19 2006-10-01 Sunplus Technology Co Ltd Circuit for generating reference voltage
CN1926633B (zh) * 2004-03-11 2010-08-25 富士通微电子株式会社 半导体存储器以及半导体存储器的操作方法
KR100574489B1 (ko) * 2004-04-12 2006-04-27 주식회사 하이닉스반도체 반도체 메모리 장치의 내부전압 발생회로
JP4703133B2 (ja) * 2004-05-25 2011-06-15 ルネサスエレクトロニクス株式会社 内部電圧発生回路および半導体集積回路装置
US7031219B2 (en) * 2004-06-04 2006-04-18 Etron Technology, Inc. Internal power management scheme for a memory chip in deep power down mode
KR100610021B1 (ko) * 2005-01-14 2006-08-08 삼성전자주식회사 반도체 메모리 장치에서의 비트라인 전압 공급회로와 그에따른 비트라인 전압 인가방법
FR2875610B1 (fr) * 2005-02-03 2009-01-23 Samsung Electronics Co Ltd Generateur et procede de generation de tension d'alimentation interne pour reduire la consommation de courant
KR100676195B1 (ko) * 2005-05-09 2007-01-30 엘지전자 주식회사 유기 전계 발광 소자에 있어서 전원 공급 장치
KR100753034B1 (ko) * 2005-08-01 2007-08-30 주식회사 하이닉스반도체 내부 전원전압 발생 회로
US7994833B2 (en) 2005-09-28 2011-08-09 Hynix Semiconductor Inc. Delay locked loop for high speed semiconductor memory device
KR100834400B1 (ko) * 2005-09-28 2008-06-04 주식회사 하이닉스반도체 Dram의 동작 주파수를 높이기 위한 지연고정루프 및 그의 출력드라이버
KR100761837B1 (ko) * 2006-02-09 2007-09-28 삼성전자주식회사 바이어스 회로 동작 차단회로를 구비하는 반도체메모리장치 및 바이어스 전압 발생방법
KR100766376B1 (ko) * 2006-06-12 2007-10-11 주식회사 하이닉스반도체 반도체 메모리의 전압 생성 장치
KR100807595B1 (ko) * 2006-06-29 2008-02-28 주식회사 하이닉스반도체 반도체 메모리 장치
KR100893770B1 (ko) * 2007-01-02 2009-04-20 삼성전자주식회사 반도체 메모리 장치의 구동 방법, 반도체 메모리 장치 및이를 포함하는 휴대용 미디어 시스템
KR100855969B1 (ko) * 2007-01-10 2008-09-02 삼성전자주식회사 반도체 메모리장치의 내부 전원전압 발생기
KR100885489B1 (ko) * 2007-03-05 2009-02-24 주식회사 하이닉스반도체 반도체장치의 내부전압 생성회로 및 그 내부전압 생성방법.
JP2009098801A (ja) * 2007-10-15 2009-05-07 Toshiba Corp 電源回路及びそれを用いた内部電源電圧発生方法
KR100996186B1 (ko) * 2008-11-06 2010-11-24 주식회사 하이닉스반도체 내부 전압 생성회로
KR101039878B1 (ko) * 2009-05-11 2011-06-09 주식회사 하이닉스반도체 전압 발생 회로
CN102023665B (zh) * 2009-09-17 2012-12-05 上海宏力半导体制造有限公司 源发生器及其控制方法
JP5498896B2 (ja) * 2010-08-26 2014-05-21 ルネサスエレクトロニクス株式会社 半導体チップ
KR20120134731A (ko) * 2011-06-03 2012-12-12 에스케이하이닉스 주식회사 다운 컨버팅 전압 전원 회로
CN103943133B (zh) * 2013-01-22 2018-06-29 华邦电子股份有限公司 半导体集成电路以及内部电压产生方法
CN103904888B (zh) * 2014-03-04 2017-11-17 深圳博用科技有限公司 一种低功耗产生与电源恒定压差的电压源电路
KR102455877B1 (ko) * 2016-02-15 2022-10-21 에스케이하이닉스 주식회사 전압 생성 회로 및 이를 포함하는 집적 회로
US9728231B1 (en) * 2016-05-03 2017-08-08 Taiwan Semiconductor Manufacturing Co., Ltd. Device and method for data-writing

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4868908A (en) * 1988-10-18 1989-09-19 Ventritex Power supply down-conversion, regulation and low battery detection system
US5532618A (en) * 1992-11-30 1996-07-02 United Memories, Inc. Stress mode circuit for an integrated circuit with on-chip voltage down converter
JPH11213664A (ja) * 1998-01-23 1999-08-06 Mitsubishi Electric Corp 半導体集積回路装置
US6081459A (en) * 1997-06-30 2000-06-27 Hyundai Electronics Industries Co., Ltd. Cell plate voltage generator of a semiconductor memory device
US6097113A (en) * 1997-10-14 2000-08-01 Mitsubishi Denki Kabushiki Kaisha MOS integrated circuit device operating with low power consumption
CN1421929A (zh) * 2001-11-28 2003-06-04 富士通株式会社 半导体集成电路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0152168B1 (ko) 1994-04-15 1998-10-01 모리시다 요이치 반도체 기억장치
KR0167680B1 (ko) * 1995-09-06 1999-02-01 김광호 반도체 메모리 장치의 내부전원전압 발생회로
US6275100B1 (en) 1996-09-13 2001-08-14 Samsung Electronics Co., Ltd. Reference voltage generators including first and second transistors of same conductivity type and at least one switch
KR100282437B1 (ko) * 1998-12-08 2001-02-15 김영환 내부전압 발생장치
JP2000228084A (ja) * 1999-02-05 2000-08-15 Mitsubishi Electric Corp 電圧発生回路
TW527601B (en) * 2000-01-31 2003-04-11 Fujitsu Ltd Internal supply voltage generating circuit in a semiconductor memory device and method for controlling the same
KR20010084970A (ko) * 2001-06-19 2001-09-07 김태진 클럭동기회로 및 내부전압회로를 갖는 반도체회로 및 장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4868908A (en) * 1988-10-18 1989-09-19 Ventritex Power supply down-conversion, regulation and low battery detection system
US5532618A (en) * 1992-11-30 1996-07-02 United Memories, Inc. Stress mode circuit for an integrated circuit with on-chip voltage down converter
US6081459A (en) * 1997-06-30 2000-06-27 Hyundai Electronics Industries Co., Ltd. Cell plate voltage generator of a semiconductor memory device
US6097113A (en) * 1997-10-14 2000-08-01 Mitsubishi Denki Kabushiki Kaisha MOS integrated circuit device operating with low power consumption
JPH11213664A (ja) * 1998-01-23 1999-08-06 Mitsubishi Electric Corp 半導体集積回路装置
CN1421929A (zh) * 2001-11-28 2003-06-04 富士通株式会社 半导体集成电路

Also Published As

Publication number Publication date
CN1474413A (zh) 2004-02-11
US6774712B2 (en) 2004-08-10
KR100452327B1 (ko) 2004-10-12
KR20040005093A (ko) 2004-01-16
US20040004513A1 (en) 2004-01-08

Similar Documents

Publication Publication Date Title
CN100440376C (zh) 半导体存储器件中的内部电压源发生器
CN101038788B (zh) 半导体集成电路和漏电流减小方法
US5821808A (en) Voltage circuit for preventing voltage fluctuation
US5193198A (en) Method and apparatus for reduced power integrated circuit operation
KR100816403B1 (ko) 저소비 전력형 다이내믹 랜덤 액세스 메모리
KR100562654B1 (ko) 균등화신호(bleq) 구동회로 및 이를 사용한 반도체메모리 소자
CN100472653C (zh) 半导体存储装置的内部电压产生电路
KR100456595B1 (ko) 이중 전압 포트를 갖는 메모리 장치 및 이를 포함하는메모리 시스템
KR100353471B1 (ko) 데이터 센스 앰프
US20060291279A1 (en) Semiconductor memory device
US6297690B1 (en) Booster circuit
US6157581A (en) Semiconductor memory having a restore voltage control circuit
US6046954A (en) Circuit for controlling internal voltage for output buffer of semiconductor memory device and method therefor
KR19990060766A (ko) 반도체메모리장치의내부전압발생회로
KR100230372B1 (ko) 반도체 메모리 장치의 내부 전압 변환기
JP2912498B2 (ja) 半導体記憶装置
US7697351B2 (en) Circuit and method for controlling internal voltage of semiconductor memory apparatus
JP2000075940A (ja) 半導体装置
US6744302B2 (en) Voltage generator circuit for use in a semiconductor device
CN100552816C (zh) 半导体存储装置
KR100265609B1 (ko) 주기변환형 고전압 발생장치
KR100850276B1 (ko) 반도체 장치에 적합한 내부전원전압 발생회로
KR20040011790A (ko) 반도체 메모리 장치의 셀 어레이 전원전압 발생회로
KR20020002707A (ko) 듀얼 레벨을 이용한 기판전압 발생장치
JPH1011967A (ja) アレー回路制御用の内部電圧を用いた昇圧電源電圧発生装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081203

Termination date: 20140704

EXPY Termination of patent right or utility model