CN100370510C - 显示装置的驱动器电路和显示装置 - Google Patents

显示装置的驱动器电路和显示装置 Download PDF

Info

Publication number
CN100370510C
CN100370510C CNB2005100081739A CN200510008173A CN100370510C CN 100370510 C CN100370510 C CN 100370510C CN B2005100081739 A CNB2005100081739 A CN B2005100081739A CN 200510008173 A CN200510008173 A CN 200510008173A CN 100370510 C CN100370510 C CN 100370510C
Authority
CN
China
Prior art keywords
signal
circuit
asw
precharge
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2005100081739A
Other languages
English (en)
Other versions
CN1655223A (zh
Inventor
鹫尾一
村上祐一郎
业天诚二郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN1655223A publication Critical patent/CN1655223A/zh
Application granted granted Critical
Publication of CN100370510C publication Critical patent/CN100370510C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • H04M1/0202Portable telephone sets, e.g. cordless phones, mobile phones or bar type handsets
    • H04M1/0206Portable telephones comprising a plurality of mechanically joined movable body parts, e.g. hinged housings
    • H04M1/0208Portable telephones comprising a plurality of mechanically joined movable body parts, e.g. hinged housings characterized by the relative motions of the body parts
    • H04M1/0235Slidable or telescopic telephones, i.e. with a relative translation movement of the body parts; Telephones using a combination of translation and other relative motions of the body parts
    • H04M1/0237Sliding mechanism with one degree of freedom
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明揭示一种显示装置的驱动器电路和显不装置。显不装置驱动器电路的组成为:在控制对数据信号线及其连接的选择像素的预充电的开关的输入端设置或非(NOR)电路,在对部分数据信号线供给视频信号的期间,从移位寄存器将指示对其他数据信号线预充电的信号输入到或非电路,同时还从外部将指示对各数据信号线同时进行预充电的成批预充电指示信号输入到或非电路。由此,在对数据信号线供给视频信号的时间和不供给视频信号的时间都进行预充电。因而,即使驱动能力较低的预充电电源也能进行预充电,而且能对显示装置的信号供给线充分进行预充电。

Description

显示装置的驱动器电路和显示装置
发明领域
本发明涉及对显示装置的信号供给线进行预充电并供给信号的驱动器电路和显示装置。
发明背景
按点依次驱动的有源矩阵型液晶显示装置中,进行液晶板的交流驱动时,在通过数据信号线对像素供给视频信号前对各数据信号线进行预充电,使各像素稳定地充电到希望的电量。这时,一次对全部数据信号线进行预充电(下文称为“成批预充电制”),则由于全部数据信号线的总布线电容大,必须提高预充电电源的驱动能力。作为能解决此问题的技术,已有对每一数据信号线少的单元进行预充电的制式(下文称为“依次预充电制”)。
例如,专利文献1(日本国公开专利公报“专利公开平7-295520号公报”;对应于美国专利第5686936号)中,揭示的组成为:在一条数据信号线输出视频信号时,用对数据信号线驱动器的移位寄存器输出的视频信号取样用的信号使另一数据信号线的开关为导通状态,从预充电电路进行预充电。
专利文献2(日本国公开专利公报“专利公开2000-89194号公报”;对应于美国专利第6731266B1号)中,揭示的组成为:将全部数据信号线分成若干条数据信号线组成的块,并且在从数据信号线驱动器对第n个数据信号线块的数据信号线输出视频信号时,用该视频信号的取样用信号从预充电电容对第n+1个数据信号线块的数据信号线进行预充电。
专利文献3(日本国公开专利公报“专利公开2000-206491号公报”)中揭示的组成为:将数据信号线驱动器各传送级的传送脉冲输入用作切换对传送级的数据信号线进行预充电用的模拟开关通断的定时脉冲,同时还用作切换使实际数据(视频信号)比预充电用定时脉冲延迟输出到该数据信号线用的模拟开关的定时脉冲。该传送级的传送脉冲输出成为下一传送级的传送脉冲输入,又成为下一传送级预充电定时脉冲和实际数据输出定时脉冲。
该数据信号线驱动器的组成中,为了按点依次对数据信号线输出视频信号,在各数据信号线设置具有包含TFT的MOSFET等电容性控制端子(例如栅极),控制该控制端子的充电电压,按点依次切换导通和非导通。一般由多级触发器组成的移位寄存器往水平方向移位并输出按点依次切换此开关的控制信号(例如栅极信号)。各数据信号线上也分别设置同样的开关,按点依次切换导通和非导通,以进行预充电。
根据以上公报中的结构组成,通过在数据信号线驱动器内部设置进行预充电用的电路,可谋求减小预充电电路面积,确保液晶显示装置边缘面积充分等。
本案申请人先前提出并已公开的专利文献4(日本国公开专利公报“专利公开2001-135093号公报”;对应于美国专利第6724361B1号)中,揭示一种组成,接收构成移位寄存器各级的置位复位触发器的输出,并由开关电路输入时钟信号,将该时钟信号作为下级置位复位触发器的置位信号。本案申请人先前提出并已公开的专利文献5(日本国公开专利公报“专利公开2001-307495号公报”;对应于美国专利第6724361B1号)和专利文献6(日本国公开专利公报“专利公开2000-339985号公报”)中,揭示一种组成,接收构成移位寄存器各级的置位复位触发器的输出,输入时钟信号,对该时钟信号进行电平移位后,作为下级置位复位触发器的置位信号。
本案申请人先前提出并已公开的专利文献7(美国专利申请公开第2003-0234761号说明书)中揭示一种组成,其设置的移位寄存器具有在对部分信号供给线进行上述写入电路的写入信号的写入的期间对其它信号供给线进行预充电的预充电电路和通过与对所述第1控制端子传送所述定时脉冲的第1信号线分开的第2信号线对第2控制端子输出控制第2开关导通的预充电控制信号的控制信号供给电路。
然而,专利文献1~3、7的依次预充电制中,在停止对各源总线供给视频信号(下文酌情称为“扫描”)时,不可能对源总线供给预充电电路。
图27示出采用已有的成批预充电制对多条源总线进行预充电的组成结构的显示装置在常规扫描状态(对各源总线供给视频信号的状态)下的驱动波形。这里示出相邻3条源总线SL1、SL2和SL3所涉及的驱动波形。SSP是源启动脉冲,SCK是源时钟信号,PCTL是指示对源总线进行成批预充电的定时的预充电指示信号。SMP1、SMP2、SMP3分别表示指示对相邻的3条源总线SL1~SL3进行视频信号取样的定时的取样定时信号。VSL1、VSL2和VSL3表示源总线SL1~SL3各自的电位。
说明运作:在时间t1~t3,预充电指示信号PCTL起作用(变成高平),对各源总线SL1~SL3供给预充电电位。接着,对启动脉冲SSP的输入(转移到高电平)作出响应,启动适应时钟信号SCK速度的扫描,根据取样定时信号对各源总线SL1~SL3供给视频信号。
成批预充电制中,例如(如图28所示)进行控制,使t7~t8期间根据指示信号进行预充电,从而总对源总线供给电位,以便停止各扫描时将源总线的电位固定在希望的电位。详细而言,在对源总线SL1~SL3供给视频信号的时间t3~t6前的时间t1~t2和供给视频信号的时间t3~t6后的时间t7~t8,预充电指示信号PCTL变成高电平。因此,在这些时间t 1~t2和时间t7~t8对源总线SL1~SL3供给预充电电位。即,在不对源总线SL1~SL3供给视频信号的时间,将源总线SL1~SL3成批预充电。结果,使源总线SL1~SL3的电位总保持希望电位以上。这样,成批预充电制在执行停止扫描时,也可对源总线供给预充电电位。
图29示出采取依次预充电制时的常规扫描状态。依次预充电制在图29的常规扫描状态下,对各源总线供给依次充电电位。
然而,依次预充电制在执行例如图28那样的停止扫描时,不可能对源总线供给预充电电位。因此,依次预充电制中,对1条源总线供给预充电电位的时间短,有可能不能对源总线充分充电。专利文献4~6没有对预充电作任何揭示或暗示。
发明内容
本发明是鉴于上述已有的问题而完成的,其目的在于,提供一种驱动能力较低的预充电电源也能进行预充电而且能对显示装置的信号供给线充分进行预充电的驱动器电路和使用该电路的显示装置。
为了达到上述目的,本发明提供一种用于包含多条数据供给线(SL n)的显示装置(1)的驱动器电路,所述驱动器电路包括:对各所述数据信号线(SL n)的每一条或每多条依次写入写入信号的写入电路(Buf n、V-ASW n)、以及对各所述数据信号线(SL n)进行预充电的预充电电路(P-ASW n),其中所述预充电电路(P-ASW n)在所述写入电路(Buf n、V-ASW n)对部分数据信号线(SLn)写入写入信号期间,对其它数据信号线(SL n)的每1条或每多条依次进行预充电,而当写入电路(Buf n、V-ASW n)对哪条数据信号线(SL n)都不写入写入信号时,对各数据信号线(SL n)同时进行预充电。
根据上述的发明,在对部分信号供给线进行所述写入电路的写入信号的写入的期间,对其它信号供给线进行依次预充电,同时还在对哪条信号供给线都不进行所述写入电路的写入信号的写入时,对各信号供给线同时进行预充电。因此,与仅在停止对信号供给线的写入信号的写入的期间进行预充电时和在对部分信号供给线进行所述写入电路的写入信号的写入的期间进行对其它信号供给线的预充电时相比,进行时间较长的预充电。结果,能充分进行对各信号供给线的预充电。
又,根据本发明,与仅在停止对信号供给线的写入信号的写入的期间进行预充电时相比,停止对信号供给线的写入信号的写入的期间应供给信号供给线的电量不多即可。
由下文所示的记述会充分理解本发明。在下面参照附图的说明中会明白本发明的利点。
附图说明
图1是示出本发明实施方式1的数据信号线驱动器的组成的电路框图。
图2是示出一例开关电路的组成的电路图。
图3是图1的数据信号线驱动器的运作所涉及的信号的时序图。
图4是表示图1的数据信号线驱动器中停止扫描时和进行扫描时各信号的时序图和源总线的电位的图。
图5是示出图1的数据信号线驱动器的变换例的组成的电路框图。
图6是示出本发明实施方式2的数据信号线驱动器的组成的电路框图。
图7是图6的数据信号驱动器的运作所涉及的信号的时序图。
图8是示出图6的数据信号线驱动器的变换例的组成的电路框图。
图9是示出本发明实施方式3的数据信号线驱动器的组成的电路框图。
图10是示出一例电平移位器电路的组成的电路图。
图11是示出上述电平移位器电路的输入信号、节点信号和输出信号的波形的时序图。
图12是示出另一例电平移位器电路的组成的电路图。
图13是图9的数据信号驱动器的运作所涉及的信号的时序图。
图14是示出图9的数据信号线驱动器的变换例的组成的电路框图。
图16是图15的数据信号驱动器的运作所涉及的信号的时序图。
图17是示出图15的数据信号线驱动器的变换例的组成的电路框图。
图18是示出本发明实施方式5的显示装置的组成的电路框图。
图19是示出本发明实施方式6的数据信号线驱动器的组成例的电路框图。
图20是示出图19的数据信号线驱动器的变换例的组成的电路框图。
图21是示出本发明实施方式6的数据信号线驱动器的另一组成例的电路框图。
图22是示出图19的数据信号线驱动器的变换例的组成的电路框图。
图23是示出本发明实施方式6的数据信号线驱动器的另一组成例的电路框图。
图24是示出图23的数据信号线驱动器的变换例的组成的电路框图。
图25是示出图23或图24的数据信号线驱动器的部分组成的电路框图。
图26是示出图23或图24的数据信号线驱动器的部分组成的电路框图。
图27是示出已有的成批预充电制在常规扫描的状态下的驱动波形的波形图。
图28是示出已有的成批预充电制在常规扫描时和停止扫描时的驱动波形的波形图。
图29是示出已有的依次预充电制在常规扫描的状态下的驱动波形的波形图。
具体实施方式
实施方式1
用图1至图5说明一本发明实施方式如下。
本实施方式的显示装置驱动器电路是液晶显示装置的数据信号线驱动器。图1示出这种数据信号线驱动器31的组成。
数据信号线驱动器31具有移位寄存器31a和取样部31b。
移位寄存器31a具有多级置位复位型触发器SRFF1、SRFF2、……、和多个开关电路(脉冲信号供给电路)ASW1、ASW2、……。开关电路ASW k(k=1、2、……)将触发器SRFF k的Q输出作为导通和非导通的控制信号。k为奇数的开关电路ASW k导通时,取入外部供给源供给的与后文所述定时脉冲分开的时钟信号(第1预充电控制信号(进行预充电用的信号))SCK,并加以输出。k为偶数的开关电路ASW k导通时,也同样取入与定时脉冲分开的外部供给源供给的时钟信号(第1预充电控制信号)SCKB,并加以输出。时钟信号SCKB是时钟信号SCK的反相信号。
开关电路ASW1、ASW2、……通过与将触发器SRFF k的Q输出送到开关V ASWn(后文说明)的信号线(第1信号线)S1分开的信号线(第2信号线)S2将时钟信号SCK、SCKB(后文阐述的输出信号SR1、SR2、……)输出到或非(NOR)电路NOR2、NOR3、……(后文说明)。开关电路ASW1、ASW2、……又通过与将触发器SRFF k的Q输出送到开关V_ASW n(后文说明)的信号线(第1信号线)S1分开的信号线从外部供给源取入时钟信号SCK、SCKB。
开关电路ASW1的输出是输出信号DSR1,开关电路ASW2、ASW3、……的输出依次为输出信号SR1、SR2、……。各开关电路ASW k的输出信号成为触发器SRFF(k+1)的置位信号,又成为后文所述或非电路NOR(k+1)的输入信号。
根据图2说明一例可用作开关电路ASW1、ASW2、……的开关电路。图2是示出一例开关电路的组成的电路图。
开关电路由所述反相器电路I NV11、用P沟道晶体管p11和N沟道晶体管n11构成的CMOS开关、以及N沟道晶体管n12组成。根据外部输入的控制信号EN,控制信号EN为高电平(High)时,N沟道晶体管n12阻断,CMOS开关的P沟道晶体管p11和N沟道晶体管n11导通,使外部输入的信号CKIN作为输出信号OUT原样输出。控制信号EN为低电平(Low)时,CMOS开关的P沟道晶体管p11和N沟道晶体管n11阻断,N沟道晶体管n12导通,输出信号OUT固定为低电平。控制信号EN相当于图1中触发器SRFF k的Q输出。输入信号CKIN相当于图1中的时钟信号SCK或SCKB。输出信号OUT相当于图1中的输出信号DSR1、SR1、SR2、……。
触发器SRFF k的Q输出在k=1时为输出信号DQ1,并且相对于k=2、3、……依次为输出信号Q1、Q2、……。开关电路SW(k+1)的输出信号成为触发器SRFF
k的复位信号。作为第1级触发器SRFF1的置位信号,输入外部输入的启动脉冲SSP。此启动脉冲SSP也成为输入到或非电路NOR1的输入信号。触发器SRFF1的输出信号DQ1输入到开关电路ASW1,触发器SDFF2、SRFF3、……的输出信号Q1、Q2、……依次通过后文所述的缓冲器Buf1、Buf2、……输入到取样部31b具有的开关V-ASW1、V-ASW2、……。输出信号Q1、Q2、……成为后文所述视频信号VIDEO的取样定时脉冲。例如,输出信号Q1、Q2和Q3是指示对相邻的3条数据信号线SL1~SL3分别进行视频信号取样的定时的定时脉冲。
取样部(写入电路、预充电电路)31b具有缓冲器Buf1、Buf2、……、开关V_ASW1、V_ASW2、……、或非电路NOR1、NOR2、……(预充电控制手段;预充电控制电路)以及预充电电路。预充电电路具有开关P_ASW1、P_ASW2、……。由缓冲器电路Buf1、Buf2……和开关V_ASW1、V_ASW2、……构成写入电路。
缓冲器Buf n(n=1、2、……)是分别级联4个反相器电路的缓冲器,其输入是移位寄存器31a输出的输出信号Q n,如上文所述。开关(第1开关)V-ASW由包含将缓冲器Buf n的输出信号作为输入信号并且将该输入直接输入到栅极(第1控制端子)G的N沟道MOS晶体管(TFT)和栅极G输入该输入信号的反相信号的P沟道MOS晶体管(TFT)的模拟开关、以及将所述输入信号加以反相后输入到P沟道MOS晶体管的栅极的反相器组成。各MOS晶体管的栅极G是电容性控制端子,开关V-ASW n根据栅极的充电电压切换导通和非导通。各开关V-ASW n的模拟开关的沟道路径的一端共同输入外部供给的模拟视频信号(写入信号)VIDEO。
从外部对或非电路NOR n(n=1、2、……)共同输入成批预充电指示信号PCTL。成批预充电指示信号PCTL是第2预充电控制指示信号,对控制预充电的开关P-ASW n指示以成批预充电制进行预充电,也即指示对数据信号线SL n同时进行预充电。
对或非电路NOR1供给启动脉冲SSP,对其它或非电路NOR k(k=2、3、4、……)分别供给触发器SDFF(k+1)的置位信号DSR1、SR1、SR2、……。这些启动脉冲SSP和置位信号DSR1、SR1、SR2、……是第1预充电控制信号,对控制预充电的开关P-ASW n指示以依次预充电制进行预充电,也即这些启动脉冲SSP和置位信号DSR1、SR1、SR2、……指示在对部分数据信号线供给视频信号VIDEO(写入信号的写入)的期间对其它数据信号线进行预充电。
或非电路NOR n(n=1、2、……)往开关P-ASW n输出控制开关P-ASW n的控制信号。或非电路NOR n输出第1预充电控制信号(启动脉冲SSP和置位信号DSR1、SR1、SR2、……)和第2预充电控制信号(成批预充电指示信号PCTL)的逻辑“或非”。因此,或非电路NOR n在第1预充电控制信号和第2预充电控制信号的至少一方为高电平时,对开关P-ASW n输出低电平信号,使开关P-ASW n导通。即,或非电路NOR n在第1预充电控制信号和第2预充电控制信号的至少一方指示预充电时,使开关P-ASW n导通,对数据信号线SL n进行预充电。
综上所述,对或非电路NOR n输入移位寄存器31a产生的依次预充电信号(第1预充电控制信号;启动脉冲SSP和置位信号DSR1、SR1、SR2、……)和从外部另行供给的成批预充电指示信号PCTL(第2预充电控制信号)。因此,对或非电路NOR n输入依次预充电信号和成批预充电指示信号PCTL两种信号的任一个时,可对数据信号线SL n供给预充电电位等希望的电位。
从上述说明可知,开关(第2开关)P-ASW由包含将或非电路NOR n的输出信号作为输入信号并且将该输入直接输入到栅极(第2控制端子)G’的N沟道MOS晶体管和栅极G’输入该输入信号的反相信号的P沟道MOS晶体管的模拟开关、以及将所述输入信号加以反相后输入到N沟道MOS晶体管的栅极G’的反相器组成。各MOS晶体管的栅极G’是电容性控制端子,开关P-ASW n根据栅极的充电电压切换导通和非导通。各开关P-ASW n的模拟开关的沟道路径的一端从外部施加预充电电位PVID。
各开关V_ASW n的模拟开关的沟道路径的另一端和各开关P_ASW n的模拟开关的沟道路径的另一端连接设在液晶显示板的数据信号线(信号供给线)SLn(n=1、2、……)。液晶显示板还设置扫描信号线GL1、GL2、……,使其与数据信号线SL n正交。数据信号线SL n与扫描信号线GL m(m=1、2、……)的交点上矩阵状地形成像素Pix m_n(m=1、2、……,n=1、2、……)。图1仅示出扫描线GL m(m=1、2、……)中的GL1,也仅示出像素Pix m_n(m=1、2、……,n=1、2、……)中的像素Pix 1_1~Pix 1_7。与通常的有源矩阵型液晶显示装置相同,各像素具有N沟道MOS晶体管(TFT)、液晶电容和辅助电容。按规定周期选择扫描信号线GL m,在进行选择的期间,使扫描信号线GL m上连接的像素的MOS晶体管导通。
接着,用图3和图4所示的时序图说明上述结构的数据信号线驱动器的运作。图3是本实施方式数据信号线驱动器31中对数据信号线SL n供给视频信号VIDEO的周期(选择某扫描信号线GL m的1周期;下文简称为“1H”)内各信号的时序图。图4表示本实施方式的数据信号线驱动器31中停止对数据信号线SL n供给视频信号线时(“1H(停止扫描)”)和对数据信号线SL n供给视频信号时(“1H”)各信号的时序图和数据信号线SL n的电路。图4示出相邻3条源总线SL1、SL2和SL3所示涉及驱动波形。VSL1、VSL2和VSL3表示数据信号线SL1~SL3各自的电路。
阐述选择扫描信号线GL m的1周期(1H)。由于选择扫描信号线GL m,对数据信号线SL的预充电中,对数据信号线SL及其连接并得到选择的像素两者进行充电。输入启动脉冲SSP时,从触发器SRFF1输出输出信号DQ1,同时还将启动脉冲SSP输入到或非电路NOR1。在取样有效时间(后文说明)内由于成批预充电指示信号PCTL为低电平,将对启动脉冲SSP反相的脉冲输入到开关P-ASW1。由此,开关P-ASW1的模拟开关在输入启动脉冲SSP时(启动脉冲SSP为高电平时)导通(下文表示为开关导通和非导通),对数据信号线SL1施加预充电电位PVID。因此,对数据信号线SL1可选择的像素SL1进行预充电。这时,开关V-ASW1非导通,因而预充电电路PVID和视频信号VIDEO在数据信号线SL1上不冲突。
又,输出信号DQ1使开关电路ASW1导通,输入时钟信号SCK,并输出输出信号DSR1。输出信号DSR1成为触发器SRFF2的置位信号,使触发器SRFF2输出输出信号Q1。输出信号Q1使开关ASW2导通,开关ASW2输入时钟信号SCKB,并输出输出信号SR1。输出信号Q1作为定时脉冲,通过缓冲器Buf1使开关V-ASW1导通。由此,对数据信号线SL1供给视频信号VIDEO,将数据信号线SL1和像素电容充电到规定的电容充电到规定的电压。即,进行视频信号VIDEO的取样,并使成为所述规定周期中各数据信号线依次取样的时间的取样有效时间t1~t7(写入有效时间)开始。
这时,由于启动脉冲SSP已变成低电平,开关P-ASW1变成非导通,预充电电位PVID和视频信号VIDEO在数据信号线SL1上不冲突。又由于取样有效周期内成批预充电指示信号PCTL为低电平,对开关P-ASW2输入对输出信号DSR1反相的信号。因此,高电平的输出信号DSR1使开关P-ASW2导通,从而将视频信号VIDEO输出到数据信号线SL1,同时还对数据信号线SL2和像素电容进行预充电。另一方面,由于输出信号SR1成为触发器SRFF1的复位信号,使SRFF1的输出信号DQ1变成低电平。因此,开关ASW1变成非导通。
这样,在取样有效时间t1~t7中,对数据信号线SL n进行预充电后将视频信号VIDEO供给数据信号线SL n,并且在该供给视频信号VIDEO的期间进行数据信号线SL(n+1)的预充电;依次重复此运作,从而按点进行取样。此运作进行的准则为:触发器SRFF k和开关电路ASW k将定时脉冲在移位寄存器中往后级触发器SRFF依次传送。如图3所示,每时钟信号SCK、SCKB的半周期重复前后各取样的时间。此情况下,由各取样的时间中的定时脉冲下降缘时的像素电容和数据信号线的充电电位决定取样电位。
前文所述取样有效时间是末级数据信号线驱动器SL的取样结束前的时间,通过开关电路ASW k取入从与定时脉冲分开的另一供给源输入的时钟信号SCK、SCKB并将其输出,以对控制端子(栅极G’)充电,使开关P-ASW n(n=k+1)导通,进行不在该时间内进行取样的期间中的对数据信号线的预充电。在取样有效时间常进行这种预充电,因而开关电路ASW k的总数等于在取样有效时间进行预充电的数据信号线SL的数量。
这样,可在对数据信号线SL进行视频信号VIDEO取样的期间,进行另一数据信号线SL的预充电。这时,由于供给取样的定时脉冲的系统与供给进行预充电的信号的系统分开,不共用开关V-ASW的控制信号电路和P-ASW的控制信号电路。由此,能避免伴随预充电流过数据信号线SL的大电流通过开关P-ASW的电容性控制端子(栅极G’),使这时进行写入的数据信号线SL的视频信号VIDEO的电位抖动。又由于能比触发器简单地构成输入时钟信号SCK、SCKB并将其输出的各开关电路ASW k,能将移位寄存器的规模抑制得远比以往那样使移位寄存器加倍的情况下小。
根据上文所述,可提供一种显示装置驱动器电路,其内部具有预充电电路,能在从驱动能力小的预充电电源对信号供给线进行预充电时,又抑制移位寄存器的电路规模,又避免供给其它信号供给线的信号抖动。
另一方面,在取样有效时间t1~t7后停止对数据信号线SL1、SL2、……供给视频信号VIDEO的时间t8~t9,由于成批预充电指示信号PCTL为高电平,总对开关P-AWS n输入高电平。因此,在时间t8~t9内,总对全部数据信号线SL1、SL2、……进行成批预充电。
综上所述,本实施方式的数据信号线驱动器31在取样有效时间t1~t7依次对非取样有效时间内的数据信号线SL n中的1条进行预充电,而在非取样有效时间的时间t8~t9对全部数据信号线SL n成批同时进行预充电。因此,能充分进行对数据信号线SL n的预充电。又,停止对数据信号线SL n取样的期间应供给数据信号线SL n的电量不多即可,因而驱动能力较低的预充电电源也能对数据信号线SL n预充电。
虽然上述实施方式的数据信号线驱动器31使用或非电路NOR1、NOR2、NOR3、……,但本发明中,也可设置在第1预充电控制信号和第2预充电控制信号的至少一方指示预充电时将预充电电路控制成对数据信号线充电的手段。例如,如图5所示,设置选择第1预充电控制信号(启动脉冲SSP和置位信号DSR1、SR1、SR2、……)和第2预充电控制信号(成批预充电控制信号PCTL)的一方并输出到开关P-ASW n的选择器电路SEL1、SEL2、SEL3、……(预充电控制手段;预充电控制电路),以代替或非电路NOR1、NOR2、NOR3……,并且在取样有效时间内选择第1预充电控制信号,在取样有效时间以外选择第2预充电控制信号。
但是,使用选择电路时,需要根据是否取样有效时间控制选择器电路的输出。反之,使用或非电路时,不需要这种控制,因而不需要此控制所涉及的组成单元(例如控制信号产生电路和控制信号线等)。因此,使用或非电路较好。
再者,对专利文献4而言,本实施方式导入全新的思想:取入进行数据信号线预充电用的控制信号,输入到对数据信号线施加预充电电位用的开关。
实施方式2
用图4和图6至图8说明本发明另一实施方式如下。为了说明方便,使具有与上述实施方式1所述的组成单元相同的功能的组成单元带有相同的符号,并省略其说明,仅说明不同点。
本实施方式的显示装置驱动器电路是液晶显示装置的数据信号线驱动器。图3示出这种数据信号线驱动器32的组成。
数据信号线驱动器32具有移位寄存器32a和取样部(写入电路、预充电电路)32b。
移位寄存器32a与图1的移位寄存器31a内部组成相同,但预充电用信号的输出目的处不同。成为触发器SRFF1的置位信号的启动脉冲SSP作为预充电用信号输入到或非电路NOR3。还将输出信号DSR1输入到或非电路NOR3,输出信号SR(k-1)(k=2、3、……)输入到或非电路NOR n(n=k+1)。
取样部32b的组成从图1的取样部31b去除或非电路NOR1和开关P-ASW1。将图1的数据信号线SL1置换成虚拟数据信号线DSL,并将图1的数据信号线SL2、SL3、……依次在图6置换成数据信号线SL1、SL2、……。将数据信号线DSL连接的像素置换成虚拟像素Pix m-D(m=1、2、……),并使数据信号线SL1、SL2、……连接的像素水平方向移位相应的份额。即,本实施方式的数据信号线驱动器32适合用作具有虚拟的信号线和像素的显示装置驱动器电路。
图7是示出上述组成的数据信号线驱动器32的运作的时序图。信号传递
原理与图1时相同,因而省略详细说明。其特征是:通过启动脉冲SSP使开关P-ASW2导通,对相同数据信号线SL的预充电的结束时间与取样开始时间错开时钟信号SCK、SCKB的半个周期,使对数据信号线SL1预充电后,经过时钟信号SCK、SCKB的半个周期,才进行对数据信号线SL1的取样。
因此,除实施方式1所述的效果外,还具有能真正避免预充电电位PVID与视频信号VIDEO冲突,从而可获得高质量显示的效果。由于通常将上述虚拟像素设在称为黑矩阵的遮光体下面,屏幕上不出现该像素的显示。因此,不需要对虚拟的像素和数据信号线进行预充电。
本实施方式的数据信号线驱动器32中,停止对数据信号线SL n供给视频信号时(“1H(停止扫描)”)及对数据信号线供给视频信号时(“1H”)各信号的时序图和数据信号线SL n的电位与实施方式1的数据信号线驱动器31相比,预充电用信号输出目的处不同,不同于图4,但能同样考虑,因而省略。
所述实施方式2的数据信号线驱动器32中,也可如图8所示,设置选择第1预充电控制信号(启动脉冲SSP和置位信号DSR1、SR1、SR2、……)和第2预充电控制信号(成批预充电控制信号PCTL)的一方并输出到开关P-ASW n的选择器电路SEL2、SEL3、……(预充电控制手段;预充电控制电路),以代替或非电路NOR2、NOR3……,并且在取样有效时间内选择第1预充电控制信号,在取样有效时间以外选择第2预充电控制信号。
实施方式3
用图4、图9~图14说明本发明又一实施方式如下。使具有与所述实施方式1、2说明的组成单元相同的功能的组成单元带有相同的符号,省略其说明。
本实施方式的显示装置驱动器电路是液晶显示装置的数据信号线驱动器。图9示出这种数据信号线驱动器33的组成。
数据信号线驱动器33具有移位寄存器33a和取样部33b(写入电路、预充电电路)。
移位寄存器33a具有图1的触发器SRFF k(k=1、2、……)和电平移位器电路LSD0、LSD1、LS1、LS2、……。电平移位器电路LSD0、LSD1、LS1、LS2、……依次置换图1的开关电路ASW1、ASW2、ASW3、……。各电平移位器电路LSD0、LSD1、LS1、LS2、……结构相同,输入触发器的高电平Q输出时,取入时钟信号SCK、SCKB,用于进行电平移位。电平移位器电路LSD1、LS2、LS4、……进行时钟信号SCK的波形电平移位,电平移位器电路LSD0、LS1、LS3、……进行时钟信号SCKB的波形电平移位。然后,作为移位的结果,电平移位器电路LSD0、LSD1、LS1、LS2、……分别依次输出输出信号DLS1、LS1、LS2、……(预充电用脉冲)。这些输出信分别成为下级触发器的置位信号。
电平移位器电路LSD0输入启动脉冲SSP、SSPB,以便进行输入到第1级触发器的启动脉冲SSP的电平移位。启动脉冲SSPB是启动脉冲SSP的反相信号。电平移位器电路LSD0将启动脉冲SSP电平移位后,作为输出信号DLS0输出。
即,本实施方式的数据信号线驱动器33适合用作从外部输入的时钟信号SCK、SCKB和启动脉冲信号SSP的信号电压电平低时的显示装置驱动器电路。
取样部33b与图1的取样部31b内部组成相同。移位寄存器33a的输出信号DLS0、DLS1、LS1、LS2、……依次成为或非电路NOR1、NOR2、NOR3、NOR4、……的输入信号。
数据信号线SL n(n=1、2、……)、扫描信号线SL m(m=1、2、……)和像素Pix m-n(m=1、2、……,n=1、2、……)与图1的相同。
这里,根据图10在下文说明一例可用作电平移位器电路LSD0、LSD1、LS1、LS2、……的电平移位器电路。图10是示出一例电平移位器的组成的电路图。
电平移位器电路在外部输入的控制信号EN为高电平时,从外部输入时钟信号SCK、SCKB,并将对时钟信号SCK进行电平移位后的信号作为输出信号OUT输出。控制信号EN相当于图9的触发器的Q输出。输出信号OUT相当于图9的输出信号DLS1、LS1、LS2……。
但是,电平移位器电路为电平移位器电路LSD0时,输入启动脉冲SSP、SSPB,以代替时钟信号SCK、SCKB,并输出对时钟信号SSP进行电平移位后的信号作为输出信号OUT。
图10的电平移位器电路根据来自外部的控制信号EN控制运作,并且在控制信号EN为高电平时开始工作。本电平移位器电路在控制信号EN为低电平时,总输出低电平作为输出信号OUT。
下面,用图10和图11的时序图说明所述电平移位器电路的运作。图11是示出所述电平移位器电路的输入信号、节点信号和输出信号的波形的时序图。
现在,如图11的时序图所示,控制信号EN为高电平,并且时钟信号SCK为高电平,则根据控制信号EN,P沟道晶体管p3、p4阻断,N沟道晶体管n1、n2导通。这时,利用P沟道晶体管p1、p2和N沟道晶体管n3、n4使节点a在时钟信号CK为高电平时通过P沟道晶体管p2输入高电平信号,从而节点a变成高电平。接着,时钟信号CK为低电平时,使节点a通过N沟道晶体管n4输入低电平信号,从而节点a变成低电平。由反相器电路INV1、INV2将节点a的各状态(高电平或低电平)传到电平移位器电路的输出端,作为输出信号OUT输出。此信号成为电平移位的时钟信号CK,出现在输出端。
接着,控制信号EN为低电平时,P沟道晶体管p3、p4导通,而N沟道晶体管n1、n2阻断。这时,P沟道晶体管p1、p2的栅极通过P沟道晶体管p3、p4,从电源VCC输入电源电压VCC。因而,P沟道晶体管p1、p2阻断,没有从电源VCC流通断流的路径。又由于N沟道晶体管n3的栅极上与P沟道晶体管p1、p2相同,也获得电源电压VCC,N沟道晶体管n3导通,使节点a变成低电平。由此,所述电平移位器电路的输出信号OUT成为低电平。因此,即使以低于电源电压VCC的电位的振幅输入时钟信号CK,也能以低电平的方式取得所述电平移位器电路的输出信号OUT。由于控制信号EN为低电平时,没有从电源VCC流通电流的路径,可抑制不需要的耗电。
虽然没有说明运作,但具有图12的组成的电平移位器电路也取得与图10的电平移位器电路相同的效果。图12是示出另一例电平移位器电路的电路图。
接着,用图13所示的时序图说明上述组成的数据信号线驱动器33的运作。
阐述选择某扫描信号线GL m的1周期。由于选择扫描信号线GL m,数据信号线SL的预充电对数据信号线SL和其连接并受到选择的像素都进行充电。输入启动脉冲SSP、SPPB时,电平移位器电路LSD0对其进行电平移位后,输出输出信号DLS2。于是,从触发器SRFF1输出输出信号DQ1,同时还将启动脉冲SSP输入到或非电路NOR1。取样有效时间(后文说明)内成批预充电指示信号PCTL为低电平,将对启动脉冲SSP反相的脉冲输入到开关P-ASW1。由此,使开关P-ASW1在输入启动脉冲SSP时(启动脉冲SSP为高电平时)导通,对数据信号线SL1施加预充电电位PVID,从而对数据信号线SL1和选择的像素的电容进行预充电。这时,开关V-ASW1为非导通,因而预充电电位PVID与视频信号在数据信号线SL1上不冲突。
通过对输出信号DQ1进行输入,电平移位器电路LSD1取入时钟信号SCK、SCKB,进行时钟信号SCK的电平移位后,输出输出信号DLS1。该信号DLS1成为触发器SRFF2的置位信号,使触发器SRFF2输出输出信号Q1。通过输入该信号Q1,电平移位器电路LS1取入时钟信号SCK、SCKB,进行时钟信号SCKB的电平移位后,输出输出信号LS1。输出信号Q1作为定时脉冲,通过缓冲器电路Buf1使开关V-ASW1导通。由此,对数据信号线SL1供给视频信号VIDEO,将数据信号线SL1和像素电容充电到规定的电压。即,进行视频信号VIDEO的取样,使成为所述规定周期中各数据信号线依次取样的时间的取样有效时间(写入有效时间)开始。
这时,启动脉冲SSP和输出信号DLS0已变成低电平,因而开关P-ASW1成为非导通,使预充电电位PVID与视频信号VIDEO在数据信号线SL1上不冲突。又由于输出信号SR1使开关P-ASW2导通,使视频信号VIDEO输出到数据信号线SL1,同时还对数据信号线SL2和像素电容充电。另一方面,输出信号LS1成为触发器SRFF1的复位信号,因而SRFF1的输出信号DQ1变成低电平。由此,电平移位器电路LSD1停止电平移位的运作。
将相互级联的D触发器用作构成移位寄存器的触发器,则为了上文那样控制电平移位器电路工作的执行和停止,必须使用各级D触发器的输入信号和输出信号两者。与此相反,本实施方式的移位寄存器33a使用置位复位型触发器,因而为了控制电平移位器电路工作的执行和停止,可仅用前级触发器的输出信号,使结构简化。
这样,对数据信号线SL n进行预充电后将视频信号VIDEO供给数据信号线SL n,并且在该供给视频信号VIDEO的期间进行数据信号线SL(n+1)的预充电;依次重复此运作,从而按点进行取样。此运作进行的准则为:触发器SRFFk和开关电路ASW k将定时脉冲在移位寄存器中往后级触发器SRFF依次传送。如图13所示,每时钟信号SCK、SCKB的半周期重复前后各取样的时间。此情况下,由各取样的时间中的定时脉冲下降缘时的像素电容和数据信号线SL的充电电位决定取样电位。
前文所述取样有效时间是末级数据信号线驱动器SL的取样结束前的时间,通过电平移位器电路LSD1、LS1、LS2、……取入从与定时脉冲分开的另一供给源输入的时钟信号SCK、SCKB并将其输出,以对控制端子(栅极G’)充电,使开关P-ASW n导通,进行不在该时间内进行取样的期间中的对数据信号线的预充电。在取样有效时间常进行这种预充电,因而电平移位器电路LSD1、LS1、LS2、……的总数等于在取样有效时间进行预充电的数据信号线SL的数量。对取样有效时间外进行的预充电(例如对数据信号线SL1的预充电),可以未必使用这种电平移位器电路。
这样,可在对数据信号线SL进行视频信号VIDEO取样的期间,进行另一数据信号线SL的预充电。这时,由于供给取样的定时脉冲的系统与供给进行预充电的信号的系统分开,不共用开关V-ASW的控制信号电路和P-ASW的控制信号电路。由此,能避免伴随预充电流过数据信号线SL的大电流通过开关P-ASW的电容性控制端子(栅极G’),使这时进行写入的数据信号线SL的视频信号VIDEO的电位抖动。又由于能比触发器简单地构成输入时钟信号SCK、SCKB并将其输出的各开关电路ASW k,能将移位寄存器的规模抑制得远比以往那样使移位寄存器加倍的情况下小。
根据上文所述,可提供一种显示装置驱动器电路,其内部具有预充电电路,能在从驱动能力小的预充电电源对信号供给线进行预充电时,又抑制移位寄存器的电路规模,又避免供给其它信号供给线的信号抖动。
从输入电平移位器电路的时钟信号可为低电压信号判明,电平移位器电路具有作为低电压接口的功能,可谋求产生时钟信号的外部电路耗电小。
本实施方式的数据信号线驱动器33中,停止对数据信号线SL n供给视频信号时(“1H(停止扫描)”)和对数据信号线SL n供给视频信号时(“1H”)的各信号时序图和数据信号线SL n的电位与实施方式1的数据信号线驱动器31不同,不同于图4,但同样考虑,因而省略。
上述实施方式的数据信号线驱动器33中,如图14所示,也可设置选择第1预充电控制信号(启动脉冲SSP和置位信号DSR1、SR1、SR2、……)和第2预充电控制信号(成批预充电控制信号PCTL)的一方并输出到开关P-ASW n的选择器电路SEL1、SEL2、SEL3、……(预充电控制手段;预充电控制电路),以代替或非电路NOR1、NOR2、NOR3……,并且在取样有效时间内选择第1预充电控制信号,在取样有效时间以外选择第2预充电控制信号。
再者,对专利文献5和专利文献6而言,本实施方式导入全新思想:进行时钟信号电平移位,以产生进行数据信号线预充电用的控制信号,输入到对数据信号线施加预充电电位用的开关。
实施方式4
用图15至图17说明本发明另一实施方式如下。为了说明方便,使具有与上述实施方式1~3所述的组成单元相同的功能的组成单元带有相同的符号,并省略其说明,仅说明不同点。
数据信号线驱动器34具有移位寄存器34a和取样部34b。
移位寄存器34a与图9的移位寄存器33a内部组成相同,但预充电用信号的输出目的处不同。成为触发器SRFF1的置位信号的输出信号DLS0作为预充电用信号输入到开关P-ASW2。还将输出信号DLS1输入到开关P-ASW3,输出信号LS1、LS2、……输入到开关P-ASW4、P-ASW5、……。
取样部34b的组成从图9的取样部33b去除开关P-ASW1。将图9的数据信号线SL1置换成虚拟数据信号线DSL,并将图9的数据信号线SL2、SL3、……依次在图15置换成数据信号线SL1、SL2、……。将数据信号线DSL连接的像素置换成虚拟像素Pix m-D(m=1、2、……),并使数据信号线SL1、SL2、……连接的像素水平方向移位相应的份额。即,本实施方式的数据信号线驱动器34适合用作具有虚拟的信号线和像素的显示装置驱动器电路。
图16是示出上述组成的数据信号线驱动器34的运作的时序图。信号传递原理与图9时相同,因而省略详细说明。其特征是:例如通过启动脉冲SSP从而通过输出信号,使开关P-ASW2导通,对相同数据信号线SL预充电结束时与取样开始时错开时钟信号SCK、SCKB的半个周期,使对数据信号线SL1预充电后,经过时钟信号SCK、SCKB的半个周期,才进行对数据信号线SL1的取样。
因此,除实施方式3所述的效果外,还具有能真正避免预充电电位PVID与视频信号VIDEO冲突,从而可获得高质量显示的效果。由于通常将上述虚拟像素设在称为黑矩阵的遮光体下面,屏幕上不出现该像素的显示。因此,不需要对虚拟的像素和数据信号线进行预充电。
本实施方式的数据信号线驱动器34中,停止对数据信号线SL n供给视频信号时(“1H(停止扫描)”)及对数据信号线供给视频信号时(“1H”)各信号的时序图和数据信号线SL n的电位与实施方式1的数据信号线驱动器31相比,预充电用信号输出目的处不同,不同于图4,但能同样考虑,因而省略。
所述实施方式的数据信号线驱动器34中,也可如图17所示,设置选择第1预充电控制信号(启动脉冲SSP和置位信号DSR1、SR1、SR2、……)和第2预充电控制信号(成批预充电控制信号PCTL)的一方并输出到开关P-ASW n的选择器电路SEL2、SEL3、……(预充电控制手段;预充电控制电路),以代替或非电路NOR2、NOR3……,并且在取样有效时间内选择第1预充电控制信号,在取样有效时间以外选择第2预充电控制信号。
实施方式5
用图18说明本发明又一实施方式如下。使具有与所述实施方式1至4说明的组成单元相同的功能的组成单元带有相同的符号,省略其说明。
图18示出作为本实施方式显示装置的液晶显示装置1的组成。
液晶显示装置1是进行像素按点依次且交流地驱动的有源矩阵型液晶显示装置,包含具有矩阵状配置的像素Pix的显示部2、驱动各像素Pix的数据信号线驱动器3和扫描线驱动器4、控制电路5、以及数据信号线SL……和扫描信号线GL……。控制电路5在产生表示各像素Pix的显示状态的视频信号VIDEO时,可根据该视频信号VIDEO显示图像。
这里,显示部2与实施方式1至4所述的Pix m_n(m=1、2、……,n=1、2、……)和虚拟像素相同。数据信号线驱动器3中使用实施方式1至4所述的数据信号线驱动器31~34的任一种。数据信号线驱动器3的移位寄存器3a和取样部(写入电路、预充电电路)3b相当于实施方式1至4所述的移位寄存器31a~34a和取样部31b~34b。
扫描信号线驱动器4是按线依次驱动实施方式1至4所述扫描信号线GL n并选择其分别连接的像素的MOSFET(TFT)的电路。扫描信号线驱动器4具有传送按线依次选择扫描线GL的定时信号用的移位寄存器4a。
将所述显示部2、数据信号线驱动器3和扫描线驱动器4设置在同一衬底上,以减少制造时的劳力、布线电容和布线电阻。为了集成较多的像素,并扩大显示面积,由玻璃衬底上形成的多晶硅薄膜晶体管构成所述显示部2、数据信号线驱动器3和扫描信号线驱动器4。用600度以下的处理温度制造所述多晶硅薄膜晶体管,以便使用普通玻璃衬底(形变点为600度以下的玻璃衬底),也不产生形变点以上的处理引起的翘曲或弯挠。
控制电路5产生时钟信号SCK和SCKB、启动脉冲SSP、预充电电位PVID和视频信号VIDEO,往数据信号线驱动器3输出。控制电路5还产生时钟信号GCK、启动脉冲GSP和信号GPS,往扫描信号线驱动器4输出。
利用上述结构,液晶显示装置1可取得实施方式1至4所述的效果,能以高显示质量进行显示。
本发明的显示装置不限于液晶显示装置,也可以是有机EL显示装置等,只要是需要对布线进行充电的显示装置,均可。
实施方式6
根据图19至图24说明本发明另一实施方式如下。使具有与上述实施方式1~5所述组成单元相同的功能的组成单元带有相同的符号,省略其说明。
上述实施方式1~4的显示装置驱动器电路示出进行对多条数据信号线依次写入的“按点依次驱动制”驱动器电路。例如,观察一下实施方式1的显示装置驱动器电路:已说明控制取样用的开关V-ASW导通和非导通的移位寄存器的输出Q、对构成移位寄存器的触发器SRFF下一级的置位信号以及控制预充电用的开关P-ASW的导通和非导通的信号SR分别与1个系统的开关关联的事例,但如图19所示,取样为RGB信号的3个系统也可用本发明。图19所示的组成结构中也可如图20所示,使用选择器电路,以代替或非电路。关于实施方式4的显示装置驱动器电路,也可如图21所示,将取样用于RGB信号的3系统取样。图21所示的组成结构中也可如图22所示,使用选择器电路,以代替或非电路。
如图23所示,将视频信号按相位展开成多个系统,并使视频信号取样周期延迟的装置也可用本发明。图23所示的组成的结构中也可如图24所示,使用选择器电路,以代替或非电路。
图23和图24中,为了简化制图,用与图19不同的标号表示预充电用开关和本取样用开关,但实际上也可考虑用与图19相同的标号,如图25所示。同样,图23和图24中,驱动本取样用的缓冲器群也用与图19不同的标号,但也可考虑用与图19相同的标号,如图26所示。同样,图23和图24的移位寄存器也不是与图19不同,实际上可考虑与图19相同的结构。但是,缓冲器群需要对预充电和取样的系统数做成驱动能力足够。
这里,如图19至图24所示,在将i(i为2以上的整数)根信号作为1单元,使取样为i系统的情况下,利用来自触发器的定时脉冲,使取样用开关在单元内同时导通,同时还按每一单元依次导通,而且与单元数对应地配备开关电路。基本运作与1个系统时相同,但不同点是:使取样用开关和预充电用开关多个同时导通。
本发明不限于图19至图24,实施方式1至4的显示装置驱动器电路中,能用图19至图24那样使预充电和取样的系统数为多个的结构。
本发明不限于上述各实施方式,可在权利要求书所示的范围作各种变换,本发明的技术范围也包含适当组合不同实施方式分别揭示的技术手段所得的实施方式。
综上所述,本发明的显示装置驱动器电路用于设置多条信号供给线的显示装置,具有每1条或每多条信号供给线依次进行对各所述信号供给线的写入信号的写入的写入电路、以及对各所述信号供给线进行预充电的预充电电路,其中,所述预充电电路在对部分信号供给线进行所述写入电路的写入信号的写入的期间,对其它信号供给线进行预充电,同时还在对哪条信号供给线都不进行所述写入电路的写入信号的写入时,对各信号供给线同时进行预充电。
本发明的驱动器电路还可还具有在第1预充电控制信号和第2预充电控制信号的至少一方指示预充电时使所述预充电电路进行预充电的预充电控制电路;第1预充电控制信号在对部分信号供给线进行所述写入电路进行写入信号的写入的期间,指示对另一信号供给线的预充电;所述第2预充电控制信号指示对各信号供给线同时进行预充电。利用此组成,能方便地实现本发明的驱动器电路。
上述专利文献1和专利文献2的数据信号线驱动器中,将控制切换开关导通和非导通以对数据信号线输出视频信号的控制信号供给电路与控制切换开关导通和非导通以用于其它数据信号线预充电的控制信号供给电路共用。基于交流驱动进行的预充电,其进行使各数据信号线和像素电容的电位变化大到极性相对于上次视频信号取样时反相的程度,因而这时开关的通断带来大的脉冲状充电电流。由于上述开关的控制端子是电容性的,使该大充电电流的较高频率分量通过控制端子的电容传到开关的控制信号电路,造成控制信号电路的电位摆动,进而可能通过视频信号写入用的开关的控制端子造成供给数据信号线的视频信号抖动。这种视频信号抖动造成显示均匀性降低等,使显示质量劣化。
针对这点,专利文献3的数据信号线驱动器可不进行上述控制信号电路共用,从而抑制视频信号抖动,但必须对传送传送脉冲用的移位寄存器添加设置使传送脉冲比预充电用脉冲进一步延迟用的移位寄存器,造成移位寄存器的电路规模为原来的2倍。
这样,以往在诸如数据信号线驱动器等显示装置驱动器电路中,内部设置的预充电电路从驱动能力小的预充电电源对数据信号线等信号供给线进行预充电时,存在不能又抑制移位寄存器的电路规模又避免引起供给其它信号供给线的信号抖动的问题。
因此,为了解决这些问题,本发明的驱动器电路还具有包含多级往第1开关输出所述写入的定时脉冲的触发器以便依次传送所述定时脉冲并且在规定周期进行所述写入的移位寄存器;所述写入电路分别对所述多条信号供给线配备根据电容性的第1控制端子的充电电压切换导通和非导通的所述第1开关,并且利用各所述第1开关的导通进行对各所述信号供给线的写入信号的写入;所述预充电电路分别对所述多条信号供给线配备根据电容性的第2控制端子的充电电压切换导通和非导通的所述第2开关,并且利用各所述第2开关的导通进行对各所述信号供给线的预充电;所述移位寄存器具有输出第1预充电控制信号的控制信号供给电路;所述触发器往所述第1开关的第1控制端子输出所述定时脉冲;所述预充电控制电路往所述第2开关的第2控制端子输出控制第2开关的控制信号;所述控制信号供给电路通过与各所述第1控制端子传送所述定时脉冲的第1信号线分开的第2信号线将第1预充电控制信号输出到所述预充电控制电路。
上述的发明通过与将所述定时脉冲送到所述第1控制端子的第1信号线分开的第2信号线将控制第2开关导通的控制信号输入到第2开关。因此,使对第1开关供给所述写入电路的写入用的定时脉冲的系统与对第2开关供给控制预充电电路的第2开关导通的预充电控制信号的系统分开,从而不共用第1开关的控制电路和第2开关的控制电路。即,不共用控制写入电路的信号的供给系统和控制预充电的信号的供给系统。由此,能避免对部分信号供给线进行所述写入电路写入信号的写入期间进行其它信号供给线预充电时,伴随预充电流过信号供给线的大电流通过第1开关的电容性的第1控制端子和第2开关的电容性的第2控制端子,使这时进行写入的信号供给线的写入信号电位抖动。又由于能用触发器简单构成输出第1预充电控制信号的控制信号供给电路,能将移位寄存器的电路规模抑制得远比以往那样使移位寄存器加倍时小。
综上所述,可提供一种显示装置驱动器,其内部具有预充电电路,在从驱动能力小的预充电电源进行预充电时,能又抑制移位寄存器的规模又避免供给其它信号供给线的信号抖动。
所述预充电电路只要在对部分信号供给线进行所述写入电路的写入信号的写入期间对其它信号供给线进行预充电即可,写入的信号供给线的条数、预充电的信号供给线的条数无专门限定。
2条信号线“分开”的状态是指2条信号线不相互电连接的状态,例如可列举2条信号线的一条连接晶体管的源极或漏极而另一条连接晶体管的状态、2条信号线相互绝缘的状态等。
作为控制信号供给电路,可列举(1)将外部(例如驱动器电路外部)供给的
时钟信号作为预充电控制信号传送到第2控制端子的电路、(2)对外部(例如驱
动器电路外部)供给的时钟信号进行加工(例如电平移位)后作为预充电控制信号传送到第2控制端子的电路、(3)产生预充电控制信号输出到第2控制端子的电路等。其中,(1)和(2)的组成在可减小控制信号供给电路的电路规模方面有利。
本发明的驱动器电路中,也可结构上做成:所述控制信号供给电路在所述规定周期中各所述信号供给线成为所述写入时间的写入有效时间,从所述触发器输入传送的所述定时脉冲,则输入从与所述定时脉冲分开的供给源输入的时钟信号,并往非所述写入时间内的规定的所述信号供给线所对应的所述第2控制端子输出与该时钟信号同步的第1预充电控制信号,使该第2开关导通;与在所述写入有效时间进行预充电的所述信号供给线对应地配备多个所述控制信号供给电路。
根据上述结构,写入有效时间中虽然形成各信号线写入时间,但触发器输出定时脉冲,则输入其前级触发器输出的定时脉冲的开关电路取入时钟信号,并往所述第2开关的控制端子输出与时钟信号同步的控制信号,对非写入时间中的规定信号供给线进行预充电。由此,可在对信号供给线进行写入信号的写入的期间,对别的信号线预充电。又由于取入从别的供给源输入的时钟脉冲,并加以输出,能减小电路规模。
作为与时钟信号同步的第1预充电控制信号,可列举时钟信号本身、将时钟信号加以电平移位的信号、将时钟信号加以反相的信号。
上述组成的驱动器电路中,结构上也可做成:所述触发器是置位复位型触发器,所述控制信号供给电路是将所述时钟信号作为所述第1预充电控制信号输出的开关电路,各所述开关电路还将输入的所述时钟信号作为传送到输出所述定时脉冲的置位复位触发器的下一级所述置位复位触发器的置位信号输出,各所述置位复位触发器将输入的所述置位信号作为其上级的规定的所述置位复位触发器的复位信号。
利用上述结构,根据置位复位触发器输出写入信号的写入定时脉冲,对控制端子充电,使写入电路的第1开关导通;通过开关电路取入从别的供给源输入的时钟信号并加以输出,对控制端子充电,使预充电电路的第2开关导通。写入有效时间中虽然形成各信号线写入时间,但置位复位触发器输出定时脉冲,则输入其前级置位复位触发器输出的定时脉冲的开关电路取入时钟信号,并往所述第2开关的控制端子输出与时钟信号同步的控制信号,对非写入时间中的规定信号供给线进行预充电。由此,可在对信号供给线进行写入信号的写入的期间,对别的信号线预充电。
而且,各开关电路也将取入的时钟信号作为传送到输入定时脉冲的置位复位触发器的下级置位复位触发器的定时脉冲(即置位信号)输出,并且各置位复位触发器将输入的置位信号作为其前级的规定置位复位触发器的复位信号。由此,能依次传送定时脉冲。
这时,供给写入定时脉冲的系统与供给进行预充电的信号的系统分开,从而不共用第1开关的控制电路和第2开关的控制电路。即,不共用控制写入电路的信号的供给系统和控制预充电的信号的供给系统。由此,能避免对部分信号供给线进行所述写入电路写入信号的写入期间进行其它信号供给线预充电时,伴随预充电流过信号供给线的大电流通过开关的电容性控制端子使这时进行写入的信号供给线的写入信号电位抖动。又由于能用触发器简单构成输出第1预充电控制信号的控制信号供给电路,能将移位寄存器的电路规模抑制得远比以往那样使移位寄存器加倍时小。
综上所述,可提供一种显示装置驱动器,其内部具有预充电电路,在从驱动能力小的预充电电源进行预充电时,能又抑制移位寄存器的规模又避免供给其它信号供给线的信号抖动。
又,本发明的显示装置驱动器电路可根据来自所述触发器的所述定时脉冲,依次使各所述第1开关导通,同时还与所述信号供给线的数量对应地配备所述开关电路,使各所述第2开关依次导通。
根据上述的发明,能提供根据来自触发器的定时脉冲对各信号供给线进行依次写入的“按点依次驱动制”的驱动器电路。
本发明的显示装置驱动器电路又可根据来自所述触发器的所述定时脉冲,将i(i为2以上的整数)根所述数据信号线作为1单元,使各所述第1开关在所述单元内同时导通而且按每一单元依次导通,同时还与所述数据信号线的数量对应地配备所述电平移位器电路,使各所述第2开关在所述单元内同时导通而且按每一所述单元依次导通。
根据上述的发明,能提供根据来自触发器的定时脉冲对信号供给线以多根为1单元依次进行写入的“多点同时驱动制”驱动器电路。
本发明的显示装置驱动器电路结构上还可做成:所述触发器是置位复位型触发器,所述控制信号供给电路是对输入的所述时钟信号进行电平移位并将输入且电平移位后的所述时钟信号作为所述第1预充电控制信号输出的电平移位器电路,各所述电平移位器电路还将输入且进行电平移位的所述时钟信号作为传送到输出所述定时脉冲的置位复位触发器的下一级所述置位复位触发器的置位信号输出,各所述置位复位触发器将输入的所述置位信号作为其上级的规定的所述置位复位触发器的复位信号。
利用上述的发明,根据置位复位触发器输出写入信号的写入定时脉冲,对控制端子充电,使写入电路的第1开关导通;通过开关电路取入从别的供给源输入的时钟信号并加以输出,对控制端子充电,使预充电电路的第2开关导通。写入有效时间中虽然形成各信号线写入时间,但置位复位触发器输出定时脉冲,则输入其前级置位复位触发器输出的定时脉冲的电平移位器电路取入时钟信号并进行电平移位后输出的时钟信号对非写入时间中的规定信号供给线进行预充电。
而且,各开关电路也将取入且进行电平移位后的时钟信号作为传送到输入定时脉冲的置位复位触发器的下级置位复位触发器的定时脉冲(即置位信号)输出,并且各置位复位触发器将输入的置位信号作为其前级的规定置位复位触发器的复位信号。由此,能依次传送定时脉冲,从而在对信号供给线进行写入信号的写入的期间能进行别的信号供给线的预充电。
又,从输入到电平移位器电路的时钟信号可为低电压信号判明,电平移位器电路具有作为低电压接口的功能,可谋求产生时钟信号的外部电路耗电低。
本发明的显示装置驱动器电路可根据来自所述触发器的所述定时脉冲,依次使各所述第1开关导通,同时还与所述信号供给线的数量对应地配备所述开关电路,使各所述第2开关依次导通。
根据上述的发明,能提供根据来自触发器的定时脉冲对各信号供给线进行依次写入的“按点依次驱动制”的驱动器电路。
本发明的显示装置驱动器电路又可根据来自所述触发器的所述定时脉冲,将i(i为2以上的整数)根所述数据信号线作为1单元,使各所述第1开关在所述单元内同时导通而且按每一单元依次导通,同时还与所述数据信号线的数量对应地配备所述电平移位器电路,使各所述第2开关在所述单元内同时导通而且按每一所述单元依次导通。
根据上述的发明,能提供根据来自触发器的定时脉冲对信号供给线以多根为1单元依次进行写入的“多点同时驱动制”驱动器电路。
综上所述,本发明的显示装置结构上做成:具有多个像素、与所述像素对应设置的多条数据信号线和多条扫描信号线、将视频信号写入所述数据信号线和所述像素的数据信号线驱动器、以及将扫描信号写入到所述扫描信号线以选择写入所述视频信号的像素的扫描线驱动器,其中,使所述数据信号线驱动器为上述的任一驱动器电路。
即,本发明的显示装置,如上文所述,结构上做成:具有多个像素、与所述像素对应设置的多条数据信号线和多条扫描信号线、将视频信号写入所述数据信号线和所述像素的数据信号线驱动器、以及将扫描信号写入到所述扫描信号线以选择写入所述视频信号的像素的扫描线驱动器,其中,所述数据信号线驱动器具有具有每1条或每多条信号供给线依次进行对各所述信号供给线的写入信号的写入的写入电路、以及对各所述信号供给线进行预充电的预充电电路,所述预充电电路在对部分信号供给线进行所述写入电路的写入信号的写入的期间,对其它信号供给线进行预充电,同时还在对哪条信号供给线都不进行所述写入电路的写入信号的写入时,对各信号供给线同时进行预充电。
因此,数据信号线驱动器中,驱动能力较低的预充电电源也能进行预充电,而且能对显示装置的数据信号线充分预充电,从而可提供显示质量高的显示装置。
本发明的驱动器电路可适合用作液晶显示装置和有机EL显示装置等显示装置的驱动器电路,尤其是用作数据信号线的驱动器电路。
发明详细说明部分中完成的具体实施方式或实施例终究是说明本发明技术内容的,不应仅限于这种具体例狭义地解释,可在本发明精神和下面所述的权利要求书的范围内作各种变换。

Claims (20)

1.一种用于包含多条数据供给线(SL n)的显示装置(1)的驱动器电路,所述驱动器电路包括:
对各所述数据信号线(SL n)的每一条或每多条依次写入写入信号的写入电路(Buf n、V-ASW n)、以及
对各所述数据信号线(SL n)进行预充电的预充电电路(P-ASW n),其特征在于,
所述预充电电路(P-ASW n)在所述写入电路(Buf n、V-ASW n)对部分数据信号线(SL n)写入写入信号期间,对其它数据信号线(SL n)的每1条或每多条依次进行预充电,而当写入电路(Buf n、V-ASW n)对哪条数据信号线(SL n)都不写入写入信号时,对各数据信号线(SL n)同时进行预充电。
2.如权利要求1所述的驱动器电路,其特征在于,
还包括在第1预充电控制信号和第2预充电控制信号的至少一方指示预充电时,使所述预充电电路(P-ASW n)进行预充电的预充电控制电路(NOR n、SELn);
第1预充电控制信号在所述写入电路(Buf n、V-ASW n)对部分数据信号线(SL n)写入写入信号期间,指示对其它数据信号线(SL n)的依次预充电;
所述第2预充电控制信号指示对各数据信号线(SL n)同时进行预充电。
3.如权利要求2所述的驱动器电路,其特征在于,
还包括包含向第1开关(V-ASW n)输出写入定时脉冲的多级触发器(SRFFk)的移位寄存器(3a、31a~35a),所述触发器(SRFF k)依次传送定时脉冲使得能在规定周期进行写入;
所述写入电路(Buf n、V-ASW n)分别对所述多条数据信号线(SL n)配备根据电容性的第1控制端子(G)的充电电压切换导通和非导通的所述第1开关(V-ASW n),并且利用各所述第1开关(V-ASW n)的导通进行对各所述数据信号线(SL n)的写入信号的写入;
所述预充电电路(P-ASW n)分别对所述多条数据信号线(SL n)配备根据电容性的第2控制端子(G’)的充电电压切换导通和非导通的所述第2开关(P-ASW n),并且利用各所述第2开关(P-ASW n)的导通进行对各所述数据信号线(SL n)的预充电;
所述移位寄存器(3a、31a~35a)具有输出第1预充电控制信号的控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……);
所述触发器(SRFF k)往所述第1开关(V-ASW n)的第1控制端子(G)输出所述定时脉冲;
所述预充电控制电路(NOR n、SEL n)往所述第2开关(P-ASW n)的第2控制端子(G’)输出控制第2开关(P-ASW n)的控制信号;
所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)通过与各所述第1控制端子(G)传送所述定时脉冲的第1信号线(S1)分开的第2信号线(S2),将第1预充电控制信号输出到所述预充电控制电路(NOR n、SEL n)。
4.如权利要求3所述的驱动器电路,其特征在于,
所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)在写入有效期间内从所述触发器(SRFF k)输入定时脉冲时接收一个时钟信号,并将第1预充电控制信号输出到对应于预定的一条数据信号线(SL n)的第2控制端子(G’),使得相应的第2开关导通,其中所述时钟信号由不同于所述定时脉冲的供给源的供给源输入,所述写入有效期间是一个期间,在该期间内写入信号被写入到数据信号线(SL n),所述第1预充电控制信号与所述时钟信号同步,所述预定的一条数据信号线(SL n)是一条没有被供给写入信号的数据信号线;并且
与在所述写入有效时间进行预充电的所述数据信号线(SL n)对应地配备多个所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)。
5.如权利要求4所述的驱动器电路,其特征在于,
所述触发器(SDFF k)是置位复位型触发器(SDFF k),
所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)是将所述时钟信号作为所述第1预充电控制信号输出的开关电路(ASW k),
各所述开关电路(ASW k)还将输入的所述时钟信号作为传送到输出所述定时脉冲的置位复位触发器(SRFF k)的下一级所述置位复位触发器(SDFF k)的置位信号进行输出,
各所述置位复位触发器(SRFF k)将输入的所述置位信号作为其上级的规定的所述置位复位触发器(SRFF k)的复位信号。
6.如权利要求4所述的驱动器电路,其特征在于,
所述触发器(SDFF k)是置位复位型触发器(SDFF k),
所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)是对输入的所述时钟信号进行电平移位,并将输入且电平移位后的所述时钟信号作为所述第1预充电控制信号输出的电平移位器电路(LSD0、LSD1、LS1、LS2、……),
各所述电平移位器电路(LSD0、LSD1、LS0、LS1、……)还将输入且进行电平移位的所述时钟信号作为传送到输出所述定时脉冲的置位复位触发器(SRFFk)的下一级所述置位复位触发器(SDFF k)的置位信号输出,
各所述置位复位触发器(SRFF k)将输入的所述置位信号作为其上级的规定的所述置位复位触发器(SRFF k)的复位信号。
7.如权利要求2所述的驱动器电路,其特征在于,
所述预充电控制电路(NOR n、SEL n)是对所述预充电电路(P-ASW n)输出第1预充电控制信号和第2预充电信号的逻辑“或非”的或非电路(NOR n)。
8.如权利要求2所述的驱动器电路,其特征在于,
所述预充电控制电路(NOR n、SEL n)是选择第1预充电控制信号和第2预充电控制信号中的一个,并将其输出到所述预充电电路(P-ASW n)的选择器电路;
所述选择器电路在写入电路(Buf n、V-ASW n)对数据信号线(SL n)写入写入信号时,选择第1预充电控制信号,还在所述写入电路(Buf n、V-ASWn)对哪条数据信号线(SL n)都不写入写入信号时,选择第2预充电控制信号。
9.如权利要求6所述的驱动器电路,其特征在于,
根据来自所述置位复位触发器(SRFF k)的所述定时脉冲,使各所述第1开关依次导通,同时还与所述数据信号线(SL n)的数量对应地配备所述电平移位器电路(LSD0、LSD1、LS1、LS2、……),使各所述第2开关(P-ASW n)依次导通。
10.如权利要求6所述的驱动器电路,其特征在于,
利用来自所述置位复位触发器(SRFF k)的所述定时脉冲,将i(i为2以上的整数)根所述数据信号线(SL n)作为1单元,使各所述第1开关(V-ASW n)在所述单元内同时导通而且按每一单元依次导通,同时还与所述单元的数量对应地配备所述电平移位器电路(LSD0、LSD1、LS1、LS2、……),使各所述第2开关(P-ASW n)在所述单元内同时导通而且按每一所述单元依次导通。
11.一种显示装置,包括多个像素(PIX)、与所述像素(PIX)对应设置的多条数据信号线(SL n)和多条扫描信号线(GL n)、将视频信号写入所述数据信号线(SL n)和所述像素(PIX)的数据信号线驱动器(3、31~34)、以及将扫描信号写入到所述扫描信号线(GL n)以选择写入所述视频信号的像素(PIX)的扫描线驱动器(4),其特征在于,
所述数据信号线驱动器(3),具有
对各所述数据信号线(SL n)的每1条或每多条写入视频信号的写入电路(Buf n、V-ASW n)、以及
对各所述数据信号线(SL n)进行预充电的预充电电路(P-ASW n),
所述预充电电路(P-ASW n)在所述写入电路(Buf n、V-ASW n)对部分数据信号线(SL n)写入写入信号期间,对其它数据信号线(SL n)的每1条或每多条依次进行预充电,同时还在所述写入电路(Buf n、V-ASW n)对哪条数据信号线(SL n)都不写入写入信号时,对各数据信号线(SL n)同时进行预充电。
12.如权利要求11所述的显示装置,其特征在于,
还包括在第1预充电控制信号和第2预充电控制信号的至少一方指示预充电时,使所述预充电电路(P-ASW n)进行预充电的预充电控制电路(NOR n、SELn);
第1预充电控制信号在所述写入电路(Buf n、V-ASW n)对部分数据信号线(SL n)写入写入信号期间,指示对其它信号数据线(GL n、SL n)的依次预充电;
所述第2预充电控制信号指示对各数据信号线(SL n)同时进行预充电。
13.如权利要求12所述的显示装置,其特征在于,
还包括包含向第1开关(V-ASW n)输出写入定时脉冲的多级触发器(SRFFk)的移位寄存器(3a、31a~35a),所述触发器(SRFF k)依次传送定时脉冲,使得能在规定周期进行写入;
所述写入电路(Buf n、V-ASW n)分别对所述多条数据信号线(SL n)配备根据电容性的第1控制端子(G)的充电电压切换导通和非导通的所述第1开关(V-ASW n),并且利用各所述第1开关(V-ASW n)的导通进行对各所述数据信号线(SL n)的写入信号的写入;
所述预充电电路(P-ASW n)分别对所述多条数据信号线(SL n)配备根据电容性的第2控制端子(G’)的充电电压切换导通和非导通的所述第2开关(P-ASWn),并且利用各所述第2开关(P-ASW n)的导通进行对各所述数据信号线(SL n)的预充电;
所述移位寄存器(3a、31a~35a)具有输出第1预充电控制信号的控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……);
所述触发器(SRFF k)往所述第1开关(V-ASW n)的第1控制端子(G)输出所述定时脉冲;
所述预充电控制电路(NOR n、SEL n)往所述第2开关(P-ASW n)的第2控制端子(G’)输出控制第2开关(P-ASW n)的控制信号;
所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)通过往各所述第1控制端子(G)传送所述定时脉冲的第1信号线(S1)分开的第2信号线(S2),将第1预充电控制信号输出到所述预充电控制电路(NOR n、SEL n)。
14.如权利要求13所述的显示装置,其特征在于,
所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)在写入有效期间内从所述触发器(SRFF k)输入定时脉冲时接收一个时钟信号,并将第1预充电控制信号输出到对应于预定的一条数据信号线(SL n)的第2控制端子(G’),使得相应的第2开关导通,其中所述时钟信号由不同于所述定时脉冲的供给源的供给源输入,所述写入有效期间是一个期间,在该期间内写入信号被写入到数据信号线(SL n),所述第1预充电控制信号与所述时钟信号同步,所述预定的一条数据信号线(SL n)是一条没有被供给写入信号的数据信号线;并且
与在所述写入有效时间进行预充电的所述数据信号线(SL n)对应地配备多个所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)。
15.如权利要求14所述的驱动器电路,其特征在于,
所述触发器(SDFF k)是置位复位型触发器(SDFF k),
所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)是将所述时钟信号作为所述第1预充电控制信号输出的开关电路(ASW k),
各所述开关电路(ASW k)还将输入的所述时钟信号作为传送到输出所述定时脉冲的置位复位触发器(SRFF k)的下一级所述置位复位触发器(SDFF k)的置位信号输出,
各所述置位复位触发器(SRFF k)将输入的所述置位信号作为其上级的规定的所述置位复位触发器(SRFF k)的复位信号。
16.如权利要求14所述的显示装置,其特征在于,
所述触发器(SDFF k)是置位复位型触发器(SDFF k),
所述控制信号供给电路(ASW k、LSD0、LSD1、LS1、LS2、……)是对输入的所述时钟信号进行电平移位,并将输入且电平移位后的所述时钟信号作为所述第1预充电控制信号输出的电平移位器电路(LSD0、LSD1、LS1、LS2、……),
各所述电平移位器电路(LSD0、LSD1、LS0、LS1、……)还将输入且进行电平移位的所述时钟信号作为传送到输出所述定时脉冲的置位复位触发器(SRFFk)的下一级所述置位复位触发器(SDFF k)的置位信号输出,
各所述置位复位触发器(SRFF k)将输入的所述置位信号作为其上级的规定的所述置位复位触发器(SRFF k)的复位信号。
17.如权利要求12所述的显示装置,其特征在于,
所述预充电控制电路(NOR n、SEL n)是对所述预充电电路(P-ASW n)输出第1预充电控制信号和第2预充电信号的逻辑“或非’’的或非电路(NOR n)。
18.如权利要求12所述的显示装置,其特征在于,
所述预充电控制电路(NOR n、SEL n)是选择第1预充电控制信号和第2预充电控制信号中的一个,并将其输出到所述1预充电电路(P-ASW n)的选择器电路;
所述选择器电路在所述写入电路(Buf n、V-ASW n)对数据信号线(SL n)写入写入信号时,选择第1预充电控制信号,还在所述写入电路(Buf n、V-ASW n)对哪条数据信号线(SL n)都不写入信号时,选择第2预充电控制信号。
19.如权利要求16所述的显示装置,其特征在于,
根据来自所述置位复位触发器(SRFF k)的所述定时脉冲,使各所述第1开关依次导通,同时还与所述数据信号线(SL n)的数量对应地配备所述电平移位器电路(LSD0、LSD1、LS1、LS2、……),使各所述第2开关(P-ASW n)依次导通。
20.如权利要求16所述的显示装置,其特征在于,
根据来自所述置位复位触发器(SRFF k)的所述定时脉冲,将i(i为2以上的整数)根所述数据信号线(SL n)作为1单元,使各所述第1开关(V-ASW n)在所述单元内同时导通而且按每一单元依次导通,同时还与所述数据信号线(SL n)的数量对应地配备所述电平移位器电路(LSD0、LSD1、LS1、LS2、……),使各所述第2开关(P-ASW n)在所述单元内同时导通而且按每一所述单元依次导通。
CNB2005100081739A 2004-02-10 2005-02-06 显示装置的驱动器电路和显示装置 Expired - Fee Related CN100370510C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004034045A JP2005227390A (ja) 2004-02-10 2004-02-10 表示装置のドライバ回路および表示装置
JP2004034045 2004-02-10

Publications (2)

Publication Number Publication Date
CN1655223A CN1655223A (zh) 2005-08-17
CN100370510C true CN100370510C (zh) 2008-02-20

Family

ID=34824282

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100081739A Expired - Fee Related CN100370510C (zh) 2004-02-10 2005-02-06 显示装置的驱动器电路和显示装置

Country Status (5)

Country Link
US (1) US8098224B2 (zh)
JP (1) JP2005227390A (zh)
KR (1) KR100742668B1 (zh)
CN (1) CN100370510C (zh)
TW (1) TWI267810B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8344988B2 (en) * 2005-07-15 2013-01-01 Sharp Kabushiki Kaisha Signal output circuit, shift register, output signal generating method, display device driving circuit, and display device
CN101059941B (zh) * 2006-04-17 2010-08-18 乐金显示有限公司 显示装置及其驱动方法
CN101847444B (zh) * 2007-12-12 2012-10-03 友达光电股份有限公司 移位寄存器
CN103000119B (zh) * 2012-12-12 2015-04-08 京东方科技集团股份有限公司 显示驱动电路、显示驱动方法、阵列基板及显示装置
US9065431B2 (en) * 2013-04-11 2015-06-23 The Regent Of The University Of Michigan Static signal value storage circuitry using a single clock signal
CN104064144B (zh) * 2014-06-13 2016-03-09 北京京东方视讯科技有限公司 一种显示面板的显示控制电路、显示装置及显示控制方法
JP6477974B2 (ja) * 2016-07-13 2019-03-06 富士電機株式会社 パワーモジュール
KR20180057101A (ko) * 2016-11-21 2018-05-30 엘지디스플레이 주식회사 게이트 구동회로 및 이를 이용한 표시패널
CN106847202B (zh) * 2016-12-06 2020-04-24 昆山龙腾光电股份有限公司 信号处理电路、显示装置及其控制方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0553823A2 (en) * 1992-01-31 1993-08-04 Sony Corporation Horizontal driver circuit with fixed pattern eliminating function
CN1246698A (zh) * 1998-09-03 2000-03-08 三星电子株式会社 显示装置的驱动装置及驱动方法
JP2002287710A (ja) * 2001-03-28 2002-10-04 Sony Corp 液晶表示装置、カメラシステムおよび携帯端末装置
JP2003207760A (ja) * 2002-01-16 2003-07-25 Hitachi Ltd 液晶表示装置およびその駆動方法
CN1471068A (zh) * 2002-05-30 2004-01-28 ���չ�˾ 显示装置的驱动器电路和移位寄存器以及显示装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4641384A (en) * 1986-02-14 1987-02-10 Maddak, Inc. Battery operated eyewash system
JP3001014B2 (ja) * 1991-03-13 2000-01-17 富士通株式会社 バイアス電圧発生回路
JP3482683B2 (ja) 1994-04-22 2003-12-22 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
JP3246194B2 (ja) 1994-06-10 2002-01-15 ソニー株式会社 アクティブマトリクス型液晶表示装置
JP3424387B2 (ja) 1995-04-11 2003-07-07 ソニー株式会社 アクティブマトリクス表示装置
JP3520756B2 (ja) 1998-02-03 2004-04-19 セイコーエプソン株式会社 電気光学装置の駆動回路、電気光学装置及び電子機器
JPH11272226A (ja) 1998-03-24 1999-10-08 Sharp Corp データ信号線駆動回路及び画像表示装置
JP2000020028A (ja) 1998-06-30 2000-01-21 Matsushita Electric Ind Co Ltd アクティブマトリクス表示装置
KR100317823B1 (ko) 1998-09-24 2001-12-24 니시무로 타이죠 평면표시장치와, 어레이기판 및 평면표시장치의 구동방법
JP2000206491A (ja) 1999-01-11 2000-07-28 Sony Corp 液晶表示装置
JP3705985B2 (ja) 1999-05-28 2005-10-12 シャープ株式会社 シフトレジスタ、および、それを用いた画像表示装置
JP2001051252A (ja) 1999-08-06 2001-02-23 Matsushita Electric Ind Co Ltd 液晶表示装置の駆動方法
TW538400B (en) 1999-11-01 2003-06-21 Sharp Kk Shift register and image display device
JP3632840B2 (ja) * 2000-02-28 2005-03-23 シャープ株式会社 プリチャージ回路およびそれを用いた画像表示装置
JP3797174B2 (ja) * 2000-09-29 2006-07-12 セイコーエプソン株式会社 電気光学装置及びその駆動方法、並びに電子機器
JP3685029B2 (ja) * 2000-10-04 2005-08-17 セイコーエプソン株式会社 液晶表示装置、画像信号補正回路、液晶表示装置の駆動方法、および画像信号補正方法、ならびに電子機器
JP2003050568A (ja) 2001-08-07 2003-02-21 Sharp Corp マトリクス型画像表示装置
US6989791B2 (en) 2002-07-19 2006-01-24 The Boeing Company Antenna-integrated printed wiring board assembly for a phased array antenna system
US6876233B1 (en) * 2003-02-15 2005-04-05 Medtronics, Inc. DC cancellation apparatus and method

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0553823A2 (en) * 1992-01-31 1993-08-04 Sony Corporation Horizontal driver circuit with fixed pattern eliminating function
CN1246698A (zh) * 1998-09-03 2000-03-08 三星电子株式会社 显示装置的驱动装置及驱动方法
JP2002287710A (ja) * 2001-03-28 2002-10-04 Sony Corp 液晶表示装置、カメラシステムおよび携帯端末装置
JP2003207760A (ja) * 2002-01-16 2003-07-25 Hitachi Ltd 液晶表示装置およびその駆動方法
CN1471068A (zh) * 2002-05-30 2004-01-28 ���չ�˾ 显示装置的驱动器电路和移位寄存器以及显示装置

Also Published As

Publication number Publication date
JP2005227390A (ja) 2005-08-25
TW200540757A (en) 2005-12-16
US8098224B2 (en) 2012-01-17
CN1655223A (zh) 2005-08-17
KR100742668B1 (ko) 2007-07-25
TWI267810B (en) 2006-12-01
KR20060042919A (ko) 2006-05-15
US20050174865A1 (en) 2005-08-11

Similar Documents

Publication Publication Date Title
CN100370510C (zh) 显示装置的驱动器电路和显示装置
CN100375991C (zh) 显示装置的驱动器电路和显示装置
US10872578B2 (en) Shift register unit, gate driving circuit and driving method thereof
CN101336447B (zh) 显示装置及其驱动方法
RU2447517C1 (ru) Устройство отображения и мобильный терминал
JP4391128B2 (ja) 表示装置のドライバ回路およびシフトレジスタならびに表示装置
CN108573673B (zh) 移位寄存器、驱动电路、显示装置
US5748175A (en) LCD driving apparatus allowing for multiple aspect resolution
JP4739343B2 (ja) 表示装置、表示方法、表示モニターおよびテレビジョン受像機
EP3041000B1 (en) Shift register unit, shift register, and display device
US6518708B2 (en) Data signal line driving circuit and image display device including the same
WO2013084813A1 (ja) 表示装置および電子機器
CN102081914B (zh) 显示设备和驱动方法
US10748465B2 (en) Gate drive circuit, display device and method for driving gate drive circuit
CN103403786A (zh) 驱动装置、驱动方法以及显示装置
CN101510398A (zh) 源极驱动电路
WO2012169590A1 (ja) シフトレジスタおよびそれを備えた表示装置
KR101625456B1 (ko) 게이트 드라이버 및 이를 포함하는 표시 장치
CN109523971B (zh) 显示面板驱动电路和显示装置
US10515603B2 (en) Shift register, driving method, gate driving circuit, and display device
KR101385465B1 (ko) 쉬프트 레지스터 및 이를 포함하는 액정 표시 장치, 이의구동 방법
KR20130074570A (ko) 쉬프트 레지스터와 이를 포함한 표시장치
US8633885B2 (en) Display panel driving apparatus
TWI703551B (zh) 顯示裝置
CN101581862A (zh) 主动矩阵型显示装置及具其的电子装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080220

Termination date: 20130206