TWI267810B - Driver circuit for display device and display device - Google Patents

Driver circuit for display device and display device Download PDF

Info

Publication number
TWI267810B
TWI267810B TW094103470A TW94103470A TWI267810B TW I267810 B TWI267810 B TW I267810B TW 094103470 A TW094103470 A TW 094103470A TW 94103470 A TW94103470 A TW 94103470A TW I267810 B TWI267810 B TW I267810B
Authority
TW
Taiwan
Prior art keywords
signal
circuit
precharge
flop
flip
Prior art date
Application number
TW094103470A
Other languages
English (en)
Other versions
TW200540757A (en
Inventor
Hajime Washio
Yuhichiroh Murakami
Seijirou Gyouten
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW200540757A publication Critical patent/TW200540757A/zh
Application granted granted Critical
Publication of TWI267810B publication Critical patent/TWI267810B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • H04M1/0202Portable telephone sets, e.g. cordless phones, mobile phones or bar type handsets
    • H04M1/0206Portable telephones comprising a plurality of mechanically joined movable body parts, e.g. hinged housings
    • H04M1/0208Portable telephones comprising a plurality of mechanically joined movable body parts, e.g. hinged housings characterized by the relative motions of the body parts
    • H04M1/0235Slidable or telescopic telephones, i.e. with a relative translation movement of the body parts; Telephones using a combination of translation and other relative motions of the body parts
    • H04M1/0237Sliding mechanism with one degree of freedom
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)

Description

1267810 (1) 九、發明說明 【發明所屬之技術領域】 本發明關於對顯示裝置之信號供給線進行預充電而供 給信號的驅動電路及顯示裝置。 . 【先前技術】 於點順序驅動之主動矩陣型液晶顯示裝置,進行液晶 Φ 面板之交流驅動時’爲使各畫素穩定、且僅充電所要電荷 量’在介由資料信號線對畫素供給視頻訊號之前需對各資 料信號線進行預充電。此情況下,若採用對全部資料信號 線同時進行預充電方式(以下稱爲「同時預充電方 式」)’則因爲全部資料信號線之配線容量之合計較大, 需提升預充電電源之驅動能力。解決此問題之技術有例如 依據喊少資料信號線之每一單位進行預充電之方式(以下 稱爲「順序預充電方式」)。 φ 例如,專利文獻1 (日本公開專利公報「特開平7 — 295 5 20號公報」,美國專利第568 693 6號)揭示之構成 爲’對1條資料信號線輸出視頻訊號時,係使用資料信號 - 線驅動器之移位暫存器所輸出之視頻訊號取樣用之信號, 將其他1條資料信號線之開關設爲0N狀態,而由預充電 電源進行預充電。 另外’專利文獻2 (日本公開專利公報「特開2000 — 89194號公報」,美國專利第6731266B1號)揭示之構成 爲’將全部資料信號線區分爲幾個資料信號線構成之區 -5- (2) 1267810 塊,由資料信號線驅動器對第η號資料信號線區塊之資料 信號線輸出視頻訊號時,係使用該視頻訊號之取樣用信 號’由預充電電源對第η + 1號資料信號線區塊之資料信 號線進行預充電。 又,專利文獻3 (日本公開專利公報「特開2 〇 〇 〇 — 2 0 6 4 9 1號公報」)揭示之構成爲,以資料信號線驅動器之 各傳送段之傳送脈衝輸入,作爲時序脈衝用於開/關類比 開關而進行該傳送段之資料信號線之預充電之同時,使其 較預充電用時序脈衝延遲而用作爲時序脈衝用於開/關類 比開關,而對該資料信號線輸出實際資料(視頻訊號)。 該傳送段之傳送脈衝輸出,成爲次段傳送段之傳送脈衝輸 入,成爲次段傳送段之預充電之時序脈衝及實際資料輸出 之時序脈衝。 於上述資料信號線驅動器,係以點順序對資料信號線 輸出視頻訊號,因此,於各資料信號線設置具備包含TF Τ 之MOSFET等之電容性控制端子(例如閘極)的開關,藉 由該控制端子之充電電壓之控制,依據點順序切換爲導通 與非導通。點順序切換該開關之控制信號(例如閘極信 號),通常係藉由多數段正反器構成之移位暫存器朝水平 方向移位而被輸出。另外,欲對資料信號線進行預充電, 另外設置以點順序切換爲導通與非導通之同樣開關。 依據上述公報之構成,藉由將預充電電路設於資料信 號線驅動器內部,而可以確保液晶顯示裝置之足夠之外框 面積,可以實現減少預充電電路之面積。 -6 - (3) (3)1267810 又,本案申請人先前申請公開之專利文獻4 (日本公 開專利公報「特開200 1 — 1 3 5093號公報」,美國專利第 6 7 243 6 1 B1號)揭示之構成爲,接受構成移位暫存器各段 之設定•重置正反器的輸出,以開關電路取入時脈信號, 以該時脈信號作爲次段設定•重置正反器之設定信號。 又,本案申請人先前申請公開之專利文獻5 (日本公開專 利公報「特開 200 1 — 3 07495號公報」,美國專利第 67 243 6 1 B1號)及專利文獻6 (日本公開專利公報「特開 2000 — 3 3 9985號公報」揭示之構成爲,接受構成移位暫存 器各段之設定•重置正反器的輸出,取入時脈信號,進行 該時脈信號之位準移位而作爲次段設定•重置正反器之設 定信號。 又,本案申請人先前申請公開之專利文獻7 (美國專 利申請公開第2003 - 023476 1號說明書)揭示設置移位暫 存器之構成,該移位暫存器具備:預充電電路,可在對一 部分信號供給線進行上述寫入電路之寫入信號之寫入期 間,對其他信號供給線進行預充電;及控制信號供給電 路,可經由與傳送上述時序脈衝至上述第1控制端子的第 1信號線呈分離之第2信號線,將第2開關導通控制用之 預充電控制信號輸出至上述第2控制端子。 但是,專利文獻1〜3 · 7之順序預充電方式,當對各 源極匯流排線之影像信號供給(以下稱爲「掃描」)停止 時,無法對源極匯流排線供給預充電電位。 圖2 7係使用習知同時預充電方式對多數源極匯流排 -7- (4) 1267810 線進行預充電構成之顯示裝置之一般掃描狀態(各 流排線被供給影像信號之狀態)之驅動波形’係表: 相關之源極匯流排線SL1、SL2、SL3之驅動波形。 源極之起動脈衝,SCK爲源極時脈信號,PCTL爲 指示信號,用於指示進行源極匯流排線之同時預充 序。又,SMP1、SMP2、SMP3分別爲取樣時序信號 指示對鄰接之3條源極匯流排線S L 1、S L 2、S L 3 像信號之時序。VSL1〜VSL3分別爲源極匯流排線 S L 3之電位。 以下說明動作,於時間tl〜t2 ’預充電指 PCTL作用(成爲Η位準),預充電電位被供給至 匯流排線SL1〜SL3。之後,響應於起動脈衝SSP (Η位準之移行),開始和時脈信號SCK對應之速 描,和取樣時序信號SMP1〜SMP3對應地將影像信 至各源極匯流排線SL1〜SL3。 如圖28所示,於同時預充電方式中,在停止 時,係#源極匯流排線之電位固定於某一所要電位 〜t8之間藉由預充電指示信號PCTL進行預充電控 常可對源極匯流排1泉供給電位。更具體言之爲,在 匯流排線SL1〜SL3進行影像信號供給期間t3〜t6 期間tl〜t2,以及在進行影像信號供給期間t3〜t6 期間t7〜t8,預充電指示信號PCTL成爲Η位準。 於彼等期間tl〜t2與期間t7〜t8,源極匯流排線 SL3被供給預充電電位。亦即,在未對源極匯流排 源極匯 示3條 S S P爲 預充電 電之時 ,用於 取樣影 SL1〜 示信號 各源極 之輸入 度之掃 號供給 各掃描 ,於t7 制,經 對源極 之前之 之後之 因此, SL1〜 線SL1 -8 - (5) 1267810 〜SL3進行影像信號供給期間’源極匯流排線SL1〜 被同時進行預充電。結果,源極匯流排線S L 1〜S L 3 位經常保持於所要電位以上。如上述說明’於同時預 方式’即使在掃描停止時’亦可^源極匯流排線供給 電電位。 圖2 9爲採取順序預充電方式之一般掃描狀態, 序預充電方式,在圖29所示一般掃描狀態時,於各 匯流排線被供給順序預充電電位。 但是,於順序預充電方式中’例如在圖2 8所示 停止時,無法對源極匯流排線供給預充電電位。因此 順序預充電方式中,1條源極匯流排線被供給預充電 之時間變短,源極匯流排線有可能無法充分進行預充彳 另外,專利文獻4〜6並未有任何關於預充電 示0 【發明內容】 (發明所欲解決之課題) 本發明有鑑於上述問題,目的在於提供一種即使 低驅動能力之預充'電電源亦可進行預充電,且對顯示 之信號供給線可以充分進行預充電的驅動電路以及使 之顯示裝置。 (用以解決課題的手段) 爲達成上述目的,本發明之顯示裝置之驅動電路 SL3 之電 充電 預充 於順 源極 掃描 ,於 電位 I ° 之揭 以較 裝置 用其 ,係 -9- (6) 1267810 設有多數信號供給線之顯不裝置用的驅動電路’具備寫 入電路,用於依信號供給線之1條或複數條’依序進行對 上述各信號供給線之寫入信號之寫入;及預充電電路’用 於進行上述各信號供給線之預充電;其特徵爲··上述預充 電電路,在對一*部分信號供給線進行上述寫入電路之寫入 信號之寫入之間,係對其他信號供給線進行預充電之同 時,在對任一信號供給線均未進行上述寫入電路之寫入信 | 號之寫入時,係對各信號供給線同時進行預充電。 依上述發明,在對一部分信號供給線進行上述寫入電 路之寫入信號之寫入之間,係對其他信號供給線進行預充 電之同時,在對任一信號供給線均未進行上述寫入電路之 寫入信號之寫入時,係對各信號供給線同時進行預充電° 依此則,和僅在對信號供給線停止寫入信號之寫入期間進 行預充電之情況,以及在對一部分信號供給線進行上述寫 入電路之寫入信號之寫入期間對其他信號供給線進行預充 φ 電之情況比較,可以長時間進行預充電。結果’可以對各 信號供給線充分進行預充電。 又,依上述發明,和僅在對信號供給線停止寫入信號 ‘ 之寫入期間進行預'充電之情況,在對信號供給線停止寫入 信號之寫入期間應供給至信號供給線之電荷量變爲較少。 因此,即使較低驅動能力之預充電電源亦可以對信號供給 線進行預充電。 本發明之其他目的、特徵、與優點可由以下說明充分 理解。又,本發明之優點可參照圖面由以下說明予以理 -10- (7) (7)1267810
【實施方式】 (第1實施形態) 參照圖1〜5說明本發明第1實施形態。 本實施形態之顯示裝置之驅動電路,係液晶顯示裝置 之資料信號線驅動器,圖1表示該資料信號線驅動器3 i 之構成。 資料信號線驅動器3 1具備移位暫存器3 1 a與取樣部 3 1 b ° 移位暫存器31a,係具備:多數段之設定•重置型正 反器SRFF1、SRFF2、……,與多數開關電路(控制信號 供給電路)ASW1、ASW2、……。開關電路 ASWk ( k = 1.2;……)作爲正反器SRFFk之Q輸出之導通與非導 通之控制信號。k爲奇數之開關電路AS Wk,在導通時係 取入後述和時序脈衝不同之外部供給源所供給之時脈信號 (第1預充電控制信號)(進行預充電之信號)SCK予以 輸出。又,k爲偶數之開關電路AS Wk,在導通時係同樣 取入和時序脈衝不'同之外部供給源所供給之時脈信號(第 1預充電控制信號)SCKB予以輸出。時脈信號SCKB爲 時脈信號s C K之反轉信號。 開關電路ASW1、ASW2、......,係經由和對開關V — A SWn (後述)傳送正反器SRFFk之Q輸出的信號線(第 1信號線)S 1呈分離的信號線(第2信號線)S 2 ’將時脈 -11 - (8) (8)1267810 信號SCK · SCKB (後述之輸出信號SRI、SR2......)輸出 至NOR電路NOR2 · NOR3......(後述)。又,開關電路 ASW1、ASW2、......,係經由和對開關 V — ASWn (後 述)傳送正反器SRFFk之Q輸出的信號線(第1信號 線)S 1呈分離的信號線,由外部供給源取入時脈信號 SCK · SCKB。 開關電路ASW1之輸出爲輸出信號DSR1,開關電路 ASW2、ASW3、......之輸出依序爲輸出信號 SR1、 SR2……。各開關電路ASWk之輸出信號成爲正反器SRFF (k+ 1 )之設定信號,又,成爲後述NOR電路NOR(k + 1 )之輸入信號。 參照圖2說明可作爲開關電路A S W 1、A S W2、……使 用之開關電路之一例。圖2爲開關電路之一例之構成電路 圖。 開關電路,係由:上述反相器電路INV1 1,pch電晶 體pi 1與nch電晶體nl 1構成之CMOS開關,以及nch電 晶體η 1 2構成。依據外部輸入之控制信號EN,當控制信 號ΕΝ爲Η (高)位準時,nch電晶體η12關閉(非導 通),CMOS開關之pch電晶體pi 1與nch電晶體nl 1呈 導通,外部輸入之信號CKIN作爲輸出信號out直接被輸 出。又,控制信號EN爲L (低)位準時,CMOS開關之 pch電晶體pi 1與nch電晶體nl 1呈非導通,nch電晶體 nl2呈導通,CMOS開關之pch電晶體pii與nch電晶體 nil呈導通,輸出信號OUT被固定於L位準。控制信號 -12- (9) (9)1267810 ΕΝ相當於圖1之正反器SRFFk之Q輸出。輸入信號 CKIN相當於圖1之時脈信號SCK或SCKB。輸出信號 OUT相當於圖1之輸出信號DSR1、SRI、SR2……。 正反器SRFFk之Q輸出,在k= 1時爲輸出信號 DQ1,k= 2、3、……時依序爲輸出信號Ql、Q2、……。 開關電路 ASW(k+l)之輸出信號,成爲正反器 SRFFk 之重置信號。初段正反器SRFF1之設定信號,係由外部輸 入之起動脈衝SSP被輸入。該起動脈衝SSP,亦成爲NOR 電路1之輸入信號。正反器311??1之輸出信號0(51被輸 入開關電路 ASW1,正反器SRFF2、SRFF3、……之輸出 信號Ql、Q2、……,係依序介由後述之取樣部3 lb具備 之緩衝器Bufl、Buf2、……,被輸入取樣部31b具備之開 關· V — ASW1、 V — ASW2、......。輸出信號 Q1、 Q2、……,成爲後述之視頻訊號VIDEO之取樣用之時序 脈衝。例如,輸出信號Q 1、Q2、Q3,係分別將視頻訊號 VIDEO取樣至鄰接之3條資料信號線SL1〜SL3用的時序 脈衝。 取樣部(寫入電路、預充電電路)3 1 b具備:緩衝器
Bufl、Buf2、......…,開關 V— ASW1' V— ASW2、......;
NOR電路NOR1、NOR2、……(預充電控制手段,預充電 控制電路);及預充電電路。預充電電路,係具備開關P —ASW1、P — ASW2、......。由緩衝器 Bufl、Buf2、...... 與開關V— ASW1、V— ASW2、……構成寫入電路。 緩衝器Bufn ( n= 1、2、……)分別爲4個反相器縱 -13- (10) (10)1267810 續連接之緩衝器,如上述說明.,其輸入爲來自移位暫存器 3 1a輸出之輸出信號Qn。開關(第1開關)V — ASWn,係 由:以緩衝器Bufn之輸出信號作爲輸入信號,該輸入信 號直接輸入閘極(第1控制端子)的N通道MOS電晶體 (TFT),以及該輸入信號之反轉信號被輸入閘極G的P 通道MOS電晶體(TFT )構成之類比開關;及反轉上述輸 入信號而輸入P通道MOS電晶體之閘極的反相器構成。 各MO S電晶體之閘極G爲電容性控制端子,開關V — ASWn,係依閘極之充電電壓切換爲導通與非導通。各開 關V - ASWn之類比開關之通道路徑之一端,被共通輸入 外部所供給之類比視頻訊號(寫入電路)VIDEO。 於NOR電路NORn ( n= 1、2、……),由外部共通 被供給同時預充電指示信號PCTL。同時預充電指示信號 PC TL爲,對控制預充電之開關P— ASWn,指示以同時預 充電方式進行預充電、亦即對資料信號線SLn同時進行預 充電的第2預充電控制信號。 又,於NOR電路NOR1被供給起動脈衝SSP,於其他 NOR電路NORk ( k= 2、3、……)被供給正反器SRFF (k + 1 )之設定信'號D S R 1、S R 1、S R2……。彼等之起動 脈衝SSP與設定信號DSR1、SRI、SR2……爲第1預充電 控制信號,用於對控制預充電之開關P - AS Wn,指示以順 序預充電方式近尋預充電、亦即彼等之起動脈衝SSP與設 定信號DSR1、SRI、SR2……,在對一部分資料信號線進 行視頻訊號 VIDEO之供給(寫入信號之寫入)期間,係 -14- (11) 1267810 指示對其他資料信號線進行預充電。 NOR電路NORn ( η二1、2、……),係將控制開關Ρ 一 ASWn之控制信號輸出至開關 P — ASWn。NOR電路 NORn,係輸出第1預充電控制信號(起動脈衝SSP與設 定信號DSR1、SRI、SR2……)及第2預充電控制信號 (預充電指示信號PCTL)。因此,NOR電路NORn,當 第1預充電控制信號與第2預充電控制信號之其中至少一 _ 方爲Η位準時,係將L位準信號輸出至開關P - ASWn, 使開關P — AS Wn導通。亦即,當第1預充電控制信號與 第2預充電控制信號之其中至少一方指示預充電時,NOR 電路NORn係使開關 P — ASWn導通而進行資料信號線 SLn之預充電。 如上述說明,對NOR電路NORn輸入移位暫存器31a 所產生之順序預充電信號(第1預充電控制信號、起動脈 衝SSP以及設定信號DSR1、SRI、SR2……),以及由外 φ 部另外供給之同時預充電指示信號PCTL (第2預充電控 制信號)。依此則,在順序預充電信號與同時預充電指示 信號PCTL之任一信號被輸入NOR電路NORn時,可將預 充電電位等之所要電位供給至資料信號線SLn。 由上述說明可知,開關(第2開關)P — AS Wn,係 由:以NOR電路NORn之輸出信號爲輸入信號,該輸入 信號之反轉信號直接輸入閘極(第2控制端子)G’的N通 道MOS電晶體,以及該輸入信號被輸入閘極G’的P通道 MOS電晶體構成之類比開關;及反轉上述輸入信號而輸入 -15- (12) (12)1267810 N通道MOS電晶體之閘極G’的反相器構成。各MOS電晶 體之閘極G’爲電容性控制端子,開關P — ASWn,係依閘 極之充電電壓切換爲導通與非導通。各開關P - AS Wn之 類比開關之通道路徑之一端,被共通輸入外部所施加之預 充電電位PVID。 又,各開 V — ASWn之類比開關之通道路徑另一 端,與各開關P — ASWn之類比開關之通道路徑另一端, 係藉由設於液晶顯示面板之資料信號線(信號供給線) SLn ( 1、2、……)連接。於液晶顯示面板,和資料信 號線SLn呈正交地另設有掃描信號線GL1、GL2、……。 於資料信號線SLn與掃描信號線GLm ( m= 1、2、……) 之交叉點以矩陣狀形成畫素 Pixm_n ( 1、2、……,η =1、2、……)。又,於圖1,掃描信號線GLm ( m= 1、 2、......)之中僅表示 GL1,畫素 Pixm —n ( m= 1、 2、...... ’n= 1、2、......)之中僅表不畫素Pixl_l〜畫素
Pixl_7。各畫素,係和一般主動矩陣型液晶顯示裝置同樣 地具備:N通道MOS電晶體(TFT ),液晶容量、及補助 容量。掃描信號線GLm係依特定週期被選擇,於選擇期 間使連接於掃描信號線GLm之畫素之MOS電晶體導通。 依圖3、4之時序圖說明上述構成之資料信號線驅動 器之動作。圖3爲本實施形態之資料信號線驅動器3 1之 中’對資料信號線SLn進行視頻訊號VIDEO供給期間 (某一掃描信號線GLm被選擇之1期間,以下略稱爲「 1 Η」)之各信號之時序圖。圖4爲本實施形態之資料信號 -16 - (13) (13)1267810 線驅動器3 1之中,停止對資料信號線s Ln進行視頻訊號 VID Ε Ο供給時(「1Η (掃描停止)」)與對對資料信號 線SLn進行影像訊號供給時(「1 η」)之各信號之時序圖 以及資料信號線S L η之電位。於圖4,表示鄰接之3個源 極匯流排線SL1、SL2、SL3之驅動波形。vsli〜VSL3分 別表示資料信號線SL1〜SL3之電位。 說明某一掃描信號線GLm被選擇之1期間(1 η )。 掃描信號線GLm被選擇,因此,對資料信號線SL之預充 電’係對資料信號線SL以及其連接、選擇之畫素雙方充 電。當起動脈衝SSP被輸入時,由正反器SRFF1輸出輸 出信號DQ1之同時,,起動脈衝SSP被輸入NOR電路 NOR 1。於取樣有效期間(後述)內,同時預充電指示信 號PCTL爲L位準,因此,起動脈衝SSP之反轉信號被輸 入開_ P - ASW1。依此則,開關P_ ASW1之類比開關於 起動脈衝SSP之輸入時(起動脈衝SSP爲Η位準時)導 通(以下以開關呈導通與非導通予以表現),預充電電位 PVID被施加於資料信號線SL1。依此則,資料信號線SL1 與被選擇之畫素容量被進行預充電。此時,開關 V-ASW1爲非導通,’因而預充電電位 PVID與視頻訊號 VIDEO不會於資料信號線SL1上發生衝突。 又,藉由輸出信號DQ1使開關電路AS W1E呈導通, 取入時脈信號SCK,輸出輸出信號DSR1。設定信號DSR1 成爲正反器SRFF2之設定信號,正反器SRFF2輸出輸出 信號Q1。藉由輸出信號Q1使開關電路ASW2導通,開關 -17- (14) (14)1267810 電路ASW2取入時脈信號SCKB,輸出輸出信號SR1。 又’輸出信號Q1作爲時序脈衝介由緩衝器ΒιιΠ使開關V 一 AS W1成爲導通。依此則,於資料信號線SL1被供給視 頻訊號VIDEO,資料信號線SL1與畫素容量被充電至特定 電壓。亦即,視頻訊號VIDEO之取樣被進行,上述特定 週期中之各資料信號線依序開始成爲取樣期間之取樣有效 期間tl〜t7 (寫入有效期間)。 此時,起動脈衝SSP已成爲L位準,因此開關P — ASW1成爲非導通,預充電電位PVID與視頻訊號VIDEO 於資料信號線S L 1上不會衝突。又,於取樣有效期間內, 同時預充電指示信號PCTL爲L位準,輸出信號DSR1之 反轉信號被輸入開關P - AS W2。因此,Η位準之輸出信號 DSR1使開關P— ASW2成爲導通,視頻訊號VIDEO被輸 出於資料信號線SL1之同時,資料信號線SL2與畫素容量 被預充電。另外,輸出信號SR1成爲正反器SRFF1之設 定信號,正反器SRFF1之輸出信號DQ1成爲L位準。依 此則,開關電路AS W1成爲非導通。
如上述說明,於取樣有效期間11〜t 7,重複進行資料 信號線SLn之預充'電之後,對資料信號線SLn供給視頻訊 號V ID Ε Ο,於該視頻訊號V I D Ε Ο之供給期間進行資料信 號線S L ( η + 1 )之預充電之動作,依點順序進行取樣。 該動作,係藉由正反器SRFFk與開關ASWk,將時序脈衝 依序傳送至移位暫存器中後段之正反器SRFF之動作。如 圖3所示,前後各取樣之期間重複時脈信號S C K · S C K B -18- (15) 1267810 之半週期分。此情況下,依據各取樣期間之時序 降時之畫素容量與資料信號線之充電電位而決 位。 先前說明之取樣有效期間,係最終段資料f| 之取樣結束爲止之期間,於該期間之間進行之對 間中之資料信號線之預充電,係將和時序脈衝不 源所輸入時脈信號SCK · SCKB,藉由開關電路 以取入而輸出,使控制端子(閘極G’)被充電, 一 ASWn(n= k+1)成爲導通而進行。於取樣有 常進行此種預充電,因此,開關電路AS Wk之總 取樣有效期間進行預充電之資料信號線SL之數巨 如上述說明,於資料信號線S L進行視頻訊; 取樣期間,可進行另一資料信號線S L之預充電 時,取樣之時序脈衝之供給系統,與進行預充電 供給系統爲分離,開關 V — AS W之控制信號電 ASW之控制信號電路不被共用。依此則,可以迴 充電流入資料信號線SL之大電流,介由開關P 電容性控制端子(閘極G’)而影響到此時進行寫 信號線SL之視頻訊號VIDEO之電位之情況。又 脈信號SCK· SCKB而輸出之各開關電路ASWk 由正反器構成,因此移位暫存器3 1 a之電路規模 知將移位暫存器構成2倍之情況比較,可以被相 抑制。 藉由上述可以提供一種,內部具備預充電電 脈衝之下 定取樣電 I號線 S L 非取樣期 同之供給 ASWk 予 使開關P 效期間經 數,係和 相等。 號 VIDEO 。又,此 之信號之 路與P -避伴隨預 -ASW 之 入之資料 ,取入時 可以簡單 相較於習 當程度地 路’由驅 -19- (16) (16)1267810 動能力較小之預充電電源對信號供給線進行預充電時,g 以抑制移位暫存器之電路規模,可以迴避對被供給至其他 信號供給線之信號之影響的顯示裝置之驅動電路。 另外,在取樣有效期間tl〜t7後之停止對資料信號,線 SL1、SL2、……之視頻訊號VIDEO供給之期間t8〜t9, 同時預充電指示信號PCTL成爲Η位準,開關P—ASWn 常時被輸入Η位準·因此,於期間t8〜t9,常時對全部資 料信號線SL1、SL2、……進行同時預充電· 如上述說明,本實施形態之資料信號線驅動器3 1,% 取樣有效期間11〜17,係對非取樣期間中之資料信號糸泉 SLn之一進行預充電,於非取樣有效期間之期間t8〜t9, 係對全部資料信號線SLn同時進行預充電。依此則,對胃 料信號線S L η可以充分進行預充電。又,在停止對資料信 號線SLn取樣之期間應供給至資料信號線SLn之電荷量變 爲較少,因此,即使較低驅動能力之預充電電源亦可對胃 料信號線S L η進行預充電。 又,上述實施形態之資料信號線驅動器3 1係使用 NOR電路NOR1、NOR2、......,但是本發明中,只要設置 控制預充電電路之手段,可於指示第1預充電控制信號與 第2預充電控制信號之其中至少一方之預充電時進行資料 信號線S L η之預充電即可。例如,圖5所示,取代Ν Ο R 電路NOR1、NOR2、……,改爲設置選擇第1預充電控制 信號(起動脈衝S S Ρ與設定信號D S R 1、S R 1、S R2......) 與第2預充電控制信號(同時預充電指示信號PCTL)之 -20- (17) 1267810 其中一方,對開關P — ASWn輸出之選擇電路SEL1、 SEL2、SEL3、......(預充電控制手段,預充電控制電 路),於取樣有效期間內選擇第1預充電控制信號,於取 樣有效期間外選擇第2預充電控制信號亦可。 但是,使用選擇電路時,需依據是否爲取樣有效期間 而控制選擇電路之輸出。相對於此,使用NOR電路時, 不需要此種控制’該控制相關之構成要素(例如控制信號 B 產生電路、控制信號供給線等)可以不要。因此,較好是 使用Ν Ο R電路。 又,相對於專利文獻4,本實施形態中導入,作爲資 料信號線之進行預充電用的控制信號而取入時脈信號,對 施加預充電電位至資料信號線的開關予以輸入之全新之思 想。 (第2實施形態) # 依據圖4、6、8說明本發明其他實施形態。又,和上 述第1實施形態相同之構成要素附加同一符號並省略其說 明。 ' 本實施形態之'顯示裝置之驅動電路,係液晶顯示裝置 - 之資料信號線驅動器,圖3表示該資料信號線驅動器3 2 之橇成。 資料信號線驅動器32具備移位暫存器32a與取樣部 (寫入電路、預充電電路)32b。 移位暫存器32a,其內部構成係和圖1之移位暫存器 -21 - (18) 1267810 31a相同,但是預充電用之信號之輸出對 反器SRFF1之設定信號的起動脈衝SSP, 之信號,而被輸入NOR電路NOR2。又, 被輸入NOR電路NOR3。另外,輸出信號 =2、3、……)被輸入NOR電路NORn。 取樣部3 2 b,係由圖1之取樣部3 1 b NOR1及開關P— ASW1之構成。又,圖 S L 1替換爲虛擬之資料信號線D S L,圖 SL2、SL3、……於圖 6依序替換爲資诗 SL2、……。資料信號線DSL連接之畫素
Pixm— D(m= 1、 2、......),資料 SL2、……連接之畫素,於水平方向被移 施形態之資料信號線驅動器3 2,較適用於 號線與畫素之顯示裝置之驅動電路。 圖7爲上述構成之資料信號線驅動器 圖。信號傳送原理相同於圖1,因此省略 點爲,例如藉由起動脈衝SSP使開關P -資料信號線S L 1預充電之後,經過時脈f| 之半週期時間起開始進行資料信號線SL 1 對資料信號線SL之預充電之結束時與取 時脈信號SCK · SCKB之半週期分。 依此則,除第1實施形態之效果以外 預充電電位PVID與視頻訊號VIDEO之衝 品位之顯不。又’上述虛擬畫素一般設於 象不同。作爲正 係成爲預充電用 輸出信號D S R 1 SR ( k— 1 ) ( k 除去NOR電路 1之資料信號線 1之資料信號線 斗信號線 SL1、 替換爲虛擬畫素 信號線 SL1、 位。亦即,本實 具備虛擬資料信 3 2之動作時序 詳細說明。特徵 A S W 2導通,使 I 號 SCK · SCKB 之取樣,同樣地 樣開始時僅偏移 ,可以確實迴避 突,可以獲得高 稱爲暗矩陣之遮 -22- (19) (19)1267810 光體之下’該畫素之顯示不出現於畫面。因此,不必對虛 擬之畫素與資料信號線進行預充電。 於本實施形態之資料信號線驅動器32,停止對資料信 號線S Ln之影像信號供給時(「1 Η (掃描停止)」)與對 資料信號線SLn之影像信號供給時(「丨Η」)之各信號之 時序圖及資料信號線SLn之電位,除因爲和第1實施形態 之資料信號線驅動器3 1之預充電用信號之輸出對象不 同’而和圖4不同以外,可以同樣考慮,因此省略說明。 又’如圖8所示,於上述實施形態之資料信號線驅動 器32 ’取代NOR電路NOR2、NOR3、......,改爲設置選 擇第1預充電控制信號(起動脈衝 SSP與設定信號 DSR1、SRI、SR2、…···)與第2預充電控制信號(同時 預充電指示信號PC TL )之其中一方,對開關P — AS Wn輸 出之遵擇電路SEL2、SEL3、……,於取樣有效期間內選 擇第1預充電控制信號,於取樣有效期間外選擇第2預充 電控制信號亦可。 (第3實施形態) 使用圖4、9 — 14說明本發明另一實施形態。又,和 上述第1 -第3實施形態相同之構成要素附加同一符號並 省略其說明。 本實施形態之顯示裝置之驅動電路,係液晶顯示裝置 之資料信號線驅動器,圖9表示該資料信號線驅動器3 3 之構成。 -23- (20) 1267810 資料信號線驅動器3 3具備移位暫存器3 3 a與取樣部 (寫入電路、預充電電路)33b。 移位暫存器33a具備··圖1之正反器SRFFk(k= 2、 3、......),及位準移位器電路 LSD0、LSD1、LSI、 LS2、......。位準移位器電路LSD1、LSI、LS2、……爲 依序替換圖 1之開關電路 AS Wl、AS W2、AS W3、...... 者。位準移位器電路LSD1、LSI、LS2、……分別爲相同 B 之構成,當正反器之Η位準之Q輸出被輸入時取入時脈 信號SCK · SCKB,使用彼等進行位準移位。位準移位器 電路LSD1、LS2、LS4、……,係進行時脈信號S C Κ之波 形之位準移位,位準移位器電路 LSD0、 LSI、 LS3、……,係進行時脈信號SCKB之波形之位準移位。 位準移位器電路LSD1、LSI、LS2、……係依序輸出作爲 位準移位結果的輸出信號DLS1、LSI、LS2……(預充電 控制信號)。彼等之輸出信號分別成爲次段正反器之設定 φ 信號。 位準移位器電路LSD0,係進行初段正反器上被輸入 之起動脈衝SSP之位準移位,而被輸入起動脈衝SSP ·
- SSPB的位準移位器電路。起動脈衝SSPB爲起動脈衝SSP 之反轉信號。位準移位器電路LSD0,係進行起動脈衝 SSP之位準移位而作爲輸出信號DL S0予以輸出。 亦即,本實施形態之資料信號線驅動器3 3,係適用於 外部輸入之時脈信號SCK · SCKB或起動脈衝SSP等之信 號電壓位準較低之顯示裝置之驅動電路。 -24- (21) (21)1267810 取樣部33b係和圖1之取樣部3 1 b相同之內部構成。 移位暫存器33a之輸出信號DLSO、DLS1、LSI、LS2...... 依序成爲NOR電路NOR1、NOR2、......之輸入信號。 又,資料信號線 S L η ( η = 1、2、......)、掃描is號 線 SLm(m 二 1、2、......)及畫素 Pixm 一 n(m= 1、 2、......,1、2、......)係和圖1相同。 依據圖1 0說明作爲位準移位器電路L S D 0、L S D 1、 LSI、LS2、……使用可能之位準移位器電路之一例。圖 1 〇爲位準移位器電路之一例之構成電路圖。 位準移位器電路,當外部輸入之控制信號EN成爲Η 位準時,係由外部取入時脈信號S C Κ · S C ΚΒ,進行時脈 信號SCK之位準移位後作爲輸出信號OUT輸出者。控制 信號EN相當於圖9之正反器之Q輸出。又,輸出信號 OUT相當於圖9之輸出信號DLS1、LSI、LS2……。 但是’當位準移位器電路爲位準移位器電路LSD0 時,係取代時脈信號SCK · SCKB,改爲取入起動脈衝 SSP· SSPB,進行起動脈衝SSP之位準移位之後作爲輸出 is 5¾ OUT輸出者。 圖1 0之位準移位器電路,係依據外部之控制信號E N 而控制其動作,在控制信號EN爲Η位準時開始動作, 又’該位準移位器電路,在控制信號ΕΝ爲L位準時,係 常時輸出L位準作爲輸出信號OUT。 以下使用圖1 0之符號及圖1 1之時序圖說明上述位準 移位器電路之動作。圖11爲上述位準移位器電路之輸入 -25- (22) (22)1267810 信號、節點信號、以及輸出信號之波形之時序圖。 如圖1 1之時序圖所示,當控制信號EN爲Η位準, 時脈信號CK爲Η位準時,依據控制信號ΕΝ,pch電晶體 p3、p4成爲非導通,nch電晶體nl、n2成爲導通。此 時,藉由pch電晶體pi、p2與nch電晶體n3、n4,在時 脈信號CK爲Η位準時,於節點a介由pch電晶體p2被 輸入Η位準信號,節點a成爲Η位準。之後,在時脈信號 CK成爲L位準時,於節點a介由nch電晶體η4被輸入L 位準信號,節點a成爲L位準。節點a之各個狀態(Η位 準或L位準),係藉由反相器INV1〜INV2傳送至位準移 位器電路之輸出端,作爲輸出信號OUT被輸出。該信號 成爲位準移位之後之時脈信號CK出限於輸出端。 之後,當控制信號EN成爲L位準時,pch電晶體 p3、p4成爲導通,nch電晶體nl、n2成爲非導通。此 時,於pch電晶體pi、p2之閘極,介由pch電晶體p3、 p4,由電源VCC被輸入電源電壓VCC。依此則,pch電晶 體pi、p2成爲非導通,電源VCC流入之電流之路徑消 失。又,於Nch電晶體π3之閘極,係和pch電晶體pi、 p2之閘極同樣地被供給電源電壓VCC,因此Nch電晶體 n3成爲導通,節點a成爲L位準。依此則,上述位準移 位器電路之輸出信號OUT成爲L位準。因此,即使時脈 信號CK已較電源電壓VCC低電位之振幅被輸入時,上述 位準移位器電路之輸出信號OUT亦可獲得L位準。另 外,控制信號EN爲L位準時,經由電源VCC之電流之流 -26- (23) 1267810 路消失,因此可以抑制必要以外之電力消費。 又,雖未說明,具備圖12構成之位準移 可獲得和圖1 〇之位準移位器電路同樣之效果, 準移位器電路之另一例之構成電路圖。 以下依據圖13之時序圖說明上述構成之 驅動器33之動作。 說明某一掃描信號線GLm被選擇之1期 掃描信號線GLm被選擇,因此,對資料信號線 電,係對資料信號線SL以及其連接、選擇之 電。當起動脈衝SSP、SSPB被輸入時,位準 LSD0對其施予位準移位而輸出輸出信號DLS0 由正反器 SRFF1輸出輸出信號DQ1之同時 SSP被輸入NOR電路NOR1。於取樣有效期 內,同時預充電指示信號PC TL爲L位準,因 衝SSP之反轉信號被輸入開關P - ASW1。依此 一 ASW1於起動脈衝SSP之輸入時(起動脈衝 準時)導通,預充電電位 PVID被施加於1 SL1。依此則,資料信號線SL1與被選擇之畫 行預充電。此時,開關V - AS W1爲非導通, 電位PVID與視頻訊號VIDEO不會於資料信號 生衝突。 又,藉由輸出信號DQ1之輸入,位準5 LSD1取入時脈信號SCK · SCKB進行時脈信勃 準移位而輸出輸出信號DLS1。輸出信號DLS1 位器電路亦 圖12爲位 資料信號線 間(1 Η )。 :SL之預充 畫素雙方充 移位器電路 。如此則, ,起動脈衝 間(後述) 此,起動脈 則,開關Ρ SSP爲Η位 變料信號線 素容量被進 因而預充電 線SL1上發 陵位器電路 t SCK之位 成爲正反器 -27- (24) (24)1267810 SRFF2之設定信號,正反器SRFF2則輸出輸出信號Q1。 藉由輸出信號Q 1之輸入,位準移位器電路L S 1取入時脈 信號SCKB · SCK進行時脈信號SCKB之位準移位而輸出 輸出信號LS 1。又,輸出信號Q 1係作爲時序脈衝介由緩 衝器Bufl使開關V- ASW1導導。依此則,於資料信號 線SL1被供給視頻訊號VIDEO,資料信號線SL1與畫素 容量被充電至特定電壓。亦即,視頻訊號VIDEO之取樣 被進行,上述特定週期中之各資料信號線依需開始作爲取 樣期間之取樣有效期間(寫入有效期間)。 此時,起動脈衝SSP與輸出信號DLS0成爲L位準, 開關P— ASW1成爲非導通,因此預充電電位PVID與視頻 訊號VIDEO不會於資料信號線SL1發生衝突。又,輸出 信號DLS1使開關P — ASW2導通,視頻訊號VIDEO被輸 出至資料信號線SL1之同時,資料信號線SL2與畫素容量 被預充電。另外,輸出信號LSI成爲正反器SRFF1之設 定信號,因此,正反器SRFF1之輸出信號DQ1成爲L位 準。依此則,位準移位器電路LSD 1停止位準移位之動 作。 又,構成移位曹存器之正反器使用互相縱向連接之D 型正反器時,如上述說明,欲控制位準移位器電路之動作 執行與停止時,需使用各段D型正反器之輸入信號與輸出 信號之雙方。相對於此,本實施形態之移位暫存器3 3 a係 使用設定•重置正反器,因此,控制位準移位器電路之動 作執行與停止時,僅需使用前段正反器之輸出信號即可, -28- 1267810 (25) 構成可以簡單化。 如上述說明,進行資料信號線s Ln之預充電之後對資 料信號線 SLn供給視頻訊號 VIDEO ’於該視頻訊號 VIDEO之供給之間進行資料信號線SL ( η + 1 )之預充電 等之動作被依序重複進行,而可以點順序進行取樣。該動 作係依據,使用正反器SRFFk與各位準移位器電路,時序 脈衝於位準移位中朝向後段依序被傳送之動作。如圖13 _ 所示,前後各取樣期間分別重複時脈信號SCK · SCKB之 半週期分。此情況下,依據各取樣期間之時序脈衝之下降 時之畫素容量與資料信號線SL之充電電位而決定取樣電 位。 先前說明之取樣有效期間,係最終段資料信號線SL 之取樣結束爲止之期間,於該期間之間進行之對非取樣期 間中之^資料信號線SL之預充電,係將和時序脈衝不同之 供給源所輸入時脈信號S C K . S C K B,藉由位準移位器電 φ 路LSD1、LSI、LS2、......予以取入而輸出,使控制端子 (閘極Gf )被充電,使開關P— ASWn ( n= k + 1 )成爲導 通而進行。於取樣有效期間經常進行此種預充電,因此, • 位準移位器電路L' S D 1、L S 1、L S 2、 之總數,係和取 . 樣有效期間進行預充電之資料信號線SL之數目相等。取 樣有效期間外進行之預充電(例如對資料信號線s L丨之預 充電)未必一定要使用此種位準移位器電路。 如上述說明,於資料信號線SL進行視頻訊號VIDEO 取樣期間,可進行另一資料信號線SL之預充電.。又,此 -29- (26) (26)1267810 時,取樣之時序脈衝之供給系統,與進行預充電之信號之 供給系統爲分離,開關V— ASW之控制信號電路與P -ASW之控制信號電路不被共用。依此則,可以迴避伴隨預 充電流入資料信號線SL之大電流,介由開關P - AS W之 電容性控制端子(閘極G’)而影響到此時進行寫入之資料 信號線S L之視頻訊號VID Ε Ο之電位之情況。又,取入時 脈信號SCK · SCKB而輸出之各位準移位器電路LSD1、 LSI、LS2、……以及位準移位器電路LSD0可以簡單由正 反器構成,因此移位暫存器33a之電路規模相較於習知將 移位暫存器構成2倍之情況比較,可以被相當程度地抑 制。 藉由上述可以提供一種,內部具備預充電電路,由驅 動能力較小之預充電電源對信號供給線進行預充電時’可 以抑制移位暫存器之電路規模,可以迴避對被供給至其他 信號供給線之信號之影響的顯示裝置之驅動電路。 又,輸入位準移位器電路之時脈信號可爲低電壓信 號,位準移位器電路具備低電壓介面之功能,可達成產生 時脈信號之外部電路之低消費電力化。 於本實施形態之資料信號線驅動器3 3 ’停止對資料信 號線SLn之影像信號供給時(「1Η (掃描停止)」)與對 資料信號線SLn之影像信號供給時(「1 Η」)之各信號之 時序圖及資料信號線S Ln之電位,除和第1實施形態之資 料信號線驅動器3 1不同,而和圖4不同以外,可以同樣 考慮,因此省略說明。 -30- (27) 1267810 又’如圖1 4所示,於上述實施形態之資料信號線驅 動器 33,取代 n〇R 電路 NOR 1、NOR2、NOR3、......,改 爲設置選擇第1預充電控制信號(信號DLSO、SLS1、 LS1、LS2、......)與第2預充電控制信號(同時預充電指 示信號PCTL)之其中一方,對開關p—ASWn輸出之選擇 電路SEL2、SEL3、……,於取樣有效期間內選擇第1預 充電控制信號,於取樣有效期間外選擇第2預充電控制信 | 號亦可。 又’相對於專利文獻5與6,本實施形態中導入,作 爲資料信號線之進行預充電用的控制信號而進行時脈信號 之位準移位予以產生,對施加預充電電位至資料信號線的 開關予以輸入之全新之思想。 (第4實施形態) 依據圖1 5 - 1 7說明本發明另一實施形態。又,和上 • 述第1 - 3實施形態相同之構成要素附加同一符號並省略 其說明。 資料信號線驅動器34具備移位暫存器34a與取樣部 3 4b ° , 移位暫存器34a,其內部構成係和圖9之移位暫存器 3 3a相同,但是預充電用之信號之輸出對象不同。作爲正 反器SRFF1之設定信號的輸出信號DLS0,係成爲預充電 用之信號,而被輸入開關P — ASW2。又,輸出信號DLS1 被輸入開關P — ASW3。另外,輸出信號LSI、LS2、…… -31 - (28) 1267810 被輸入開關 P— ASV/4、p— a§w5 ....... 取樣部3 4b,係由圖9之取樣部3 3 b除去開關p 一 ASW1之構成。又’圖9之資料信號線⑴替換爲虛擬之 資料信號線DSL,圖9之資料信號線SL2、SL3、……於 圖1 5依序替換爲資料信號線s L丨、s L 2、......。資料信號 - 線DSL連接之畫素替換爲虛擬畫素Pixm— D ( i、 2、……),資料信號線SL1、SL2、……連接之畫素,於 φ 水平方向^被移位。亦即,本實施形態之資料信號線驅動器 34’較適用於具備虛擬資料信號線與畫素之顯示裝置之驅 動電路。 圖1 6爲上述構成之資料信號線驅動器3 4之動作時序 圖。信號傳送原理相同於圖9,因此省略詳細說明。特徵 點爲’例如藉由起動脈衝S S P、亦即輸出信號D L S 0使開 關P— AS W2導通’使資料信號線SLi預充電之後,經過 時脈信號SCK · SCKB之半週期時間起開始進行資料信號 φ 線S L 1之取樣’同樣地對資料信號線S L之預充電之結束 時與取樣開始時僅偏移時脈信號SCK · SCKB之半週期 分。 ' 依此則,除第/ 3實施形態之效果以外,可以確實迴避 預充電電位P VID與視頻訊號VID Ε Ο之衝突,可以獲得高 品位之顯示。又,上述虛擬畫素一般設於稱爲暗矩陣之遮 光體之下,該畫素之顯示不出現於畫面。因此,不必對虛 擬之畫素與資料信號線進行預充電。 於本實施形態之資料信號線驅動器34,停止對資料信 -32- (29) (29)1267810 號線SLn之影像信號供給時(「iH (掃描停止)」)與對 資料信號線SLn之影像信號供給時(「1 Η」)之各信號之 時序圖及資料信號線SLn之電位,除和第1實施形態之資 料信號線驅動器3 1不同,而和圖4不同以外,可以同樣 考慮,因此省略說明。 又’如圖1 7所示,於上述實施形態之資料信號線驅 動器34,取代NOR電路NOR2、NOR3、......,改爲設置 選擇第 1預充電控制信號(信號 DLS1、 LSI、 LS2、......)與第2預充電控制信號(同時預充電指示信 號PCTL)之其中一方,對開關p—ASWn輸出之選擇電路 SEL2、SEL3、……,於取樣有效期間內選擇第1預充電 控制信號,於取樣有效期間外選擇第2預充電控制信號亦 可 〇 (第5實施形態) 依據圖1 8說明本發明另一實施形態。又,和上述第1 - 4實施形態相同之構成要素附加同一符號並省略其說 明。 圖1 8爲:本賓施形態之顯示裝置之液晶顯示裝置1 之構成。 液晶顯示裝置1爲進行畫素之點順序、且交流驅動的 主動矩陣型液晶顯示裝置’具備:具有矩陣狀配置之畫素 P ix的顯示部2 ;驅動各畫素P ix的資料信號線驅動器3及 掃描信號線驅動器4 ;控制電路5 ;及資料信號線 -33- (30) 1267810 S L、......與掃描信號線GL、……。當控制電路5產生表 示各畫素P i X之顯示狀態的視頻訊號V ID Ε Ο時,可依該 視頻訊號VIDEO顯示影像。 其中,顯示部2係和第1 - 4實施形態說明之畫素
Pixm — n ( m二 1、2、......,n= 1、2、......)以及虛擬之畫
素相同者。資料信號線驅動器3,係使用第1 - 4實施形態 說明之資料信號線驅動器3 1 - 3 4。資料信號線驅動器3之 移位暫存器3a與取樣部(寫入電路、預充電電路)3b, 係相當於第1 - 4實施形態說明之移位暫存器3 1 a - 3 4 a與 取樣部31b — 34b。 掃描信號線驅動器4,係依線順序驅動第1 一 4實施形 態說明之掃描信號線GLn而選擇各個所連接之畫素之 MOSFET ( TFT )的電路。掃描信號線驅動器4具備移位 暫存器4a,可傳送時序脈衝用於依線順序進行掃描信號線 GL之選擇。 上述顯示部2、資料信號線驅動器3及掃描信號線驅 動器4,爲減少製造時之作業、配線容量而設於同一基板 上。又,爲製作更多畫素Pix、擴大顯示面積,上述顯示 部2、資料信號線驅動器3及掃描信號線驅動器4係由玻 璃基板上形成之多晶矽薄膜電晶體構成。另外,上述多晶 矽薄膜電晶體係於600度以下製程問度下製造,俾即使使 用一般之玻璃基板(變形點爲600度以下之玻璃基板)亦 不會發生變形點以上之製程引起之彎曲或變軟。 又,控制電路5,係產生時脈信號SCK · SCKB、起動 -34- (31) 1267810 脈衝SSP、預充電電位PVID及視頻訊號VIDEO而對 信號線驅動器3輸出。另外,控制電路5產生時脈 GCK、起動脈衝GSP及信號GPS對掃描信號線驅動 輸出。 藉由上述構成,液晶顯示裝置1可獲得第1 - 5 形態說明之效果,可以顯示高品質之顯示。 又,本發明之顯示裝置不限於液晶顯示裝置,亦 _ 有機EL顯示裝置(電激發光顯示裝置)等,只要需 線容量充電之顯示裝置均可適用。 (第6實施形態) 依據圖1 9 一 2 4說明本發明另一實施形態。又, 述第1 - 6實施形態相同之構成要素附加同一符號並 其說明\ 上述第1 - 4實施形態說明之顯示裝置之驅動電 φ 係對多數資料信號線進行順序寫入之所謂點順序驅動 之驅動電路。例如,上述說明之第1實施形態之顯示 之驅動電路中,控制取樣用開關V - AS W之導通/非 • 的移位暫存器之輸出Q,與構成移位暫存器之正 SRFF之次段之設定信號及預充電用開關P- ASW之 /非導通之控制信號SR,係分別和1系統之開關有 者。但是,如圖19所示,本發明亦適用取樣爲RGB 系統者。於圖1 9所示構成中,亦可如圖2 0所示取代 電路而改用選擇電路。又,第4實施形態之顯示裝置 資料 信號 器4 實施 適用 對配 和上 省略 路, 方式 裝置 導通 反器 導通 關連 之3 NOR 之驅 -35- (32) 1267810 動電路,可適用如圖2 1所示取樣怎 圖21所示構成中,亦可如圖22戶/ 用選擇電路。 又,本發明亦適用如圖2 3所 展開成爲多數系統,而延遲視頻訊 23所示構成中,亦可如圖24所示ί 擇電路。 又,於圖23與圖24中,爲簡 充電用開關及本取樣用之開關以3 示,但實際上如圖25所示,可考 者。同樣地,於圖2 3與圖2 4中, 驅動用之緩衝器群以和圖1 9不同 如圖26所示,可考慮爲使用和圖 23與圖24之移位暫存器係和圖19 爲和圖1 9相同之構成。但是,緩 取樣之系統數具有足夠驅動能力者 如圖19 — 24所示,以信號供糸 整數)條爲1單位將取樣設爲I系 序脈衝,使取樣用调關於單位內同 之同時,具備和單位數對應之開關 於單位內同時且依各單位依序導通 相同,不同點在於,取樣用開關及 時導通。 又,本發明不限於圖19 一 24, $ RGB之3系統者。於 ί示取代NOR電路而改 示,將視頻訊號施予相 號之取樣週期者。於圖 艾代NOR電路而改用選 略圖面之作成,而將預 :口圖1 9不同之記號表 慮爲使用和圖1 9相同 將本取樣用類比開關之 之記號表示,但實際上 [9相同者。同樣地,圖 不同,但實際上可考慮 衝器群需要對預充電及 〇 U泉之i ( i爲2以上之 統時,藉由正反器之時 時且依各單位依序導通 電路,使預充電用開關 。基本動作係和1系統 預充電用開關多數個同 亦可適用如第1 一 4實 -36- (33) (33)1267810 施形態說明之顯示裝置之驅動電路中,如圖1 9 一 2 4所示 將預充電及取樣之系統數設爲多數者。 本發明不限於上述各實施形態,於申請專利範圍內可 做各種變更,將不同實施形態揭示之技術手段予以適當組 合而得之實施形態亦包含於本發明之技術範圍。 本發明之顯示裝置之驅動電路,如上述說明’爲設有 多數信號供給線之顯示裝置用的驅動電路,係具備:寫入 電路,用於依信號供給線之1條或複數條,依序進行對上 述各信號供給線之寫入信號之寫入;及預充電電路’用於 進行上述各信號供給線之預充電的驅動電路中’上述預充 電電路,在對一部分信號供給線進彳了上述寫入電路之易入 信號之寫入之間,係對其他信號供給線進行預充電之同 時,在對任一信號供給線均未進行上述寫入電路之寫入信 號之寫入時,係對各信號供給線同時進行預充電爲其特徵 者。 本發明之驅動電路,亦可另具備預充電控制手段’用 於在第1預充電控制信號與第2預充電控制信號之其中至 少一方指示預充電時,使上述預充電電路進行預充電;第 1預充電控制信號爲,在對一部分信號供給線進行上述寫 入電路之寫入信號之寫入之間,對其他信號供給線指斥:胃 充電者,上述第2預充電控制信號爲,指示對各信號供給 線同時進行預充電者。依該構成,可以容易實現本發明之 驅動電路。 上述專利文獻1及專利文獻2之資料信號線驅動器’ -37- (34) 1267810 對資料信號線輸出視頻訊號而切換之開關之導通與非導通 的控制用控制信號之供給電路,以及對其他資料信號線之 預充電用而切換之開關之導通與非導通的控制用控制信號 之供給電路係共用。交流驅動下進行之預充電,將使各資 '料信號線及畫素容量之電位,如對上次視頻訊號之取樣時 . 之極性反轉般較大變化,此時之開關之切換將伴隨較大之 脈衝狀充電電流。上述開關之控制端子爲電容性,該較大 g 充電電流之較高頻率成份將介由控制端子之容量被傳送^至 開關之控制信號電路而變動控制信號電路之電位,另外, 介由視頻訊號寫入用開關之控制端子,有可能對資料信號 線上被供給之視頻訊號產生變動影響。當視頻訊號變動 時,將導致顯示之均勻性不良等之顯示品質劣化。 相對於此,專利文獻3之資料信號線驅動器,雖不必 共用控制信號電路而可抑制視頻訊號之變動,但是,使傳 送脈衝較預充電用時序脈衝延遲之移位暫存器,需追加設 φ 於傳送脈衝之傳送用移位暫存器,移位暫存器之電路規模 成爲2倍。 如上述說明,習知資料信號線驅動器等之顯示裝置之 •驅動電路存在以下問題,亦即藉由內部設置之預充電電 路、由驅動能力較小之預充電電源對資料信號線等之信號 供給線進行預充電時,無法同時實現抑制移位暫存器之電 路規模’以及迴避其他信號供給線上被供給之信號之變 動。 本發明之驅動電路,較好是另具備移位暫存器,該移 -38- (35) (35)1267810 位暫存器具備多數段可將上述寫入之時序脈衝輸出至第1 開關的正反器,用於依序傳送上述時序脈衝而使上述寫入 以特定週期被進行,上述寫入電路’係針對上述多數信號 供給線之各個具備依據電容性第1控制端子之充電電壓被 切換成導通與非導通的上述第1開關,藉由上述各第1開 關之導通進行對上述各信號供給線之寫入信號之寫入’上 述預充電電路,係針對上述信號供給線之各個具備依據電 容性第2控制端子之充電電壓被切換成導通與非導通的第 2開關,藉由上述各第2開關之導通進行對上述各信號供 給線之預充電,上述移位暫存器,係具備控制信號供給電 路用於輸出第1預充電控制信號,上述正反器,係將上述 時序脈衝輸出至上述第1開關之第1控制端子者,上述預 充電控制手段,係將控制第2開關之控制信號輸出至上述 第2開關之第2控制端子者,上述控制信號供給電路,係 經由和傳送上述時序脈衝至上述第1控制端子的第1信號 線呈分離的第2信號線,將第1預充電控制信號輸出至上 述預充電控制手段者。 上述發明中,第2開關之導通控制用控制信號,係經 由和傳送上述時序Μ衝至上述第1控制端子的第1信號線 分離的第2信號線被輸入第2開關。因此,上述寫入電路 之寫入用時序脈衝被供給至第1開關之系統,與預充電電 路之第2開關之導通控制用預充電控制信號被供給至上述 弟2開關之系統係呈分離。因此,第1開關之控制信號電 路與第2開關之控制信號電路不共用。亦即,寫入電路之 -39- (36) 1267810 控制信號之供給系,與預充電電路之控制信號之供給系不 被共用。依此則,在對一部分信號供給線進行上述寫入電 路之寫入信號之寫入期間,對其他信號供給線進行預充電 時,伴隨預充電而流入信號供給線之較大電流,介由第1 開關之電容性第1控制端子及第2開關之電容性第2控制 端子,而對該時正進行寫入之信號供給線之寫入信號之電 位變動之影響可以被迴避。另外,輸出第1預充電控制信 p 號的控制信號供給電路可由正反器簡單構成’因此,-移位 暫存器之電路規模可以抑制爲遠小於習知2倍移位暫存器 之構成。 依此則,可提供內部具備預充電電路’即使由驅動能 力較小之預充電電源對信號供給線進行預充電時’亦可抑 制移位暫存器之電路規模之同時’可以迴避其他信號供給 線上被供給之信號之變動的顯示裝置之驅動電路。 又,上述預充電電路,只要是對一部分信號供給線進 φ 行上述寫入電路之寫入信號之寫入期間,對其他信號供給 線進行預充電者即可,寫入信號拱以線之數目、預充電之 信號供給線之數目並未特別限定。 - 又,2個信號線呈「分離」狀態係指2個信號線互相 之間不被電連接之狀態,例如,可爲2個信號線之其中一 方接於電晶體之源極或汲極,另一方接於電晶體之狀態’ 或者2個信號線互相絕緣之狀態。 又,控制信號供給電路可爲(1 )以外部(例如驅雲力 電路外部)供給之時脈信號爲預充電控制信號傳送至第2 -40- (37) 1267810 控制端子者,(2 )對外部(例如驅動電路外部)供給之 時脈信號加工(例如位準移位)而作爲預充電控制信號傳 送至第2控制端子者,(3)產生預充電控制信號輸出至 第2控制端子者。其中,就縮小控制信號供給電路之電路 規模而言,(1 )、 ( 2 )之構成較佳。 . 本發明之驅動電路中,上述控制信號供給電路可構成 爲,在上述特定週期中上述各信號供給線成爲上述寫入期 ϋ 間之寫入有效期間,當傳送之上述時序脈衝由上述正反器 被輸入時,係取入和上述時序脈衝不同之供給源所輸入之 時脈信號,將和該時脈信號同步之第1預充電控制信號, 輸出至非上述寫入期間中之特定之上述信號供給線所對應 之上述第2開關之控制端子而使該第2開關導通者,和在 上述寫入有效期間進行上述預充電之上述信號供給線對應 地具備'多數個。 依上述構成,於寫入有效期間各信號供給線成爲寫入 φ 期間,但是,當正反器輸出時序脈衝時,被輸入其前段正 反器所輸出時序脈衝的開關電路’係取入時脈信號’而將 和時脈信號同步之控制信號輸出至上述第2開關之控制端 • 子,進行非寫入期間中之特定信號供給線之預充電。依此 則,可於對信號供給線進行寫入信號之寫入期間’進行其 他信號供給線之預充電。又’係取入其他供給源輸入之時 脈信號予以輸出’因此可以縮小電路規模。 又,作爲和時脈信號同步之第1預充電控制信號,可 使用該時脈信號、對時脈信號施予位準移位的信號、或時 -41 - (38) 1267810 脈信號之反轉信號等。 上述驅動電路中,上述正反器爲設定•重置正反器可 構成爲,上述各控制信號供給電路,係以上述時脈信號爲 上述第1預充電控制信號予以輸出的開關電路,上述各開 關電路,亦以取入之上述各時脈信號,作爲被傳送至輸出 上述時序脈衝之上述設定·重置正反器之次段之上述設 定•重置正反器的設定信號予以輸出,上述各設定•重置 p 正反器,係以輸入之上述設定信號,作爲更前段之特定之 上述設定•重置正反器之重置信號。 依上述構成,寫入電路之第1開關,係藉由設定•重 置正反器輸出寫入信號之寫入之時序脈衝而使控制端子被 充電、導通,預充電電路之第2開關,則藉由開關電路取 入、輸出和時序脈衝不同之供給源所輸入時脈信號而使控 制端子被充電、導通。於寫入有效期間,各信號供給線成 爲寫入期間,但是當設定•重置正反器輸出時序脈衝時, φ 則由其前段設定•重置正反器輸出之時序脈衝被輸入的開 關電路所取入、輸出之時脈信號,可使進行非寫入期間中 之特定信號供給線之預充電。如此則,於進行信號供給線 ' 之寫入信號之寫;V期間,可進行其他信號供給線之預充 電。 又,各開關電路,係以取入之時脈信號,作爲被傳送 至輸入時序脈衝之設定•重置正反器之次段設定·重置正 反器的時序脈衝(設定信號)予以輸出,各設定·重置正 反器,係將輸入之設定信號設爲更前段之特定之設定•重 -42- (39) (39)1267810 置正反器的設定信號。依此則,時序脈衝可依序被傳送。 又,此時寫入之時序脈衝被供給之系統,與進行預充 電之信號被供給之系統呈分離,第1開關之控制信號電路 與第2開關子控制信號電路不被共用。 依此則,伴隨預充電而流入信號供給線之較大電流, 介由開關之電容性控制端子,而對該時正進行寫入之信號 供給線之寫入信號之電位變動之影響可以被迴避。另外, 取入、輸出時脈信號的開關電路可由正反器簡單構成,因 此,移位暫存器之電路規模可以抑制爲遠小於習知2倍移 位暫存器之構成。 依此則,可提供內部具備預充電電路,即使由驅動能 力較小之預充電電源對信號供給線進行預充電時,亦可抑 制移位暫存器之電路規模之同時,可以迴避其他信號供給 線上被供給之信號之變動的顯示裝置之驅動電路。 又,本發明之顯示裝置之驅動電路,藉由上述正反器 之上述時序脈衝使上述各第1開關依序導通之同時,具備 和上述信號供給線之數目對應數目的上述開關電路,使上 述各第2開關依序導通亦可。 依上述發明,可提供藉由正反器之時序脈衝對各傳送 段信號供給線依序進行寫入的所謂點順序驅動方式之驅動 電路。 又,本發明之顯示裝置之驅動電路,亦可構成爲,藉 由來自上述設定·重置正反器之上述時序脈衝,以上述信 號供給線之i ( i爲大於/等於2之整數)條爲1單位,使 -43- (40) 1267810 上述各第1開關於上述單位內同時且依各單位順序導通之 同時,具備和上述單位之數目對應數目的上述開關電路, 使上述第2開關於上述單位內同時且依各單位順序導通。 依上述發明,可提供藉由正反器之時序脈衝依序進行 各多數條信號供給線之寫入之所謂多點同時驅動方式之驅 動電路。 又,本發明之顯示裝置之驅動電路可構成爲,上述正 p 反器爲設定•重置正反器,上述各控制信號供給電路爲, 對取入之上述時脈信號施予位準移位,以取入之經由位準 移位之上述時脈信號作爲上述第1預充電控制信號予以輸 出的位準移位器電路,上述各位準移位器電路,亦以取入 之經由位準移位之上述時脈信號,作爲被傳送至輸出上述 時序脈衝之上述設定•重置正反器之次段之上述設定•重 置正反器的設定信號予以輸出,上述各設定•重置正反 器,係以輸入之上述設定信號,作爲更前段之特定之上述 φ 設定•重置正反器之重置信號。 依上述構成,寫入電路之第1開關,係藉由設定•重 置正反器輸出寫入信號之寫入之時序脈衝而使控制端子被 • 充電、導通,預充電電路之第2開關,則藉由開關電路取 入、輸出和時序脈衝不同之供給源所輸入時脈信號而使控 制端子被充電、導通。於寫入有效期間,各信號供給線成 爲寫入期間,但是當設定•重置正反器輸出時序脈衝時, 則由其前段設定•重置正反器輸出之時序脈衝被輸入的開 關電路所取入、輸出之時脈信號,可使進行非寫入期間中 -44- (41) (41)1267810 之特定信號供給線之預充電。 又,各位準移位器電路,係以取入進行位準移位之時 脈信號,作爲被傳送至輸入時序脈衝之設定•重置正反器 之次段設定•重置正反器的時序脈衝(設定信號)予以輸 出,各設定•重置正反器,係將輸入之設定信號設爲更前 段之特定之設定•重置正反器的設定信號。依此則’時序 脈衝可依序被傳送。依此則’在對信號供給線進行寫入信 號寫入期間,可對其他信號供給線進行預充電。 又,輸入位準移位器電路之時脈信號可爲低電壓信 號,因此,位準移位器電路具備低電壓介面功能,可實現 產生時脈信號之外部電路之低消費電力化。 又,本發明之顯示裝置之驅動電路可構成爲,藉由來 自上述正反器之上述時序脈衝,使上述各第1開關導通之 同時·具備和上述信號供給線之數目對應數目的上述位準 移位器電路’使上述各第2開關導通。 依上述發明,可提供藉由正反器之時序脈衝對各傳送 段信號供給線依序進行寫入的所謂點順序驅動方式之驅動 電路。 又,本發明之'顯示裝置之驅動電路,亦可構成爲,藉 由來自上述設定·重置正反器之上述時序脈衝,以上述信 號供給線之i ( i爲大於/等於2之整數)條爲1單位,使 上述各第1開關於上述單位內同時且依各單位順序導通之 同時,具備和上述單位之數目對應數目的上述位準移位器 電路,使上述第2開關於上述單位內同時且依各單位順序 -45- (42) 1267810 導通。 依上述發明,可提供藉由正反器之時序脈衝依序進行 各多數條信號供給線之寫入之所謂多點同時驅動方式之驅 動電路。 本發明之顯示裝置,如上述說明’係具備:多數畫 素;和上述畫素對應設置之多數作爲信號供給線的資料信 號線與多數作爲信號供給線的掃描信號線;將作爲寫入信 p 號的視頻訊號寫入上述資料信號線與上述畫素的資料信號 線驅動器;及對上述掃描信號線寫入作爲寫入柄號的掃描 信號用於選擇寫入上述視頻訊號之畫素的掃描信號線驅動 器;上述資料信號線驅動器可由上述任一驅動電路構成。 亦即,本發明之顯示裝置,係具備:多數畫素;和上 述畫素對應設置之多數資料信號線與多數掃描信號線;將 視頻訊號寫入上述資料信號線與上述畫素的資料信號線驅 動器;及對上述掃描信號線寫入掃描信號用於選擇寫入上 φ 述視頻訊號之畫素的掃描信號線驅動器;上述資料信號線 驅動器,係具備:寫入電路,用於依資料信號線之1條或 複數條,依序進行對上述各資料信號線之視頻訊號之寫 入;及預充電電路,用於進行上述各資料信號線之預充 . 電;上述預充電電路,在對一部分資料信號線進行上述寫 入電路之視頻訊號之寫入之間,係對其他資料信號線進行 預充電之同時,在對任一資料信號線均未進行上述寫入電 路之視頻訊號之寫入時,係對各資料信號線同時進行預充 電。 -46- (43) (43)1267810 依此則,於資料信號線驅動器,即使較低驅動能力之 預充電電源亦可進行預充電,而且可對顯示裝置之資料信 號線進行充分之預充電。因此,可提供顯示品質佳之顯示 裝置。 本發明之驅動電路,適用於液晶顯示裝置或有機EL 顯示裝置等之顯示裝置之驅動電路,特別適用作爲資料信 號線之驅動電路。 又,發明之詳細說明中記載之實施形態或實施例係爲 使本發明技術內容容易理解者,本發明並非限定於彼等實 施形態或實施例,在本發明之精神與申請專利範圍記載之 範圍內可做各種變更實施。 【圖式簡單說明】 圖’ 1 :本發明第1實施形態之資料信號線驅動器之構 成電路方塊圖。 圖2 :開關電路之一例之構成電路圖。 圖3 :圖1之資料信號線驅動器之動作相關之信號時 序圖。 圖4 :於圖1<之資料信號線驅動器中,停止掃描與進 行掃描時之各信號時序與源極匯流排線之電位表示圖9 圖5 ·圖1之資料信號線驅動器之變形例之構成電路 方塊圖。 圖6 :本發明第2實施形態之資料信號線驅動器之構 成電路方塊圖。 -47- (44) (44)1267810 圖7 :圖6之資料信號線驅動器之動作相關之信號時 序圖。 圖8 :圖6之資料信號線驅動器之變形例之構成電路 方塊圖。 圖9 :本發明第3實施形態之資料信號線驅動器之構 成電路方塊圖。 圖1 0 :位準移位器電路之一例之構成電路圖。 圖1 1 ··上述位準移位器電路之輸入信號、節點信號、 以及輸出信號之波形之時序圖。 圖12:位準移位器電路之另一例之構成電路圖。 圖1 3 :圖9之資料信號線驅動器之動作相關之信號時 序圖。 Η 1 4 :圖9之資料信號線驅動器之變形例之構成電路 方塊圖。 圖1 5 :本發明第4實施形態之資料信號線驅動器之構 成電路方塊圖。 Η 1 6 :圖1 5之資料信號線驅動器之動作相關之信號 時序圖。 圖1 7 ··圖1 5 /之資料信號線驅動器之變形例之構成電 路方塊圖。 圖1 8 :本發明第5實施形態之顯示裝置之構成電路方 塊圖。 圖1 9 :本發明第6實施形態之資料信號線驅動器之構 成電路方塊圖。 -48- (45) 1267810 匱I 20 · Η 1 9之資料信號線驅動器之變形例之構成電 路方塊圖。 ® 21 : #日月第6實施形態之資料信號線驅動器之其 他構成電路方塊圖。 ffl 22 : Η 1 9之資料信號線驅動器之變形例之構成電 路方塊圖。 ® 23 :本發明第6實施形態之資料信號線驅動器之其 ρ 他構成電路方塊圖。 圖24:圖23之資料信號線驅動器之變形例之構成電 路方塊圖。 圖25 :圖23或24之資料信號線驅動器之一部分之構 成電路方塊圖。 圖26 ··圖23或24之資料信號線驅動器之一部分之構 成電路方塊圖。 圖2 7 :習知同時預充電方式之一般掃描狀態之驅動波 φ 形之波形圖。 圖2 8 :習知同時預充電方式之一般掃描狀態與停止掃 描時之驅動波形之波形圖。 ' 圖29 :習知順/序預充電方式之一般掃描狀態之驅動波 形之波形圖。 【主要元件符號說明】 1 :液晶顯示裝置 3 :資料信號線驅動器(顯示裝置之驅動電路) -49- (46) (46)1267810 3 a :移位暫存器 . 3 b :取樣部(寫入電路:預充電電路) 4 :掃描信號線驅動器 4a :移位暫存器 3 1 — 3 4 :資料信號線驅動器(顯示裝置之驅動電路) 31a — 34a:移位暫存器 3 1b — 3 4b :取樣部(寫入電路:預充電電路) A S W η ·開關電路(控制fg號供給電路) LSDO、LSD1、LSI、LS2、……:位準移位後之時脈 信號(第1預充電控制信號)
Buff :緩衝器(寫入電路) V — ASW :開關(第1開關:寫入電路) P — ASW :開關(第2開關:預充電電路) NORn、NOR電路(預充電控制手段) SELn :選擇電路(預充電控制手段) SRFFk :正反器(設定•重置正反器) GLn :掃描信號線(信號供給線) SLn :資料信號線(信號供給線) PIX :畫素 ’ G :閘極(第1控制端子) G’ :閘極(第2控制端子) SCK、SCKB :時脈信號(第1預充電控制信號) LSn :位準移位後之時脈信號(第1預充電控制信 -50- (47)1267810 PCTL :同時預充電指示信號(第2預充電控制信 VIDEO :視頻訊號(寫入信號) Ql、Q2 :輸出信號(時序脈衝)
-51 -

Claims (1)

  1. (1) (1)1267810 十、申請專利範圍 1. 一種驅動電路,係設有多數信號供給線之顯不裝置 用的驅動電路,具備: 寫入電路,用於依信號供給線之1條或複數條’依序 進行對上述各信號供給線之寫入信號之寫入;及 預充電電路,用於進行上述各信號供給線之預充電; 上述預充電電路,在對一部分信號供給線進行上述寫 入電路之寫入信號之寫入之間,係對其他信號供給線進行 預充電之同時,在對任一信號供給線均未進行上述寫入電 路之寫入信號之寫入時,係對各信號供給線同時進行預充 電。 2 .如申請專利範圍第1項之驅動電路,其中 另具備預充電控制手段,用於在第1預充電控制信號 與第2預充電控制信號之其中至少一方指示預充電時’使 上述預充電電路進行預充電; 第1預充電控制信號爲,在對一部分信號供給線進行 上述寫入電路之寫入信號之寫入之間,對其他信號供給線 指示預充電者, 上述第2預充'電控制信號爲,指示對各信號供給線同 時進行預充電者。 3 ·如申請專利範圍第2項之驅動電路,其中 另具備移位暫存器,該移位暫存器具備多數段可將上 述寫入之時序脈衝輸出至第1開關的正反器,用於依序傳 送上述時序脈衝而使上述寫入以特定週期被進行, -52- (2) 1267810 上述寫入電路,係針對上述多數信號供給線之各個具 備依據電容性第1控制端子之充電電壓被切換成導通與非 導通的上述第1開關,藉由上述各第1開關之導通進行對 上述各信號供給線之寫入信號之寫入, 上述預充電電路,係針對上述信號供給線之各個具備 依據電容性第2控制端子之充電電壓被切換成導通與非導 通的第2開關,藉由上述各第2開關之導通進行對上述各 p 信號供給線之預充電, 一 上述移位暫存器,係具備控制信號供給電路用於輸出 第1預充電控制信號’ 上述正反器,係將上述時序脈衝輸出至上述第1開關 之第1控制端子者, 上述預充電控制手段,係將控制第2開關之控制信號 輸出至上述第2開關之第2控制端子者, 上述控制信號供給電路,係經由和傳送上述時序脈衝 φ 至上述第1控制端子的第1信號線呈分離的第2信號線, 將第1預充電控制信號輸出至上述預充電控制手段者。 4.如申請專利範圍第3項之驅動電路,其中 、 上述控制信號供給電路,在上述特定週期中上述各信 號供給線成爲上述寫入期間之寫入有效期間,當傳送之上 述時序脈衝由上述正反器被輸入時’係取入和上述時序脈 衝不同之供給源所輸入之時脈信號’將和該時脈信號同步 之第1預充電控制信號,輸出至非上述寫入期間中之特定 之上述信號供給線所對應之上述第2控制端子而使該第2 -53- (3) (3)1267810 開關導通者, 和在上述寫入有效期間進行上述預充電之上述信號供 給線對應地具備多數個。 5 .如申請專利範圍第4項之驅動電路,其中 上述正反器爲設定·重置正反器, 上述各控制信號供給電路,係以上述時脈信號爲上述 第1預充電控制信號予以輸出的開關電路, 上述各開關電路,亦以取入之上述各時脈信號,作爲 被傳送至輸出上述時序脈衝之上述設定•重置正反器之次 段之上述設定•重置正反器的設定信號予以輸出, 上述各設定•重置正反器,係以輸入之上述設定信 號,作爲更前段之特定之上述設定·重置正反器之重置信 號。 6.如申請專利範圍第4項之驅動電路,其中 上述正反器爲設定·重置正反器, 上述各控制信號供給電路爲,對取入之上述時脈信號 施予位準移位,以取入之經由位準移位之上述時脈信號作 爲上述第1預充電控制信號予以輸出的位準移位器電路’ 上述各位準移'位器電路,亦以取入之經由位準移位之 上述時脈信號,作爲被傳送至輸出上述時序脈衝之上述設 定•重置正反器之次段之上述設定·重置正反器的設定信 號予以輸出, 上述各設定•重置正反器’係以輸入之上述設定信 號,作爲更前段之特定之上述設定·重置正反器之重置信 -54- (4) 1267810 號。 7.如申請專利範圍第2項之驅動電路,其中 上述預充電控制手段爲,將第1預充電控制信號與第 2預充電控制信號之“非或“輸出至上述預充電電路的 Ν Ο R電路(“非或“電路)。 8 .如申請專利範圍第2項之驅動電路,其中 上述預充電控制手段爲,選擇第1預充電控制信號與 p 第2預充電控制信號之其中一方而輸出至上述預充電電路 的選擇電路, 上述選擇電路,在對信號供給線進行上述寫入電路之 寫入信號之寫入時,係選擇第1預充電控制信號,在對任 一信號供給線均未進行上述寫入電路之寫入信號之寫入 時,係選擇第2預充電控制信號。 9.如申請專利範圍第6項之驅動電路,其中 藉由來自上述設定·重置正反器之上述時序脈衝,使 φ 上述各第1開關導通之同時,具備和上述信號供給線之數 目對應數目的上述位準移位器電路,使上述各第2開關導 通。 • 1 〇·如申請專科範圍第6項之驅動電路,其中 藉由來自上述設定·重置正反器之上述時序脈衝,以 上述信號供給線之i ( i爲大於/等於2之整數)條爲1單 位,使上述各第1開關於上述單位內同時且依各單位順序 導通之同時,具備和上述單位之數目對應數目的上述位準 移位器電路,使上述第2開關於上述單位內同時且依各單 -55- 1267810
    ill順序導通。 手〜示衣置’係具備:多數畫素;和上述畫素 Ϊ寸應口又置之多數資料信號線與多數掃描信號線;將視頻訊 猇舄入上述貝料丨5號線與上述畫素的資料信號線驅動器; 及對上述掃描信號線寫入掃插信號用於選擇寫入上述視頻 ' 訊號之畫素的掃描信號線驅動器; 上述貝料丨5號線驅動器,係旦備: Φ 寫入電路,用於依資料信號線之1條或複數條,依序 進行對上述各資料信號線之視頻訊號之寫入;及 預充電電路,用於進行上述各資料信號線之預充電; 上述預充電電路’在對一部分資料信號線進行上述寫 入電路之視頻訊號之寫入之間,係對其他資料信號線進行 預充電之同時’在對任一資料信號線均未進行上述寫入電 路之視頻訊號之寫入時’係對各資料信號線同時進行預充 電。 φ 12·如申請專利範圍第1 1項之顯示裝置,其中 另具備預充電控制手段,用於在第1預充電控制信號 與第2預充電控制信號之其中至少一方指示預充電時,使 ' 上述預充電電路進行預充電; . 第1預充電控制信號爲,在對一部分資料信號線進行 上述寫入電路之寫入信號之寫入之間,對其他資料信號線 指示預充電者, 上述第2預充電控制信號爲’指示對各資料信號線同 時進行預充電者。 -56- (6) 1267810 1 3 ·如申請專利範圍第1 2項之顯示裝置,其中 另具備移位暫存器,該移位暫存器具備多數段可將上 述寫入之時序脈衝輸出至第1開關的正反器,用於依序傳 送上述時序脈衝而使上述寫入以特定週期被進行, 上述寫入電路,係針對上述多數信號供給線之各個具 .備依據電容性第1控制端子之充電電壓被切換成導通與非 導通的上述第1開關,藉由上述各第1開關之導通進行對 | 上述各資料信號線之寫入信號之寫入, - 上述預充電電路,係針對上述資料信號線之各個具備 依據電容性第2控制端子之充電電壓被切換成導通與非導 通的第2開關,藉由上述各第2開關之導通進行對上述各 資料信號線之預充電, 上述移位暫存器,係具備控制信號供給電路用於輸出 第1預充電控制信號, 上述正反器,係將上述時序脈衝輸出至上述第1開關 _ 之第1控制端子者, 上述預充電控制手段’係將控制第2開關之控制信號 輸出至上述第2開關之第2控制端子者, 上述控制信號供給電路’係經由和傳送上述時序脈衝 _ 至上述第1控制端子的第1信號線呈分離的第2信號線, 將第1預充電控制信號輸出至上述預充電控制手段者。 1 4 .如申請專利範圍第1 3項之顯示裝置’其中 上述控制信號供給電路’在上述特定週期中上述各資 料信號線成爲上述寫入期間之寫入有效期間’當傳送之上 -57- (7) 1267810 述時序脈衝由上述正反器被輸入時,係取入和上述時序脈 衝不同之供給源所輸入之時脈信號,將和該時脈信號同步 之第1預充電控制信號,輸出至非上述寫入期間中之特定 之上述資料信號線所對應之上述第2控制端子而使該第2 開關導通者, • 和在上述寫入有效期間進行上述預充電之上述資料信 號線對應地具備多數個。 H 1 5 ·如申請專利範圍第1 4項之顯示裝置,其中 上述正反器爲設定·重置正反器, 上述各控制信號供給電路,係以上述時脈信號爲上述 第1預充電控制信號予以輸出的開關電路, 上述各開關電路,亦以取入之上述各時脈信號,作爲 被傳送至輸出上述時序脈衝之上述設定•重置正反器之次 段之上述設定•重置正反器的設定信號予以輸出, 上述各設定•重置正反器,係以輸入之上述設定信 φ 號,作爲更前段之特定之上述設定·重置正反器之重置信 號。 1 6 .如申請專利範圍第1 4項之顯示裝置,其中 •上述正反器爲設定•重置正反器, 上述各控制信號供給電路爲,對取入之上述時脈信號 施予位準移位,以取入之經由位準移位之上述時脈信號作 爲上述第1預充電控制信號予以輸出的位準移位器電路, 上述各位準移位器電路,亦以取入之經由位準移位之 上述時脈信號,作爲被傳送至輸出上述時序脈衝之上述設 -58- (8) 1267810 定•重置正反器之次段之上述設定·重置正反器的設定信 號予以輸出, 上述各設定•重置正反器,係以輸入之上述設定信 號,作爲更前段之特定之上述設定·重置正反器之重置信 號。 1 7 .如申請專利範圍第1 2項之顯示裝置,其中 上述預充電控制手段爲,將第1預充電控制信號與第 g 2預充電控制信號之“非或“輸出至上述預充電電路的 NOR電路(“非或“電路)。 1 8 ·如申請專利範圍第1 2項之顯示裝置,其中 上述預充電控制手段爲,選擇第1預充電控制信號與 第2預充電控制信號之其中一方而輸出至上述預充電電路 的選擇電路, 1述選擇電路’在對資料信號線進行上述寫入電路之 寫入信號之寫入時,係選擇第1預充電控制信號,在對任 φ 一資料信號線均未進行上述寫入電路之寫入信號之寫入 時,係選擇第2預充電控制信號。 1 9 .如申請專利範圍第1 6項之顯示裝置,其中 • 藉由來自上述設定·重置正反器之上述時序脈衝,使 上述各第1開關導通之同時,具備和上述資料信號線之數 目對應數目的上述位準移位器電路,使上述各第2開關導 通。 2 0 ·如申請專利範圍第1 6項之驅動電路,其中 藉由來自上述設定•重置正反器之上述時序.脈衝,以 -59- 1267810 Ο) 上述資料信號線之i ( i爲大於/等於2之整數)條爲1單 位,使上述各第1開關於上述單位內同時且依各單位順序 導通之同時,具備和上述單位之數目對應數目的上述位準 移位器電路,使上述第2開關於上述單位內同時且依各單 位順序導通。
    -60-
TW094103470A 2004-02-10 2005-02-03 Driver circuit for display device and display device TWI267810B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004034045A JP2005227390A (ja) 2004-02-10 2004-02-10 表示装置のドライバ回路および表示装置

Publications (2)

Publication Number Publication Date
TW200540757A TW200540757A (en) 2005-12-16
TWI267810B true TWI267810B (en) 2006-12-01

Family

ID=34824282

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094103470A TWI267810B (en) 2004-02-10 2005-02-03 Driver circuit for display device and display device

Country Status (5)

Country Link
US (1) US8098224B2 (zh)
JP (1) JP2005227390A (zh)
KR (1) KR100742668B1 (zh)
CN (1) CN100370510C (zh)
TW (1) TWI267810B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4937912B2 (ja) * 2005-07-15 2012-05-23 シャープ株式会社 シフトレジスタ、表示装置の駆動回路、表示装置
CN101059941B (zh) * 2006-04-17 2010-08-18 乐金显示有限公司 显示装置及其驱动方法
CN101847444B (zh) * 2007-12-12 2012-10-03 友达光电股份有限公司 移位寄存器
CN103000119B (zh) * 2012-12-12 2015-04-08 京东方科技集团股份有限公司 显示驱动电路、显示驱动方法、阵列基板及显示装置
US9065431B2 (en) * 2013-04-11 2015-06-23 The Regent Of The University Of Michigan Static signal value storage circuitry using a single clock signal
CN104064144B (zh) * 2014-06-13 2016-03-09 北京京东方视讯科技有限公司 一种显示面板的显示控制电路、显示装置及显示控制方法
CN111769730B (zh) * 2016-07-13 2024-09-24 富士电机株式会社 功率模块
KR20180057101A (ko) * 2016-11-21 2018-05-30 엘지디스플레이 주식회사 게이트 구동회로 및 이를 이용한 표시패널
CN106847202B (zh) * 2016-12-06 2020-04-24 昆山龙腾光电股份有限公司 信号处理电路、显示装置及其控制方法

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4641384A (en) * 1986-02-14 1987-02-10 Maddak, Inc. Battery operated eyewash system
JP3001014B2 (ja) * 1991-03-13 2000-01-17 富士通株式会社 バイアス電圧発生回路
JP3277382B2 (ja) * 1992-01-31 2002-04-22 ソニー株式会社 固定重複パタン除去機能付水平走査回路
JP3482683B2 (ja) * 1994-04-22 2003-12-22 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
JP3246194B2 (ja) 1994-06-10 2002-01-15 ソニー株式会社 アクティブマトリクス型液晶表示装置
JP3424387B2 (ja) * 1995-04-11 2003-07-07 ソニー株式会社 アクティブマトリクス表示装置
JP3520756B2 (ja) 1998-02-03 2004-04-19 セイコーエプソン株式会社 電気光学装置の駆動回路、電気光学装置及び電子機器
JPH11272226A (ja) * 1998-03-24 1999-10-08 Sharp Corp データ信号線駆動回路及び画像表示装置
JP2000020028A (ja) 1998-06-30 2000-01-21 Matsushita Electric Ind Co Ltd アクティブマトリクス表示装置
TW530287B (en) * 1998-09-03 2003-05-01 Samsung Electronics Co Ltd Display device, and apparatus and method for driving display device
KR100317823B1 (ko) 1998-09-24 2001-12-24 니시무로 타이죠 평면표시장치와, 어레이기판 및 평면표시장치의 구동방법
JP2000206491A (ja) 1999-01-11 2000-07-28 Sony Corp 液晶表示装置
JP3705985B2 (ja) 1999-05-28 2005-10-12 シャープ株式会社 シフトレジスタ、および、それを用いた画像表示装置
JP2001051252A (ja) 1999-08-06 2001-02-23 Matsushita Electric Ind Co Ltd 液晶表示装置の駆動方法
TW538400B (en) * 1999-11-01 2003-06-21 Sharp Kk Shift register and image display device
JP3632840B2 (ja) * 2000-02-28 2005-03-23 シャープ株式会社 プリチャージ回路およびそれを用いた画像表示装置
JP3797174B2 (ja) * 2000-09-29 2006-07-12 セイコーエプソン株式会社 電気光学装置及びその駆動方法、並びに電子機器
JP3685029B2 (ja) * 2000-10-04 2005-08-17 セイコーエプソン株式会社 液晶表示装置、画像信号補正回路、液晶表示装置の駆動方法、および画像信号補正方法、ならびに電子機器
JP2002287710A (ja) * 2001-03-28 2002-10-04 Sony Corp 液晶表示装置、カメラシステムおよび携帯端末装置
JP2003050568A (ja) 2001-08-07 2003-02-21 Sharp Corp マトリクス型画像表示装置
JP4188603B2 (ja) * 2002-01-16 2008-11-26 株式会社日立製作所 液晶表示装置およびその駆動方法
JP4391128B2 (ja) * 2002-05-30 2009-12-24 シャープ株式会社 表示装置のドライバ回路およびシフトレジスタならびに表示装置
US6989791B2 (en) 2002-07-19 2006-01-24 The Boeing Company Antenna-integrated printed wiring board assembly for a phased array antenna system
US6876233B1 (en) * 2003-02-15 2005-04-05 Medtronics, Inc. DC cancellation apparatus and method

Also Published As

Publication number Publication date
JP2005227390A (ja) 2005-08-25
TW200540757A (en) 2005-12-16
CN1655223A (zh) 2005-08-17
KR20060042919A (ko) 2006-05-15
US20050174865A1 (en) 2005-08-11
CN100370510C (zh) 2008-02-20
KR100742668B1 (ko) 2007-07-25
US8098224B2 (en) 2012-01-17

Similar Documents

Publication Publication Date Title
TWI228621B (en) Driver circuit and shift register of display device and display device
TWI267810B (en) Driver circuit for display device and display device
TWI273540B (en) Display apparatus and driver circuit of display apparatus
KR101096693B1 (ko) 쉬프트 레지스터와 이를 이용한 액정표시장치
JP3286978B2 (ja) 液晶駆動装置,液晶表示装置,アナログバッファ及び液晶駆動方法
JP4753948B2 (ja) 液晶表示装置およびその駆動方法
WO2016163299A1 (ja) アクティブマトリクス型表示装置およびその駆動方法
US20080100603A1 (en) Driving method of liquid crystal display apparatus and driving circuit of the same
US20100265234A1 (en) Driver and display apparatus using the same
JP2010181904A (ja) 液晶駆動回路及び液晶表示装置
JP2004212939A (ja) 平板表示装置の両方向駆動回路及び駆動方法
JP2004334171A (ja) 液晶表示パネルおよび液晶表示装置並びに駆動方法
JP2012141609A (ja) ディスプレイ駆動回路、これを含むディスプレイ装置及びディスプレイ駆動回路の動作方法
US8098225B2 (en) Display device driving circuit and display device including same
JPH1165536A (ja) 画像表示装置、画像表示方法及びそれを用いた電子機器並びに投写型表示装置
JP2007192867A (ja) 液晶表示装置およびその駆動方法
JP2006113143A (ja) 表示装置
JP2005078024A (ja) 液晶表示装置、およびその駆動方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees