CN108573673B - 移位寄存器、驱动电路、显示装置 - Google Patents
移位寄存器、驱动电路、显示装置 Download PDFInfo
- Publication number
- CN108573673B CN108573673B CN201810394402.2A CN201810394402A CN108573673B CN 108573673 B CN108573673 B CN 108573673B CN 201810394402 A CN201810394402 A CN 201810394402A CN 108573673 B CN108573673 B CN 108573673B
- Authority
- CN
- China
- Prior art keywords
- node
- transistor
- electrically connected
- signal
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
- G11C19/287—Organisation of a multiplicity of shift registers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Shift Register Type Memory (AREA)
Abstract
本发明公开了一种移位寄存器、驱动电路、显示装置。包括:输出模块、节点控制模块、第一节点充电模块;输出模块用于将第一时钟信号端的信号提供给栅极信号输出端,或者将第一参考电压端的信号提供给栅极信号输出端;节点控制模块用于控制第一节点和第二节点的信号的电平相反;第一节点充电模块包括第一控制端;在非扫描期间的第一节点的充电期间,第一节点充电模块在第一控制端的信号的控制下、将第一固定电压端的电信号提供给第一节点。相对于现有技术,使第一节点在非扫描期间不会处于浮置状态,第一固定电压端的电信号可以持续的向第一节点充电,保持第一节点的电位,从而可以改善移位寄存器再次进入扫描期间时输出信号异常的问题。
Description
技术领域
本发明涉及显示技术领域,更具体地,涉及一种移位寄存器、驱动电路、显示装置。
背景技术
现有技术提供的一种显示面板中,一般通过栅极驱动电路对显示面板中的栅线逐行扫描,控制薄膜晶体管(Thin-film transistor,TFT)打开以将数据信号输入像素,从而实现显示功能。一般栅极驱动电路由多个移位寄存器单元级联组成。
请参考图1和图2,图1是现有技术提供的一种移位寄存器单元的电路结构示意图,图2是图1所示的移位寄存器单元的电路时序图。图1所示的移位寄存器单元包括:晶体管Tr1~晶体管Tr9,电容CS1和电容CS2。在N01节点的充电期间t01,N01节点充电至高电平,以控制晶体管Tr5导通,输出端GOUT输出低电平信号端VGL的电信号。在N02b节点的充电期间t02,N02b节点充电至高电平,以控制晶体管Tr6导通,输出端GOUT输出时钟信号端CK3的电信号。输出端GOUT输出的高电平信号即为扫描信号,该扫描信号输出至栅极线,以控制显示面板实现显示功能。其中,晶体管Tr7在高电平信号端VGH的控制下始终处于导通状态,因而N02a节点和N02b节点的充电期间是同一时段。
现有技术提供的移位寄存器单元应用于显示面板时,移位寄存器单元的工作状态包括扫描期间和非扫描期间。在非扫描期间,移位寄存器单元的输出端暂停输出扫描信号,栅极线暂时不接收扫描信号,此时显示面板暂停执行显示功能、而执行其他功能例如触控检测功能。
如果移位寄存器单元在t021时刻暂停向栅极线输出扫描信号以进入非扫描期间,其中,t021时刻在N02b节点的充电期间t02,N02a节点和N02b节点处于浮置状态(Hi-z)、而非正常的驱动状态(Driving),即为,N02a节点和N02b节点通过电容CS2保持上一时刻的高电平、而没有持续的电压源提供电信号,N02a节点和N02b节点的电位会逐渐掉下,从而造成移位寄存器单元在恢复扫描后,晶体管Tr6导通不充分,输出端GOUT无法正常输出时钟信号端CK3的电信号,从而造成对应的栅极线的扫描异常,严重时,该行栅极线无法接收扫描信号,对应的像素无法执行显示功能、从而出现一行像素均不亮的暗线现象,降低了显示品质。
发明内容
有鉴于此,本发明提供了一种移位寄存器、驱动电路、显示装置。
本发明提供了一种移位寄存器,包括:输出模块、节点控制模块、第一节点充电模块;
输出模块用于在第一节点的信号的控制下、将第一时钟信号端的信号提供给栅极信号输出端,或者在第二节点的信号的控制下、将第一参考电压端的信号提供给栅极信号输出端;
节点控制模块用于根据第一节点的信号或者第二节点的信号,控制第一节点和第二节点的信号的电平相反;
第一节点充电模块包括第一控制端;在非扫描期间的第一节点的充电期间,第一节点充电模块在第一控制端的信号的控制下、将第一固定电压端的电信号提供给第一节点。
本发明提供了一种驱动电路,包括:N个级联的本发明提供的移位寄存器,其中,N为大于2的正整数。
本发明还提供了一种显示装置,包括:显示区和非显示区;显示区包括多条栅极线、与栅极线绝缘相交的多条数据线;非显示区包括本发明提供的驱动电路,每个移位寄存器的栅极信号输出端与一条栅极线电连接。
与现有技术相比,本发明提供的移位寄存器、驱动电路、显示装置,至少实现了如下的有益效果:
移位寄存器中设置了第一节点充电模块,在非扫描期间的第一节点的充电期间,第一节点充电模块在第一控制端的信号的控制下、可以将第一固定电压端的电信号提供给第一节点。从而使第一节点在非扫描期间不会处于浮置状态,第一固定电压端的电信号可以持续的向第一节点充电,保持第一节点的电位,第一节点的电位不会因为漏电而降低。当移位寄存器从非扫描期间恢复至扫描期间、正常工作以向栅极线输出扫描信号后,由于第一节点的电位在第一节点充电模块的作用下保持基本不变,输出模块可以在第一节点的信号的控制下、将第一时钟信号端的信号提供给栅极信号输出端,以使移位寄存器正常的向栅极线输出扫描信号,从而可以改善移位寄存器再次进入扫描期间时输出信号异常的问题、改善暗线现象。
当然,实施本发明的任一产品必不特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1是现有技术提供的一种移位寄存器单元的电路结构示意图;
图2是图1所示的移位寄存器单元的电路时序图;
图3是本发明实施例提供的一种移位寄存器的结构示意图;
图4是本发明实施例提供的另一种移位寄存器的结构示意图;
图5是本发明实施例提供的又一种移位寄存器的结构示意图;
图6是本发明实施例提供的又一种移位寄存器的具体结构示意图;
图7是图6所示的移位寄存器的一种电路时序图;
图8是图6所示的移位寄存器的另一种电路时序图;
图9是本发明实施例提供的又一种移位寄存器的结构示意图;
图10是本发明实施例提供的又一种移位寄存器的具体结构示意图;
图11是本发明实施例提供的驱动电路的结构示意图;
图12是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
请参考图3,本发明实施例提供了一种移位寄存器,包括:输出模块10、节点控制模块20、第一节点充电模块30;
输出模块10用于在第一节点N1的信号的控制下、将第一时钟信号端CKV1的信号提供给栅极信号输出端GOUT,或者在第二节点N2的信号的控制下、将第一参考电压端VGL的信号提供给栅极信号输出端GOUT;
节点控制模块20用于根据第一节点N1的信号或者第二节点N2的信号,控制第一节点N1和第二节点N2的信号的电平相反;
第一节点充电模块30包括第一控制端CN1;在非扫描期间的第一节点N1的充电期间,第一节点充电模块30在第一控制端CN1的信号的控制下、将第一固定电压端V1的电信号提供给第一节点N1。
本实施例中,移位寄存器的非扫描期间,即为移位寄存器暂停向栅极线输出扫描信号的期间。非扫描期间的第一节点的充电期间,即为在第一节电的充电期间暂停向栅极线输出扫描信号以开始非扫描期间。因此在非扫描期间,第一节点仍然需要保持充电的状态。
本实施例提供的移位寄存器,设置了第一节点充电模块,在非扫描期间的第一节点的充电期间,第一节点充电模块在第一控制端的信号的控制下、可以将第一固定电压端的电信号提供给第一节点。从而使第一节点在非扫描期间不会处于浮置状态,第一固定电压端的电信号可以持续的向第一节点充电,保持第一节点的电位,第一节点的电位不会因为漏电而降低。当移位寄存器从非扫描期间恢复至扫描期间、正常工作以向栅极线输出扫描信号时,由于第一节点的电位在第一节点充电模块的作用下保持基本不变,输出模块可以在第一节点的信号的控制下、将第一时钟信号端的信号提供给栅极信号输出端,以使移位寄存器正常的向栅极线输出扫描信号,从而可以改善移位寄存器再次进入扫描期间时输出信号异常的问题、改善暗线现象。
请参考图1和图2,研发人员发现,现有技术中,如果移位寄存器单元在t011时刻暂停向栅极线输出扫描信号以进入非扫描期间,其中,t011时刻在N01节点的充电期间t01,N01节点的高电平处于浮置状态(Hi-z),即为,N01节点通过电容CS1保持上一时刻的高电平、而没有持续的电压源提供电信号,并且由于漏电原因N01节点的电位会逐渐掉下,从而造成移位寄存器单元在恢复扫描后,晶体管Tr5导通不充分,输出端GOUT无法正常输出低电平信号端VGL的电信号,输出端GOUT仍保持上一时刻时钟信号端CK3的高电平信号,从而造成对应的栅极线接收高电平信号的时间过长,对应的像素接收的电信号异常、从而出现一行像素充电时间过长的亮线现象造成显示功能异常,降低了显示品质。
有鉴于此,在一些可选的实施例中,请参考图4,移位寄存器还包括第二节点充电模块40;第二节点充电模块40包括第二控制端CN2;在非扫描期间的第二节点N2的充电期间,第二节点充电模块40在第二控制端CN2的信号的控制下、将第二固定电压端V2的电信号提供给第二节点N2。
本实施例中,非扫描期间的第二节点的充电期间,即为在第二节电的充电期间暂停向栅极线输出扫描信号以开始非扫描期间。因此在非扫描期间,第二节点仍然需要保持充电的状态。
本实施例提供的移位寄存器,设置了第二节点充电模块,在非扫描期间的第二节点的充电期间,第二节点充电模块在第二控制端的信号的控制下、可以将第二固定电压端的电信号提供给第二节点。从而使第二节点在非扫描期间不会处于浮置状态,第二固定电压端的电信号可以持续的向第二节点充电,保持第二节点的电位,第二节点的电位不会因为漏电而降低。当移位寄存器从非扫描期间恢复至扫描期间、正常工作以向栅极线输出扫描信号时,由于第二节点的电位在第二节点充电模块的作用下保持基本不变,输出模块可以在第二节点的信号的控制下、将第一参考电压端的信号提供给栅极信号输出端,以使栅极线从上一时刻的扫描信号及时改变为第一参考电压端的信号,防止栅极线接收的扫描信号时间过长导致的显示异常,从而可以改善移位寄存器再次进入扫描期间时输出信号异常的问题、改善亮线现象。
在一些可选的实施例中,请参考图5,移位寄存器还包括第一控制信号输出模块50;第一控制信号输出模块50在第二时钟信号端CKV2的信号的控制下、将第三时钟信号端CKV3的信号传输至第一控制端CN1,以使第一节点充电模块30将第一固定电压端V1的电信号提供给第一节点N1。
本实施例中,设置了第一控制信号输出模块50,第一控制信号输出模块50可以向第一控制端CN1提供电信号,第一控制端CN1接收第一控制信号输出模块50提供的电信号,从而可以在非扫描期间的第一节点的充电期间,将第一固定电压端的电信号提供给第一节点。
可选的,请继续参考图5,移位寄存器还包括第二控制信号输出模块60;第二控制信号输出模块60在第四时钟信号端CKV4的信号的控制下、将第三固定电压端V3的信号传输至第二控制端CN2,以使第二节点充电模块40将第二固定电压端V2的电信号提供给第二节点N2。
本实施例中,设置了第二控制信号输出模块60,第二控制信号输出模块60可以向第二控制端CN2提供电信号,第二控制端CN2接收第二控制信号输出模块60提供的电信号,从而可以在非扫描期间的第二节点的充电期间,将第二固定电压端的电信号提供给第二节点。其中,第三固定电压端V3可以提供高电位信号。
下面,本发明在此对于移位寄存器中各模块的具体结构进行示例性的说明。
需要说明的是,在具体实施中,可以根据晶体管的类型以及其栅极的信号,将晶体管的第一极作为其源极,第二极作为其漏极;或者,反之,将晶体管的第一极作为其漏极,第二极作为其源极,在此不做具体区分。
需要说明的是,通常的,晶体管分为N型晶体管和P型晶体管,其中,N型晶体管在高电平信号的控制下导通,在低电平信号的控制下截止;P型晶体管在低电平信号的控制下导通,在高电平信号的控制截止。本发明各实施例提供的移位寄存器中,仅以各晶体管为N型晶体管为例进行说明。并且,下文中,第一节点的充电期间指第一节点充电至高电平期间,第二节点的充电期间指第二节点充电至高电平期间。
可选的,请参考图6,第一节点充电模块30包括第一晶体管T1;第一晶体管T1的栅极和第一控制端CN1电连接、第一极和第一固定电压端V1电连接、第二极和第一节点N1电连接。
本实施例中,第一控制端CN1的电信号用于控制第一晶体管T1的导通或者截止,当第一晶体管T1导通时,第一固定电压端V1的电信号可以传输至第一节点N1。可选的,第一固定电压端V1提供高电位信号。
可选的,请继续参考图6,第一控制信号输出模块50包括第三晶体管T3和第四晶体管T4;
第三晶体管T3的栅极和第二时钟信号端CKV2电连接、第一极和第三时钟信号端CKV3电连接、第二极和第一控制端CN1电连接;
第四晶体管T4的栅极和第四时钟信号端CKV4电连接、第一极和第三时钟信号端CKV3电连接、第二极和第一控制端CN1电连接。
本实施例中,第二时钟信号端CKV2用于控制第三晶体管T3的导通或者截止,当第三晶体管T3导通时,第三时钟信号端CKV3的电信号可以传输至第一控制端CN1。第四时钟信号端CKV4用于控制第四晶体管T4的导通或者截止,当第四晶体管T4导通时,第三时钟信号端CKV3的电信号可以传输至第一控制端CN1。其中,第二时钟信号端CKV2的信号、第三时钟信号端CKV3的信号、第四时钟信号端CKV4的信号均为脉冲信号。
可选的,请继续参考图6,第二节点充电模块40包括第二晶体管T2;
第二晶体管T2的栅极和第二控制端CN2电连接、第一极和第二固定电压端V2电连接、第二极和第二节点N2电连接。
本实施例中,第二控制端CN2的电信号用于控制第二晶体管T2的导通或者截止,当第二晶体管T2导通时,第二固定电压端V2的电信号可以传输至第二节点N2。可选的,第二固定电压端V2提供高电位信号。
可选的,请继续参考图6,第二控制信号输出模块60包括第五晶体管T5和第六晶体管T6;
第五晶体管T5的栅极和第四时钟信号端CKV4电连接、第一极和第三固定电压端V3电连接、第二极和第二控制端CN2电连接;
第六晶体管T6的栅极和第三时钟信号端CKV3电连接、第一极和第四固定电压端V4电连接、第二极和第二控制端CN2电连接。
本实施例中,第四时钟信号端CKV4的电信号用于控制第五晶体管T5的导通或者截止,第五晶体管T5导通时,第三固定电压端V3的电信号可以传输至第二控制端CN2。第三时钟信号端CKV3的电信号用于控制第六晶体管T6的导通或者截止,第六晶体管T6导通时,第四固定电压端V4的电信号可以传输至第二控制端CN2。其中,第四固定电压端V4的电信号可以为低电位信号。
可选的,请继续参考图6,输出模块10包括第七晶体管T7、第八晶体管T8、第一电容C1和第二电容C2;
第七晶体管T7的栅极和第二节点N2电连接、第一极和第一参考电压端VGL电连接、第二极和栅极信号输出端GOUT电连接;
第一电容C1的第一极板和第一参考电压端VGL电连接、第二极板和第二节点N2电连接;
第八晶体管T8的栅极和第一节点N1电连接、第一极和第一时钟信号端CKV1电连接、第二极和栅极信号输出端GOUT电连接;
第二电容C2的第一极板和第一节点N1电连接、第二极板和栅极信号输出端GOUT电连接。
本实施例中,第一电容C1和第二电容C2具有耦合作用,可以用于稳定第一节点N1和第二节点N2的电位。
可选的,请继续参考图6,节点控制模块20包括第九晶体管T9、第十晶体管T10和第十一晶体管T11;
第九晶体管T9的栅极和第二节点N2电连接、第一极和第一参考电压端VGL电连接、第二极和第一节点N1电连接;
第十晶体管T10的栅极和第一控制端CN1电连接、第一极和第一参考电压端VGL电连接、第二极和第二节点N2电连接;
第十一晶体管T11的栅极和第一节点N1电连接、第一极和第一参考电压端VGL电连接、第二极和第二节点N2电连接。
本实施例中,节点控制模块可以控制第一节点N1和第二节点N2的电位相反,从而受第一节点控制的第七晶体管T7和受第二节点N2控制的第八晶体管T8中的一者导通、另一者截止,相应的,栅极信号输出端GOUT输出第一参考电压端VGL的电信号或者第一时钟信号端CKV1的电信号,从而保证栅极信号输出端GOUT不会同时输出第一参考电压端VGL的电信号和第一时钟信号端CKV1的电信号。
可选的,请继续参考图6,移位寄存器还包括第十二晶体管T12;
第一节点被第十二晶体管T12分为甲子节点N1a和乙子节点N1b;第十二晶体管T12的第一极和甲子节点N1a电连接、第二极和乙子节点N1b电连接;第十二晶体管T12的栅极和第五固定电压端电连接,第五固定电压端的信号控制第十二晶体管T12始终导通。本实施例中,以第十二晶体管T12为N型晶体管为例进行说明,则第五固定电压端提供高电位信号。
可选的,第十二晶体管T12的栅极和第一固定电压端V1或者第二固定电压端V2电连接。图6中,仅以第十二晶体管T12的栅极和第二固定电压端V2电连接的实施方式为例进行说明。
图6所示的移位寄存器采用的时序图可以如图7所示。下述描述中以1表示高电平信号,0表示低电平信号,其中,1和0代表其逻辑电平,仅是为了更好的解释本发明实施例提供的上述移位寄存器的工作过程,而不是在具体实施时施加在各晶体管的栅极上的电平。
在T1阶段中,CKV2=1,CKV3=1,CKV1=0,CKV4=0。因此,第三晶体管T3导通,第三时钟信号端CKV3的高电平信号传输至第一控制端CN1。第一控制端CN1的高电平信号控制第一晶体管T1导通。第一固定电压端V1的高电平信号传输至甲子节点N1a、而后经第十二晶体管T12传输至乙子节点N1b。第八晶体管T8导通,第一时钟信号端CKV1的信号提供给栅极信号输出端GOUT,栅极信号输出端GOUT输出低电平信号。第五晶体管T5截止,第六晶体管T6导通,第四固定电压端V4的低电平信号传输至第二控制端CN2。第二控制端CN2的低电平信号控制第二晶体管T2截止。第一控制端CN1的高电平信号控制第十晶体管T10导通、甲子节点N1a的高电平信号控制第十一晶体管T11导通,第一参考电压VGL的低电平信号传输至第二节点N2,第九晶体管T9、第七晶体管T7截止,第一节点N1的电位和第二节点N2的电位相反。
在T2阶段中,CKV2=0,CKV3=0,CKV1=0,CKV4=0。因此,第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6截止。第一控制端CN1处于浮置状态、仍维持第一时刻T1的高电平信号,第一晶体管T1在第一控制端CN1的高电平信号的控制下仍维持导通状态。第一固定电压端V1的高电平信号持续传输至甲子节点N1a、而后经第十二晶体管T12传输至乙子节点N1b。第八晶体管T8导通,第一时钟信号端CKV1的信号提供给栅极信号输出端GOUT,栅极信号输出端GOUT输出低电平信号。第二控制端CN2处于浮置状态、仍维持第一时刻T1的低电平信号,第二控制端CN2的低电平信号控制第二晶体管T2截止。第十晶体管T10在第一控制端CN1的高电平信号的控制下维持导通、甲子节点N1a的高电平信号控制第十一晶体管T11维持导通,第一参考电压VGL的低电平信号仍持续传输至第二节点N2,第九晶体管T9、第七晶体管T7截止,第一节点N1的电位和第二节点N2的电位相反。
在T3阶段中,CKV2=0,CKV3=0,CKV1=1,CKV4=0。因此,第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6截止。第一控制端CN1处于浮置状态、仍维持第二时刻T2的高电平信号,第一晶体管T1在第一控制端CN1的高电平信号的控制下仍维持导通状态。第一固定电压端V1的高电平信号持续传输至甲子节点N1a、而后经第十二晶体管T12传输至乙子节点N1b。第八晶体管T8导通,第一时钟信号端CKV1的信号提供给栅极信号输出端GOUT,栅极信号输出端GOUT输出高电平信号。栅极信号输出端GOUT输出的高电平信号即为扫描信号。第二控制端CN2处于浮置状态、仍维持第二时刻T2的低电平信号,第二控制端CN2的低电平信号控制第二晶体管T2截止。第十晶体管T10在第一控制端CN1的高电平信号的控制下维持导通、甲子节点N1a的高电平信号控制第十一晶体管T11维持导通,第一参考电压VGL的低电平信号仍持续传输至第二节点N2,第九晶体管T9、第七晶体管T7截止,第一节点N1的电位和第二节点N2的电位相反。
在T4阶段中,CKV2=0,CKV3=0,CKV1=0,CKV4=1。因此,第四晶体管T4、第五晶体管T5导通,第三晶体管T3、第六晶体管T6截止。第三时钟信号端CKV3的低电平信号通过第四晶体管T4传输至第一控制端CN1。第一控制端CN1的低电平信号控制第一晶体管T1截止,第一固定电压端V1的高电平信号停止传输至甲子节点N1a和乙子节点N1b。第三固定电压端V3的高电平信号经过第五晶体管T5传输至第二控制端CN2。第二控制端CN2的高电平信号控制第二晶体管T2导通,第二固定电压端V2的高电平信号传输至第二节点N2。第二节点N2的高电平信号控制第九晶体管T9导通,第一参考电压端VGL的低电平信号传输至甲子节点N1a、而后经第十二晶体管T12传输至乙子节点N1b。第一节点N1的电位和第二节点N2的电位相反。第七晶体管T7在第二节点N2的高电平信号的控制下导通,第八晶体管在乙子节点N1b的低电平信号的控制下截止,第一参考电压端VGL的低电平信号通过导通的第七晶体管T7传输至栅极信号输出端GOUT,即为,栅极信号输出端GOUT输出低电平信号。
请结合参考图8,在第一节点N1的充电期间t2,第一节点N1保持正常的驱动状态(Driving),相对于现有技术,第一节点N1的浮置状态(Hi-z)转移至了第一控制端CN1。其中,第一节点N1的充电期间t2包括前述T2阶段和T3阶段。在第二节点N2的充电期间t1,第二节点N2持正常的驱动状态(Driving),相对于现有技术,第二节点N2的浮置状态(Hi-z)转移至了第二控制端CN2。其中,第二节点的充电期间t1包括前述T4阶段。
本实施例提供的移位寄存器,在应用于显示面板的工作过程中,至少具有如下的有益效果:
(1)在非扫描期间的第一节点的充电期间,即为T1-T3阶段中移位寄存器暂停输出扫描信号,第一控制端的高电平信号可以控制第一晶体管导通,第一固定电压端的高电平信号可以持续向第一节点充电,保持第一节点的高电位,第一节点的电位不会因为漏电而降低,从而使第一节点在非扫描期间不会处于浮置状态。当移位寄存器从非扫描期间恢复至扫描期间、正常工作以向栅极线输出扫描信号后,由于第一节点的电位维持高电位、没有因为漏电而降低,第八晶体管在第一节点的高电平信号的控制下、将第一时钟信号端的信号提供给栅极信号输出端,以使移位寄存器正常的向栅极线输出扫描信号,从而可以改善移位寄存器再次进入扫描期间时输出信号异常的问题、改善暗线现象。
(2)在非扫描期间的第二节点的充电期间,即为T4阶段中移位寄存器暂停输出扫描信号,第二控制端的高电平信号可以控制第二晶体管导通,第二固定电压端的高电平信号可以持续向第二节点充电,保持第二节点的高电位,第二节点的电位不会因为漏电而降低,从而使第二节点在非扫描期间不会处于浮置状态。当移位寄存器从非扫描期间恢复至扫描期间、正常工作以向栅极线输出扫描信号后,由于第二节点的电位维持高电位、没有因为漏电而降低,第七晶体管在第二节点的高电平信号的控制下、将第一参考电压端的低电平信号提供给栅极信号输出端,以使栅极线从T3阶段接收的高电平的扫描信号及时改变为低电平,防止栅极线接收的扫描信号时间过长导致的显示异常,从而可以改善移位寄存器再次进入扫描期间时输出信号异常的问题、改善亮线现象。
(3)本实施例提供的移位寄存器,相对于现有技术所示的移位寄存器,仅增加了三个晶体管,电路结构简单易于实现。
(4)本实施例所示的移位寄存器,相对于现有技术无需改变电路的时序,因而可以沿用现有技术中的驱动芯片,从而可以降低成本。
在一些可选的实施例中,请参考图9,移位寄存器还包括扫描控制模块70;扫描控制模块70用于在正扫控制信号端U2D的控制下,将正扫输入信号端INF的信号提供给第三时钟信号端CKV3、以及将正扫复位信号端RSTF的信号提供给第四时钟信号端CKV4;以及,扫描控制模块70用于在反扫控制信号端D2U的控制下,将反扫输入信号端INB的信号提供给第三时钟信号端CKV3、以及将反扫复位信号端RSTB的信号提供给第四时钟信号端CKV4。
本实施例中,设置了扫描控制模块70,以使移位寄存器实现正向扫描和反向扫描的功能,满足不同场景的应用需求。
在一些可选的实施例中,请参考图10,图10和图6的相同之处不再赘述。图10所示的移位寄器包括扫描控制模块70,并且扫描控制模块70包括第十三晶体管T13、第十四晶体管T14、第十五晶体管T15、第十六晶体管T16;
第十三晶体管T13的栅极和正扫控制信号端U2D电连接、第一极和正扫复位信号端RSTF电连接、第二极和第四时钟信号端CKV4电连接;
第十四晶体管T14的栅极和正扫控制信号端U2D电连接、第一极和反扫复位信号端RSTB电连接、第二极和第四时钟信号端CKV4电连接;
第十五晶体管T15的栅极和正扫控制信号端U2D电连接、第一极和正扫输入信号端INF电连接、第二极和第三时钟信号端CKV3电连接;
第十六晶体管T16的栅极和反扫控制信号端D2U电连接、第一极和反扫输入信号端INB电连接、第二极和第三时钟信号端CKV3电连接。
本实施例中,提供了扫描控制模块70的具体电路结构,扫描控制模块70可以向第三时钟信号端CKV3和第四时钟信号端CKV4提供电信号、以控制移位寄存器实现正向扫描和反向扫描功能。
本发明提供了一种驱动电路,包括:N个级联的本发明上述任一实施例提供的移位寄存器,其中,N为大于2的正整数。本实施例提供的驱动电路可以应用于显示面板,用以驱动显示面板中的多条栅极线。
可选的,如图11所示,第1级移位寄存器的正扫输入信号端INF与正扫帧触发信号端STVF耦接;除第1级移位寄存器之外,第n级移位寄存器的正扫输入信号端INF与第n-1级移位寄存器的栅极信号输出端GOUT耦接;第N级移位寄存器的正扫输入信号端INF与第N-1级移位寄存器的栅极信号输出端GOUT耦接;其中,n为大于或等于1且小于或等于N-1的整数。这样可以实现正向扫描驱动。
或者,可选的,如图11所示,在驱动电路中,第N级移位寄存器的反扫输入信号端INB与反扫帧触发信号端STVB耦接;除第N级移位寄存器之外,第n-1级移位寄存器的反扫输入信号端INB与第n级移位寄存器的栅极信号输出端GOUT耦接;第1级移位寄存器的反扫输入信号端INB与第2级移位寄存器的栅极信号输出端GOUT耦接。这样可以实现反向扫描驱动。
进一步地,为了可以在正向扫描和反向扫描驱动两种模式下进行切换,在具体实施时,如图11所示,第1级移位寄存器的正扫输入信号端INF与正扫帧触发信号端STVF耦接;除第1级移位寄存器之外,第n级移位寄存器的正扫输入信号端INF与第n-1级移位寄存器的栅极信号输出端GOUT耦接;第N级移位寄存器的正扫输入信号端INF与第N-1级移位寄存器的栅极信号输出端GOUT耦接。并且,第N级移位寄存器的反扫输入信号端INB与反扫帧触发信号端STVB耦接;除第N级移位寄存器之外,第n-1级移位寄存器的反扫输入信号端INB与第n级移位寄存器的栅极信号输出端GOUT耦接;第1级移位寄存器的反扫输入信号端INB与第2级移位寄存器的栅极信号输出端GOUT耦接。这样可以在正向扫描与反向扫描之间进行切换。
具体地,上述驱动电路中的每个移位寄存器的具体结构与本发明上述移位寄存器在功能和结构上均相同,重复之处不再赘述。
本发明还提供了一种显示装置,请结合参考图11和图12,包括:显示区AA和非显示区BB;显示区AA包括多条栅极线G、与栅极线G绝缘相交的多条数据线S;非显示区BB包括本发明上述任一实施例提供的驱动电路gr,每个移位寄存器的栅极信号输出端GOUT与一条栅极线G电连接。
在具体实施时,在本发明实施中,显示装置可以包括2个驱动电路。可选的,请继续参考图12,各栅极驱动电路中的一个移位寄存器连接显示面板中的一条栅极线,并且这2个驱动电路中的同一级的移位寄存器连接同一条栅极线。或者,可选的,1个驱动电路连接显示面板中的奇数行的栅极线,另1个驱动电路连接显示面板中的偶数行的栅极线。
在具体实施时,在本发明实施中,显示装置可以包括1个驱动电路。
本实施例提供的显示装置,可以是阵列基板,也可以是终端显示装置,例如手机、电脑、电视等其他具有显示功能的显示装置,本发明对此不作具体限制。本发明实施例提供的显示装置,具有本发明实施例提供的驱动电路的有益效果,具体可以参考上述各实施例对于驱动电路的具体说明,本实施例在此不再赘述。
通过上述实施例可知,本发明提供的移位寄存器、驱动电路、显示装置,至少实现了如下的有益效果:
移位寄存器中设置了第一节点充电模块,在非扫描期间的第一节点的充电期间,第一节点充电模块在第一控制端的信号的控制下、可以将第一固定电压端的电信号提供给第一节点。从而使第一节点在非扫描期间不会处于浮置状态,第一固定电压端的电信号可以持续的向第一节点充电,保持第一节点的电位,第一节点的电位不会因为漏电而降低。当移位寄存器从非扫描期间恢复至扫描期间、正常工作以向栅极线输出扫描信号后,由于第一节点的电位在第一节点充电模块的作用下保持基本不变,输出模块可以在第一节点的信号的控制下、将第一时钟信号端的信号提供给栅极信号输出端,以使移位寄存器正常的向栅极线输出扫描信号,从而可以改善移位寄存器再次进入扫描期间时输出信号异常的问题、改善暗线现象。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。
Claims (14)
1.一种移位寄存器,其特征在于,包括:
输出模块、节点控制模块、第一节点充电模块、第一控制信号输出模块;
所述输出模块用于在第一节点的信号的控制下、将第一时钟信号端的信号提供给栅极信号输出端,或者在第二节点的信号的控制下、将第一参考电压端的信号提供给所述栅极信号输出端;
所述节点控制模块用于根据所述第一节点的信号或者所述第二节点的信号,控制所述第一节点和所述第二节点的信号的电平相反;
所述第一节点充电模块包括第一控制端;在非扫描期间的所述第一节点的充电期间,所述第一控制信号输出模块在第二时钟信号端的信号的控制下、将第三时钟信号端的信号传输至所述第一控制端,所述第一节点充电模块在所述第一控制端的信号的控制下、将第一固定电压端的电信号持续提供给所述第一节点,保持所述第一节点的电位。
2.根据权利要求1所述的移位寄存器,其特征在于,
所述移位寄存器还包括第二节点充电模块;
所述第二节点充电模块包括第二控制端;在非扫描期间的所述第二节点的充电期间,所述第二节点充电模块在所述第二控制端的信号的控制下、将第二固定电压端的电信号提供给所述第二节点。
3.根据权利要求2所述的移位寄存器,其特征在于,
所述移位寄存器还包括第二控制信号输出模块;所述第二控制信号输出模块在第四时钟信号端的信号的控制下、将第三固定电压端的信号传输至所述第二控制端,以使所述第二节点充电模块将所述第二固定电压端的电信号提供给所述第二节点。
4.根据权利要求1所述的移位寄存器,其特征在于,
所述第一节点充电模块包括第一晶体管;
所述第一晶体管的栅极和所述第一控制端电连接、第一极和所述第一固定电压端电连接、第二极和所述第一节点电连接。
5.根据权利要求3所述的移位寄存器,其特征在于,
所述第一控制信号输出模块包括第三晶体管和第四晶体管;
所述第三晶体管的栅极和所述第二时钟信号端电连接、第一极和所述第三时钟信号端电连接、第二极和所述第一控制端电连接;
所述第四晶体管的栅极和所述第四时钟信号端电连接、第一极和所述第三时钟信号端电连接、第二极和所述第一控制端电连接。
6.根据权利要求2所述的移位寄存器,其特征在于,
所述第二节点充电模块包括第二晶体管;
所述第二晶体管的栅极和所述第二控制端电连接、第一极和所述第二固定电压端电连接、第二极和所述第二节点电连接。
7.根据权利要求3所述的移位寄存器,其特征在于,
所述第二控制信号输出模块包括第五晶体管和第六晶体管;
所述第五晶体管的栅极和所述第四时钟信号端电连接、第一极和所述第三固定电压端电连接、第二极和所述第二控制端电连接;
所述第六晶体管的栅极和所述第三时钟信号端电连接、第一极和第四固定电压端电连接、第二极和所述第二控制端电连接。
8.根据权利要求1所述的移位寄存器,其特征在于,
所述输出模块包括第七晶体管、第八晶体管、第一电容和第二电容;
所述第七晶体管的栅极和所述第二节点电连接、第一极和所述第一参考电压端电连接、第二极和所述栅极信号输出端电连接;
所述第一电容的第一极板和所述第一参考电压端电连接、第二极板和所述第二节点电连接;
所述第八晶体管的栅极和所述第一节点电连接、第一极和所述第一时钟信号端电连接、第二极和所述栅极信号输出端电连接;
所述第二电容的第一极板和所述第一节点电连接、第二极板和所述栅极信号输出端电连接。
9.根据权利要求1所述的移位寄存器,其特征在于,
所述节点控制模块包括第九晶体管、第十晶体管和第十一晶体管;
所述第九晶体管的栅极和所述第二节点电连接、第一极和所述第一参考电压端电连接、第二极和所述第一节点电连接;
所述第十晶体管的栅极和所述第一控制端电连接、第一极和所述第一参考电压端电连接、第二极和所述第二节点电连接;
所述第十一晶体管的栅极和所述第一节点电连接、第一极和所述第一参考电压端电连接、第二极和所述第二节点电连接。
10.根据权利要求1所述的移位寄存器,其特征在于,
所述移位寄存器还包括第十二晶体管;
所述第一节点被所述第十二晶体管分为甲子节点和乙子节点;所述第十二晶体管的第一极和所述甲子节点电连接、第二极和所述乙子节点电连接;所述第十二晶体管的栅极和第五固定电压端电连接,所述第五固定电压端的信号控制所述第十二晶体管始终导通。
11.根据权利要求3所述的移位寄存器,其特征在于,
所述移位寄存器还包括扫描控制模块;
所述扫描控制模块用于在正扫控制信号端的控制下,将正扫输入信号端的信号提供给所述第三时钟信号端、以及将正扫复位信号端的信号提供给所述第四时钟信号端;以及,
所述扫描控制模块用于在反扫控制信号端的控制下,将反扫输入信号端的信号提供给所述第三时钟信号端、以及将反扫复位信号端的信号提供给所述第四时钟信号端。
12.根据权利要求11所述的移位寄存器,其特征在于,
所述扫描控制模块包括第十三晶体管、第十四晶体管、第十五晶体管、第十六晶体管;
所述第十三晶体管的栅极和所述正扫控制信号端电连接、第一极和所述正扫复位信号端电连接、第二极和所述第四时钟信号端电连接;
所述第十四晶体管的栅极和所述正扫控制信号端电连接、第一极和所述反扫复位信号端电连接、第二极和所述第四时钟信号端电连接;
所述第十五晶体管的栅极和所述正扫控制信号端电连接、第一极和所述正扫输入信号端电连接、第二极和所述第三时钟信号端电连接;
所述第十六晶体管的栅极和所述反扫控制信号端电连接、第一极和所述反扫输入信号端电连接、第二极和所述第三时钟信号端电连接。
13.一种驱动电路,其特征在于,包括:
N个级联的如权利要求1-12任一项所述的移位寄存器,其中,N为大于2的正整数。
14.一种显示装置,其特征在于,包括:
显示区和非显示区;
所述显示区包括多条栅极线、与所述栅极线绝缘相交的多条数据线;
所述非显示区包括如权利要求13提供的驱动电路,每个所述移位寄存器的所述栅极信号输出端与一条所述栅极线电连接。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810394402.2A CN108573673B (zh) | 2018-04-27 | 2018-04-27 | 移位寄存器、驱动电路、显示装置 |
US16/036,072 US10770162B2 (en) | 2018-04-27 | 2018-07-16 | Shift register, driving circuit and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810394402.2A CN108573673B (zh) | 2018-04-27 | 2018-04-27 | 移位寄存器、驱动电路、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108573673A CN108573673A (zh) | 2018-09-25 |
CN108573673B true CN108573673B (zh) | 2021-07-30 |
Family
ID=63575462
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810394402.2A Active CN108573673B (zh) | 2018-04-27 | 2018-04-27 | 移位寄存器、驱动电路、显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10770162B2 (zh) |
CN (1) | CN108573673B (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108962330B (zh) * | 2018-08-21 | 2020-12-11 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置 |
CN109686292B (zh) | 2019-01-25 | 2022-05-27 | 鄂尔多斯市源盛光电有限责任公司 | 栅极驱动单元、栅极驱动方法、栅极驱动电路和显示装置 |
CN110111831B (zh) * | 2019-04-24 | 2021-08-06 | 厦门天马微电子有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
CN109979409A (zh) * | 2019-04-30 | 2019-07-05 | 深圳市华星光电半导体显示技术有限公司 | 一种复位电路及栅极芯片 |
CN111739475B (zh) * | 2020-06-16 | 2022-10-14 | 昆山国显光电有限公司 | 一种移位寄存器及显示面板 |
CN112185297B (zh) * | 2020-10-26 | 2023-12-05 | 京东方科技集团股份有限公司 | 栅极驱动单元、栅极驱动方法,栅极驱动电路和显示装置 |
CN112331142B (zh) * | 2020-11-25 | 2022-06-17 | 厦门天马微电子有限公司 | 扫描驱动电路、显示面板和显示装置 |
CN113112949B (zh) * | 2021-04-27 | 2023-06-30 | 武汉天马微电子有限公司 | 一种栅极驱动电路、显示面板、显示装置及驱动方法 |
CN113284451B (zh) * | 2021-05-28 | 2022-10-11 | 云谷(固安)科技有限公司 | 移位寄存电路和显示面板 |
CN113299222B (zh) * | 2021-06-07 | 2024-02-27 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
CN116312708A (zh) * | 2023-03-27 | 2023-06-23 | 武汉天马微电子有限公司 | 移位寄存器及其驱动方法、栅极驱动电路和显示面板 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1755765A (zh) * | 2004-10-01 | 2006-04-05 | 三星电子株式会社 | 移位寄存器、具备其的栅极驱动电路和显示板及其方法 |
US7215315B2 (en) * | 2004-12-10 | 2007-05-08 | Casio Computer Co., Ltd. | Shift register and display driving device comprising the same |
CN101261881A (zh) * | 2007-03-05 | 2008-09-10 | 三菱电机株式会社 | 移位寄存器电路以及具有该电路的图像显示装置 |
CN106448532A (zh) * | 2016-09-28 | 2017-02-22 | 上海天马微电子有限公司 | 一种移位寄存器、驱动电路及显示面板 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4425547B2 (ja) * | 2003-01-17 | 2010-03-03 | 株式会社半導体エネルギー研究所 | パルス出力回路、シフトレジスタ、および電子機器 |
KR101032945B1 (ko) * | 2004-03-12 | 2011-05-09 | 삼성전자주식회사 | 시프트 레지스터 및 이를 포함하는 표시 장치 |
KR101023726B1 (ko) * | 2004-03-31 | 2011-03-25 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
JP4912023B2 (ja) * | 2006-04-25 | 2012-04-04 | 三菱電機株式会社 | シフトレジスタ回路 |
KR101341909B1 (ko) * | 2009-02-25 | 2013-12-13 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
CN101593561B (zh) * | 2009-06-19 | 2011-11-09 | 友达光电股份有限公司 | 液晶显示器 |
JP5457826B2 (ja) * | 2009-12-28 | 2014-04-02 | 株式会社ジャパンディスプレイ | レベルシフト回路、信号駆動回路、表示装置および電子機器 |
TWI397259B (zh) * | 2010-05-10 | 2013-05-21 | Au Optronics Corp | 移位暫存器電路 |
CN103081360B (zh) * | 2010-09-02 | 2016-04-27 | 夏普株式会社 | 驱动电路 |
JP5484584B2 (ja) * | 2010-09-02 | 2014-05-07 | シャープ株式会社 | フリップフロップ、シフトレジスタ、ドライバ回路、表示装置 |
CN104183210B (zh) * | 2014-09-17 | 2016-08-17 | 厦门天马微电子有限公司 | 一种栅极驱动电路及其驱动方法及显示装置 |
CN105741807B (zh) | 2016-04-22 | 2019-02-19 | 京东方科技集团股份有限公司 | 栅极驱动电路及显示屏 |
-
2018
- 2018-04-27 CN CN201810394402.2A patent/CN108573673B/zh active Active
- 2018-07-16 US US16/036,072 patent/US10770162B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1755765A (zh) * | 2004-10-01 | 2006-04-05 | 三星电子株式会社 | 移位寄存器、具备其的栅极驱动电路和显示板及其方法 |
US7215315B2 (en) * | 2004-12-10 | 2007-05-08 | Casio Computer Co., Ltd. | Shift register and display driving device comprising the same |
CN101261881A (zh) * | 2007-03-05 | 2008-09-10 | 三菱电机株式会社 | 移位寄存器电路以及具有该电路的图像显示装置 |
CN106448532A (zh) * | 2016-09-28 | 2017-02-22 | 上海天马微电子有限公司 | 一种移位寄存器、驱动电路及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN108573673A (zh) | 2018-09-25 |
US10770162B2 (en) | 2020-09-08 |
US20190333595A1 (en) | 2019-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108573673B (zh) | 移位寄存器、驱动电路、显示装置 | |
CN110111831B (zh) | 移位寄存器、栅极驱动电路及显示装置 | |
CN108346405B (zh) | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 | |
CN104575430B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
US11227524B2 (en) | Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device | |
US11244643B2 (en) | Shift register circuit and method of controlling the same, gate driving circuit, and display device | |
CN104134430B (zh) | 一种移位寄存器、栅极驱动电路及显示装置 | |
CN104766586B (zh) | 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置 | |
KR101310004B1 (ko) | 주사 신호선 구동 회로 및 그것을 구비한 표시 장치 | |
TWI404036B (zh) | 液晶顯示器 | |
EP3041000B1 (en) | Shift register unit, shift register, and display device | |
US20180211606A1 (en) | Shift register circuit and driving method therefor, gate line driving circuit and array substrate | |
CN107331418B (zh) | 移位寄存器及其驱动方法、栅极驱动电路及显示装置 | |
US10796780B2 (en) | Shift register unit and driving method thereof, gate driving circuit and display apparatus | |
CN109710113B (zh) | 栅极驱动单元、栅极驱动电路及其驱动方法、显示装置 | |
CN104091574A (zh) | 移位寄存器、阵列基板、显示装置及其驱动方法 | |
US10748465B2 (en) | Gate drive circuit, display device and method for driving gate drive circuit | |
CN104966503B (zh) | 一种栅极驱动电路及其驱动方法、电平移位器 | |
EP3686894A1 (en) | Shift register unit, gate drive circuit, display device and drive method | |
US20210150969A1 (en) | Shift Register Unit, Gate Driving Circuit, Display Device, and Driving Method | |
CN106991958B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
CN112102768B (zh) | Goa电路及显示面板 | |
CN104361852A (zh) | 移位寄存器、栅极驱动电路及显示装置 | |
CN101593561B (zh) | 液晶显示器 | |
CN114974163A (zh) | 扫描驱动电路、阵列基板和显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |